KR920004925B1 - 잡음뮤팅 및 정전압 제어회로 - Google Patents

잡음뮤팅 및 정전압 제어회로 Download PDF

Info

Publication number
KR920004925B1
KR920004925B1 KR1019890009345A KR890009345A KR920004925B1 KR 920004925 B1 KR920004925 B1 KR 920004925B1 KR 1019890009345 A KR1019890009345 A KR 1019890009345A KR 890009345 A KR890009345 A KR 890009345A KR 920004925 B1 KR920004925 B1 KR 920004925B1
Authority
KR
South Korea
Prior art keywords
constant voltage
circuit
transistor
capacitor
comparator
Prior art date
Application number
KR1019890009345A
Other languages
English (en)
Other versions
KR910002133A (ko
Inventor
최두환
이한승
Original Assignee
삼성전자 주식회사
김광호
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 김광호 filed Critical 삼성전자 주식회사
Priority to KR1019890009345A priority Critical patent/KR920004925B1/ko
Publication of KR910002133A publication Critical patent/KR910002133A/ko
Application granted granted Critical
Publication of KR920004925B1 publication Critical patent/KR920004925B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L5/00Automatic control of voltage, current, or power

Landscapes

  • Amplifiers (AREA)

Abstract

내용 없음.

Description

잡음뮤팅 및 정전압 제어회로
제 1 도는 본 발명에 따른 잡음뮤팅 및 정전압 제어회로의 블럭도.
제 2 도는 본 발명의 상세회로도.
제 3 도는 전원 ON/OFF시 본 발명 각부의 출력파형도이다.
본 발명은 공급전원 ON/OFF시 발생되는 잡음뮤팅 및 정전압 제어회로에 관한 것으로서, 특히 음향기기등 스피커로 음성신호를 출력하는 모든 전자기기에서 전원 ON/OFF시에 발생하는 잡음을 제거해 줌과 더불어 마이콤등 주변기기의 리셋동작 동안에도 정전압의 출력이 일정하도록 제어해주는 잡음뮤팅 및 정전압 제어회로에 관한 것이다.
일반적으로 일정한 전원을 필요로 하는 전자회로에 있어서는 회로에 공급전원이 인가될때라던가 공급전원이 끊어질 때 즉, 공급전원 ON/OFF시에는 서지성 및 팝성잡음이 발생하게 되는데, 이러한 잡음을 제거하지 않으면 회로의 동작이 불안정하게 되고 결과로서 이런 회로를 사용하는 음향기기의 성능이 떨어지게 될 뿐만아니라 마이콤등 주변기기의 리셋기능의 성능이 떨어지게 될 뿐만아니라 마이콤등 주변기기의 리셋기능이 이루어지는 동안에도 정전압이 일정하게 유지되지 않기 때문에 매우 정밀한 일정 정전압을 제공하지 못하게 된다. 이러한 결점들을 해결하고자 공급전원 ON/OFF시에 발생하는 잡음들을 뮤팅시켜주는 뮤팅회로들이 종래에 많이 제안되어있는데, 종래의 뮤팅회로는 트랜지스터와 저항 및 콘덴서 등 개별소가 많이 필요하게 될 뿐만 아니라 스위칭용 트랜지스터 등을 필요로 하게 되어 뮤팅회로가 복잡하게 됨으로써 IC(집적회로)화의 경우 IC칩의 큰 면적을 차지하게 된다. 또한, 이러한 뮤팅회로는 단지 잡음에 대한 뮤팅기능만을 갖게 되고, 정밀한 정전압회로로서의 기능을 갖지 못하게 되므로 마이콤 등 주변기기의 리셋시에는 전원전압을 일정하게 유지시키지 못하는 문제점이 있었다.
따라서, 본 발명은 종래의 뮤팅회로가 갖는 결점들을 개선하면서 아주 정밀한 일정정전압을 얻고자 제안된 것으로서, 공급전원 ON/OFF시 발생하는 잡음을 매우 간단한 회로구성으로 뮤팅시켜주고, 마이콤등 주변기기의 리셋기능이 이루어지는 동안에도 전원전압을 일정하게 제어하여 안정된 전원을 공급할 수 있을 뿐만 아니라 원칩화가 가능한 잡음뮤팅 및 정전압 제어회로를 제공함에 그 목적이 있다.
상기한 목적을 달성하기 위한 본 발명은 전원 입력단자(T1)와 콘덴서(C1)를 통해 인가된 공급전원(Vcc)에 따라 정전압출력시간을 조정하는 저항 (R1,R2)과 콘덴서(C2), 다이오드(D1,D3) 및 트랜지스터(Q1)로 구성된 시간 발생회로부(1)와 상기 콘덴서(C2)의 충·방전에 따라 출력전위가 변화하는 저항(R3,R4)과 다이오드(D2) 및 비교기(A1)로 구성된 비교회로부(2)와 동시에 연결된 저항(R5,R6)과 비교기(A2)로 구성된 정전압 제어회로부(3)와, 상기 비교기(A2)의 출력전위에 따라 정전압을 출력하는 저항(R7)과 트랜지스터 (Q2,Q3)로 구성된 정전압출력회로부(4)와 상기 트랜지스터(Q2)에 연결된 트랜지스터(Q4)와 상기 트랜지스터(Q3)에 연결된 트랜지스터(Q5) 및 정전압 회로(S)로 이루어진다.
미설명부호 T2-T5는 전압출력단자를 나타낸다.
이하 도면을 참조하여 본 발명의 동작을 상세하게 설명한다.
제 1 도는 본 발명에 따른 잡음뮤팅 및 정전압제어회로의 블록도이고, 제 2 도는 본 발명의 상세회로도, 제 3 도는 전원 ON/OFF시 본 발명 각부의 출력파형도로서, 시점(t0)에서 전원 스위치를 ON조작하여 공급전원(Vcc)을 전원 입력단자(T1)로 인가하게 되면, 시점(t1)까지 공급전원(Vcc)은 급경하게 상승하게 되고, 이 공급전원(Vcc)에 의해 콘덴서(C1)가 충전되게 되는바, 콘덴서(C1)의 충전시간동안 공급전원(Vcc)은 시간발생회로부(1)에 인가되지 않게 됨으로 급격한 공급전원(Vcc)인가시 발생하는 잡음을 뮤팅시켜주게 된다. 한편 비교회로부(2)의 저항(R3,R4) 값은 시간발생회로부(1)의 콘덴서(C2)가 완전히 충전 되었을 때 비교기(A1)의 단자(-)에 걸리는 전위가 비교기(A1)의 단자(+)에 걸리는 전위보다 높도록 설정해주게 됨으로써 공급전원(Vcc)에 시간발생회로부(1)로 인가되면, 정전류원(Is)에 의해 전류가 저항(R2)과 다이오드(D3)를 통해 콘덴서(C2)가 흐르게 되어 콘덴서 (C2)가 충전되기 시작하는데, 콘덴서(C2)가 완전히 충전되기 이전까지는 비교회로부(2)에 있는 비교기(A1)의 기준전위인 단자(+)전위가 단자(-)전위보다 높게 되어 비교기(A1)의 출력, 즉 단자(T3)의 출력전위는 하이레벨이 된다. 또한 이때에는 공급전원(Vcc)에 의해 트랜지스터(Q1)는 턴오프상태에 있게 된다. 마찬가지로 정전압제어회로부(3)에 있는 저항(R5,R6)값도 콘덴서(C2)가 완전히 충전되었을 때 비교기(A2)의 단자(-)에 걸리는 전위가 비교기(A2)의 단자(+)에 걸리는 전위보다 높도록 설정해주게 됨으로써 콘덴서(C2)가 완전히 충전되기 이전에는 정전압제어회로부(3)의 비교기(A2)의 단자(-)전위가 기준전위인 단자(+)전위보다 낮게 되어 비교기(A2)의 출력이 하이레벨로 된다.
그에 따라 정전압출력회로부(4)에 있는 트랜지스터(Q2,Q3)의 베이스 전위가 하이레벨로 되므로 트랜지스터(Q2,Q3)가 턴오프되고, 트랜지스터(Q2)가 턴오프되면, 저항(R7)에 흐르는 전류가 없게 되어 정전압출력회로부(5)에 있는 트랜지스터(Q4)의 베이스가 로우레벨로 되므로 트랜지스터(Q4)가 턴오프된다. 따라서 정전압회로(S)가 동작하지 않게 되므로 트랜지스터(Q5)도 턴오프되어 정전압 출력회로부(4,5)의 단자(Q4,Q5)에는 정전압이 나타나지 않게 된다.(제 3 도 t2이전)
이어 시간발생회로부(1)에 있는 콘덴서(C2)의 충전이 완료되면(t2), 비교회로부(2)에 있는 비교기(A1)의 단자(-)전위가 단자(+)전위보다 높아지게 됨과 더불어 정전압제어회로부(3)에 있는 비교기(A2)의 단자(-) 전위도 단자(+)전위보다 높아지게 되어 비교기(A1,A2)의 출력이 로우레벨로 된다.
따라서 정전압출력회로(4)에 있는 트랜지스터(Q2,Q3)의 베이스가 로우레벨로 되므로 트랜지스터(Q2,Q3)가 턴온되고, 트랜지스터(Q2)의 턴온에 의해 저항(R7)에는 전류가 흐르게 되어 전압강하가 있게 되며, 이전압강하로 정전압출력회로부(5)에 있는 트랜지스터(Q4)가 턴온되어 정전압회로(S)가 동작하게 되므로 트랜지스터(Q5)도 턴온된다. 그러므로 정전압 출력회로부(4,5)의 출력, 즉, 단자(T4,T5)로 일정한 정전압이 출력된다.(제 3 도 시점 t3이후) 여기서 시점 t2-t3사이의 지연시간을 갖게 되는바, 이는 콘덴서(C2)와 저항(R2)의 시정수로 결정된다.
이와는 달리 단자(T1)로 인가되면 공급전원(Vcc)을 OFF하게 되면 (제 3 도 t4)회로의 공급전원(Vcc)이 급격히 떨어지게 되고(제 3 도 참조), 시간발생회로부(1)에 있는 트랜지스터(Q1)가 턴온되어 콘덴서(C2)에 충전된 전하가 트랜지스터(Q1)와 다이오드(D1)를 통해 단자(T2)에 나타나게 되는바, 이는 콘덴서 (C2)가 방전을 완료할 때까지(t5) 단자(T2)에 나타나게된다. 이때에는 콘덴서(C2)의 방전으로 인해 정전압제어회로부(3)에 있는 비교기(A2)의 출력이 하이레벨로 되고, 그에 따른 트랜지스터(Q2-Q4)가 턴오프되므로 정전압회로(S)가 동작하지 않게되어 트랜지스터(Q5)도 턴오프되므로 정전압출력회로부(4,5)로부터 출력되는 출력, 즉 단자(T4,T5)출력이 없게 된다. 이러한 동작으로 제 3 도에 도시한 영역(A-B)동안 일정한 정전압인 단자(T4-T5) 출력을 얻을 수 있게 된다.
상기한 바와 같이 동작하는 본 발명은 전원 ON/OFF시 발생하는 서지성 및 팝성잡음을 뮤팅시킬 수 있을 뿐만아니라 마이콤등 주변기기의 리셋시에는 전원전압이 변동하지 않도록 일정하게 유지시켜줄 수 있는 회로를 원침으로 간단하게 구성할 수 있어서, 부품수를 대폭으로 줄일 수 있고, 칩에서 회로가 차지하는 면적이 감소하게 되어 원가 절감과 신뢰성이 향상된다고 하는 효과가 있다.

Claims (1)

  1. 전원입력단자(T1)와 콘덴서(C1)를 통해 인가된 공급전원(Vcc)에 따라 정전압 출력시간을 조정하는 저항(R1,R2), 콘덴서(C2), 다이오드(D1,D3) 및 트랜지스터 (Q1)로 이루어진 시간 발생회로부(1)와, 상기 시간발생회로부(1)의 콘덴서(C2)의 충, 방전에 따라 출력전위가 변화하는 저항(R3,R4)과 다이오드(D2) 및 비교기(A1)로 이루어진 비교회로부(2)와 동시에 연결된 저항(R5,R6)과 비교기(A2)로 이루어진 정전압제어회로부(3)와 상기 비교기(A2)의 출력전위에 따라 저항(R7)과 트랜지스터(Q2,Q3)로 이루어진 정전압출력회로부(4)와 상기 트랜지스터(Q2)에 연결된 트랜지스터(Q4)와 상기 트랜지스터(Q3)에 연결된 트랜지스터(Q5) 및 정전압회로(S)로 이루어진 정전압출력회로부(5)로 구성된 잡음뮤팅 및 정전압제어회로.
KR1019890009345A 1989-06-30 1989-06-30 잡음뮤팅 및 정전압 제어회로 KR920004925B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890009345A KR920004925B1 (ko) 1989-06-30 1989-06-30 잡음뮤팅 및 정전압 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890009345A KR920004925B1 (ko) 1989-06-30 1989-06-30 잡음뮤팅 및 정전압 제어회로

Publications (2)

Publication Number Publication Date
KR910002133A KR910002133A (ko) 1991-01-31
KR920004925B1 true KR920004925B1 (ko) 1992-06-22

Family

ID=19287740

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890009345A KR920004925B1 (ko) 1989-06-30 1989-06-30 잡음뮤팅 및 정전압 제어회로

Country Status (1)

Country Link
KR (1) KR920004925B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106658302A (zh) * 2016-11-02 2017-05-10 北京中星微电子有限公司 抑制芯片音频处理中Pop噪声的方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106658302A (zh) * 2016-11-02 2017-05-10 北京中星微电子有限公司 抑制芯片音频处理中Pop噪声的方法

Also Published As

Publication number Publication date
KR910002133A (ko) 1991-01-31

Similar Documents

Publication Publication Date Title
KR100700406B1 (ko) 전압 레귤레이터
KR19990045290A (ko) 발진 회로
KR0161308B1 (ko) 전원 접속 회로 및 전원선용 스위치 집적 회로
JP2925995B2 (ja) 半導体素子の基板電圧調整装置
KR20060125565A (ko) 정전압 전원 회로 및 정전압 전원 회로의 제어 방법
US6982582B1 (en) Simplified comparator with digitally controllable hysteresis and bandwidth
KR920004925B1 (ko) 잡음뮤팅 및 정전압 제어회로
JP3963421B2 (ja) 制御発振システムとその方法
US6459329B1 (en) Power supply auxiliary circuit
JP3284742B2 (ja) スイッチ付レギュレータ電源の起動制御回路および方法
JPS6122345Y2 (ko)
JPH05283998A (ja) 電流スイッチ回路
JP3195909B2 (ja) 出力回路
JPH11163648A (ja) 音声ミュート回路
KR0171853B1 (ko) 전기신호의 최저전압 제한회로
KR100333977B1 (ko) 에스엠피에스의 스위치 제어 장치
KR930004905Y1 (ko) 마이크로 컴퓨터용 부저 제어회로
JP2872079B2 (ja) 半導体装置
US20050179477A1 (en) Integrated circuit and method for generating a ready signal
KR920000103B1 (ko) 고전압 안정회로 내장형 ic
JPH11112315A (ja) 不感応コンパレータ回路
KR940007877B1 (ko) 하나의 단자를 이용한 다단 뮤트회로
KR0169391B1 (ko) 급속 충전회로
KR100427686B1 (ko) 출력 전압 시퀀스 제어회로를 구비한 2채널 피더블유엠 아이씨를 이용한 디씨-디씨 컨버터 시스템
JPH0962373A (ja) 定電圧装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070514

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee