KR920022140A - 퍼지추론 처리방법 및 장치와 룰 설정방법 및 장치 - Google Patents

퍼지추론 처리방법 및 장치와 룰 설정방법 및 장치 Download PDF

Info

Publication number
KR920022140A
KR920022140A KR1019920008233A KR920008233A KR920022140A KR 920022140 A KR920022140 A KR 920022140A KR 1019920008233 A KR1019920008233 A KR 1019920008233A KR 920008233 A KR920008233 A KR 920008233A KR 920022140 A KR920022140 A KR 920022140A
Authority
KR
South Korea
Prior art keywords
input data
input
processing
input variable
fuzzy inference
Prior art date
Application number
KR1019920008233A
Other languages
English (en)
Other versions
KR970004526B1 (ko
Inventor
하지메 니시다이
Original Assignee
다떼이시 요시오
오므론 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP13945291A external-priority patent/JP3211093B2/ja
Application filed by 다떼이시 요시오, 오므론 가부시끼가이샤 filed Critical 다떼이시 요시오
Publication of KR920022140A publication Critical patent/KR920022140A/ko
Application granted granted Critical
Publication of KR970004526B1 publication Critical patent/KR970004526B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N7/00Computing arrangements based on specific mathematical models
    • G06N7/02Computing arrangements based on specific mathematical models using fuzzy logic
    • G06N7/04Physical realisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N5/00Computing arrangements using knowledge-based models
    • G06N5/04Inference or reasoning models
    • G06N5/048Fuzzy inferencing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N7/00Computing arrangements based on specific mathematical models
    • G06N7/02Computing arrangements based on specific mathematical models using fuzzy logic
    • G06N7/023Learning or tuning the parameters of a fuzzy system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N7/00Computing arrangements based on specific mathematical models
    • G06N7/02Computing arrangements based on specific mathematical models using fuzzy logic
    • G06N7/026Development tools for entering the parameters of a fuzzy system
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S706/00Data processing: artificial intelligence
    • Y10S706/90Fuzzy logic

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Automation & Control Theory (AREA)
  • Fuzzy Systems (AREA)
  • Data Mining & Analysis (AREA)
  • Evolutionary Computation (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Artificial Intelligence (AREA)
  • Mathematical Physics (AREA)
  • Biomedical Technology (AREA)
  • Mathematical Optimization (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Pure & Applied Mathematics (AREA)
  • General Health & Medical Sciences (AREA)
  • Molecular Biology (AREA)
  • Algebra (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Health & Medical Sciences (AREA)
  • Computational Linguistics (AREA)
  • Feedback Control In General (AREA)
  • Devices For Executing Special Programs (AREA)
  • Hardware Redundancy (AREA)
  • Facsimile Image Signal Circuits (AREA)
  • Image Analysis (AREA)
  • Emergency Protection Circuit Devices (AREA)
  • Electrophonic Musical Instruments (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Abstract

내용 없음

Description

퍼지추론 처리방법 및 장치와 룰 설정방법 및 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 제1실시예의 퍼지 추론 처리 장치의 구성을 나타내는 블럭도.
제2도는 RAM의 내용도.
제3도는 RAM에 기억되어 있는 롤 데이타 도.

Claims (73)

  1. 전건부 복수의 입력 변수와 후건부의 적어도 1개의 출력 변수를 멤버쉽 함수를 사용하여 관련하는 복수의 룰이 미리 설정되어 있으며, 입력 데이타가 부여되어 있는 1개의 입력 변수가 관계하는 모든 룰에 대하여 전건부 처리를 행하고, 그 후, 입력 데이타가 부여되어 있는 다른 1개의 입력 변수가 관계하는 모든 룰에 대하여 전건부 처리를 행하도록 하여, 입력 변수마다 전건부 처리를 실행하는 퍼지추론 처리방법.
  2. 제1항에 있어서, 입력 데이타가 부여되었을때에, 그 입력 데이타에 대하여 입력 변수가 관계하는 모든 룰에 대하여 전건부 처리를 실행하는 퍼지 추론 처리방법.
  3. 제1항에 있어서, 입력 데이타가 부여되었을때에, 그 입력 데이타를 일시 기억하고, 그후, 입력 데이타에 대하여 입력 변수가 관련하는 모든 룰에 대하여 전건부 처리를 실행하는 퍼지추론 처리방법.
  4. 제1항에 있어서, 부여된 입력 데이타를 기억수단에 일시 기억하여두고, 상기 기억수단에 기억되어 있는 입력 데이타를 순차 판독하여 판독한 입력 데이타에 대하여 입력 변수가 관계하는 모든 룰에 대하여 전건부 처리를 실행하는 퍼지추론 처리방법.
  5. 제1항에 있어서, 상기 전건부 처리가 룰에 의하여 입력 변수에 관계된 멤버쉽 함수에 대한 입력 데이타의 적합도를 산출하고, 룰의 전건부마다 그 전건부에 포함되는 입력변수에 대하여 이미 산출된 적합도 사이에서 소정의 연산을 행하는 퍼지추론 처리방법.
  6. 제5항에 있어서, 상기 소정의 연산이 MIN 연산인 퍼지 추론 처리방법.
  7. 제1항에 있어서, 모든 입력 변수에 대하여 전건부 처리가 종료한후, 후건부가 동일의 룰 사이에서, 전건부 처리 결과에 소정의 연산을 행하는 퍼지추론 처리방법.
  8. 제7항에 있어서, 상기 소정의 연산이 MAX 연산인 퍼지추론 처리방법.
  9. 제1항에 있어서, 복수룰의 각각의 전건부에, 모든 룰에 포함되는 모든 입력변수를 포함하여 두고, 이들 변수에 멤버쉽 함수를 관련시키던지, 멤버쉽 함수가 관계하지 않는 것을 나타내는 코드를 붙여두고, 각 입력 변수에 대하여 전건부 처리에서 각 룰마다 그 입력 변수에 멤버쉽 함수가 관련되어 있는지를 판정하고, 멤버쉽 함수가 관계되어 있는 것에 대하여 관계되어 있는 멤버쉽 함수에 대한 입력 데이타의 적합도를 구하는 퍼지추론 처리방법.
  10. 제1항에 있어서, 복수룰의 전건부를 구성하는 입력변수와 멤버쉽 함수의 대를, 입력변수 마다, 정리하여 룰의 식별코드와 관련하여 설정하여 두는 퍼지추론 처리방법.
  11. 제1항에 있어서, 입력 데이타에 그 입력 데이타의 입력 변수를 나타내는 코드를 부가하고, 이 코드를 판정하며, 이 코드에 의하여 나타내는 입력 변수에 대하여 전건부 처리를 행하는 퍼지추론 처리방법.
  12. 제4항에 있어서, 입력 데이타가 부여되었을때에, 할입 처리에 의하여 이 부여된 입력 데이타를 상기 기억수단에 격납하는 퍼지추론 처리방법.
  13. 제4항에 있어서, 상기 기억수단이 FIFO 메모리이고, 입력 데이타를 부여시킨 순서로서 FlFO 메모리에 기억하고, 부여된 순서에 따라 FIFO 메모리에서 입력 데이타를 판독하는 퍼지추론 처리방법.
  14. 복수의 룰 각각의 전건부에, 모든 룰에 포함되는 모든 입력 변수를 포함하여 두고, 이들 입력 변수에 멤버쉽 함수를 관련시키고, 멤버쉽 함수가 관계하지 않는 것을 나타내는 코드를 부착함으로서 각 룰의 전건부를 구성하고, 입력 데이타가 부여되고 있는 입력 변수마다 전건부재처리를 실행하고, 각 입력 변수에 대하여 전건부 처리에서 각 룰마다 그 입력 변수에 멤버쉽 함수가 관계되어 있는지 어떤지를 판정하고, 멤버쉽 함수가 관계되어 있는 것에 대하여만 전건부 연산을 행하는 퍼지추론 처리방법.
  15. 제14항에 있어서, 입력 데이타가 부여되었을때 그 입력 데이타의 입력 변수에 대하여 전건부 처리를 실행하는 퍼치추론 처리방법.
  16. 제14항에 있어서, 부여된 입력 데이타를 기억수단에 일시 기억하여 두고, 상기 기억 수단에 입력 데이타가 기억되어 있는지 어떤지를 판정하고, 기억되어 있을때에 입력 데이타를 상기 기억수단에서 판독하여 그 입력 데이타의 입력 변수에 대하여 전건부 처리를 실행하는 퍼지추론 처리방법.
  17. 복수 룰의 전건부를 구성하는 입력 변수와 멤버쉽 함수의 대를 입력 변수마다 정리하고, 룰의 식별 코드와 관련하여 설정하여 두고, 입력 데이타가 부여되어 있는 1개의 입력 변수가 관련하는 모든 상기 대에 대하여 전건부 처리를 행하고, 그후, 입력 데이타가 부여되어 있는 다른 1개의 입력 변수가 관련하는 모든 상기 대에 대하여 전건부 처리를 행하도록 하여, 입력 변수마다 전건부 처리를 실행하는 퍼지추론 처리방법.
  18. 제17항에 있어서, 입력 데이타가 부여되었을때에, 그 입력 데이타에 대하여의 입력 변수가 관계하는 모든 상기 대에 대하여 전건부 처리를 실행하는 퍼지추론 처리방법.
  19. 제17항에 있어서, 부여된 입력 데이타를 기억수단에 일시 기억하여 두고, 상기 기억수단에 입력 데이타가 기억되어 있는지 어떤지를 판정하고, 기억되어 있을때에 입력 데이타를 상기 기억 수단에서 판독하여 판독한 입력 데이타에 대하여 압력 변수가 관계하는 모든 상기 대에 대하여 전건부 처리를 실행하는 퍼지추론 처리방법.
  20. 복수룰의 전건부를 구성하는 입력변수와 멤버쉽 함수의 대를, 입력변수를 나타내는 코드에 대응하여 입력변수 마다 정리하여, 룰의 식별 코드와 관련하여 설정하여 두고, 입력 데이타에 그 입력 데이타의 입력 변수를 나타내는 코드를 부가하여 입력 데이타를 부여하고, 부여된 입력 데이타에 부가되어 있는 입력 변수를 나타내는 코드를 판정하고, 판정된 입력 변수를 나타내는 코드에 대응하여 설정되어 있는 입력 변수와 멤버쉽 함수의 대에 대하여 전건부를 처리를 행하는 퍼지추론 처리방법.
  21. 제20항에 있어서, 입력 데이타가 부여되었을때에 그 입력 데이타에 부가되어 있는 입력변수를 나타내는 코드 판정하여 전건부 처리로 이동하는 퍼지추론 처리방법.
  22. 제20항에 있어서, 부여된 입력 데이타를 그것에 부가되어 있는 입력 변수를 나타내는 코드와 함께 기억수단에 기억하여 두고, 상기 기억수단에 입력 데이타가 기억되어 있는지 어떤지를 판정하고, 기억되어 있을 때에 그 입력 데이타에 부가되어 있는 입력 변수를 나타내는 코드를 판독하여 그 코드를 판정하는 퍼지 추론 처리방법.
  23. 전건부 복수의 입력변수와 후건부의 적어도 1개의 출력 변수를 멤버쉽 함수를 사용하여 관련하는 복수의 룰이 미리 설정되어 있는 메모리, 부여된 입력 데이타에 대하여, 그 입력 데이타의 입력 변수가 관계하는 모든 룰에 대하여 전전부 처리를 실행하는 전건부 처리 수단 및 상기 전건부 처리수단에 의하여 1개의 입력 변수에 대하여 전건부 처리가 종료한 후에 다른 입력 변수의 입력 데이타를 상기 전건부 처리수단에 부여하고, 입력 변수에 대하여 전건부 처리를 실행하도록 제어하는 수단을 갖춘 퍼지추론 처리장치.
  24. 제23항에 있어서, 상기 제어수단은 입력 데이타가 부여되었을때에, 그 입력 데이타의 입력 변수에 대하여 전건부 처리를 실행하도록 상기 전건부 처리수단을 제어하는 퍼지추론 처리장치.
  25. 제23항에 있어서, 부여된 입력 데이타를 일시 기억하는 기억수단을 갖추고, 상기 제어수단은 상기 기억수단에 기억되어 있는 입력 데이타를 순차 판독하여 판독한 입력 데이타의 입력 변수에 대하여 전건부 처리를 실행하도록 상기 전건부 처리 수단을 제어하는 퍼지추론 처리장치.
  26. 제23항에 있어서, 상기 전건부 처리가 룰에 의하여 입력 변수에 관계된 멤버쉽 함수에 대한 입력 데이타의 적합도를 산출하고, 룰의 전건부마다 그 전건부에 포함되는 입력 변수에 대하여 이미 산출된 적합도간에서 소정의 연산을 행하는 퍼지추론 처리장치.
  27. 제26항에 있어서, 상기 소정의 연산이 MIN 연산인 퍼지추론 처리장치.
  28. 제23항에 있어서, 상기 전건부 처리수단은 모든 입력 변수에 대하여 전건부 처리가 종료한후, 후건부가 동일 룰 사이에서, 전건부 처리 결과에 소정의 연산을 행하는 퍼지추론 처리장치.
  29. 제28항에 있어서, 상기 소정의 연산이 MAX 연산인 퍼지추론 처리장치.
  30. 제23항에 있어서, 복수 룰의 각각 전건부에, 모든 룰에 포함되는 모든 입력 변수를 포함시켜두고, 이들 입력 변수에 멤버쉽 함수를 관련하고 멤버쉽 함수가 관계하지 않는 것을 나타내는 코드를 붙임으로서 구성되는 복수의 룰이 상기 메모리에 기억되어 있으며, 상기 전건부 처리 수단은 각 입력 변수에 대하여 전건부 처리에서, 각 룰마다 그 입력 변수에 멤버쉽 함수가 관계되어 있는지를 판정하고, 멤버쉽 함수가 관계되어 있는 것에 대하여 관계되어 있는 멤버쉽 함수에 대한 입력 데이타의 적합도를 구하는 퍼지추론 처리장치.
  31. 제23항에 있어서, 복수 룰의 전건부를 구성하는 입력 변수와 멤버쉽 함수의 대가, 입력 변수마다 정리하여, 룰의 식별 코드와 관련하여 상기 메모리에 설정되어 있는 퍼지추론 처리장치.
  32. 제23항에 있어서, 입력 데이타에 그 입력 데이타의 입력 변수를 나타내는 코드가 부가되어 있으며, 상기 제어수단은 이 코드를 판정하고, 이 코드에 의하여 나타내는 입력 변수에 대하여 전건부 처리를 행하도록 하는 상기 전건부 처리 수단을 제어하는 퍼지추론 처리장치.
  33. 제25항에 있어서, 입력 데이타가 부여되었을때에, 할입 처리에 의하여 이부여된 입력 데이타를 상기 기억수단에 격납하는 할입 처리수단을 더욱 갖추고 있는 퍼지추론 처리장치.
  34. 제25항에 있어서, 상기 기억 수단이 FIFO 메모리이고, 입력 데이타가 부여된 순서에서 FIFO 메모리에 기억시키고, 부여된 순서에 따라 FIFO 메모리에서 입력 데이타가 판독되는 퍼지추론 처리장치.
  35. 복수 룰의 각각의 전건부에 모든 룰에 포함되는 모든 입력 변수를 포함시키고 있으며, 이들 입력 변수에 멤버쉽 함수를 관련하는지 또는 멤버쉽 함수가 관계하지 않는 것을 나타내는 코드를 붙임으로서 각 전건부가 구성되는 복수의 룰을 미리 기억하는 메모리, 각 입력 변수에 대하여 전건부 처리에서 각 룰마다 그 입력 변수에 멤버쉽 함수가 관계되어 있는지 어떤지를 판정하고, 멤버쉽 함수가 관계되어 있는 것에 대하여만 전건부 연산을 행하는 전건부 처리수단 및 입력 데이타가 부여되어 있는 입력 변수마다 전건부 처리를 실행하도록 하는 상기 전건부 처리수단을 제어하는 수단을 갖춘 퍼지추론 처리장치.
  36. 제35항에 있어서, 상기 제어수단은 입력 데이타가 부여되었을때에, 그 입력 데이타의 입력 변수에 대하여 전건부 처리를 실행하도록 상기 전건부 처리수단을 제어하는 퍼지추론 처리장치.
  37. 제35항에 있어서, 부여된 입력 데이타를 일시 기억하는 기억수단을 더욱 갖추고, 상기 제어수단은 상기 기억수단에 입력 데이타가 기억되어 있는지 어떤지를 판정하고, 기억되어 있을때에 입력 데이타를 상기 기억수단에서 판독하여 그 입력 데아타의 입력 변수에 대하여 전건부 처리를 실행하도록 상기 전건부 처리 수단을 제어하는 퍼지추론 처리장치.
  38. 복수 룰의 전건부를 구성하는 입력변수와 멤버쉽 함수의 대를, 입력 변수마다 정리하여, 룰의 식별 코드와 관련되어 설정하여 두기 위한 메모리 및 입력 데이타가 부여되어 있는 1개의 입력 변수가 관계하는 모든 상기 대에 대하여 전건부 처리를 행하고, 그후, 입력 데이타가 부여되어 있는 다른 1개의 입력 변수가 관계하는 모든 상기 대에 대하여 전건부 처리를 행하도록 하여, 입력 변수마다 전건부 처리를 실행하는 전건부 처리수단을 갖춘 퍼지추론 처리장치.
  39. 제38항에 있어서, 상기 전건부 처리수단은 입력 데이타가 부여 되었을때, 그 입력 데이타에 대하여 입력변수가 관계하는 모든 상기 대에 대하여 전건부 처리를 실행하는 퍼지추론 처리장치.
  40. 제38항에 있어서, 부여된 입력 데이타를 일시적으로 기억하는 기억하는 수단을 더욱 갖추고, 상기 전건부처리수단은,상기 기억수단에 입력데이타가 기억되어 있는지 어떤지를 판정하고, 기억되어 있을때 입력 데이타를 상기 기억수단에서 판독하여 판독한 입력 데이타에 대하여 입력 변수가 관계하는 모든 상기 대에 대하여 전건부처리를 실행하는 퍼지추론 처리장치.
  41. 복수룰의 전건부를 구성하는 입력 변수와 멤버쉽 함수의 대를 입력변수를 나타내는 코드에 대응하여 입력변수 마다 정리하여, 룰이 식별 코드와 관련되어 기억하는 메모리, 부여된 입력 데이타에 부가되어 있는 입력변수를 나타내는 코드를 판정하는 수단 및 판정된 입력 변수를 나타내는 코드에 대응하여 설정되어 있는 입력변수와 멥버쉽 함수의 대에 대하여 전건부처리를 행하는 전건부 처리수단을 갖춘 퍼지추론 처리장치.
  42. 제41항에 있어서, 상기 판정수단은, 입력 데이타가 부여되었을 때에, 그 입력 데이타에 부가되어 있는 입력변수를 나타내는 코드를 판정하여 전건부 처리에 이동 하도록 제어하는 퍼지추론 처리장치.
  43. 제41항에 있어서, 부여된 입력 데이타를 그것에 부가되어 있는 입력 변수를 나타내는 코드와 함께 일시기억하는 기억수단을 갖추고, 상기 판정수단은 상기 기억수단에 입력 데이타가 기억되어 있는지 어떤지를 판정하고, 기억되어 있을때에 그 입력 데이타에 부가되어 있는 입력변수를 나타내는 코드를 판독하여 그 코드를 판정하는 퍼지추론 처리장치.
  44. 복수의 전건부를 구성하는 입력 변수와 멤버쉽 함수의 대와 룰번호의 관계를 입력 변수마다 정리하여 메모리에 설정하여 두고, 입력 데이타가 부여되어 있는 1개의 입력 변수에 관련하는 모든 상기 대에 대하여 전건부처리를 행하고, 그 후 입력 데이타가 부여되어 있는 다른 1개의 입력변수에 관련하는 모든 상기 대에 대하여 전건부 처리를 행하도록 하여, 입력 변수마다 전건부 처리를 실행하는 퍼지추론 처리방법.
  45. 제44항에 있어서, 입력 변수와 멤버쉽 함수의 대를 순서있게 두고, 이 순서에 따른 어드레스에 각대에 관계하는 룰 번호를 기억한 룰 번호 에리어를 상기 메모리에 설치하는 퍼지추론 처리방법.
  46. 제45항에 있어서, 입력 변수와 멤버쉽 함수의 각 대를 포함하는 룰의 수를 미리 기억한 룰수 에리어를 상기 메모리에 설치하여 두고, 부여된 입력 데이타의 입력 변수에 대하여 전건부 처리에서, 상기 룰수 에리어를 참조하면서 상기 룰번호 에리어를 억세스하는 퍼지추론 처리방법.
  47. 제46항에 있어서, 상기 룰수 에리어에서, 입력 변수와, 멤버쉽 함수의 모든 조합에 의하여 생성되는 대에 미리 일정의 순서를 부여하여 두고, 이 순서에 따른 어드레스에, 각 대를 포함하는 룰의 수가 기억되어 있는 퍼지추론 처리방법.
  48. 제44항에 있어서, 입력 데이타가 부여되었을때에, 그 입력 데이타에 대하여 입력 변수에 관련하는 모든 상기 대에 대하여 전건부 처리를 실행하는 펴지추론 처리방법.
  49. 제44항에 있어서, 부여된 입력 데이타를 기억수단에 일시 기억하여 두고, 상기 기억수단에 기억되어 있는 입력 데이타를 순차 판독하여 판독한 입력 데이타에 대하여 입력 변수에 관련하는 모든 상기 대에 대하여 전건부처리를 실행하는 퍼지추론 처리방법.
  50. 제44항에 있어서, 상기 전건부 처리가 입력 변수와 대를 구성하는 멤버쉽 함수에 대한 입력 데이타의 적합도를 산출하고, 룰마다 그 전건부에 포함되는 입력 변수에 대하여 이미 산출된 적합도 사이에서 소정의 산을 행하는 퍼지추론 처리방법.
  51. 제50항에 있어서, 상기 소정의 연산이 MIN 연산인 퍼지추론 처리장치.
  52. 제44항에 있어서, 모든 입력 변수에 대하여 전건부 처리가 종료한 후, 후건부가 동일의 룰 사이에서, 전건부 처리 결과에 소정의 연산을 행하는 퍼지추론 처리장치.
  53. 제52항에 있어서, 상기 소정의 연산이 MAX 연산인 퍼지추론 처리장치.
  54. 제44항에 있어서, 입력 데이타에 그 입력 데이타의 입력 변수를 나타내는 코드를 부가하고, 이 코드를 판정하며, 이 코드에 의하여 나타내는 입력 변수에 대하여 전건부 처리를 행하고, 퍼지추론 처리방법.
  55. 제49항에 있어서, 입력 데이타가 부여되었을때에, 할입 처리에 의하여 부여된 입력 데이타를 상기 기억수단에 격납하는 퍼지추론 처리방법.
  56. 제49항에 있어서, 상기 기억수단이 FIFO 메모리이고, 입력 데이타를 부여시킨 순서로서 FIFO 메모리에 기억하고, 부여된 순서에 따라 FlFO 메모리에서 입력 데이타를 판독하는 퍼지추론 처리방법.
  57. 복수룰의 전건부를 구성하는 입력 변수와 멤버쉽 함수의 대와 룰 번호의 관계가 입력 변수마다 정리되어 미리 설정되어 있는 메모리, 부여된 입력 데이타에 대하여, 그 입력 데이타의 입력 변수에 관련하는 모든 상기 대에 대하여 전건부 처리를 실행하는 전건부 처리수단 및, 상기 전건부 처리수단에 의하여 1개의 입력 변수에 대하여 전건부 처리가 종료한 후에 다른 입력 변수의 입력 데이타를 상기 전건부 처리 수단에 부여하고, 그 입력변수에 대하여 전건부 처리를 실행하도록 제어하는 수단을 갖춘 퍼지추론 처리장치.
  58. 제57항에 있어서, 상기 메모리는 룰 번호 에리어를 갖추고, 이 룰 번호 에리어에는 입력 변수와 멤버쉽 함수의 대에 미리 부여된 순서에 따른 어드레스에 각 대에 관계하는 룰 번호가 기억되어 있는 퍼지추론 처리장치.
  59. 제58항에 있어서, 상기 메모리에는 룰수 에리어가 설치되고, 이 룰수에리어에는 입력 변수와 멤버쉽함수의 각대를 포함하는 룰의 수가 미리 기억되어 있으며, 주어진 입력 데이타의 입력 변수에 대하여 전건부 처리에서 상기 룰수 에리어를 참조하면서 상기 룰번호 에리어가 억세스되는 퍼지추론 처리장치.
  60. 제59항에 있어서, 상기 룰수 에리어에서, 입력 변수와 멤버쉽 함수의 모든 조합에 의하여 생성되는 때에 미리 부여된 순서에 따르는 어드레스에, 각 대를 포함하는 룰의 수가 기억되어 있는 퍼지추론 처리장치.
  61. 제57항에 있어서, 상기 제어수단은 입력데이타가 부여되었을 때에, 그 입력 데이타의 입력변수에 대하여 건부 처리를 행하도록 상기 전건부 처리 수단을 제어하는 퍼지추론 처리장치.
  62. 제57항에 있어서, 부여된 입력 데이타를 일시 기억하는 기억수단을 갖추고, 상기 제어수단은 상기 기억수단에 기억되어 있는 입력 데이타를 순차 판독하여 판독한 입력 데이타의 입력 변수에 대하여 전건부 처리를 실행하도록 상기 전건부 처리수단을 제어하는 퍼지추론 처리장치.
  63. 제57항에 있어서, 상기 전건부 처리가 입력 변수와 대를 구성하는 멤버쉽 함수에 대한 입력 데이타의 적합도를 산출하고, 룰마다, 이 전건부에 포함되는 입력 변수에 대하여 미리 산출된 적합도간에서 소정의 연산을 행하는 퍼지추론 처리장치.
  64. 제63항에 있어서, 상기 소정의 연산이 MIN 연산인 퍼지추론 처리장치.
  65. 제57항에 있어서, 상기 전건부 처리수단은 모든 입력 변수에 대하여 전건부 처리가 종료한후, 전건부가 동일룰 사이에서, 전건부 처리결과에 소정의 연산을 행하는 퍼지추론 처리장치.
  66. 제65항에 있어서, 상기 소정의 연산이 MAX 연산인 퍼지추론 처리장치.
  67. 제57항에 있어서, 입력 데이타에 그 입력 데이타의 입력 변수를 나타내는 코드가 부가되어 있으며, 상기 제어수단은 이 코드를 판정하고, 이 코드에 의하여 나타내는 입력.변수에 대하여 전건부의 처리를 행하도록 상기 전건부 치리수단을 제어하는 퍼지추론 제어장치.
  68. 제62항에 있어서, 입력 데이타가 부여되었을때에, 할입 처리에 의하여 이 부여된 입력 데이타를 상기 기억수단에 격납하는 할입 처리수단을 더욱 갖추고 있는 퍼지 추론 처리장치.
  69. 제62항에 있어서, 상기 기억수단이 FIFO메모리이고, 입력 데이타가 부여된 순서로서 FIFO메모리에 기억시키고, 부여된 순서에 따라 FIFO 메모리에서 입력 데이타를 판독하는 퍼지추론 처리방법.
  70. 입력변수와 멤버쉽 함수의 모든 조합에 의하여 생성되는 대를 미리 일정의 순서로두고, 설정하는 복수의 룰에서, 상기 각대를 그 전건부에 현실로 포함하는 룰수 에리어의 상기 순서에 따른 어드레스에 기억하고, 설정하는 복수의 룰에 현실을 포함하는 상기의 각대에 대하여 그들의 대를 현실에 포함하는 룰의 번호를, 메모리의 룰번호 에리어에 대한 상기의 순서에 따른 어드레스에 기억하는 룰 설정방법.
  71. 설정하는 복수의 룰 건전부에 포함되는 입력변수와 멤버쉽 함수의 대를 미리 일정의 순서로서 두고, 메모리의 상기 순서에 따른 어드레스에, 상기 각대를 포함하는 룰이 번호를 기억하는 룰 설정방법.
  72. 설정되는 룰을 기억하는 메모리를 갖추고, 그 메모리에는 룰수 에리어와 룰 번호 에리어가 설치되어 있으며, 룰에서 사용가능한 입력변수와 멤버쉽 함수의 모든 조합에 의하여 생성되는 대가 미리 일정의 순서로서 되어 있으며, 한정되는 복수의 룰에서, 상기의 각 대를 그 전건부에 현실로 포함하는 룰의 수가, 상기 모든 조합에 의하여 생성되는 대에 대하여 메모리 룰수 에리어의 상기 순서에 따른 어드레스에 기억되고, 설정하는 복수의 룰에 현실로 포함되는 상기의 각대에 대하여 그들의 대를 현실로 포함하는 룰의 번호가 메모리의 룰 번호 에리어에 대한 상기의 순서에 따른 어드레스로 기억되어 있는 룰 설정장치.
  73. 설정되는 룰을 기억하는 메모리를 갖추고, 설정되는 복수의 룰의 전건부에 포함되는 입력 변수와 멤버쉽함수의 대가 미리 일정의 순서로 되어 있으며, 상기 메모리의 상기 순서에 따른 어드레스에, 상기 각대를 포함하는 룰의 번호가 기억되어 있는 룰 설정장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개되는 것임.
KR1019920008233A 1991-05-15 1992-05-15 퍼지 추론 처리방법 및 장치와 룰 설정방법 및 장치 KR970004526B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP91-138663 1991-05-15
JP13866391 1991-05-15
JP91-139452 1991-05-16
JP13945291A JP3211093B2 (ja) 1991-05-16 1991-05-16 ファジィ推論処理方法および装置

Publications (2)

Publication Number Publication Date
KR920022140A true KR920022140A (ko) 1992-12-19
KR970004526B1 KR970004526B1 (ko) 1997-03-28

Family

ID=26471658

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920008233A KR970004526B1 (ko) 1991-05-15 1992-05-15 퍼지 추론 처리방법 및 장치와 룰 설정방법 및 장치

Country Status (5)

Country Link
US (1) US5604842A (ko)
EP (1) EP0513829B1 (ko)
KR (1) KR970004526B1 (ko)
AT (1) ATE156608T1 (ko)
DE (1) DE69221373T2 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10508124A (ja) * 1993-09-20 1998-08-04 シーメンス アクチエンゲゼルシヤフト 高分解能のファジィ推論プロセッサ用のルールデコーディングおよびルール評価装置
US5732191A (en) * 1993-09-20 1998-03-24 Siemens Aktiengesellschaft Method and apparatus for rule evaluation in a fuzzy inference processor
DE59607523D1 (de) * 1995-07-28 2001-09-27 Infineon Technologies Ag Verfahren zur Mehrfachnutzung einer Regelbasis in einem Fuzzy-Logic-Coprozessor
EP0851342B1 (en) * 1996-12-27 2003-05-14 STMicroelectronics S.r.l. Coding and memorizing method for fuzzy logic rules and circuit architecture for processing such rules
FR2759799B1 (fr) * 1997-02-18 1999-04-30 Sgs Thomson Microelectronics Procede d'utilisation en reseau d'un processeur de logique floue, et processeur de logique floue utilisable en reseau
US6272476B1 (en) * 1999-04-14 2001-08-07 Winbond Electronics Corp Programmable and expandable fuzzy processor for pattern recognition
US6853991B1 (en) 1999-10-27 2005-02-08 Agere Systems Inc. Fuzzy logic system with evolutionary variables rules
US7334517B2 (en) * 2002-10-31 2008-02-26 Star Manufacturing International, Inc. Section divider ensemble for roller grill for cooking human food

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4755960A (en) * 1985-06-20 1988-07-05 Tektronix, Inc. Waveform data compressing circuit
JPH0797284B2 (ja) * 1986-09-03 1995-10-18 株式会社日立製作所 ファジー推論によるディジタル制御方法
JPH0786893B2 (ja) * 1986-11-13 1995-09-20 オムロン株式会社 ファジィ情報処理装置
JPH01206435A (ja) * 1988-02-15 1989-08-18 Matsushita Electric Ind Co Ltd ルール解析装置
US5243687A (en) * 1988-09-20 1993-09-07 Omron Tateisi Electronics Co. Fuzzy computer system having a fuzzy inference processing circuit for controlling and adapting output signal to the set membership signal
US5179625A (en) * 1988-09-26 1993-01-12 Omron Tateisi Electronics Co. Fuzzy inference system having a dominant rule detection unit
US5280565A (en) * 1989-03-10 1994-01-18 Mitsubishi Denki Kabushiki Kaisha Fuzzy backward reasoning device
EP0390563A3 (en) * 1989-03-31 1992-12-02 Matsushita Electric Industrial Co., Ltd. Fuzzy multi-stage inference apparatus
US5239616A (en) * 1989-04-14 1993-08-24 Omron Corporation Portable fuzzy reasoning device
US5185849A (en) * 1989-06-27 1993-02-09 Olympus Optical Co., Ltd. Digital fuzzy inference apparatus having time divisional control function
JPH0365704A (ja) * 1989-08-03 1991-03-20 Toshiba Corp ファジィ制御装置及びファジィ制御方法
JP2522415B2 (ja) * 1989-10-24 1996-08-07 三菱電機株式会社 ファジイ制御機能付プログラマブルコントロ―ラ、そのモニタシステム、および、ファジイ制御機能付プログラマブルコントロ―ラの制御方法
US5261036A (en) * 1989-10-24 1993-11-09 Mitsubishi Denki K.K. Programmable controller with fuzzy control function, fuzzy control process and fuzzy control monitoring process

Also Published As

Publication number Publication date
KR970004526B1 (ko) 1997-03-28
DE69221373D1 (de) 1997-09-11
EP0513829B1 (en) 1997-08-06
EP0513829A3 (en) 1994-11-17
US5604842A (en) 1997-02-18
DE69221373T2 (de) 1998-03-19
ATE156608T1 (de) 1997-08-15
EP0513829A2 (en) 1992-11-19

Similar Documents

Publication Publication Date Title
US4785400A (en) Method for processing a data base
KR830006725A (ko) 수치 제어 방식
KR920022140A (ko) 퍼지추론 처리방법 및 장치와 룰 설정방법 및 장치
US5079718A (en) Knowledge data management method and apparatus with cancel function
JP3567576B2 (ja) 電子計算機
JP3120443B2 (ja) コマンド処理装置
JPS5947645A (ja) ロ−デイング方式
RU2217792C2 (ru) Способ идентификации динамических структур с изменяемыми параметрами
JPS56159749A (en) Address assignment system of data processor
JP2767608B2 (ja) メンバーシップ関数の解析装置
JPS57105060A (en) Processing system for list out of program
JP2814386B2 (ja) ファジィ推論方法
JP2564137Y2 (ja) グラフ作成装置
JPS633367A (ja) 銀行端末装置における入力キ−処理方式
KR0184575B1 (ko) 전자식 금전 등록기에 매크로키의 기능을 부여하는 방법
JP3686091B2 (ja) データ駆動型情報処理装置
JPS6211746B2 (ko)
JP2545530B2 (ja) 文書処理装置
JPH0465718A (ja) 近似推論装置
JPH0216651A (ja) ディスクキャッシュ制御方式
JPH0256013A (ja) キー入力処理方法
JPH0269828A (ja) 自己学習エキスパートシステム
JPS62274303A (ja) シ−ケンス制御方法
JPS62256137A (ja) コンパイラの初期値設定方式
JPS6020253A (ja) メモリ制御方式

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110629

Year of fee payment: 15

EXPY Expiration of term