KR920017371A - 아날로그-대-디지탈 컨버터용 신호 클램프 회로 - Google Patents
아날로그-대-디지탈 컨버터용 신호 클램프 회로 Download PDFInfo
- Publication number
- KR920017371A KR920017371A KR1019920001272A KR920001272A KR920017371A KR 920017371 A KR920017371 A KR 920017371A KR 1019920001272 A KR1019920001272 A KR 1019920001272A KR 920001272 A KR920001272 A KR 920001272A KR 920017371 A KR920017371 A KR 920017371A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- analog
- input terminal
- clamp circuit
- digital converter
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/124—Sampling or signal conditioning arrangements specially adapted for A/D converters
- H03M1/129—Means for adapting the input signal to the range the converter can handle, e.g. limiting, pre-scaling ; Out-of-range indication
- H03M1/1295—Clamping, i.e. adjusting the DC level of the input signal to a predetermined value
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/16—Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
- H04N5/18—Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/1205—Multiplexed conversion systems
- H03M1/122—Shared using a single converter or a part thereof for multiple channels, e.g. a residue amplifier for multiple stages
- H03M1/1225—Shared using a single converter or a part thereof for multiple channels, e.g. a residue amplifier for multiple stages using time-division multiplexing
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/124—Sampling or signal conditioning arrangements specially adapted for A/D converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Analogue/Digital Conversion (AREA)
- Picture Signal Circuits (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 비디오 신호 처리 회로의 일부 블록 다이어그램,
제2도는 제1도 회로에 사용되는 여러 클럭 신호의 타이밍 다이어그램,
제3도는 본 발명을 사용하는 클램프 회로를 나타내는 도시도.
Claims (8)
- 예정된 값을 예정된 부분에 입력 신호를 인가하는 아날로그 신호 입력 단자와, 상기 예정된 부분중 한 부분의 발생을 표시하는 제어 신호를 제공하는 제어 신호 발생 수단과, 입력 단자에 인가된 아날로그 신호를, 가장 유효한 비트MSB를 포함하는 다수의 비트를 갖은 디지탈 샘플로 변환시키는 아날로그-대-디지탈 컨버터와, 상기 아날로그-대-디지탈 컨버터의 입력 단자에 상기 아날로그 신호 입력 단자를 접속시키는 수단을 구비하는 아날로그-대-디지탈 컨버터용 신호 클램프 회로에 있어서, 상기 접속 수단은 다수의 비트중 단일 비트만과 제어신호에 응답하는 클램프 회로를 포함하고, 상기 단일 비트는 상기 아날로그-대-디지탈 컨버터에 인가된 아날로그 신호의 D.C. 값을 조정하기 위하여 상기 가장 유효한 비트 MSB로 구성되는 것을 특징으로 하는 아날로그-대-디지탈 컨버터용 신호 클램프 회로.
- 제1항에 있어서, 상기 클램프 회로는, 상기 아날로그-대-디지탈 컨버터의 입력 단자에 접속된 각각의 전류 출력 단자와, 각각의 제어 전극을 갖은 게이트된 전류 싱크 및 게이트된 전류원과, 상기 제어 신호 및 상기 MSB에 응답하여 제1 및 제2스위칭 신호를 발생하는 논리 회로로써, 상기 스위칭 신호는 상기 게이트된 전류원과 게이트된 전류 싱크의 제어 전극에 각각 접속되며, 상기 스위칭 신호는 상기 예정된 부분중 한 부분의 발생동안 상기 게이트된 전류원과 게이트된 전류싱크를 상호 배타적으로 도통시키는 논리 회로를 구비하는 것을 특징으로 하는 아날로그-대-디지탈 컨버터용 신호 클램프 회로.
- 제1항에 있어서, 상기 접속 수단은 상기 아날로그-대-디지탈 컨버터의 입력 단자에 접속된 출력 단자와 최소한 하나의 입력 단자를 갖은 멀티플렉서와, 클램프 회로는 캐패시터와 멀티플렉서 사이에 접속되고 아날로그 신호 입력 단자와 상기 최소한 하나의 입력 단자 사이에 접속된 캐패시터를 구비하는 것을 특징으로 하는 아날로그-대-디지탈 컨버터용 신호 클램프 회로.
- 제3항에 있어서, 예정된 값을 표시하는 또 다른 입력 신호 예정된 부분에 인가하는 또 다른 아날로그 신호 입력 단자와, 상기 멀티플렉서의 제2입력 단자와 상기 또 다른 아날로그 신호 입력 단자 사이에 접속된 또 다른 캐패시터와, 상기 멀티플렉서의 제2입력 단자와 상기 또 다른 캐패시터 사이에 접속되고, 제어 신호 및 상기 MSB에 응답하여 상기 아날로그-대-디지탈 컨버터에 인가된 상기 또 다른 입력 신호의 D.C. 값을 조정하는 또 다른 클램프 회로를 구비하는 것을 특징으로 하는 아날로그-대-디지탈 컨버터용 신호 클램프 회로.
- 제4항에 있어서, 상기 디지털 샘플의 상기 MSB를 수신하도록 접속된 각각의 입력 단자를 가지며, 상기 클램프 회로와 상기 또 다른 클램프 회로에 접속된 각각의 출력 단자를 갖는 제1 및 제2래치 수단으로써, 상기 제1래치 수단은 상기 디지털 샘플중 선택된 샘플의 MSB를 기억하며, 상기 제2래치 수단은 상기 디지털 샘플중 다른 샘플의 MSB를 기억하는 것을 특징으로 하는 아날로그-대-디지탈 컨버터용 신호 클램프 회로.
- 제3항에 있어서, 상기 캐패시터와 상기 최소한 하나의 입력 단자 사이에 접속된 버퍼 증폭기를 특징으로 하는 아날로그-대-디지탈 컨버터용 신호 클램프 회로.
- 제4항에 있어서, 상기 결합체는 비디오 신호 처리 시스템의 일부를 구비하며, 상기 입력 신호 및 상기 또 다른 입력 신호는 각각 제1 및 제2색차 신호인 것을 특징으로 하는 아날로그-대-디지탈 컨버터용 신호 클램프 회로.
- 제1항에 있어서, 상기 MSB는 부호 비트에 대응하는 것을 특징으로 하는 아날로그-대-디지탈 컨버터용 신호 클램프 회로.※ 참고사항 : 최초출원 내용에 의하여 공개되는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US07/650,330 US5084700A (en) | 1991-02-04 | 1991-02-04 | Signal clamp circuitry for analog-to-digital converters |
US650,330 | 1991-02-04 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR920017371A true KR920017371A (ko) | 1992-09-26 |
Family
ID=24608446
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920001272A KR920017371A (ko) | 1991-02-04 | 1992-01-29 | 아날로그-대-디지탈 컨버터용 신호 클램프 회로 |
Country Status (8)
Country | Link |
---|---|
US (1) | US5084700A (ko) |
EP (1) | EP0498262A2 (ko) |
JP (1) | JPH0583594A (ko) |
KR (1) | KR920017371A (ko) |
CN (1) | CN1063986A (ko) |
MX (1) | MX9200474A (ko) |
MY (1) | MY108213A (ko) |
TW (1) | TW215134B (ko) |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0473375B1 (en) * | 1990-08-30 | 1998-10-28 | Canon Kabushiki Kaisha | Image signal processing |
JP3143117B2 (ja) * | 1990-09-25 | 2001-03-07 | キヤノン株式会社 | 信号処理装置 |
US5371552A (en) * | 1991-10-31 | 1994-12-06 | North American Philips Corporation | Clamping circuit with offset compensation for analog-to-digital converters |
US5339114A (en) * | 1992-07-29 | 1994-08-16 | Thomson Consumer Electronics, Inc. | Television receiver with luminance signal clamped offset and re-clamped prior to contrast control for preventing black level changes with contrast control changes when displaying luminance signals having elevated black level |
US5448308A (en) * | 1993-02-05 | 1995-09-05 | Thomson Consumer Electronics, Inc. | Apparatus for clamping a video signal level |
JP2809577B2 (ja) * | 1993-09-24 | 1998-10-08 | 富士通株式会社 | ゼロレベル設定回路 |
US5523756A (en) * | 1994-01-18 | 1996-06-04 | The Grass Valley Group, Inc. | Analog-to-digital converter with offset reduction loop |
CN1068473C (zh) * | 1994-04-07 | 2001-07-11 | Rca.汤姆森许可公司 | 锁相环的鉴相器 |
JP3595657B2 (ja) * | 1997-08-22 | 2004-12-02 | キヤノン株式会社 | ビデオ信号処理装置および方法 |
FR2769772B1 (fr) * | 1997-10-09 | 1999-12-03 | Thomson Multimedia Sa | Dispositif de conversion analogique-numerique avec echantillonneur-bloqueur |
JP3807863B2 (ja) * | 1999-03-09 | 2006-08-09 | ローム株式会社 | A/d変換装置 |
JP2000278132A (ja) | 1999-03-24 | 2000-10-06 | Matsushita Electric Ind Co Ltd | 多信号のクランプ装置 |
US6676250B1 (en) | 2000-06-30 | 2004-01-13 | Silverbrook Research Pty Ltd | Ink supply assembly for a print engine |
DE10042281A1 (de) | 2000-08-29 | 2002-03-14 | Philips Corp Intellectual Pty | Schaltungsanordnung zur Regenerierung des Schwarzwertes von Videosignalen |
US6587065B1 (en) * | 2002-04-29 | 2003-07-01 | Analog Devices, Inc. | Stable current-control reference systems |
US6956621B2 (en) * | 2002-06-05 | 2005-10-18 | Broadcom Corporation | High impedance digital full line video clamp |
KR100538226B1 (ko) * | 2003-07-18 | 2005-12-21 | 삼성전자주식회사 | 복수의 아날로그 입력 신호를 고속으로 처리하는아날로그/디지털 변환 장치 및 이를 이용한 디스플레이 장치 |
US7106231B2 (en) * | 2003-11-04 | 2006-09-12 | Mstar Semiconductor, Inc. | Video signal processing system including analog to digital converter and related method for calibrating analog to digital converter |
US7068204B1 (en) * | 2004-09-28 | 2006-06-27 | Spansion Llc | System that facilitates reading multi-level data in non-volatile memory |
US7425994B2 (en) * | 2005-01-31 | 2008-09-16 | Texas Instruments Incorporated | Video decoder with different signal types processed by common analog-to-digital converter |
TWI324442B (en) | 2006-05-02 | 2010-05-01 | Mstar Semiconductor Inc | Signal coupling circuit with common reference input and the method thereof |
TWI349489B (en) | 2006-09-07 | 2011-09-21 | Realtek Semiconductor Corp | Image processing device and method |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3221253A (en) * | 1961-04-17 | 1965-11-30 | Dresser Ind | Peak analysis and digital conversion apparatus |
JPS558051B2 (ko) * | 1974-11-06 | 1980-03-01 | ||
JPS6058629B2 (ja) * | 1976-09-27 | 1985-12-20 | ソニー株式会社 | 映像信号のアナログ−デジタル変換回路 |
JPS61210770A (ja) * | 1985-03-15 | 1986-09-18 | Hitachi Ltd | クランプ回路 |
ATE87786T1 (de) * | 1985-10-21 | 1993-04-15 | Rank Cintel Ltd | Klemmschaltung fuer einen analog-zu-digitalwandler. |
US4707741A (en) * | 1986-04-11 | 1987-11-17 | Harris Corporation | Video signal clamping with clamp pulse width variation with noise |
US4736117A (en) * | 1986-11-14 | 1988-04-05 | National Semiconductor Corporation | VDS clamp for limiting impact ionization in high density CMOS devices |
JPS63176070A (ja) * | 1987-01-16 | 1988-07-20 | Matsushita Electric Ind Co Ltd | 映像信号クランプ装置 |
US4859871A (en) * | 1987-02-13 | 1989-08-22 | Fujitsu Limited | Voltage level setting circuit |
JP2678006B2 (ja) * | 1988-03-04 | 1997-11-17 | 松下電器産業株式会社 | 自動利得制御装置 |
JP2543177B2 (ja) * | 1989-03-24 | 1996-10-16 | 松下電器産業株式会社 | クランプ装置と自動利得制御装置 |
US5003564A (en) * | 1989-04-04 | 1991-03-26 | Rca Licensing Corporation | Digital signal clamp circuitry |
-
1991
- 1991-02-04 US US07/650,330 patent/US5084700A/en not_active Expired - Fee Related
- 1991-06-19 TW TW080104738A patent/TW215134B/zh active
-
1992
- 1992-01-22 MY MYPI92000095A patent/MY108213A/en unknown
- 1992-01-28 EP EP92101325A patent/EP0498262A2/en not_active Withdrawn
- 1992-01-29 KR KR1019920001272A patent/KR920017371A/ko not_active Application Discontinuation
- 1992-02-03 MX MX9200474A patent/MX9200474A/es unknown
- 1992-02-03 CN CN92100732A patent/CN1063986A/zh active Pending
- 1992-02-03 JP JP4047862A patent/JPH0583594A/ja not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
EP0498262A3 (ko) | 1995-01-18 |
TW215134B (ko) | 1993-10-21 |
US5084700A (en) | 1992-01-28 |
JPH0583594A (ja) | 1993-04-02 |
MY108213A (en) | 1996-08-30 |
MX9200474A (es) | 1992-08-01 |
CN1063986A (zh) | 1992-08-26 |
EP0498262A2 (en) | 1992-08-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920017371A (ko) | 아날로그-대-디지탈 컨버터용 신호 클램프 회로 | |
KR870011759A (ko) | 서브랭깅 아나로그/디지탈 변환기 | |
KR900017416A (ko) | 신호 처리장치 | |
KR890011227A (ko) | 디지탈-아날로그 변환기 | |
KR960043474A (ko) | 아날로그-디지탈 변환기 비교기 기준 장치 | |
KR880013328A (ko) | 디지탈·애널로그 변환장치 | |
US4594576A (en) | Circuit arrangement for A/D and/or D/A conversion with nonlinear D/A conversion | |
KR920009186A (ko) | Ccd영상센서 신호용 샘플홀드회로 | |
KR840008905A (ko) | 아날로그- 디지탈 변환장치 | |
KR890004573A (ko) | 디지탈신호의 분해능을 개선하는 방법 및 회로장치 | |
KR900017374A (ko) | 디지탈 신호 클램프 회로 | |
KR950035459A (ko) | 단일 변환기모듈을 사용하는 이중입력 아날로그- 디지탈 변환기 | |
AU581127B2 (en) | Charge-coupled semiconductor device with dynamic control | |
KR920009091A (ko) | A/d 변환기 | |
KR890001379A (ko) | 비디오 신호 처리 방법 및 이를 위한 변환기 | |
KR900701097A (ko) | N 비트 아날로그 대 디지탈 컨버터로 부터 가변 출력 비트 리절류션을 발생시키기 위한 방법과 제어 시스템 | |
KR860002209A (ko) | 디지탈 비데오 신호처리 시스템 | |
KR950010618A (ko) | 샘플링 비율 변환 시스템 | |
KR930003568A (ko) | 제어장치 | |
KR890016540A (ko) | D/a컨버터 조절회로 | |
KR900019514A (ko) | 비디오 신호 처리 장치 | |
KR910020540A (ko) | 키스캔 확장 장치 및 그 방법 | |
KR890010887A (ko) | 오디오 펄스의 잡은 보상회로 | |
KR880003519A (ko) | Tv 수상기용 2배 주사화상 처리장치 | |
KR920011268A (ko) | 화상압축처리장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |