KR890010887A - 오디오 펄스의 잡은 보상회로 - Google Patents
오디오 펄스의 잡은 보상회로 Download PDFInfo
- Publication number
- KR890010887A KR890010887A KR870014690A KR870014690A KR890010887A KR 890010887 A KR890010887 A KR 890010887A KR 870014690 A KR870014690 A KR 870014690A KR 870014690 A KR870014690 A KR 870014690A KR 890010887 A KR890010887 A KR 890010887A
- Authority
- KR
- South Korea
- Prior art keywords
- circuit
- converter
- processing unit
- sample
- central processing
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/24—Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing noise
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10037—A/D conversion, D/A conversion, sampling, slicing and digital quantisation or adjusting parameters thereof
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10222—Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Analogue/Digital Conversion (AREA)
- Noise Elimination (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 오디오 펄스의 잡음 보상 회로도.
제3도는 제2도의 각부 파형도.
제4도는 본 발명에 따른 중앙 처리 장치의 동작 순서도.
Claims (1)
- 오디오 펄스성 잡음의 보상 회로를 구성함에 있어서, 신호 입력단(Sin)이 지연 회로(2)와 샘플/홀드 회로(3) 및 A/D변환기(4)를 순차 거쳐 중앙 처리장치(5)의 일단에 접속되며, 동시에 펄스 잡음 검출 및 콘트롤 신호 발생부(8)를 거쳐 샘플/홀드 회로(3)와 A/D변환기(4) 및 스위치(9) 그리고 중앙 처리장치(5)의 타 일단에 각각 접속되고, 상기 샘플/홀드회로(3)의 출력단은 스위치(9)의 일단에 접속되며 동시에 가산기(7)의 일측에 접속되고, 중앙처리 장치(5)의 출력단은 D/A변환기(6)를 거쳐 가산기(7)의 타 일측에 접촉되어 신호 출력단(Sout)에 접속되어 오디오 펄스성 잡음을 보상하도록 구성한 것을 특징으로 하는 오디오 펄스의 잡음 보상회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870014690A KR950005254B1 (ko) | 1987-12-22 | 1987-12-22 | 오디오 펄스의 잡음 보상회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870014690A KR950005254B1 (ko) | 1987-12-22 | 1987-12-22 | 오디오 펄스의 잡음 보상회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890010887A true KR890010887A (ko) | 1989-08-11 |
KR950005254B1 KR950005254B1 (ko) | 1995-05-22 |
Family
ID=19267175
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019870014690A KR950005254B1 (ko) | 1987-12-22 | 1987-12-22 | 오디오 펄스의 잡음 보상회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950005254B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3093848A1 (en) * | 2015-05-13 | 2016-11-16 | Thomson Licensing | Attenuating method and corresponding device |
-
1987
- 1987-12-22 KR KR1019870014690A patent/KR950005254B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR950005254B1 (ko) | 1995-05-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900004218A (ko) | 센터 모드 콘트롤 회로 | |
KR880005746A (ko) | 반도체집적회로 | |
KR900003862A (ko) | 비선형 증폭회로 및 그 비선형 증폭회로를 이용한 비선형 엠파시스·디엠파시스회로 | |
KR920017371A (ko) | 아날로그-대-디지탈 컨버터용 신호 클램프 회로 | |
KR880005796A (ko) | d.c.-결합형 비디오 클램핑 회로 | |
KR900017416A (ko) | 신호 처리장치 | |
KR840000114A (ko) | 위상 비교기 | |
KR920015364A (ko) | 출력 버퍼회로 | |
KR920009186A (ko) | Ccd영상센서 신호용 샘플홀드회로 | |
KR880014795A (ko) | 수신장치 | |
KR910002107A (ko) | 주파수 특성 보정회로 | |
KR900019399A (ko) | 디지탈신호 처리장치 | |
KR910021177A (ko) | 음향부가회로 | |
KR890010887A (ko) | 오디오 펄스의 잡은 보상회로 | |
KR880002169A (ko) | 영상신호의 기록재생장치 | |
KR920704303A (ko) | 샘플 및 홀드회로 | |
KR830006696A (ko) | 호올(Hall) 소자의 동상 전압제거 회로 | |
KR830004027A (ko) | 비선형 전이 기능을 갖는 신호처리 회로 | |
KR840008565A (ko) | 영상신호 처리회로 | |
KR890016746A (ko) | 발진기 동기용 회로장치 | |
SU1172045A1 (ru) | Устройство дл формировани биимпульсного сигнала | |
KR900019518A (ko) | 빗형 필터회로 | |
KR860007793A (ko) | 마이크의 하울링 방지방식 | |
KR960027288A (ko) | 팝 노이즈 제거회로 | |
KR900013723A (ko) | Most의 디바이스 파라미터(w/l)를 가변한 전병렬형 a/d변환기 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20010430 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |