KR900017374A - 디지탈 신호 클램프 회로 - Google Patents

디지탈 신호 클램프 회로 Download PDF

Info

Publication number
KR900017374A
KR900017374A KR1019900004472A KR900004472A KR900017374A KR 900017374 A KR900017374 A KR 900017374A KR 1019900004472 A KR1019900004472 A KR 1019900004472A KR 900004472 A KR900004472 A KR 900004472A KR 900017374 A KR900017374 A KR 900017374A
Authority
KR
South Korea
Prior art keywords
count value
bit
signal
input
combination circuit
Prior art date
Application number
KR1019900004472A
Other languages
English (en)
Other versions
KR930009363B1 (ko
Inventor
토마스 플링 러쎌
Original Assignee
에릭 피. 허맨
톰슨 컨슈머 일렉트로닉스 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에릭 피. 허맨, 톰슨 컨슈머 일렉트로닉스 인코포레이티드 filed Critical 에릭 피. 허맨
Publication of KR900017374A publication Critical patent/KR900017374A/ko
Application granted granted Critical
Publication of KR930009363B1 publication Critical patent/KR930009363B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Analogue/Digital Conversion (AREA)
  • Processing Of Color Television Signals (AREA)
  • Hall/Mr Elements (AREA)
  • Measuring Volume Flow (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

내용 없음.

Description

디지탈 신호 클램프 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명을 기술하는데 유용한 비디오 신호 부분 파형도.
제 2 도는 본 발명을 구체화한 예시적인 디지탈 클램프 회로의 블록도.
* 도면의 주요부분에 대한 부호의 설명
12, 14, 15, 30 : D타입래치회로 16, 26 : AND회로
18 : 카운터 24 : 보수회로
28 : 가산기 34 : 저역통과필터

Claims (4)

  1. 디지탈 신호를 인가하기 위한 신호 입력 포트를 포함하는 디지탈 클램프 회로에 있어서, 상기 신호 입력 포트에 결합된 제 1 입력 포트와, 제 2 입력 포트 및, 극성 비트를 가진 신호 샘플을 포함하는 클램프된 신호 출력을 제공하기 위한 출력 포트를 가지는 조합 회로와, 상기 극성 비트를 수신하도록 결합된 업/다운 제어 입력과, 카운트 값 출력 포트를 가지는 업/다운 카운터와, 상기 카운트 값 출력 포트를 상기 조합회로의 제 2 입력 포트에 결합시키기 위한 수단과, 상기 입력 신호의 소정의 간격 동안에만, 상기 업/다운 카운터가 증가/감소하도록 동작시키기위한 수단을 포함하는 것을 특징으로 하는 디지탈 클램프 회로.
  2. 제 1 항에 있어서, 상기 업/다운 카운터는 비트 0, 1, 2…n, n+1…n+m(여기서 n과 m은 0보다 큰 정수)에의해 표시되는, 2n+m과 동일한 카운트 값까지 카운트 값을 제공하도록 구성되는데, 여기서 비트 0은 최하위 비트이고 비트 m+n은 최상위 비트이며, 상기 카운트 값 출력 포트를 상기 조합 회로에 결합시키기 위한 수단이 카운트 값을 나타내는 m개의 상위 비트만을 조합 회로에 결합시키는 것을 특징으로 하는 디지탈 클램프 회로.
  3. 제 2 항에 있어서, 더우기, 상기 조합 회로가 캐리 입력 단자를 더 포함하며, 상기 디지탈 클램프 회로가, 상기 소정의 간격을 제외한 신호 간격 동안에 상기 캉트 값의 상기 n번째 비트에 의해서 표시되는 값을 통과시키도록 조정되는 그런, 상기 카운트 값의 상기 n번째 비트를 상기 캐리입력 단자에 결합시키기 위한 게이팅 회로를 더 포함하는 것을 특징으로 하는 디지탈 클램프 회로.
  4. 제 1 항에 있어서, 상기 결합수단이, 상기 소정의 간격 기간 동안에, 절사된 카운트 값을 상기 조합 회로에 제공하고, 상기 설정된 기간을 제외한 간격 동안에는, 절사및 반올림된 카운트 값을 제공하기 위한 수단을 포함하는 것을 특징으로 하는 디지탈 클램프 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900004472A 1989-04-04 1990-04-02 디지탈 신호 클램프 회로 KR930009363B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US07/333,051 US5003564A (en) 1989-04-04 1989-04-04 Digital signal clamp circuitry
US333,051 1989-04-04
US333051 1989-04-04

Publications (2)

Publication Number Publication Date
KR900017374A true KR900017374A (ko) 1990-11-16
KR930009363B1 KR930009363B1 (ko) 1993-09-28

Family

ID=23301048

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1019900004472A KR930009363B1 (ko) 1989-04-04 1990-04-02 디지탈 신호 클램프 회로
KR1019910005499A KR940009999B1 (ko) 1989-04-04 1991-04-04 자전 변환 소자 및 그의 제조법

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1019910005499A KR940009999B1 (ko) 1989-04-04 1991-04-04 자전 변환 소자 및 그의 제조법

Country Status (10)

Country Link
US (1) US5003564A (ko)
EP (1) EP0391643B1 (ko)
JP (1) JP2756851B2 (ko)
KR (2) KR930009363B1 (ko)
CN (1) CN1023370C (ko)
CA (1) CA2012809C (ko)
DE (1) DE69009572T2 (ko)
ES (1) ES2054245T3 (ko)
FI (1) FI96560C (ko)
MY (1) MY106698A (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3143117B2 (ja) * 1990-09-25 2001-03-07 キヤノン株式会社 信号処理装置
JPH04167891A (ja) * 1990-10-31 1992-06-15 Sony Corp ビデオテープレコーダ
US5084700A (en) * 1991-02-04 1992-01-28 Thomson Consumer Electronics, Inc. Signal clamp circuitry for analog-to-digital converters
JPH04316276A (ja) * 1991-04-16 1992-11-06 Ricoh Co Ltd 画像形成装置
DE4215668C2 (de) * 1992-05-13 2003-06-12 Thomson Brandt Gmbh Klemmschaltung für ein digitales Videosignal
US5448308A (en) * 1993-02-05 1995-09-05 Thomson Consumer Electronics, Inc. Apparatus for clamping a video signal level
KR960028179A (ko) * 1994-12-06 1996-07-22 조셉 제이 락스 적응 동기 신호 분리기
US5798802A (en) * 1996-01-31 1998-08-25 Deutsche Itt Industries Gmbh Video signal clamping circuit
US6271889B1 (en) 1999-03-04 2001-08-07 Analog Devices, Inc. Synchronization pulse detection circuit
US7319852B2 (en) * 2002-08-29 2008-01-15 Qualcomm, Incorporated Apparatus and method for DC offset compensation in a direct conversion receiver
JP2005086784A (ja) * 2003-09-11 2005-03-31 Sanyo Electric Co Ltd デジタルクランプ回路
CN101201376B (zh) * 2007-12-19 2010-11-24 四川长虹电器股份有限公司 一种数字信号极性自动识别的方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3891833A (en) * 1974-04-05 1975-06-24 Westinghouse Electric Corp Vehicle coast control system
JPS5754983B2 (ko) * 1974-04-19 1982-11-20
US3924106A (en) * 1974-10-31 1975-12-02 Us Energy Background compensation for a radiation level monitor
US3984663A (en) * 1974-12-18 1976-10-05 General Motors Corporation Signal maximum or minimum seeking circuit
DE2628662C3 (de) * 1976-06-25 1980-03-06 Robert Bosch Gmbh, 7000 Stuttgart System zur Korrektur der digitalen Wertigkeit von Signalen
DE2735303C3 (de) * 1977-08-05 1982-03-25 Robert Bosch Gmbh, 7000 Stuttgart Schaltungsanordnung zur digitalen Klemmung pulscodemodulierter Videosignale
DE2737431C3 (de) * 1977-08-19 1980-11-06 Robert Bosch Gmbh, 7000 Stuttgart Verfahren zur digitalen Klemmung pulscodemodulierter Videosignale
US4215371A (en) * 1978-12-21 1980-07-29 Rockwell International Corporation Front porch clamping circuit
NL7901722A (nl) * 1979-03-05 1980-09-09 Philips Nv Klemschakeling voor een videosignaal.
JPS5767380A (en) * 1980-10-15 1982-04-23 Alps Electric Co Ltd Video clamping circuit
DE3214756C2 (de) * 1981-05-02 1991-10-17 Philips Patentverwaltung Gmbh, 2000 Hamburg Schaltungsanordnung zum Ermitteln des Wertes eines Referenzpegels
JPS58178670A (ja) * 1982-04-12 1983-10-19 Alps Electric Co Ltd ビデオ・クランプ回路
US4504741A (en) * 1982-08-30 1985-03-12 Rockwell International Corporation Digital circuit for generating ascending or descending ramp-like waveforms
US4742392A (en) * 1983-08-04 1988-05-03 Canon Kabushiki Kaisha Clamp circuit with feed back
US4718119A (en) * 1984-08-27 1988-01-05 Motorola Inc. AGC circuit including a precision voltage clamp and method
KR900002645B1 (ko) * 1985-03-27 1990-04-21 가부시기가이샤 히다찌세이사꾸쇼 크람푸 회로
DE3673255D1 (de) * 1985-05-21 1990-09-13 Citizen Watch Co Ltd Automatische austastpegel-klemmschaltung.
JPH0797830B2 (ja) * 1986-04-08 1995-10-18 ソニー株式会社 ビデオカメラの黒レベル補正回路
US4707741A (en) * 1986-04-11 1987-11-17 Harris Corporation Video signal clamping with clamp pulse width variation with noise
JPS63176069A (ja) * 1987-01-16 1988-07-20 Toshiba Corp デジタルクランプ回路
JP2517961B2 (ja) * 1987-05-11 1996-07-24 ソニー株式会社 ビデオ信号のクランプ回路

Also Published As

Publication number Publication date
FI96560C (fi) 1996-07-10
ES2054245T3 (es) 1994-08-01
CN1023370C (zh) 1993-12-29
JPH02294167A (ja) 1990-12-05
EP0391643A1 (en) 1990-10-10
MY106698A (en) 1995-07-31
DE69009572D1 (de) 1994-07-14
EP0391643B1 (en) 1994-06-08
US5003564A (en) 1991-03-26
DE69009572T2 (de) 1995-01-19
JP2756851B2 (ja) 1998-05-25
CA2012809A1 (en) 1990-10-04
KR940009999B1 (ko) 1994-10-19
FI901552A0 (fi) 1990-03-28
FI96560B (fi) 1996-03-29
KR930009363B1 (ko) 1993-09-28
CA2012809C (en) 1999-11-16
CN1046253A (zh) 1990-10-17

Similar Documents

Publication Publication Date Title
KR900012423A (ko) 조정가능한 반앨리어스 필터
KR900017374A (ko) 디지탈 신호 클램프 회로
KR870005316A (ko) 전력계통의 정보 데이타 출력장치
KR830007001A (ko) 디지탈 신호 처리장치
KR840001409A (ko) 펄스 진폭 변조 모선의 디지탈 스위칭 시스템
KR900017416A (ko) 신호 처리장치
KR880014795A (ko) 수신장치
KR850003641A (ko) 샘플신호의 절사오차의 보상방법 및 장치
CA2077204A1 (en) High-speed switching tree with input sampling pulses of constant frequency and means for varying the effective sampling rate
ATE35494T1 (de) Schaltungsanordnung zum uebertragen von signalen zwischen teilnehmeranschlussleitungen und wenigstens einer uebertragungsleitung einer dienstintegrierten fernmeldeanlage.
JPS57191753A (en) Register controlling system
KR910003522A (ko) 화상처리시스템의 처리입력방식
KR840005792A (ko) 디지탈 신호 처리 장치
KR860002212A (ko) 디지탈 비디오 신호 지연장치
US4032720A (en) Integrated demultiplexing circuit with continuously variable outputs
JPS56146338A (en) Translating system of alarm signal
KR900019514A (ko) 비디오 신호 처리 장치
SU875604A1 (ru) Удлинитель импульсов
SU1472925A1 (ru) Функциональный преобразователь
GB1528954A (en) Digital attenuator
KR830009845A (ko) Scr조정기 제어회로
KR970005608B1 (ko) 음량표시장치
JPS57556A (en) Digital amplitude detecting circuit
KR890008658A (ko) 입출력 겸용 포트를 이용한 키 스캔방법
JPS5745794A (en) Color reproducing device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070920

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee