CN101201376B - 一种数字信号极性自动识别的方法 - Google Patents
一种数字信号极性自动识别的方法 Download PDFInfo
- Publication number
- CN101201376B CN101201376B CN2007102032030A CN200710203203A CN101201376B CN 101201376 B CN101201376 B CN 101201376B CN 2007102032030 A CN2007102032030 A CN 2007102032030A CN 200710203203 A CN200710203203 A CN 200710203203A CN 101201376 B CN101201376 B CN 101201376B
- Authority
- CN
- China
- Prior art keywords
- digital signal
- signal
- counter
- polarity
- negative polarity
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
本发明涉及数字信号处理领域,尤其涉及一种数字信号极性自动识别的方法。本发明公开了一种实现简单可靠、成本低的数字信号极性自动识别的方法。其技术方案的要点是,该方法包括以下步骤:a.采样需要处理的数字信号;b.通过第一计数器对数字信号进行高电平计数,通过第二计数器对数字信号进行低电平计数;c.通过第一寄存器在所述数字信号下降沿时将第一计数器的计数值X锁存,通过第二寄存器在数字信号上升沿时将第二计数器的计数值Y锁存;d.比较X、Y的值,如果X>=Y则表示采样的数字信号为负极性信号,如果X<Y则表示采样的数字信号为正极性信号。本发明的有益效果是,实现简单可靠、成本低。
Description
技术领域
本发明涉及数字信号处理领域,尤其涉及一种数字信号极性自动识别的方法。
背景技术
众所周知,在数字信号处理时需要对输入信号进行极性识别,以用其作为同步信号对相关信息进行处理。现有技术采用的方法多为对需要处理的信号进行锁相处理或积分处理来改变信号的极性,以获得所需极性的数字信号。对需处理的信号进行锁相处理虽然能得到准确的输出相位,但电路复杂,且成本较高;采用积分处理的方式虽然成本相对于锁相处理较低,但电路繁琐,且不能输出与处理信号相位相对固定的信号。
发明内容
本发明要解决的技术问题,就是针对背景技术的不足,提出一种实现简单可靠、成本低的数字信号极性自动识别的方法。
本发明解决上述技术问题采用的技术方案是,一种数字信号极性自动识别的方法,包括以下步骤:
a.采样需要处理的数字信号;
b.通过第一计数器对数字信号进行高电平计数,通过第二计数器对数字信号进行低电平计数;
c.通过第一寄存器在所述数字信号下降沿时将第一计数器的计数值X锁存,通过第二寄存器在数字信号上升沿时将第二计数器的计数值Y锁存;
d.比较X、Y的值,如果X>=Y则表示采样的数字信号为负极性信号,如果X<Y则表示采样的数字信号为正极性信号。
还可包括以下步骤:
e.根据后续电路需要,输出正极性信号或负极性信号:需要正极性信号而识别到数字信号为负极性时,将数字信号反相,识别到数字信号为正极性时直接输出;需要负极性信号而识别到数字信号为正极性时,将数字信号反相,识别到数字信号为负极性时直接输出。
所述步骤b中,第一计数器和第二计数器的时钟频率均为需处理的信号VS的频率10倍以上。
本发明的有益效果是,实现简单可靠、成本低。
附图说明
图1为本发明的方法流程图。
图中“~”表示反相。
具体实施方式
下面结合附图对本发明作进一步描述。
如图1所示,本发明对数字信号极性的自动识别方法是,首先从电路中采样需要处理的数字信号(命名为VS),然后通过第一计数器(命名为COUNT1)在VS低电平时同步清零,高电平开始计数,通过第二计数器(命名为COUNT2)在VS高电平时同步清零,低电平开始计数。再通过第一寄存器(命名为REG1)在VS下降沿时将COUNT1计数器的计数值X锁存,通过第二寄存器(命名为REG2)在VS上升沿时将COUNT2计数器的计数值Y锁存。下一步则是比较X与Y值的大小:如果X>=Y说明VS的占空比(正脉冲信号周期占脉冲总周期的比值)大于或等于50%,说明VS是从低电平开始采样的,即VS为负极性信号;如果X<Y说明VS的占空比小于50%,说明VS是从高电平开始采样的,即VS为正极性信号。最后可以根据后续电路的需要,输出正极性信号PVS或者负极性信号NVS,当VS为负极性信号时,PVS为VS的反相输出,NVS为VS的同相输出;当VS为正极性时,PVS为VS的同相输出,NVS为VS的反相输出。这样就完成了对数字信号极性的自动识别。由于摒弃了复杂的积分电路,本发明显得简单可靠,成本也降低了。
本发明中,COUNT1计数器和COUNT2计数器的时钟频率均要为需处理的数字信号频率的10倍以上,这样既保证了计数的精度又不至于提高成本。
Claims (3)
1.一种数字信号极性自动识别的方法,其特征在于,包括以下步骤:
a.采样需要处理的数字信号;
b.通过第一计数器对数字信号进行高电平计数,通过第二计数器对数字信号进行低电平计数;
c.通过第一寄存器在所述数字信号下降沿时将第一计数器的计数值X锁存,通过第二寄存器在数字信号上升沿时将第二计数器的计数值Y锁存;
d.比较X、Y的值,如果X>=Y则表示采样的数字信号为负极性信号,如果X<Y则表示采样的数字信号为正极性信号。
2.根据权利要求1所述的一种数字信号极性自动识别的方法,其特征在于,还包括步骤:
e.根据后续电路需要,输出正极性信号或负极性信号:需要正极性信号而识别到数字信号为负极性时,将数字信号反相,识别到数字信号为正极性时直接输出;需要负极性信号而识别到数字信号为正极性时,将数字信号反相,识别到数字信号为负极性时直接输出。
3.根据权利要求1所述的一种数字信号极性自动识别的方法,其特征在于,所述步骤b中第一计数器和第二计数器的时钟频率均为数字信号频率的10倍以上。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2007102032030A CN101201376B (zh) | 2007-12-19 | 2007-12-19 | 一种数字信号极性自动识别的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2007102032030A CN101201376B (zh) | 2007-12-19 | 2007-12-19 | 一种数字信号极性自动识别的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101201376A CN101201376A (zh) | 2008-06-18 |
CN101201376B true CN101201376B (zh) | 2010-11-24 |
Family
ID=39516642
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2007102032030A Active CN101201376B (zh) | 2007-12-19 | 2007-12-19 | 一种数字信号极性自动识别的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101201376B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105611113B (zh) * | 2015-12-21 | 2019-03-19 | 苏州长风航空电子有限公司 | 一种基于fpga的数字视频信号同步头极性自适应方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1023370C (zh) * | 1989-04-04 | 1993-12-29 | 汤姆森消费电子有限公司 | 数字信号钳位电路 |
-
2007
- 2007-12-19 CN CN2007102032030A patent/CN101201376B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1023370C (zh) * | 1989-04-04 | 1993-12-29 | 汤姆森消费电子有限公司 | 数字信号钳位电路 |
Also Published As
Publication number | Publication date |
---|---|
CN101201376A (zh) | 2008-06-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104967445B (zh) | 相位检测装置以及相位调整方法 | |
CN101571906A (zh) | 一种rfid接收机的解码器和解码方法 | |
CN103986454A (zh) | 一种数字数据信号的采样方法及装置 | |
CN101509943B (zh) | 一种相位检测的方法及装置 | |
CN103152155A (zh) | 一种快速时钟数据恢复的方法 | |
CN103197139A (zh) | 时钟频率测试方法和时钟频率测试电路 | |
CN101201376B (zh) | 一种数字信号极性自动识别的方法 | |
CN105306058A (zh) | 一种基于时钟调相的高速数字信号采集系统 | |
CN103631314B (zh) | 去除电平信号中毛刺的方法 | |
CN101582693A (zh) | 时钟数据恢复器的频率检测电路与方法 | |
CN102968657B (zh) | 一种高频智能卡中实现fdt精确计时的电路 | |
CN101771527A (zh) | 一种异步通信的时钟提取装置和方法 | |
US8989318B2 (en) | Detecting circuit and related detecting method | |
CN104333431A (zh) | 基于fm调频广播的低功耗高精度网络时间同步电路 | |
CN107168902B (zh) | 一种利用dma实现高速can波特率的自动识别方法 | |
CN213152037U (zh) | 一种高速低抖动数据同步鉴相器 | |
CN112345820B (zh) | 一种高速串行信号丢失检测电路 | |
CN109450755B (zh) | 增强存储模块总线接口的稳定性余量的方法及系统 | |
CN109359010B (zh) | 获取存储模块内部传输延时的方法及系统 | |
CN110166045B (zh) | 一种提取信号变化沿的快照电路 | |
CN106656174A (zh) | 一种新型结构的高速时钟数据恢复电路 | |
CN105678203B (zh) | 一种适用于rfid阅读器采样时钟的产生方法及系统 | |
CN204480671U (zh) | 一种抗噪声的延迟计数器 | |
CN204305043U (zh) | 一种基于fm调频广播的低功耗高精度网络时间同步电路 | |
US7177375B2 (en) | Limit detector with hysteresis |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |