KR920015201A - Ale신호 발생회로 - Google Patents

Ale신호 발생회로 Download PDF

Info

Publication number
KR920015201A
KR920015201A KR1019910001343A KR910001343A KR920015201A KR 920015201 A KR920015201 A KR 920015201A KR 1019910001343 A KR1019910001343 A KR 1019910001343A KR 910001343 A KR910001343 A KR 910001343A KR 920015201 A KR920015201 A KR 920015201A
Authority
KR
South Korea
Prior art keywords
signal
ale
output
bus cycle
detection unit
Prior art date
Application number
KR1019910001343A
Other languages
English (en)
Other versions
KR930004428B1 (ko
Inventor
홍현석
Original Assignee
문정환
금성일렉트론 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 금성일렉트론 주식회사 filed Critical 문정환
Priority to KR1019910001343A priority Critical patent/KR930004428B1/ko
Publication of KR920015201A publication Critical patent/KR920015201A/ko
Application granted granted Critical
Publication of KR930004428B1 publication Critical patent/KR930004428B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Image Processing (AREA)
  • Advance Control (AREA)

Abstract

내용 없음

Description

ALE신호 발생회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제5도는 본 발명에 따른 ALE신호 발생회로 블록도, 제6도는 본 발명에 따른 ALE신호 발생 상세 회로도, 제9도는 본 발명에 따른 ALE발생 상태 흐름도.

Claims (6)

  1. 모드선택신호(MODE 286)에 의해 80286모드선택된 후 명령코드신호입력시 액티부 하이펄스의 80286용 ALE신호(ALE 286)를 발생시키는 80286용 ALE발생부(100)와, 상기 모드선택신호및 명령코드신호를를 낸드조합하여 80386명령코드입력검출출력을 하는 80386명령코드검출부(200)와, 리세트신호에 따라 프리세트제어되고 80386어드레스상태신호(ADS)에 따라 입력데이타가 제어되어 시스템클럭(SYSCLK)에 동기하는 난파이프라인버스싸이클 초기상태(T1)를 검출하는 난파이프라인버스싸이클검출부(400)와, 상기 리세트신호 (RST)에 따라 클리어제어되고 상기 드레스 상태신호(ADS)에 따라 상기 난파이프라인 버스싸이클검출부(400)의 출력을 데이타 입력받아 상기 시스템클럭(SYSCLK)에 동기하여 난파이프라인명령싸이클(T2)시 ALE발생제어출력하는 난파이프라인 ALE발생제어부(500)와, 그 난파이프라인 ALE발생제어부(500)의 비반전출력을 데이타 입력받고 상기 리세트신호에 크리어 제어되며, 상기 시스템클럭(SYSCLK)에 동기하여 준비신호에 따라 파이프라인버스싸이클상태를 검출함과 아울러 그 검출출력을 상기 어드레스 상태신호(ADS)와 노아링하여 상기 난파이프라인버스싸이클검출부(400)의 데이타입력으로 피드백시키는 파이프라인버스싸이클검출부 (600)와, 그 파이프라인버스싸이클검출부(600)의 출력을 상기 어드레스상태신호 (ADS)와 앤드하여 데이타입력받고 상기 리세트신호에 따라 클리어 제어되며 상기 시스템클럭(SYSCLK)에 동기하여 80386 ALE발생제어신호를 출력하는 80386용 ALE발생제어부(700)와, 상기 80286 및 803876 ALE발생제어부(500),(700)의 출력을 낸드하여 상기 80386명령코드검출부(200)의 출력과 다시 낸드시켜 데이타입력받고 상기 모드선택신호에 따라 프리세트제어되어 상기 프로그램클럭에 동기시켜 80836용 ALE신호(ALE 386)를 발생한 후 이를 상기 80286용 ALE신호(ALE 286)와 오아링하여 최종 ALE신호(ALE)로 출력하는 80386용 ALE 신호발생부(300)로 구성하여 된 것을 특징으로 하는 ALE신호 발생회로.
  2. 제1항에 있어서 80386용 ALE신호 발생부(300)는 모드선택신호를 프리세트신호로 인가받고 프로그램클럭에 동기하는 플립플롭 (G/F2)의 비반전출력(Q)과 80286, 80386 ALE발생제어부(500),(700)의 출력을 조합하는 낸드게이트(ND5)의 출력 및 상기 80386명령코드검출부(200)의 출력을 낸드게이트 (ND6)에서 조합하고, 그 낸드게이트(ND6)의 출력을 상기 플립플롭(F/F2)의 데이타입력 (D)으로 인가하여, 그의 반전출력(QN)을 80386용 ALE신호(ALE 286)로 발생시키도록 구성하여 된 것을 특징으로 하는 ALE신호발생회로.
  3. 제1항에 있어서, 난파이프라인버스싸이클검출부(400)는 리세트신호를 프리세트신호로 인가받아 시스템클럭(SYSCLK)에 동기하는 플립플롭(F/F3)의 반전출력(QN)을 어드레스상태신호(ADS)와 노아게이트(NR1)를 통하여 그 플립플롭(F/FS)의 데이타입력(D)으로 인가하며, 그의 비반전출력(Q)을 난파이프라인버스싸이클검출출력으로 하도록 구성하여 된 것을 특징으로 하는 ALE신호 발생회로.
  4. 제1항에 있어서, 80286용 ALE발생제어부(500)는 난파이프라인버스싸이클검출부(400)의 출력 및 어드레스 상태신호(ADS)를 앤드게이트(AND1)를 통하여 데이타입력(D)받고, 리세트신호에 클리어제어되며,시스템클럭(SYSCLK)에 동기하는 플립플롭(F/F4)의 반전출력(QN)을 80286용 ALE발생제어신호로 출력하도록 구성하여 된 것을 특징으로 하는 ALE신호 발생회로.
  5. 제1항에 있어서, 파이프라인버스싸이클검출부(600)는 80286용 ALE발생제어부 (500)의 비반전출력을 플립플롭(F/F5)의 데이타입력(D)으로 인가하고, 리세트신호에 클리어에 제어되며 시스템클럭(SYSCLK)에 동기하는 그 플립플롭(F/F5)의 반전출력(QN) 및 준비신호(READY)를 노아게이트(NR2)를 통하여 그 플립플롭(F/F5)의 데이타입력(D)으로 피드백시키고, 그 플립플롭(F/F5)의 비반전출력 (Q) 및 상기 준비신호(READY)을 앤드게이트(AND2)를 통하여 파이프라인버스싸이클검출출력으로 함과 아울러 인버터(I10)를 통해서 어드레스상태신호(ADS)와 노아게이트 (NR3)를 통해 조합하여 난파이프라인버스싸이클검출부(400)의 데이타입력으로 피드백시키도록 구성하여 된 것을 특징으로 하는 ALE신호 발생회로.
  6. 제1항에 있어서, 80836용 ALE발생제어부(700)는 파이프라인버스싸이클검출부 (600)의 파이프라인버스싸이클검출출력 및 준비신호(READY)를 앤드게이트(AND3)를 통해 플립플롭(F/F6)의 비반전출력(Q)을 파이프라인버스싸이클검출부(600)의 데이타입력으로 피드백시키며, 반전출력(QN)을 80836용 ALE발생제어신호로 출력하도록 구성하여 된 것을 특징으로 하는 ALE신호 발생회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910001343A 1991-01-26 1991-01-26 Ale신호 발생회로 KR930004428B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910001343A KR930004428B1 (ko) 1991-01-26 1991-01-26 Ale신호 발생회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910001343A KR930004428B1 (ko) 1991-01-26 1991-01-26 Ale신호 발생회로

Publications (2)

Publication Number Publication Date
KR920015201A true KR920015201A (ko) 1992-08-26
KR930004428B1 KR930004428B1 (ko) 1993-05-27

Family

ID=19310351

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910001343A KR930004428B1 (ko) 1991-01-26 1991-01-26 Ale신호 발생회로

Country Status (1)

Country Link
KR (1) KR930004428B1 (ko)

Also Published As

Publication number Publication date
KR930004428B1 (ko) 1993-05-27

Similar Documents

Publication Publication Date Title
KR920010618A (ko) 동기형 다이나믹 ram
KR970023373A (ko) 동기식 반도체 메모리
KR970016970A (ko) 동기메모리의 고주파동작용 데이타 출력버퍼 제어방법
KR840007185A (ko) 다중동기장치
KR920015201A (ko) Ale신호 발생회로
KR970056906A (ko) 디지탈 영상처리장치의 의사동기신호 발생회로
KR940012823A (ko) 클록신호 생성회로
KR940006780A (ko) 광프린터의 엘에스유방식 및 엘이디방식 겸용회로
JP4198770B2 (ja) 半導体メモリ装置のデータ入力回路及びデータ入力方法
FR2264427B1 (ko)
JPS5538604A (en) Memory device
KR970013691A (ko) 주파수 변환 샘플링 시스템을 위한 클럭 생성기
KR950024431A (ko) 스태틱 램(sram)의 어드레스 입력회로
KR980004988A (ko) 버스트 카운터
KR970049299A (ko) 전원공급장치의 동작 제어회로
KR0127532Y1 (ko) 메모리를 이용한 64/8khz 콤포지트 클럭 발생회로
KR960019979A (ko) 클록 신호 생성 장치
SU1363448A1 (ru) Управл емый генератор импульсов
JPH06303113A (ja) パルス発生回路
KR970007592A (ko) 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치
KR960009398A (ko) 동기식 클럭 발생회로
JPH01151819A (ja) パルス信号発生装置
KR910021041A (ko) 위상 동기 출력 검출회로
KR960038549A (ko) 데이타 동기 클럭 발생장치
JPH03121612A (ja) 入力パルスコントロール回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050422

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee