KR900014903A - 집적회로 테스팅 장치 및 방법 - Google Patents
집적회로 테스팅 장치 및 방법 Download PDFInfo
- Publication number
- KR900014903A KR900014903A KR1019900003796A KR900003796A KR900014903A KR 900014903 A KR900014903 A KR 900014903A KR 1019900003796 A KR1019900003796 A KR 1019900003796A KR 900003796 A KR900003796 A KR 900003796A KR 900014903 A KR900014903 A KR 900014903A
- Authority
- KR
- South Korea
- Prior art keywords
- terminal
- serial
- data
- tester
- terminals
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/319—Tester hardware, i.e. output processing circuits
- G01R31/31903—Tester hardware, i.e. output processing circuits tester configuration
- G01R31/31905—Interface with the device under test [DUT], e.g. arrangements between the test head and the DUT, mechanical aspects, fixture
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 단일 테스터 채널에 직렬로 결합된 장치의 한 세그먼트에 대한 블록도,
제2도는 단일 터미널 전자 유니트의 블록도,
제3도는 테스트시에 회로의 몇몇 터미널의 파라매터 테스팅을 허용하는 장치의 부분에 대한 블록도.
Claims (3)
- 테스트시에 다중-채널 테스터와 논리회로 사이에 테스트 데이터 및 응답 데이터를 전송하기 위한 장치로서, 상기 장치는 다수의 모드중 한 모드로 동작가능하며, 상기 논리 회로는 다수의 터미널을 가지며, 상기 다수 터미널의 각 터미널은 논리 회로의 내부 구성에 따른 입력 또는 출력이 되며, 상기 장치는 다수의 유사 세그먼트를 구비하여 이루어지며, 각 세그먼트가 다중-채널 테스터의 한 테스트 채널과 테스트시의 회로 터미널중 서브세트 사이에 결합되며, 상기 테스트 채널이 세그먼트에 직렬 자극 데이터를 제공하며, 세그먼트로부터 직렬응답 데이터를 분석하며, 각 세그먼트는 장치가 다수 모드중 제1모드로 동작할 때 터미널이 서브세트 사이에 직렬자극 데이터를 나누기 위한 직렬 입력과 다수의 병렬 출력을 가진 제1변환수단과 직렬 응답 데이터를 형성하기 위해 터미널의 서브세트로부터 응답 데이터를 어셈블링하며 직렬응답 데이터를 테스터에 보내기 위한 다수의 병렬 입력과 직렬 출력을 가진 제2변환 수단을 포함하며, 상기 장치는 또한 각 터미널에 접속된 다수의 유사 터미널 전자 유니트를 더 구비하여 이루어지며, 상기 전자 유니터가 나누어진 자극 데이타를 제1변환 수단으로부터 일시적으로 기억하기 위한 래칭 수단과, 상기 래칭 수단에 기억된 테스트 테이터에 의해 제어된 입력 터미널에 논리 신호를 강제하기 위한 수단과, 출력 터미널에서 응답 전압과 기준 전압을 비교하며 응답 데이터를 제2변환기 수단에 출력하는 비교기를 더 구비하며, 각 세크먼트가 또한 정밀 전원 장치를 터미널의 서브세트중 한 터미널에 결합하기 위해 이용된 제1멀티플렉서와, 터미널의 서브세트중 한 서브세트로 데이터를 선택하며 데이터를 테스터에서 파라메터 측정 회로에 보내기 위해 이용된 제2멀티플렉서를 구비하며, 상기 최소한 입력 멀티플렉서는 테스터로부터의 제어 신호에 의해 제어되며, 이것에 의해 상기 정치가 다수 모드중의 제2모드로 동작할시 파라매터 데이터가 터미널의 서브 세트중 한 터미널로부터 측정되며; 각 세그머트는 또한 직렬 자극 데이터를 테스터로부터 결정하기 위해 직렬 입력과 직렬 출력을 가진 버퍼와; 터미널의 서브세트중 한 터미널에 결합된 스위칭 수단과, 상기 스위치 수단은 테스터에 의해 제어되며 장치가 다수의 모드중 제3모드일 때 동작되며, 상기 스위칭 수단은 논리신호를 강요하기 위해 터미널을 상기 수단으로부터 분리할 수 있으며 터미널을 버퍼의 출력에 결합하며; 테스트 채널에서부터 버퍼의 입력에 직렬 자극 데이터를 유도하기 위해 이용된 제3멀티플렉서와; 출력 데이터를 검출하며 직렬 응답 신호를 보내기 위한 직렬 입력과 직렬 출력을 가진 검출기를 구비하여 이루어지며; 상기 스위칭 수단은 또한 비교기에서부터 터미널을 분리하며 검출기에 터미널을 접속할 수 있는 테스트시에 다중-채널 테스터와 논리회로 사이에 테스트 데이터 및 응답 데이터를 전송하기 위한 장치
- 테스터와 집적회로 사이를 인터페이싱 하기위한 장치로서, 상기 장치는 직렬 입력과 다수의 병렬 출력을 가진 제1시프트 레지스터와, 상기 직렬 입력은 한 테스트 채널에 결합되며; 다수의 2진 래치와, 각 래치는 제1시프트 레지스터의 병렬 출력중 하나에 결합되며; 2진 래치에 의해 제어된 다수의 스위치와, 다수의 스위치는 집적회로의 각 터미널에 놀리 기준 신호를 결합하도록 이용되며; 2진 래치에 의해 제어된 다수의 스위치와, 다수의 비교기와 각 비교기는 집적회로의 한 터미널에 결합되며; 다수의 병렬 입력 및 직렬 출력을 가진 제2시프트 레지스터와 ,각각의 병렬 입력은 한 비교기에 결합되며 직렬 출력이 한 테스트 채널에 결합된 것을 구비하여 이루어진 테스터와 집적회로 사이를 인터페이싱 하기위한 장치.
- 각 채널이 직렬 자극 신호를 제공하며 직렬응답 신호를 분석하는, 다수의 터미널을 가진 집적 회로를 다중-채널 테스터에 결합하는 방법으로서, 상기 방법이 직렬 자극 신호를 병렬자극 신호로 변환시키는 단계와; 2진 래치로 병렬 자극 신호를 기억시키는 단계와, 상기 2진 래치는 집적회로의 각 터미널과 연관된 한 출력을 가지며; 2진 래치의 출력의 기능인 논리 신호를 발생시키는 단계와; 다수 터미널의 각 터미널로부터 응답 신호를 검출하는 단계와; 직렬응답 신호를 형성하기 위해 다수 터미널의 세트로부터 응답 신호를 어셈블링하는 단계를 구비하여 이루어진 다수의 터미널을 가진 집적 회로를 다중-채널 테스터에 결합하는 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US07/328,258 US4989209A (en) | 1989-03-24 | 1989-03-24 | Method and apparatus for testing high pin count integrated circuits |
US328258 | 1989-03-24 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900014903A true KR900014903A (ko) | 1990-10-25 |
KR0138257B1 KR0138257B1 (ko) | 1998-06-15 |
Family
ID=23280209
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900003796A KR0138257B1 (ko) | 1989-03-24 | 1990-03-21 | 집적 회로의 테스팅 장치 및 테스팅 방법 |
Country Status (5)
Country | Link |
---|---|
US (1) | US4989209A (ko) |
EP (1) | EP0388790B1 (ko) |
JP (1) | JPH02268281A (ko) |
KR (1) | KR0138257B1 (ko) |
DE (1) | DE69030015T2 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100385141B1 (ko) * | 2000-12-22 | 2003-05-22 | 한전기공주식회사 | 전자제어카드용 다채널 전압 측정장치 |
Families Citing this family (49)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5483518A (en) | 1992-06-17 | 1996-01-09 | Texas Instruments Incorporated | Addressable shadow port and protocol for serial bus networks |
JP3005250B2 (ja) * | 1989-06-30 | 2000-01-31 | テキサス インスツルメンツ インコーポレイテツド | バスモニター集積回路 |
US5115437A (en) * | 1990-03-02 | 1992-05-19 | General Electric Company | Internal test circuitry for integrated circuits using token passing to select testing ports |
JP2854659B2 (ja) * | 1990-03-20 | 1999-02-03 | 三菱電機株式会社 | 半導体装置のテスト装置 |
US6675333B1 (en) | 1990-03-30 | 2004-01-06 | Texas Instruments Incorporated | Integrated circuit with serial I/O controller |
US5159598A (en) * | 1990-05-03 | 1992-10-27 | General Electric Company | Buffer integrated circuit providing testing interface |
JP2513904B2 (ja) * | 1990-06-12 | 1996-07-10 | 株式会社東芝 | テスト容易化回路 |
US5150048A (en) * | 1990-09-12 | 1992-09-22 | Hewlett-Packard Company | General purpose, reconfigurable system for processing serial bit streams |
US5155733A (en) * | 1990-12-26 | 1992-10-13 | Ag Communication Systems Corporation | Arrangement for testing digital circuit devices having bidirectional outputs |
US5285453A (en) * | 1990-12-28 | 1994-02-08 | International Business Machines Corporation | Test pattern generator for testing embedded arrays |
WO1992013281A1 (en) * | 1991-01-22 | 1992-08-06 | Vlsi Technology, Inc. | Method to reduce test vectors/test time in devices using equivalent blocks |
US5506850A (en) * | 1991-04-08 | 1996-04-09 | Osann, Jr.; Robert | Logic analyzer for high channel count applications |
JPH0581061A (ja) * | 1991-09-20 | 1993-04-02 | Sharp Corp | 試験用回路を備える半導体集積回路 |
US5357523A (en) * | 1991-12-18 | 1994-10-18 | International Business Machines Corporation | Memory testing system with algorithmic test data generation |
US5448166A (en) * | 1992-01-03 | 1995-09-05 | Hewlett-Packard Company | Powered testing of mixed conventional/boundary-scan logic |
US5260649A (en) * | 1992-01-03 | 1993-11-09 | Hewlett-Packard Company | Powered testing of mixed conventional/boundary-scan logic |
DE4305442C2 (de) * | 1993-02-23 | 1999-08-05 | Hewlett Packard Gmbh | Verfahren und Vorrichtung zum Erzeugen eines Testvektors |
US5459738A (en) * | 1994-01-26 | 1995-10-17 | Watari; Hiromichi | Apparatus and method for digital circuit testing |
EP0788729A4 (en) * | 1994-10-28 | 1998-06-03 | Micromodule Systems Inc | PROGRAMMABLE HIGH DENSITY ELECTRONIC TEST DEVICE |
US5805471A (en) * | 1994-11-01 | 1998-09-08 | Pycon, Inc. | Driver board apparatus having SRAM and burn-in system and method using host computer |
US5996099A (en) * | 1995-04-11 | 1999-11-30 | Schlumberger Industries | Method and apparatus for automatically testing electronic components in parallel utilizing different timing signals for each electronic component |
FR2733324B1 (fr) * | 1995-04-19 | 1997-05-30 | Schlumberger Ind Sa | Procede et equipement de test automatique en parallele de composants electroniques |
US5608337A (en) * | 1995-06-07 | 1997-03-04 | Altera Corporation | Method and apparatus of testing an integrated circuit device |
US5969538A (en) | 1996-10-31 | 1999-10-19 | Texas Instruments Incorporated | Semiconductor wafer with interconnect between dies for testing and a process of testing |
WO1997029384A1 (en) * | 1996-02-06 | 1997-08-14 | Telefonaktiebolaget Lm Ericsson (Publ) | Assembly and method for testing integrated circuit devices |
US5696773A (en) * | 1996-04-25 | 1997-12-09 | Credence Systems Corporation | Apparatus for performing logic and leakage current tests on a digital logic circuit |
US6260165B1 (en) | 1996-10-18 | 2001-07-10 | Texas Instruments Incorporated | Accelerating scan test by re-using response data as stimulus data |
US5938779A (en) * | 1997-02-27 | 1999-08-17 | Alcatel Alsthom Compagnie Generale D'electricite | Asic control and data retrieval method and apparatus having an internal collateral test interface function |
JP3833341B2 (ja) * | 1997-05-29 | 2006-10-11 | 株式会社アドバンテスト | Ic試験装置のテストパターン発生回路 |
EP0987631B1 (en) * | 1997-06-02 | 2005-10-12 | Duaxes Corporation | Communication equipment |
JP4012577B2 (ja) * | 1997-06-02 | 2007-11-21 | デュアキシズ株式会社 | バウンダリスキャン素子及びこれを用いた通信装置 |
US6000050A (en) * | 1997-10-23 | 1999-12-07 | Synopsys, Inc. | Method for minimizing ground bounce during DC parametric tests using boundary scan register |
US6405335B1 (en) | 1998-02-25 | 2002-06-11 | Texas Instruments Incorporated | Position independent testing of circuits |
US6188975B1 (en) | 1998-03-31 | 2001-02-13 | Synopsys, Inc. | Programmatic use of software debugging to redirect hardware related operations to a hardware simulator |
US7058862B2 (en) * | 2000-05-26 | 2006-06-06 | Texas Instruments Incorporated | Selecting different 1149.1 TAP domains from update-IR state |
FR2802183B1 (fr) * | 1999-12-10 | 2002-02-22 | Biodome | Procede de fabrication d'un dispositif de connexion entre un recipient et un contenant, dispositif de connexion correspondant et ensemble pret a l'emploi comprenant un tel dispositif |
US6728915B2 (en) | 2000-01-10 | 2004-04-27 | Texas Instruments Incorporated | IC with shared scan cells selectively connected in scan path |
US6429677B1 (en) | 2000-02-10 | 2002-08-06 | International Business Machines Corporation | Method and apparatus for characterization of gate dielectrics |
US6769080B2 (en) | 2000-03-09 | 2004-07-27 | Texas Instruments Incorporated | Scan circuit low power adapter with counter |
US6694454B1 (en) | 2000-06-30 | 2004-02-17 | International Business Machines Corporation | Stuck and transient fault diagnostic system |
TWI240343B (en) * | 2001-03-14 | 2005-09-21 | Winbond Electronics Corp | Semiconductor multi-die testing system and method with expandable channels |
US7249298B2 (en) * | 2002-04-30 | 2007-07-24 | Samsung Electronics Co., Ltd. | Multiple scan chains with pin sharing |
US6971045B1 (en) | 2002-05-20 | 2005-11-29 | Cyress Semiconductor Corp. | Reducing tester channels for high pinout integrated circuits |
US6862705B1 (en) | 2002-08-21 | 2005-03-01 | Applied Micro Circuits Corporation | System and method for testing high pin count electronic devices using a test board with test channels |
US7010733B2 (en) * | 2002-10-09 | 2006-03-07 | International Business Machines Corporation | Parametric testing for high pin count ASIC |
EP1600784A1 (en) * | 2004-05-03 | 2005-11-30 | Agilent Technologies, Inc. | Serial/parallel interface for an integrated circuit |
CN100442069C (zh) * | 2005-12-08 | 2008-12-10 | 上海华虹Nec电子有限公司 | 同步通讯芯片进行多芯片并行测试的方法 |
JP2009150726A (ja) * | 2007-12-19 | 2009-07-09 | Panasonic Corp | 半導体装置 |
CN109901002B (zh) * | 2017-12-08 | 2021-07-02 | 英业达科技有限公司 | 连接器的引脚连接测试系统及其方法 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5585265A (en) * | 1978-12-23 | 1980-06-27 | Toshiba Corp | Function test evaluation device for integrated circuit |
US4348759A (en) * | 1979-12-17 | 1982-09-07 | International Business Machines Corporation | Automatic testing of complex semiconductor components with test equipment having less channels than those required by the component under test |
US4517661A (en) * | 1981-07-16 | 1985-05-14 | International Business Machines Corporation | Programmable chip tester having plural pin unit buffers which each store sufficient test data for independent operations by each pin unit |
US4504783A (en) * | 1982-09-30 | 1985-03-12 | Storage Technology Partners | Test fixture for providing electrical access to each I/O pin of a VLSI chip having a large number of I/O pins |
EP0109770B1 (en) * | 1982-11-20 | 1986-12-30 | International Computers Limited | Testing digital electronic circuits |
US4571724A (en) * | 1983-03-23 | 1986-02-18 | Data I/O Corporation | System for testing digital logic devices |
US4720672A (en) * | 1984-06-27 | 1988-01-19 | Jon Turino | Testability system |
KR930000545B1 (ko) * | 1984-10-01 | 1993-01-25 | 모토로라 인코포레이티드 | 집적회로 테스터 및 핀간 인터페이스 제공장치 |
JPS6267474A (ja) * | 1985-09-20 | 1987-03-27 | Mitsubishi Electric Corp | 半導体試験装置 |
JPS62285077A (ja) * | 1986-06-03 | 1987-12-10 | Mitsubishi Electric Corp | 半導体試験装置 |
JPS646777A (en) * | 1987-06-29 | 1989-01-11 | Advantest Corp | Head for linear lsi test system |
-
1989
- 1989-03-24 US US07/328,258 patent/US4989209A/en not_active Expired - Lifetime
-
1990
- 1990-02-26 JP JP2045325A patent/JPH02268281A/ja active Pending
- 1990-03-15 EP EP90104892A patent/EP0388790B1/en not_active Expired - Lifetime
- 1990-03-15 DE DE69030015T patent/DE69030015T2/de not_active Expired - Fee Related
- 1990-03-21 KR KR1019900003796A patent/KR0138257B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100385141B1 (ko) * | 2000-12-22 | 2003-05-22 | 한전기공주식회사 | 전자제어카드용 다채널 전압 측정장치 |
Also Published As
Publication number | Publication date |
---|---|
US4989209A (en) | 1991-01-29 |
DE69030015T2 (de) | 1997-09-11 |
EP0388790B1 (en) | 1997-03-05 |
EP0388790A3 (en) | 1992-04-01 |
KR0138257B1 (ko) | 1998-06-15 |
JPH02268281A (ja) | 1990-11-01 |
DE69030015D1 (de) | 1997-04-10 |
EP0388790A2 (en) | 1990-09-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900014903A (ko) | 집적회로 테스팅 장치 및 방법 | |
CN101158708B (zh) | 基于可编程逻辑器件的多芯片自动测试方法 | |
US6864699B2 (en) | Apparatus for testing integrated circuits having an integrated unit for testing digital and analog signals | |
GB2281403B (en) | Detecting faults on a printed circuit board | |
JPS6483169A (en) | Integrated circuit device | |
KR19980079404A (ko) | 아날로그 및 디지털 회로를 더 큰 회로내에서 테스트하기 위한방법 및 장치 | |
EP0749210A3 (en) | Counting circuit for measuring pulse spacing, sampling circuit, skew adjusting circuit, and logic analyzing circuit | |
KR900014902A (ko) | 고속 집적 회로 테스팅을 위한 방법 및 장치 | |
JPH01503667A (ja) | プログラム可能なレベルシフトインタフェース装置 | |
KR950035097A (ko) | 에이디(a/d)변환기 및 에이디(a/d)변환기의 데스트방법 | |
KR940006230A (ko) | 반도체 집적회로장치 및 그 기능시험방법 | |
JP2000065890A (ja) | Lsiテストシステム | |
US6949946B1 (en) | Integrated semiconductor circuit and method for functional testing of pad cells | |
JPH11326441A (ja) | 半導体試験装置 | |
KR940002724Y1 (ko) | 다중핀 디지탈 ic 시험회로 | |
CN118409192B (zh) | 半导体测试板卡、半导体测试系统及测试方法 | |
KR0174502B1 (ko) | 집적소자의 아날로그 스위치 테스트 회로 | |
KR930009149B1 (ko) | 소자 검사장치용 디지탈 ic 로직레벨 발생회로 | |
SU773508A1 (ru) | Входное устройство цифрового мультиметра | |
KR100188003B1 (ko) | 집적회로 검사방법 및 장치 | |
SU1051459A1 (ru) | Устройство дл измерени электрической емкости | |
KR930000160B1 (ko) | 디지탈 집적회로의 성능평가용 테스트 시스템 | |
JPH0621816A (ja) | D/aコンバータテスト回路 | |
SU1335825A1 (ru) | Виброиспытательна система | |
SU894617A2 (ru) | Высоковольтный измеритель пробивных напр жений транзисторов |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120208 Year of fee payment: 15 |
|
EXPY | Expiration of term |