KR900013623A - 마스타 슬라이스 방식의 반도체 집적 회로장치 - Google Patents
마스타 슬라이스 방식의 반도체 집적 회로장치 Download PDFInfo
- Publication number
- KR900013623A KR900013623A KR1019900001391A KR900001391A KR900013623A KR 900013623 A KR900013623 A KR 900013623A KR 1019900001391 A KR1019900001391 A KR 1019900001391A KR 900001391 A KR900001391 A KR 900001391A KR 900013623 A KR900013623 A KR 900013623A
- Authority
- KR
- South Korea
- Prior art keywords
- integrated circuit
- circuit device
- semiconductor integrated
- transistor element
- type semiconductor
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims 8
- 230000002093 peripheral effect Effects 0.000 claims 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
- H01L27/118—Masterslice integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1도 및 제 2도는 본 발명의 각각 제 1 및 제 2실시예의 평면도면,
제 3도 및 제 4도는 본 발명의 각각 제 1 및 제 2종래예의 평면도면.
Claims (3)
- 기본 소자로서 바이폴라 트랜지스터 소자와 MOS트랜지스터 소자를 포함하고 있는 마스터 슬라이스 방식의 반도체 집적회로 장치에 있어서, 반도체 침상의 적어도 일부에서 상기 바이폴라 트랜지스터 소자의 열과 상기 MOS트랜지스터 소자의 열이 교대로 배치되어 있는 마스타 슬라이스 방식의 반도체 집적 회로장치.
- 제 1항에 있어서, 상기 바이폴라 트랜지스터 소자의 열 및 상기 MOS트랜지스터 소자의 열을 둘러싸고 입출력용인 바이폴라 트랜지스터 소자의 블록이 설치되어 있는 마스타 슬라이스 방식의 반도체 집적 회로장치.
- 제 1항에 있어서, 상기 반도체 칩의 중앙부에 상기 MOS트랜지스터 소자의 블록이 설치되고 있으며, 상기 반도체 칩의 주변부에 상기 바이폴라 트랜지스터 소자의 열 및 상기 MOS트랜지스터 소자의 열이 설치되어 있는 마스타 슬라이스 방식의 반도체 집적 회로장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1030579A JPH02209750A (ja) | 1989-02-09 | 1989-02-09 | マスタスライス方式の半導体集積回路装置 |
JP30579 | 1989-02-09 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900013623A true KR900013623A (ko) | 1990-09-06 |
KR100190468B1 KR100190468B1 (ko) | 1999-06-01 |
Family
ID=12307765
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900001391A KR100190468B1 (ko) | 1989-02-09 | 1990-02-06 | 마스타 슬라이스 방식의 반도체 집적 회로 장치 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JPH02209750A (ko) |
KR (1) | KR100190468B1 (ko) |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63228641A (ja) * | 1987-03-18 | 1988-09-22 | Hitachi Ltd | 半導体集積回路装置 |
-
1989
- 1989-02-09 JP JP1030579A patent/JPH02209750A/ja active Pending
-
1990
- 1990-02-06 KR KR1019900001391A patent/KR100190468B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
JPH02209750A (ja) | 1990-08-21 |
KR100190468B1 (ko) | 1999-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR860003659A (ko) | 반도체집적회로장치 | |
KR880000965A (ko) | 반도체 기억장치 | |
KR880003427A (ko) | 반도체 장치 및 그에 사용되는 리드프레임 | |
KR890012398A (ko) | Mos형 반도체장치의 입력보호회로 | |
KR880003332A (ko) | 집적 메모리 회로 | |
KR890017794A (ko) | 마스터-슬라이스형 반도체집적회로 | |
KR910010728A (ko) | 복합형 직접회로소자 | |
KR910005448A (ko) | 반도체 집적회로 | |
KR0145650B1 (ko) | Bi-CMOS 게이트 어레이 반도체 집적 회로 및 그에 포함된 내부셀 구조 | |
KR890013771A (ko) | 반도체장치 | |
KR920007194A (ko) | 표준 셀 방식의 반도체 집접회로 | |
KR900013623A (ko) | 마스타 슬라이스 방식의 반도체 집적 회로장치 | |
KR910008858A (ko) | Bi-CMOS 집적회로 | |
KR910020896A (ko) | 반도체집적회로 | |
KR930003414A (ko) | 반도체 집적 회로 장치 | |
KR900013655A (ko) | 반도체 회로 | |
KR920001711A (ko) | 반도체집적회로 | |
KR910020875A (ko) | Ic용 리드프레임 | |
KR850003069A (ko) | 반도체 집적회로 장치 | |
KR910010689A (ko) | 반도체 집적회로 장치 | |
KR910017628A (ko) | 반도체 기억장치 | |
KR910008853A (ko) | 반도체장치와 그 제조방법 | |
KR850004355A (ko) | 직열 접속 트랜지스터를 가진 반도체 집적회로 | |
KR910010711A (ko) | 집적 회로 장치 | |
KR850005159A (ko) | 기판에 전원 공급 통로를 가진 반도체 집적회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20011219 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |