KR900008393A - 정보 처리시스템 및 시스템구성 확인방법 - Google Patents

정보 처리시스템 및 시스템구성 확인방법 Download PDF

Info

Publication number
KR900008393A
KR900008393A KR1019890016531A KR890016531A KR900008393A KR 900008393 A KR900008393 A KR 900008393A KR 1019890016531 A KR1019890016531 A KR 1019890016531A KR 890016531 A KR890016531 A KR 890016531A KR 900008393 A KR900008393 A KR 900008393A
Authority
KR
South Korea
Prior art keywords
adapter
slot
information processing
signal
processing apparatus
Prior art date
Application number
KR1019890016531A
Other languages
English (en)
Other versions
KR920010580B1 (ko
Inventor
유우지 사에끼
시로 오이시
Original Assignee
미다 가쓰시게
가부시기가이샤 히다찌세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미다 가쓰시게, 가부시기가이샤 히다찌세이사꾸쇼 filed Critical 미다 가쓰시게
Publication of KR900008393A publication Critical patent/KR900008393A/ko
Application granted granted Critical
Publication of KR920010580B1 publication Critical patent/KR920010580B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2289Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by configuration test
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • G06F12/0669Configuration or reconfiguration with decentralised address assignment
    • G06F12/0676Configuration or reconfiguration with decentralised address assignment the address being position dependent

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Bus Control (AREA)
  • Small-Scale Networks (AREA)
  • Debugging And Monitoring (AREA)
  • Computer And Data Communications (AREA)

Abstract

내용 없음.

Description

정보 처리시스템 및 시스템구성 확인방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본원 발명의 실시예에 있어서의 어댑터의 개략구성 및 그 정보처리장치의 관계를 나타내는 블록도,
제2도는 본원 발명에 의한 정보처리시스템의 실시예의 블록도,
제5도는 제2도의 시스템의 구성확인등록내용의 설명도.

Claims (8)

  1. 복수 종류의 어댑터와, 이 어댑터가 탑재 가능한 복수의 슬롯을 가진 정보처리장치로 이루어지는 정보처리 시스템에 있어서, 상기 정보처리장치는 각 슬롯마다 고유의 슬롯ID신호를 발생하는 슬롯ID신호발생수단을 가지고, 상기 복수의 각 어댑터는 상기 슬롯ID신호에 따라서 자체에 대해 할당하는 어드레스를 발생하는 어드레스할당수단과, 자체의 어댑터 ID신호를 발생하는 어댑터 ID발생수단과, 상기 정보 처리장치로부터의 요구에 따라서 상기 어댑터 ID신호를 상기 정보처리장치에 출력하는 제어수단을 가진 것을 특징으로 하는 정보처리 시스템.
  2. 제1항에 있어서, 상기 어댑터 종류를 복수의 그룹으로 분류하고, 이 그룹마다 고유의 어댑터 ID신호를 정하는 동시에, 동일한 슬롯ID신호에 대한 상기 어드레스할당 수단의 할당어드레스를 상기 그룹마다 변경하는 것을 특징으로 하는 정보처리스시템.
  3. 복수 종류의 어댑터와, 이 어댑터가 탑재 가능한 복수의 슬롯을 가진 정보처리장치로 이루어지는 정보처리 시스템에 있어서, 상기 정보처리장치는 상기 어댑터에 할당하는 어드레스를 발생하는 어드레스할당수단을 가지며, 각 어드레스는 상기 각 슬롯에 고유하고, 상기 복수의 각 어댑터는 어댑터가 탑재된 슬롯으로부터 어댑터에 할당하는 어드레스를 수신하는 접속수단과, 어댑터의 어댑터 ID신호를 발생하는 어댑터 ID발생수단과, 상기 정보처리장치로부터의 요구에 따라서 상기 어댑터 ID신호를 상기 정보처리장치에 출력하는 제어수단을 가진 것을 특징으로 하는 정보처리 시스템.
  4. 복수 종류의 어탭터가 탑재 가능한 복수의 슬롯을 가진 정보 처리장치에 있어서, 상기 각 슬롯을 식별하기 위한 슬롯ID신호를 발생하는 슬롯ID신호 발생수단과, 이 슬롯ID신호를 당해 슬롯에 탑재된 어댑터에 전달하는 접속수단과, 시스템구성확인시에 각 슬롯에 할당된 어드레스를 순차 액세스하고, 당해 슬롯에 탑재된 어댑터의 어댑터 ID신호를 수신하는 프로세서수단을 구비한 것을 특징으로 하는 정보처리장치.
  5. 정보처리장치에 배설된 복수의 슬롯중 하나에 탑재된 어댑터에 있어서, 어댑터가 탈재된 슬롯으로부터 당해 슬롯ID신호를 수신하는 접속수단과, 상기 슬롯ID신호에 따라서 자체에 할당하는 어드레스를 발생하는 어드레스 할당수단과, 자체의 어댑터 ID신호를 발생하는 어댑터 ID발생수단과, 상기 정보처리장치로부터의 요구에 따라서 상기 어댑터 ID신호를 상기 정보처리장치에 출력하는 제어수단을 구비한 것을 특징으로 하는 어댑터.
  6. 정보처리장치에 배설된 복수의 슬롯중 하나에 탑재된 어댑터에 있어서, 임의의 슬롯으로부터 당해 슬롯 ID신호를 수신하는 접속수단과, 상기 슬롯ID신호에 따라서 자체에 할당하는 어드레스를 발생하는 어드레스할당수단과, 이 어드레스할당수단의 출력어드레스를 상기 정보처리장치로부터의 어드레스의 일부와 비교하는 비교수단과, 이 비교수다의 일치출력에 의해 이네이블되고, 상기 정보처리장치로부터의 어드레스의 다른 부분의 내용을 해독하는 디코더수단과, 자체의 어댑터 ID신호클 발생하는 어댑터 ID발생수단과, 상기 디코더수단의 해독결과에 따라서 당해 어댑터의 기능을 실행하며, 보는 상기 어댑터 ID신호를 상기 정보처리장치에 출력하는 제어수단을 구비한 것을 특징으로 하는 어댑터.
  7. 복수 종류의 어댑터와, 이 어댑터가 탑재 가능한 복수의 슬롯을 가진 정보처리장치로 이루어지는 정보처리 시스템의 구성확인방법에 있어서, 미리 시스템상 별개의 어드레스를 각 슬롯에 할당하고, 각 어댑터에 어댑터 종류마다의 어댑터 ID를 할당해 두고, 시스템 구성확인시에 상기 정보처리장치가 순차 상기 각 슬롯에 할당된 어드레스를 액세스하고, 당해 슬롯에 탑재된 어댑터로부터 당해 어댑터 ID의 반송을 받음으로써, 각 슬롯에 탑재되어 있는 어댑터 종류를 확인하는 것을 특징으로 하는 시스템구성확인방법.
  8. 정보처리장치에 배설된 슬롯에 탑재된 어댑터의 어드레스할당 방법에 있어서, 미리 각 슬롯에 별개의 어드레스공간을 할당해 두고, 어댑터를 어느 하나의 슬롯에 탑재하면 이 슬롯에 할당된 어드레스공간을 당해 슬롯에 탑재된 어댑터에 할당하는 것을 특징으로 하는 어댑터의 어드레스할당방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890016531A 1988-11-15 1989-11-15 정보처리시스템 및 시스템구성 확인방법 KR920010580B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP88-288336 1988-11-15
JP63288336A JP2644554B2 (ja) 1988-11-15 1988-11-15 情報処理システム

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1019920012480A Division KR920010552B1 (ko) 1988-11-15 1992-07-14 정보처리시스템의 어댑터 및 어댑터의 어드레스할당방법

Publications (2)

Publication Number Publication Date
KR900008393A true KR900008393A (ko) 1990-06-04
KR920010580B1 KR920010580B1 (ko) 1992-12-07

Family

ID=17728874

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890016531A KR920010580B1 (ko) 1988-11-15 1989-11-15 정보처리시스템 및 시스템구성 확인방법

Country Status (4)

Country Link
US (1) US5581787A (ko)
JP (1) JP2644554B2 (ko)
KR (1) KR920010580B1 (ko)
DE (1) DE3938018C3 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100335299B1 (ko) * 1999-03-31 2002-05-03 포만 제프리 엘 컴퓨터 시스템
KR100677074B1 (ko) * 1999-11-01 2007-02-01 삼성전자주식회사 멀티 신호 접속장치

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04160550A (ja) * 1990-10-25 1992-06-03 Nec Corp パッケージ制御方式
DE4037143A1 (de) * 1990-11-22 1992-05-27 Bosch Gmbh Robert Steuerungssystem
DE4216242C2 (de) * 1992-05-16 1997-02-13 Leuze Electronic Gmbh & Co Identifizierung von Sensoren / Aktuatoren in Bussystemen
DE4309187C1 (de) * 1993-03-22 1994-06-16 Siemens Nixdorf Inf Syst Lüftersteuerung
JPH07200431A (ja) * 1993-12-29 1995-08-04 Nec Corp 設定パラメータ自動変更システム
DE4407895C2 (de) * 1994-03-10 1997-05-22 Reko Electronic Gmbh Verfahren zur Konfiguration eines Informationsdatennetzes
DE4421344A1 (de) * 1994-06-17 1995-12-21 Hartmut B Dr Brinkhus Zusatzkarte für einen Computer
DE4422523A1 (de) * 1994-06-28 1996-01-04 Schlafhorst & Co W Codierung von mehreren gleichgearteten Arbeitsstellen an einer Textilmaschine
JP2691140B2 (ja) * 1994-09-28 1997-12-17 インターナショナル・ビジネス・マシーンズ・コーポレイション 情報処理装置及びその制御方法
JP2671852B2 (ja) * 1995-02-22 1997-11-05 日本電気株式会社 オプションボード識別装置
JP3297249B2 (ja) * 1995-05-26 2002-07-02 三菱電機株式会社 分散型リモートi/o式制御システムの制御方法
WO1997049040A1 (fr) * 1996-06-20 1997-12-24 Sega Enterprises, Ltd. Dispositif de jeu, unite peripherique et dispositif de relai
US5974489A (en) * 1996-12-18 1999-10-26 Sun Micro Systems Computer bus expansion
DE19857255C1 (de) 1998-12-11 2000-08-03 Hartmut B Brinkhus Selbstkonfigurierendes modulares Elektroniksystem, insbesondere Computersystem
US6314482B1 (en) * 1999-03-19 2001-11-06 International Business Machines Corporation Method and system for indexing adapters within a data processing system
JP4167359B2 (ja) * 1999-09-30 2008-10-15 株式会社東芝 データ管理システム及びデータ管理方法
US6438625B1 (en) * 1999-10-21 2002-08-20 Centigram Communications Corporation System and method for automatically identifying slots in a backplane
KR100367588B1 (ko) * 2000-01-24 2003-01-10 엘지전자 주식회사 디지털데이터 플레이어의 상대주소 할당 장치 및 방법
US6715069B1 (en) * 2000-04-07 2004-03-30 International Business Machines Corporation Method and apparatus for identifying a version of an electronic assembly using a unique embedded identification signature for each different version
JP4025000B2 (ja) * 2000-08-30 2007-12-19 株式会社リコー 遠隔管理システムおよび遠隔管理方法とそれに使用する中央管理装置並びに記録媒体
FR2820524B1 (fr) * 2001-02-05 2003-12-12 Valeo Climatisation Programmation d'adresses de peripheriques, notamment pour un dispositif de climatisation de vehicule automobile
US7111100B2 (en) * 2002-04-26 2006-09-19 The Boeing Company Systems and methods for assigning an address to a network device added to an existing network
US7356619B2 (en) * 2002-05-09 2008-04-08 International Business Machines Corporation Method and apparatus for dynamic management of input/output subsystem addressing
EP1414217B1 (en) * 2002-10-24 2006-01-11 Sun Microsystems, Inc. System and method for DHCP client-ID generation
US6910083B2 (en) * 2003-06-26 2005-06-21 Promise Technology, Inc. Method for detecting channels of a host to which hard disk controllers belong
US7200687B2 (en) * 2003-09-25 2007-04-03 International Business Machines Coporation Location-based non-uniform allocation of memory resources in memory mapped input/output fabric
TWI281805B (en) * 2004-05-18 2007-05-21 Quanta Comp Inc System for automatically distributing communication port address
JP4732823B2 (ja) 2005-07-26 2011-07-27 株式会社日立産機システム モジュール間通信装置
US8762592B2 (en) * 2006-08-30 2014-06-24 Dell Products L.P. System and method for automatic module selection
DE102009002867A1 (de) * 2009-05-06 2010-11-18 Robert Bosch Gmbh Sensor-System, Fahrerassistenzsystem sowie Verfahren zum Betreiben eines Sensor-Systems
US10860521B2 (en) * 2016-12-30 2020-12-08 Intel Corporation Positionally aware communication with multiple storage devices over a multi-wire serial bus

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AT355354B (de) * 1978-08-29 1980-02-25 Schrack Elektrizitaets Ag E Schaltungsanordnung mit einer zentraleinheit, an die mehrere peripheriegeraete angeschlossen sind
US4368514A (en) * 1980-04-25 1983-01-11 Timeplex, Inc. Multi-processor system
US4373181A (en) * 1980-07-30 1983-02-08 Chisholm Douglas R Dynamic device address assignment mechanism for a data processing system
US4413319A (en) * 1981-03-09 1983-11-01 Allen-Bradley Company Programmable controller for executing block transfer with remote I/O interface racks
US4556953A (en) * 1982-02-24 1985-12-03 Caprio A Ronald Interchangeable interface circuitry arrangements for use with a data processing system
DE3272517D1 (en) * 1982-03-24 1986-09-18 Ibm Method and device for the exchange of information between terminals and a central control unit
DE3347357A1 (de) * 1983-12-28 1985-07-11 Siemens AG, 1000 Berlin und 8000 München Einrichtung zum vergeben von adressen an steckbare baugruppen
JPS6126158A (ja) * 1984-07-16 1986-02-05 Nec Corp 情報伝送装置
US4675813A (en) * 1985-01-03 1987-06-23 Northern Telecom Limited Program assignable I/O addresses for a computer
JPS61220054A (ja) * 1985-03-27 1986-09-30 Hitachi Ltd 情報処理システムの構成確認方式
JPS61273679A (ja) * 1985-05-30 1986-12-03 Toshiba Corp システム情報収集方式
JPS62245461A (ja) * 1986-04-18 1987-10-26 Fanuc Ltd ボ−ドスロツト番号の割当方法
JPS6375850A (ja) * 1986-09-18 1988-04-06 Sekisui Chem Co Ltd カ−ドの属性確認システム
US4905182A (en) * 1987-03-13 1990-02-27 Apple Computer, Inc. Self-configuring memory management system with on card circuitry for non-contentious allocation of reserved memory space among expansion cards
US5038320A (en) * 1987-03-13 1991-08-06 International Business Machines Corp. Computer system with automatic initialization of pluggable option cards
US4931923A (en) * 1987-03-13 1990-06-05 Apple Computer, Inc. Computer system for automatically reconfigurating memory space to avoid overlaps of memory reserved for expansion slots
US4964038A (en) * 1987-10-28 1990-10-16 International Business Machines Corp. Data processing system having automatic address allocation arrangements for addressing interface cards
US4993019A (en) * 1989-12-15 1991-02-12 Alcatel Na Line unit interface circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100335299B1 (ko) * 1999-03-31 2002-05-03 포만 제프리 엘 컴퓨터 시스템
KR100677074B1 (ko) * 1999-11-01 2007-02-01 삼성전자주식회사 멀티 신호 접속장치

Also Published As

Publication number Publication date
DE3938018A1 (de) 1990-05-17
DE3938018C2 (ko) 1993-05-13
JPH02133852A (ja) 1990-05-23
JP2644554B2 (ja) 1997-08-25
US5581787A (en) 1996-12-03
DE3938018C3 (de) 1997-10-16
KR920010580B1 (ko) 1992-12-07

Similar Documents

Publication Publication Date Title
KR900008393A (ko) 정보 처리시스템 및 시스템구성 확인방법
US4695948A (en) Bus to bus converter using a RAM for multiple address mapping
KR910010328A (ko) 패리티 능력을 가진 디스크 배열 제어기
JP3010947B2 (ja) メモリアクセス制御装置
KR910006856A (ko) 어드레스 레지스터를 이용하여 동적으로 버스제어를 실행하는 마이크로컴퓨터
ATE216099T1 (de) Direktspeicherzugriff in einer brücke für ein mehrprozessorsystem
KR910012962A (ko) Dma제어기
KR950015105A (ko) 데이타 패킷이 네트원크내의 컴퓨터로 번지 지정되는지를 결정하는 방법 및 장치
KR930022198A (ko) 데이타 처리 장치
KR890015142A (ko) 다이렉트 메모리 액세스 제어장치
KR890007173A (ko) 애드레스 버스 제어장치
CA1273123C (en) VECTOR ACCESS CONTROL SYSTEM
KR930002943A (ko) 마이크로프로세서 및 그것을 갖는 기억관리시스템
BR9806067A (pt) Dispositivo de barramento de dados e equipamento incluindo o mesmo.
KR910006855A (ko) 인터럽트 제어회로
KR910006984A (ko) 화상메모리
JPH0370038A (ja) 高級言語プログラムの変数割付け方式
KR920018610A (ko) 문자 자원 관리 시스템
KR920010552B1 (ko) 정보처리시스템의 어댑터 및 어댑터의 어드레스할당방법
KR970076161A (ko) 프로그램 다운로딩을 위한 동적 식별번호 부여방법
JPH0562786B2 (ko)
TR200201898T2 (tr) Bir internet sayfasına erişim talebinin şartlı yönlendirilmesi.
KR910012927A (ko) 효율적인 시스템 제어를 위한 슬롯 어드레스
ATE157469T1 (de) Anordnung zur adressierung von peripheren einheiten
JPS58159283A (ja) アドレス変換装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021203

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee