KR900001618Y1 - 중앙처리장치(cpu)의 속도 변환 선택회로 - Google Patents
중앙처리장치(cpu)의 속도 변환 선택회로 Download PDFInfo
- Publication number
- KR900001618Y1 KR900001618Y1 KR2019870007843U KR870007843U KR900001618Y1 KR 900001618 Y1 KR900001618 Y1 KR 900001618Y1 KR 2019870007843 U KR2019870007843 U KR 2019870007843U KR 870007843 U KR870007843 U KR 870007843U KR 900001618 Y1 KR900001618 Y1 KR 900001618Y1
- Authority
- KR
- South Korea
- Prior art keywords
- frequency
- cpu
- terminal
- mhz
- clock
- Prior art date
Links
Landscapes
- Input From Keyboards Or The Like (AREA)
Abstract
내용 없음.
Description
제1a,b도는 종래의 회로도.
제2도는 본 고안의 회로도.
* 도면의 주요부분에 대한 부호의 설명
1 : 키보드 데이타 단자 2 : 키보드 클럭단자
IC1: 키보드 콘트롤러 IC2: 클럭발생기
MUX : 멀티플렉서 I1 : 인버터
CLK : 시스템의 클럭단자 B1,B2: 버퍼
PCLK : 중앙처리장치(CPU)의 클럭단자 Y1,Y2: 수정자
본 고안은 아이비엠-퍼스널 컴퓨터(IBM-PC)의 호환기종에 사용되는 중앙처리장치(CPU)의 속도변화 선택회로에 관한 것이다.
종래에는 아이비엠 퍼스널 컴퓨터(IBM-PC)의 호환기종에 사용되는 중앙처리장치 IC가 10MHZ의 속도를 낼수 있는 버전(Version)이 생산됨에 따라 아이비엠 퍼스널 컴퓨터의 호환기종의 성능을 높이기 위하여 10MHZ버전의 클럭발생기(2)를 사용하게 되었다.
그러나 기존의 6MHZ버전의 IC를 위한 소프트웨어와의 호환성을 유지하기 위해서는 중앙처리장치(CPU)의 속도를 6MHZ와 10MHZ 중앙처리장치(CPU)의 속도선택을 위해서는 한번지의 포트(Port)를 설정하여 이 포트에 CPU의 속도를 바꿀수 있도록 데이타를 출력하거나 또는 CPU의 속도 선택을 제1b도에 나타낸 바와 같이 기계적인 슬라이드 스위치(SW1)를 사용하여 속도를 바꾸어야만 하였다.
그러나 이러한 종래의 회로에서는 첫째, 포트의 번지를 할당하여 그 번지의 데이타를 출력할 경우 제1a도에 나타낸 바와 같이, 어드레스 버스단자를 디코더하는 회로(10)가 필요하였으며, 또한 데이타를 출력하기 위해 래치회로(20)가 필요하게 되었다.
그러나 원래의 아이비엠-퍼스널 컴퓨터는 이러한 CPU의 속도 변환기능을 위하여 포트를 지정해 놓지 않았기 때문에 임의로 포트의 번지를 사용할 경우에는 기존의 소프트웨어와의 호환성의 문제가 발생할 수가 있으며, 둘째 CPU의 속도변화를 기계적인 슬라이드 스위치(SW1)로 사용할 경우에는 제1b도에 나타낸 바와 같이, 스위치(SW1)의 변화 과정에서 노이즈(Noise)가 발생하게 되어 시스템의 동작에 영향을 주게 되므로써 시스템에 조작이 매우 불편한 문제점이 있었다.
본 고안은 이러한 사정을 감안하여 안출한 것으로서 아이비엠-퍼스널 컴퓨터에 사용되는 키보드콘트롤러(IC1)의 핀(22)단자를 이용하여 중앙처리장치(CPU)의 속도 변화선택을 할 수 있도록 하는데 그 목적이 있다.
이러한 목적을 달성하기 위한 본 고안을 제2도에 의하여 상세히 설명하면 다음과 같다.
키보드데이타단자(1)와 키보드클럭단자(2)는 키보드콘트롤러(IC1)의 테스트단자(Test1, Test2)에 각각 연결하고, 상기 키보드콘트롤러(IC1)의 핀(22)단자에는 버퍼(B)의 입력단을 통하여 클럭발생기(IC2)의 주파수/크리스탈 클럭선택단자(F/C)를 연결하고, 수정자(Y1)에서 발생된 주파수(12MHZ)는 클럭발생기(IC2)의 크리스탈 클럭입력단자(X1)(X2)에 인가되며, 또한 수정자(Y2)의 주파수(20MHZ)는 버퍼(B2)의 입력단을 통하여 클럭발생기(IC2)의 외부주파수 입력단자(EFI)에 인가됨과 더불어 상기 외부주파수 입력단자(EFI)와 주파수/크리스탈 클럭선택단자(F/C)는 멀티플렉서(MUX)에, 크리스탈 클럭입력단자(X1)(X2)에는 크리스탈 발진기(30)를 경유하여 멀티플렉서(MUX)에 연결하고, 그 출력을 인버터(I1) 및 2분주기에 연결하고, 상기 클럭발생기(IC2)의 내부에 구성된 인버터(I1)의 출력단과 2분주기의 출력단에 시스템의 클럭단자(CLK)와 중앙처리장치의 클럭단자(PCLK)를 각각 연결하여서 구성한 것이다.
이와 같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
우선, 키보드콘트롤러(IC1)는 키보드로부터 1비트(bit)씩 연속적으로 들어오는 비트들을 모아 중앙처리장치(CPU)로 바이트(byte) 데이타를 전송하고, 또한 중앙처리장치(CPU)로부터 전달된 데이타를 1비트씩 키보드로 직렬로 전송하는 역할을 하게 된다.
또한, 클럭발생기(IC2)는 시스템에 필요한 클럭신호를 제공하는 IC로써 주파수/크리스탈 클럭선택단자(F/C)의 입력신호에 따라 소정의 클럭신호를 발생한다.
즉 주파수/크리스탈 클럭선택단자(F/C)의 신호가 "하이"상태이면 외부주파수 입력단자(EFI)로 입력되는 클럭단자(CLK)로 출력하고, 상기 주파수/크리스탈 클럭선택단자(F/C)의 신호가 "로우"상태이면 클럭입력단자(X1)(X2)의 클럭신호를 크리스탈 발진기(30)를 경유하여 시스템의 클럭단자(CLK)로 출력시킨다.
그러나, 키보드콘트롤러(IC1)의 핀(P22)단자는 아이비엠-퍼스널 컴퓨터에 사용되지 않는 핀단자인바, 중앙처리장치(CPU)의 속도선택이 일어나는 과정을 설명하여 보면, 예컨대 키보드의 F1키(도시하지 않았음)가 6MHZ를 지정하는 키이고, F2(도시하지 않았음)가 10MHZ를 지정하는 키라고 가정하면, 사용자가 F1키를 눌렀을 때 키보드콘트롤러(IC1)는 그 키의 코우드를 연속적으로 받아 중앙처리장치(CPU)에 전송하게 되는바, 이때, 키보드콘트롤러(IC1)는 F1키가 입력된 것을 인식하여 키보드콘트롤러(IC1)의 핀(P22)단자를 "로우"상태로 만들게 된다.
이때, 클럭발생기(IC2)의 출력은 수정자(Y1)의 주파수(12MHZ)가 시스템의 클럭단자(CLK)와 중앙처리장치의 클럭단자(PCLK)로 출력하게 되므로써 시스템 및 중앙처리장치의 속도는 6MHZ로 선택된다. 또한 사용자가 F2키를 눌렀을 때는 앞서 설명한 바와 같이 마찬가지로 키보드콘트롤러(IC1)의 핀(P22)단자를 "하이"상태로 만들어 줌으로써 수정자(Y2)의 주파수(20MHZ)의 출력이 클럭발생기(IC2)의 시스템의 클럭단자(CLK)와 중앙처리장치의 클럭단자(PCLK)로 출력되어 시스템 및 중앙처리장치(CPU)의 속도는 10MHZ로 선택되는 것이다.
이상에서와 같이 동작되는 본 고안은, 키보드 콘트롤로에 사용되지 않는 핀단자를 사용하므로써 포트의 번지를 할당하여 그 포트에 데이타를 출력함으로써 종래의 디코더 회로와 래치회로가 필요없게 되어, 회로의 구성이 간단하므로 원가절감의 효과를 가져올 수가 있으며, 또한 기계적인 스위치를 사용하지 않으므로써 스위치 변화시에 발생하는 노이즈(Noise)의 문제 및 조작의 불편함을 제거하는 특징을 지닌 것이다.
Claims (1)
12MHZ의 주파수를 발진시키는 제1주파수 발진기와 20MHZ의 주파수를 발진시키는 제2주파수 발진기와, 소정의 제어신호의 상태에 의해 동작되어 중앙처리장치에 필요한 6MHZ와 12MHZ주파수 신호를 발생시키는 주파수 발생기를 구비한 속도변환 선택회로에 있어서, 키이보드 콘트롤러부터 제1클록신호가 인가되었을 경우에는 상기 제어신호를 로우상태로 하여 상기 주파수 발생기(Y1)의 출력기 6MHZ가 되도록 하고 키이보드 콘트롤 제2출력신호가 인가되었을 때에는 상기의 제어신호를 하이상태로 하여 상기 주파수 발생기(Y2)의 출력이 10MHZ가 되도록 한 속도변환 선택수단(IC2)단을 설치시켜서 됨을 특징으로 하는 중앙처리장치(CPU)의 속도 변환 선택회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019870007843U KR900001618Y1 (ko) | 1987-05-21 | 1987-05-21 | 중앙처리장치(cpu)의 속도 변환 선택회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019870007843U KR900001618Y1 (ko) | 1987-05-21 | 1987-05-21 | 중앙처리장치(cpu)의 속도 변환 선택회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR900001618Y1 true KR900001618Y1 (ko) | 1990-03-03 |
Family
ID=19263115
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019870007843U KR900001618Y1 (ko) | 1987-05-21 | 1987-05-21 | 중앙처리장치(cpu)의 속도 변환 선택회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR900001618Y1 (ko) |
-
1987
- 1987-05-21 KR KR2019870007843U patent/KR900001618Y1/ko not_active IP Right Cessation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5263172A (en) | Multiple speed synchronous bus having single clock path for providing first or second clock speed based upon speed indication signals | |
US5361290A (en) | Clock generating circuit for use in single chip microcomputer | |
JPH0713926A (ja) | バッファ制御回路及びその操作方法 | |
KR950009450A (ko) | 데이타 동기 시스템 및 방법 | |
US5115503A (en) | System for adapting its clock frequency to that of an associated bus only when it requires usage thereof | |
KR100238869B1 (ko) | 버스트 모드 신호를 제공하기 위한 반도체 메모리 장치 | |
JPH10154021A (ja) | クロック切換装置およびクロック切換方法 | |
KR900001618Y1 (ko) | 중앙처리장치(cpu)의 속도 변환 선택회로 | |
US4722070A (en) | Multiple oscillation switching circuit | |
US5200647A (en) | High-speed signal multiplexing circuit for multiplexing high-speed signals | |
JPH1185724A (ja) | Cpuモード切替回路 | |
KR950007122B1 (ko) | 키보드 제어 회로 | |
JPH11509658A (ja) | 拡張されたチップ選択リセット装置および方法 | |
KR0131448Y1 (ko) | 데이타 직, 병렬 변환회로 | |
JP3132035B2 (ja) | インターフェース回路 | |
KR910006325Y1 (ko) | 다이내믹 프로세서의 클럭속도 선택회로 | |
KR100190856B1 (ko) | Gpio보드의 내부클럭 분주제어방법 | |
KR950010903B1 (ko) | 스탠다드 비동기 콘트롤러를 이용한 미디장치와 미디 제어방법 | |
KR900003664B1 (ko) | 모뎀의 제어회로 | |
KR930014046A (ko) | 컴퓨터와 스마트 카드간의 데이타 인터페이스 장치 | |
JP2575895B2 (ja) | 集積回路の制御信号切換装置 | |
KR0155602B1 (ko) | 중앙처리장치의 주변장치 통합제어회로 | |
KR100321735B1 (ko) | 고주파 특성을 개선한 어드레스 카운터 | |
KR0176624B1 (ko) | 다양한 지연처리가 가능한 데이터 전송 인지신호 발생장치 | |
KR920001783Y1 (ko) | 마우스 인터페이스(mouse interface)용 로직회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19980227 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |