KR100206358B1 - 브이엠이 버스시스템으로 구축한 고속카운터보드 - Google Patents

브이엠이 버스시스템으로 구축한 고속카운터보드 Download PDF

Info

Publication number
KR100206358B1
KR100206358B1 KR1019950055954A KR19950055954A KR100206358B1 KR 100206358 B1 KR100206358 B1 KR 100206358B1 KR 1019950055954 A KR1019950055954 A KR 1019950055954A KR 19950055954 A KR19950055954 A KR 19950055954A KR 100206358 B1 KR100206358 B1 KR 100206358B1
Authority
KR
South Korea
Prior art keywords
signal
vme
input
address
unit
Prior art date
Application number
KR1019950055954A
Other languages
English (en)
Other versions
KR970049315A (ko
Inventor
이철호
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019950055954A priority Critical patent/KR100206358B1/ko
Publication of KR970049315A publication Critical patent/KR970049315A/ko
Application granted granted Critical
Publication of KR100206358B1 publication Critical patent/KR100206358B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4208Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a system bus, e.g. VME bus, Futurebus, Multibus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0044Versatile modular eurobus [VME]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

본 발명은 브이엠이(VME)버스시스템으로 구축한 고속카운터보드에 관한 것이다.
본 발명은 종래 카운터보드의 문제점인 컴퓨터의 데이타 처리속도가 느리다는 것과 다중처리가 불가능한 것을 해결하기 위해서 브이엠이(VME)버스방식을 고속카운터보드에 적용함으로써, 다중처리(Multi-Processing)가 가능해짐과 동시에 처리효율을 향상시킬 수 있는 것이다.

Description

브이엠이(VME)버스시스템으로 구축한 고속 카운터보드
제1도는 종래 카운터보드의 인터페이싱방법을 설명하기 위한 회로구성을 보이는 블록도.
제2도는 본 발명에 따른 브이엠이 버스시스템으로 구축한 고속 카운터보드의 구성을 보이는 블록도.
* 도면의 주요 부분에 대한 부호의 설명
10 : VME 제어보드 20 : VME 접속부
30 : 어드레스 디코드 로직부 40 : VME 제어로직부
50 : 입력신호처리부 60 : 카운트부
본 발명은 브이엠이(VME:Versa Module European)버스시스템으로 구축한 고속 카운터 보드에 관한 것으로, 특히 브이엠이 버스방식을 고속 카운터 보드에 적용함으로써, 다중 처리(Multi-processing)가 가능해짐과 동시에 고속 카운팅을 수행할 수 있도록 하는 브이엠이 버스시스템으로 구축한 고속 카운터 보드에 관한 것이다.
일반적으로, 카운터(COUNTER)는 크게 TTL타입과 CMOS타입으로 나누어지고, 보다 구체적으로 용도에 따라서 2진과, 5진과 10진 및 프로그램가능(Programmable) 카운터등으로 그 종류는 아주 다양하며, 또한, 카운팅하는 신호 종류에는 비디오 신호에 포함되는 수평 및 수직 동기신호(H-SYC.)(V-SYC.)와, 주파수 및 클록신호등의 펄스신호등이 있다.
상기와 같은 카운터(COUNTER)는 계수하려는 대상신호에 대한 주파수와, 구현하려는 시스템의 특성에 따라서 카운터의 처리 속도가 대응되어야 하며, 특히 고속화시스템으로 변천하는 최근의 추세에 대응하려면 고속 카운팅이 가능함이 바람직하고, 또한, 고속 계수에 대응하는 주변 시스템과의 인터페이스 시스템 구축도 중요한 과제중에 하나이다.
일반적인 기술에 관련되는 종래 카운터보드의 구성은 제1도에 도시되어 있는 바와 같이, 제1도를 참조하면, 호스트보드(1)에 보드선택제어신호(SBOC)가 입력되면, 이 보드선택 제어신호에 의해서 호스트보드(1)는 호스트보드인터페이스부(2)를 통해서 입력신호처리부(3)로 스위치제어신호(SSC)와 레벨신호(SL)를 전송하고, 또한, 카운터부(4)로는 계수제어신호(SSC)를 전송한다.
상기 입력신호처리부(3)는 입력단자(Ain)(Bin)(Cin)를 통해서 입력되는 신호를 A/D변환등으로 신호처리하여 카운트부(4)로 출력하고, 상기 카운트부(4)는 상기 계수제어신호(SSC)에 의해서 입력되는 데이터를 계수하여 그 결과를 호스트보드인터페이스부(2)를 통해서 호스트보드(1)로 전송하는 것으로 이루어진다.
이와 같은 종래의 카운터보드에 대한 인터페이싱방법은 컴퓨터의 데이터 처리속도가 10MB/S 이내로 고속처리가 불가능함과, 이와 동시에 카운팅동작을 수행하는 경우에는 다른 하드웨어 및 소프트웨어처리를 할 수 없는 등과 같이 다중 처리(Multi-Processing)를 수행하지 못하는 문제점이 있었다.
본 발명은 상기한 문제점을 해결하기 위하여 안출한 것이다.
따라서, 본 발명의 목적은 브이엠이(VME)(Versa Module European)버스시스템을 고속카운터보드에 적용함으로써, 다중 처리(Multi-Processing)가 가능해짐과 동시에 처리효율을 향상시킬 수 있도록 하는 브이엠이(VME)버스시스템으로 구축한 고속 카운터 보드를 제공하는 데 있다.
상기한 목적을 달성하기 위한 기술적인 수단으로써, 본 발명의 브이엠이 버스 시스템으로 구축한 고속 카운터 보드는 다수개의 입력단자중에 적어도 하나를 선택하고, 선택된 입력단자로부터 입력되는 신호를 디지털 신호로 변환시킨 다음 이 디지털 신호와 해당 입력신호를 저장하기 위한 어드레스 신호를 출력하는 입력 신호처리부와, 기준클록신호에 의해서 상기 입력신호처리부로부터 출력되는 데이터 신호를 계수하여 그 결과를 출력하는 카운트부와, 시스템 및 계수프로그램에 따라서 카운터 보드의 전체 블록을 제어하는 VME 제어보드와, 상기 VME 제어보드의 어드레스, 데이터 및 제어신호를 주변 회로블록들과 접속시키는 VME 접속부와, 상기 VME 접속부를 통한 어드레스, 데이터 및 제어신호를 입력받고, 상기 입력된 어드레스값이 기준데이터와 동일한 경우에 제어로직신호를 출력하는 어드레스 디코드로직부와, 상기 VME 접속부를 통한 어드레스신호와 어드레스 디코드로직부의 데이터 및 제어 신호를 입력받아서 상기 제어신호에 따라 상기 입력신호처리부로 입력레벨제어신호(SL)와 스위치제어신호(SSC)를 전송하고, 상기 카운터부로 계수제어신호(SCC)를 전송한 후 그 계수결과신호(SC)를 전송받아 상기 어드레스 디코드로직부로 전송하는 VME 제어로직부로 구성함을 특징으로 한다.
이하, 본 발명에 따른 브이엠이(VME)버스시스템으로 구축한 고속 카운터보드의 바람직한 실시예를 첨부한 도면을 참조하여 설명한다.
제2도는 본 발명에 따른 브이엠이(VME)버스시스템으로 구축한 고속 카운터보드의 구성을 보이는 블록도로써, 제2도에 도시한 본 발명의 고속 카운터 보드에 대한 인터페이싱 시스템의 구성은 입력레벨제어신호(SL)와, 스위치제어신호(SSC)와, 계수제어신호등의 로직제어신호(SC) 및 데이터신호(SD)를 VME버스방식에 의해 고속 카운터보드와 인터페이싱하는 VME버스시스템과, 상기 VME버스 시스템에 의해서 제어되는 입력 신호를 선택한 후 계수하고 그 결과를 VME버스시스템으로 전송하는 고속 카운터보드로 구성한다.
상기 VME버스시스템은 시스템 및 계수프로그램에 따라서 카운터보드 및 버스시스템의 전체 블록을 제어하는 VME제어보드(10)와, 상기 VME제어보드(10)의 어드레스, 데이터 및 제어신호를 주변 회로블록들과 접속시키는 VME접속부(20)와, 상기 VME접속부(20)를 통한 어드레스, 데이터 및 제어신호를 입력받고, 상기 입력딘 어드레스값이 기준 데이터와 동일한 경우에 칩셀렉터시호등의 로직제어신호(SC)와, 데이터신호(SD)를 전송받는 어드레스 디코드 로직부(30)와, 상기 VME접속부(20)를 통한 어드레스 신호와, 어드레스 디코드 로직부(30)의 데이터(SD) 및 제어신호(SC)를 입력받아서 상기 제어신호에 따라 입력신호처리부(50)로 입력레벨제어신호(SL)와 스위치제어신호(SSC)를 전송하고, 카운터부(60)로 계수제어신호를 전송한 후 그 계수결과신호(SD)를 전송받아 어드레스 디코드로직부로 전송하는 VME제어로 직부(40)로 구성한다.
또한, 상기 고속카운터보드는 VME버스시스템으로부터 입력레벨제어신호(SL)과 스위치제어신호(SSC)를 입력받아서, 이 신호에 의해서 3개의 입력단자중에 적어도 하나를 선택하고, 선택한 입력단자로부터 입력되는 신호를 디지털 신호로 변환시킨 다음에 이 디지털 신호(SD)와 어드레스신호(SA)를 카운터부(60)로 출력하는 입력신호처리부(50)와, 기준클록신호(Sref)에 의해서 입력되는 데이터신호(SD)를 계수하여 그 결과를 VME제어로직부(40)로 출력하는 카운트부(60)로 구성한다.
이와 같이 구성된 본 발명에 따른 작용 및 효과를 첨부도면에 의거하여 하기에 상세히 설명한다.
본 발명은 종래 카운터보드를 인터페이싱하는 시스템에서 발생되는 문제점인 컴퓨터의 데이터 처리 속도가 느리다는 것과 다중 처리가 불가능한 것을 해결하기 위해서, 본 발명에서는 고속 카운터 보드에 VME버스시스템을 채용하여 고속 카운팅 동작과 다중 처리를 가능토록 한 것이다.
상기 VME(Versa Module European)버스시스템은 중앙처리장치보드등의 마스터(Master)보드와 메모리보드등의 슬레이브(Slave)보드를 연결하여 서로간에 데이터를 주고받을 수 있는 버스 시스템의 일종으로써, 이는 고속처리(대략, 40MB/S정도)와 다중 처리를 가능하게 해준다.
제2도를 참조하면, 본 발명은 먼저 VME버스시스템에 포함된 VME제어보드(10)에서 VME접속부(20)를 통해서 VME제어로직부(40)에 어드레스신호(SA)를 전송하고, 또한, 어드레스 디코드로직부(30)에 어드레스신호(SA)와, 데이터신호(SD) 및 제어신호(SC)를 각각 전송한다.
상기 어드레스 디코드로직부(30)에서는 상기 VME접속부(20)를 통한 어드레스신호(SA)를 디코딩하는 데, 이는 상기 어드레스값이 기준값과 동일한 경우에는 제어신호중에 칩셀렉트신호를 VME제어로직부(40)로 전송하고, 또한, 데이터신호(SD)를 VME제어로직부(40)로 전송한다.
상기 VME제어로직부(40)는 상기 VME접속부(20)를 통한 어드레스신호(SA)와, 상기 어드레스 디코드로직부(30)로부터의 데이터신호(SD)와 칩셀렉트신호를 전송받아서 입력레벨 제어신호(SL)와 스위치제어신호(SSC)를 입력신호처리부(50)로 전송하고, 또한 계수제어신호를 카운트부(60)로 전송한다.
상기 입력신호처리부(50)는 상기 VME제어로직부(40)로부터의 입력레벨제어신호(SL)와 스위치 제어신호(SSC)에 따라서 3개의 입력단자(Ain)(Bin)(Cin)중에 적어도 하나를 선택하고, 이 선택된 입력단자로 신호를 입력받아서 디지털 신호로 변환한 다음에 이 변환한 데이터신호(SD)와 이에 해당하는 어드레스신호(SA)를 상기 카운터부(60)로 전송한다.
상기 카운터부(60)는 기준클록신호(Reference Clock Singnal)(Sref)(대략, 10MHz)에 의해서 상기 입력신호처리부(50)로부터의 데이터를 계수하고, 이 계수된 결과에 해당되는 데이터를 상기 VME제어로직부(30)로 전송하며, 또한 상기 계수값에 해당되는 데이터는 어드레스 디코드 로직부(30)와 VME접속부(20)를 통해서 VME제어보드(10)로 전송된다.
상기 VME 제어보드(10)는 사전에 내장된 프로그램에 의해서 계수값으로 입력되는 신호의 주파수를 환산해낼 수 있고, 별도의 모니터 및 프린터로 출력 가능하며, 필요에 따라서는 저장도 가능하다.
상술한 바와 같이 본 발명은 카운터 보드를 브이엠이(VME)버스시스템으로 구축함으로써 다중 처리가 가능해짐과 동시에 고속 카운팅이 가능하도록 하는 특별한 효과를 제공하게 되는 것이다.
이상의 설명은 본 발명의 일실시예에 대한 설명에 불과하며, 본 고안은 그 구성의 범위내에서 다양한 변경 및 개조가 가능하다.

Claims (1)

  1. 다수개의 입력단자중에 적어도 하나를 선택하고, 선택된 입력단자로부터 입력되는 신호를 디지털 신호로 변환시킨 다음 이 디지털 신호와 해당 입력신호를 저장하기 위한 어드레스 신호를 출력하는 입력신호처리부(50)와, 기준클록신호에 의해서 상기 입력신호처리부로부터 출력되는 데이터신호를 계수하여 그 결과를 출력하는 카운트부(60)와, 시스템 및 계수프로그램에 따라서 카운터 보드의 전체 블록을 제어하는 VME제어보드(10)와, 상기 VME제어보드(10)의 어드레스, 데이터 및 제어신호를 주변 회로블록들과 접속시키는 VME접속부(20)와, 상기 VME접속부(20)를 통한 어드레스, 데이터 및 제어신호를 입력받고, 상기 입력된 어드레스값이 기준데이터와 동일한 경우에 제어로직신호를 출력하는 어드레스 디코드로직부(30)와, 상기 VME접속부(20)를 통한 어드레스신호와 어드레스 디코드로직부(30)의 데이터 및 제어신호를 입력받아서 상기 제어신호에 따라 상기 입력신호처리부(50)로 입력레벨제어신호(SL)와 스위치제어신호(SSC)를 전송하고, 상기 카운터부(60)로 계수제어신호(SCC)를 전송한 후 그 계수결과신호(SC)를 전송받아 상기 어드레스 디코드로직부(30)로 전송하는 VME제어로직부(40)로 구성함을 특징으로 하는 브이엠이(VME)버스시스템으로 구축한 고속 카운터 보드.
KR1019950055954A 1995-12-26 1995-12-26 브이엠이 버스시스템으로 구축한 고속카운터보드 KR100206358B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950055954A KR100206358B1 (ko) 1995-12-26 1995-12-26 브이엠이 버스시스템으로 구축한 고속카운터보드

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950055954A KR100206358B1 (ko) 1995-12-26 1995-12-26 브이엠이 버스시스템으로 구축한 고속카운터보드

Publications (2)

Publication Number Publication Date
KR970049315A KR970049315A (ko) 1997-07-29
KR100206358B1 true KR100206358B1 (ko) 1999-07-01

Family

ID=19444111

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950055954A KR100206358B1 (ko) 1995-12-26 1995-12-26 브이엠이 버스시스템으로 구축한 고속카운터보드

Country Status (1)

Country Link
KR (1) KR100206358B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100366048B1 (ko) * 1996-03-19 2003-03-06 삼성탈레스 주식회사 브이. 엠. 이. 보드의 데이타 전송 장치
KR100321905B1 (ko) * 1999-12-23 2002-01-29 신현준 브이엠이 버스 장착용 에프아이피 마스터보드
KR102405582B1 (ko) 2021-10-14 2022-06-03 문진엽 자동차 와이퍼용 암바 조립장치

Also Published As

Publication number Publication date
KR970049315A (ko) 1997-07-29

Similar Documents

Publication Publication Date Title
CA1173928A (en) Channel interface circuit
US5568619A (en) Method and apparatus for configuring a bus-to-bus bridge
JPH0713926A (ja) バッファ制御回路及びその操作方法
JP2778222B2 (ja) 半導体集積回路装置
US5838985A (en) Parallel processor with memory/ALU inhibiting feature
KR100206358B1 (ko) 브이엠이 버스시스템으로 구축한 고속카운터보드
US20030126404A1 (en) Data processing system, array-type processor, data processor, and information storage medium
CA1298919C (en) Interrupt system
CA2105054C (en) Master microchannel apparatus for converting to switch architecture
CN220732845U (zh) 一种音视频无缝处理器
KR100190856B1 (ko) Gpio보드의 내부클럭 분주제어방법
KR100206359B1 (ko) 브이엠이 버스시스템으로 구축한 비디오 트리거보드
KR920001783Y1 (ko) 마우스 인터페이스(mouse interface)용 로직회로
KR100560565B1 (ko) 전전자교환기의 ipc 블록내에서 버스점유 및 데이터송신을 제어하는 장치 및 방법
KR100236330B1 (ko) 피씨아이(PCI) 슬레이브(Slave) 어드레스 스테핑(Spepping)장치
KR900007704B1 (ko) 전전자 교환기의 주변기기 제어버스의 통신방법
RU2006941C1 (ru) Устройство для обработки изображений
KR20000065450A (ko) 버스 인터페이스 시스템과 이를 이용한 버스 인터페이스 방법
US7240133B1 (en) Reduced-area architecture for padded-protocol interface
KR100255382B1 (ko) 교환기의 인터 프로세서 통신네트워크에서 데이터 버스를 위한 버스동기 신호발생 방법
KR970003140B1 (ko) 고속병렬동기 제어버스 방식을 이용한 정합회로
KR100263670B1 (ko) 직접 기억 장소 접근 컨트롤러
KR100264865B1 (ko) 종합정보통신망가입자보드와가입자제어보드간의접속제어장치및방법
KR0154486B1 (ko) 고속 병렬동기버스구조를 이용하는 하위프로세서와 외부장치간의 정합회로
KR950007122B1 (ko) 키보드 제어 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee