KR900000180B1 - 반도체 기억장치의 제조방법 - Google Patents
반도체 기억장치의 제조방법 Download PDFInfo
- Publication number
- KR900000180B1 KR900000180B1 KR1019850000365A KR850000365A KR900000180B1 KR 900000180 B1 KR900000180 B1 KR 900000180B1 KR 1019850000365 A KR1019850000365 A KR 1019850000365A KR 850000365 A KR850000365 A KR 850000365A KR 900000180 B1 KR900000180 B1 KR 900000180B1
- Authority
- KR
- South Korea
- Prior art keywords
- capacitor
- mos
- insulating film
- mos transistor
- electrode
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 12
- 238000000034 method Methods 0.000 title claims description 17
- 239000003990 capacitor Substances 0.000 claims abstract description 49
- 239000000758 substrate Substances 0.000 claims abstract description 15
- 238000004519 manufacturing process Methods 0.000 claims description 11
- 230000002093 peripheral effect Effects 0.000 claims description 7
- 230000015572 biosynthetic process Effects 0.000 claims description 6
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 6
- 238000005530 etching Methods 0.000 claims description 4
- 238000002955 isolation Methods 0.000 claims description 4
- 239000012535 impurity Substances 0.000 claims description 3
- 238000009413 insulation Methods 0.000 abstract 1
- 239000010410 layer Substances 0.000 description 20
- 230000000903 blocking effect Effects 0.000 description 6
- 238000001020 plasma etching Methods 0.000 description 4
- 229910004298 SiO 2 Inorganic materials 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- 230000005260 alpha ray Effects 0.000 description 1
- 239000008280 blood Substances 0.000 description 1
- 210000004369 blood Anatomy 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
- 239000012808 vapor phase Substances 0.000 description 1
- 238000001947 vapour-phase growth Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76202—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO
- H01L21/76205—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO in a region being recessed from the surface, e.g. in a recess, groove, tub or trench region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/038—Making the capacitor or connections thereto the capacitor being in a trench in the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/92—Capacitors having potential barriers
- H01L29/94—Metal-insulator-semiconductors, e.g. MOS
- H01L29/945—Trench capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/37—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the capacitor being at least partially in a trench in the substrate
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Semiconductor Memories (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
내용 없음.
Description
제1a, b, c도∼제7a, b, c도는 본 발명의 일실시예에 따른 다이내믹 램의 제조공정을 설명하기 위한 것으로서, 각 도면의 a도는 평면도, b도는 A-A'선 단면도, c도는 사시도.
제8a, b, c도는 주변회로간 경계부위의 제조공정을 설명하기 위한 도면.
제9a, b도는 종래 다이내믹 램의 구성을 나타내는 평면도와 A-A'선 단면도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : P+형 Si기판 2 : 산화막
3 : 광 차단층 4 : 피일드막
5 : P형층 6 : 산화막
7 : 광 차단층 8 : n+형층
9 : 캐패시터 절연막 10 : 캐패시터 전극
11 : 게이트 절연막 12 : 게이트 전극(워드선)
13, 14 : n+형층 15 : 소자보호막
16 : A1배선(비트선)
본 발명은 하나의 캐패시터에 대해서 하나의 트랜지스터가 있는 구조로 된 메모리 셀을 구비하고 있는 반도체 기억 장치의 제조방법에 관한 것이다.
반도체 기판에 형성되어 있는 종래의 기억장치로서는 한개의 MOS 트랜지스터와 한개의 MOS 캐패시터로 메모리셀이 구성되는 MOS형 다이내믹 램이 소개되어 있다. 이러한 다이내믹 램에 있어서는 MOS 캐패시터에 전하가 축전되어 있는지의 여부에 따라 정보의 기억이 행하여진다. 또한, MOS 트랜지스터를 매개하여 비트선(bit line)에 MOS 캐패시터의 전하를 방출하는 그 전위 변화를 검출하는 방법에 의해서 정보의 독출(Read out)이 행하여진다.
근래에는 반도체의 제조기술이 진보함에 따라서, 특히 미세가공기술이 진보함에 따라서 다이내믹 램의 대용량화가 급속히 발전하고 있다. 다이내믹 램을 대용량화 하는데에 있어서의 가장 큰 문제는 메모리 셀의 면적을 작게하고 캐패시터의 용량을 어떻게 하면 크게 유지할 수 있느냐 하는 점이 있다.
다이내믹 램의 정보를 읽을 때 전위변화의 크기는 캐패시터에 축적되는 전하량의 크기에 의해서 결정되는데, 동작여유나 α선 입사등의 노이즈에 대한 여유를 생각하면 최소한 필요로 하는 전하량이 결정된다. 그리고 축전하량은 MOS 캐패시터의 용량과 인가전압에 의해 결정되는바, 인가전압은 전원전압으로 결정되기 때문에 MOS 캐패시터의 용량을 필요한 만큼 확보할 필요가 있다.
제9a, b도는 종래의 일반적인 다이내믹 램의 구성을 나타내는 평면도와 그 A-A'선 단면도로서, 소자가 분리된 P형 Si기판(21)에 제1게이트 절연막(22)을 매개하여 제1층 다결정 실리콘막으로 된 MOS 캐패시터 전국(23)이 모든 비트에 공통으로 형성되어 있고, MOS 캐패시터 전극(23)의 상측에는 제2게이트 절연막(24)을 매개하여 제2층 다결정 실리콘막으로 된 게이트 전극(25)이 형성되어 있으며, 이 게이트 전극(25)을 마스크로 하여 소오스와 드레인 영역이 되는 n+형층(27)(28)이 확산되어서 형성되어 있다. 도면에서의 미설명 부호 26은 MOS 캐패시터의 기판측전극이 되는 n형층이다. 도면에서 알수 있듯이, 게이트 전극(25)은 종방향으로 인접한 메모리 셀의 캐패시터 전극(23)상에 연속적으로 배치되고, 이는 워드선(word line)이 된다.
한편, MOS 트렌지스터의 소오스는 A1 배선에 의해서 횡방향으로 공통접속되고, 이는 비트선(bit line)이 된다. 미 설명부호 29는 층간 절연막을 나타내는 것이다.
상기한 구조의 다이내믹 램에 있어서, MOS 캐패시터의 용량을 크게하기 위해서는 게이트 절연막의 두께를 얇게 하지만, 유전율을 크게 하던가 면적을 크게할 필요가 있다. 그러나 절연막의 두께를 얇게하는 것은 신뢰성이란 측면에서 볼 때 한계가 있다. 또한, 유전율을 크게하는 것으로서 이를테면 산화막(SiO2)에 대신하여 질화막(Si3N4)을 이용하는 것이 고려될 수 있지만, 이러한 방법도 신뢰성의 측면에서 볼 때 난점이 있으므로 실용적이지 못하다. 그렇게 하면 필요한 용량을 확보하기 위하여 MOS 캐패시터의 면적을 일정치 이상으로 확보하는 것이 필요하기 때문에, 메모리 셀의 면적을 작게하여 다이내믹 램 고밀도화와 대용량화를 달성하기 위함에 큰장애가 되어 버린다.
메모리 셀의 점유면적을 크게하지 않고 MOS 캐패시터의 용량을 크게 유지하는 방법으로서, 반도체기판의 표면에 있는 MOS 캐패시터의 영역에 골(滑)을 형성시키고 이 골의 측면을 MOS 캐패시터로 이용하는 방법이 제안되고 있다(일예로, ISS CC84SESSION×Ⅷ FAM 18,6 "an Experimental 1Mb dRAM with On-Chip Voltage Limiter" K, Itohetal 참조).
상기 방법은 종래에 반도체기판의 평면만을 이용하는 것에 대해서, 골을 형성시키고 그 측벽을 이용하는 것으로서 유력한 방법으로 주목되고 있다.
그렇지만 이러한 방법을 채택해도, 메모리 셀을 미세화하여 대용량화를 구현하는 경우에는 극히 좁은 골을 깊게 형성시키지 않으면 안되기 때문에 제조기술상의 한계에 다다르게 된다.
본 발명은 상기한 제문제점을 고려하여서 된 것으로, 메모리 셀의 점유면적을 작게하고 충분한 MOS 캐패시터의 용량을 확보하는 동시에 대용량화를 구현할 수 있는 반도체 기억장치의 제조방법을 제공하고자 함에 그 목적이 있는 것이다.
상기한 목적을 위한 본 발명의 개략적인 요지는 다음과 같다.
본 발명에 있어서는, 메모리 셀 영역의 윗면뿐만 아니라 피일드 영역과 경계에 있는 측벽(側壁)을 MOS 캐패시터로 이용하는 구조를 그 대상으로 한다.
상기한 구조를 구현하기 위해 본 발명은 우선 반도체 기판에 절연막이 평탄하게 매립된 복수의 도상영역(島狀領域)을 배열, 형성시킨다. 그리고 상기한 절연막중에서 MOS 캐패시터를 형성시킬 예정의 영역주위를 소자분리에 요구되는 두께의 절연막을 남기고 엣칭시켜서 각각의 도상영역중 MOS 캐패시터 형성 예정영역의 측벽을 노출시킨다. 그리고 한쪽 방향의 도상영역을 가로질러서 연속적으로 배열되는 MOS 트랜지스터의 게이트전극형성 예정영역 및 그 주변의 절연막은 엣칭시키지 않고 평탄한 표면의 상태로 유지한다. 그후 노출된 도상영역의 측벽과 윗면에 절연막을 매개하여 MOS 캐패시터 전극을 형성시키고, 또한 각 도상영역의 윗면에 게이트 절연막을 매개하여 MOS 트랜지스터의 게이트 전극을 형성시킨다.
상기한 요지의 본 발명을 예시도면에 의거하여 상세히 설명하면 다음과 같다.
제1a, b, c도∼제7a, b, c도는 본 발명의 일실시예에 따른 다이내믹 램의 제조공정을 설명하기 위한 도면으로서, 각 도면의 a도는 평면도, b도는 A-A'선 단면도, c도는 사시도를 나타내는 것이다. 우선, 제1도에 도시한 것처럼, P-형 Si기판(1)에 산화막(2)을 형성시키고, 그위의 메모리 셀 영역에 공지된 방법으로서 엣칭 마스크로 된 광 차단층(3 : photo resist)을 패턴형성시켜서 산화막(2)을 엣칭시키며, 이어서 반응성 이온엣칭법(RIE)에 따라 피일드 골(4)을 엣칭형성시킨다. 그후 이온주입벙이나 기상확산법(氣相擴散法)에 의해 골(4)의 밑바닥 소자분리용 P형층(5)을 형성시킨다. 이 실시예에서 메모리 셀 영역은 2비트이고 하나의 凸형의 장방형 패턴을 이루어 배열형성된다.
상기 공정후에는 광 차단층(3) 및 산화막(2)을 제거한 후 제2도에 도시된 것처럼 피일드 절연막으로 된 산화막(SiO2)(6)을 기상성장법(氣相成長法)으로써 퇴적시키고, 표면의 평탄화를 위해서 광 차단층(7)을 도포한다. 그리고 광 차단층(7)과 산화막(6)에 대해서는 양자에 동일한 엣칭속도로 조건이 설정된 RIE법에 따라 엣칭시켜서, 산화막(6)이 평탄하게 매립된 복수의 도상영역이 배열형성되어 있는 기판을 얻을 수가 있다.
다음에는, 제4도에 도시한 것처럼 MOS 트랜지스터형성 예정영역 및 그 주변의 피일드 영역을 덮는 광 차단층(7)을 패턴형성시키고, 산화막(6)을 엣칭시키며, MOS 캐패시터형성 예정영역의 주변에 있는 골(4)에 대해 소자분리에 필요한 만큼의 두께를 남기고 MOS 캐패시터형 예정영역의 측벽을 노출시킨다. 그리고 불순물을 이온주입시켜서 MOS 캐패시터의 기판측 전극이 되는 n-형 층(8)을 형성시킨다.
MOS 트랜지스터형성 예정영역 주변의 피일드 골(4)에는 두꺼운 산화막(6)을 평탄하게 매립된 채로 놔둔다. 계속하여 제5도에 도시한 것처럼, 캐패시터부 절연막(9)으로써 일예로 100Å의 열 산화막을 형성시키고 제1층 다결정 실리콘막을 퇴적시켜서 이를 패터닝하는 방법으로, 캐패시터 전극(10)은 각각의 도상영역부분 상부만이 아니라 피일드 골(4)과의 경계면에 노출되는 3개의 측벽에 대향되도록 형성되는 것이다. 그후, 제6도에 도시한 것처럼 게이트 절연막(11)으로 각 도상영역에 이를테면 100Å의 열 산화막을 형성시키고, 제2층다결정 실리콘 막으로 게이트 전극(12)을 형성시킨다. 게이트 전극(12)은 캐패시터 전극(10)과 겹쳐지지 않도록 횡방향으로 연속배열되어서 워드선(word line)이 된다.
상기 공정후에는 게이트 전극(12)과 캐패시터 전극(10)을 마스크로 하여 불순물을 확산시키므로서 소오스와 드레인이 되는 n+형층(13)(14)을 형성시킨다. 끝으로, 제7도에 도시한 것처럼 기상성장법으로써 산화막(SiO2)과 같은 소자보호막(15)을 전면적으로 형성시키고 여기에 배선용 콘택트 홀을 형성시켜서, 게이트 전극(12)와 교차하는 방향으로 메모리 셀의 각 MOS 트랜지스터의 드레인을 공통으로 접속시키는 A1배선(16)을 형성시킨다. 이 A1배선(16)은 비트선이 된다.
상기 실시예에 따른 다이내믹 램은 凸형을 이루는 메모리 셀 영역의 평탕면뿐만 아니라 주변에 있는 피일드 골(4)의 측벽을 MOS 캐패시터로 이용하기 때문에 실효적인 MOS 캐패시터의 면적이 매우크다. 그리고 상기 실시예에 따르면 제6c도에서 분명히 알 수 있듯이, 게이트 전극(12)이 배열되는 영역주변의 피일드 골(4)에는 두꺼운 산화막(6)이 평탄하게 매립된 채로 있고, 게이트 전극(12)이 요철부위가 없는 평탄면상에서 패턴형성되기 때문에 PEP가 높은 정밀도로서 실시된다. 또한, 작은 점유면적으로 캐패시터의 면적을 충분히 크게할 수 있기 때문에, 게이트 전극이 캐패시터 전극에 겹쳐지지 않고서도 고밀도화가 가능해진다. 이러한 것에 의해서, 패터닝시 마스크가 겹쳐지는 영향을 받지않는 게이트의 전극폭으로 결정되어지는 채널길이를 확보하므로써 뛰어난 소자특성을 얻을 수가 있다. 또한 게이트 전극은 평탄면상을 통해 캐패시터 전극과 같이 도상영역의 측벽에 대향되지 않게 되기 때문에, 쓸데없는 부유용량 없이 고속동작이 가능한 다이내믹램을 얻을 수가 있다.
상기 실시예서는 N채널형 메모리 셀 영역의 제조공정을 나타냈지만, 주변회로와의 경계부에 대해서 제8도를 참고하여 간단히 설명하면 다음과 같다.
제8a도는 복수개의 도상영역주변에 산화막(6)을 평탄하게 매립된 상태로 배열, 형성시킨 후, 주변회로의 P챈널 MOS 트랜지스터 형성영역에 n형 웰(17)을 형성시킨 상태를 나타내고 있다. 그후 상기 실시에에서 설명한 것처럼, MOS 캐패시터형성 예정영역주변의 산화막(6)을 소정의 두께로 엣칭시킨다. 그 상태가 제8b도인바, 주변회로와의 경계부에는 상기 실시예에서 설명한 MOS 트랜지스터형성 예정영역의 주변과 같이 두꺼운 산화막(6)을 그대로 남겨둔다. 그리고 제8c도에 도시한 것처럼 메모리 셀 영역의 도상영역에는 앞에서의 실시예와 같이 메모리 셀을 형성시키고, n형 웰(17)에는 주변회로의 일부로써 게이트 전극(18)과 소오스 및 드레인 영역이 되는 P+형층(19)(20)으로 구성되어진 MOS 트랜지스터를 형성시킨다. 이렇게 하여 주변회로도 포함해서 간단한 제조공정으로써 소자의 미세화와 대용량화를 구현할 수 있는 것이다.
본 발명은 상기 실시예에만 한정되는 것이 아니다. 일예로, 상기 실시예에서는 Si 기판을 엣칭시켜서 피일드 골을 형성시킨 후 이 골에 산화막을 매립시켰다. 이와 같이 주변에 절연막을 매립시킨 상태에서 복수의 도상 영역을 배열형성시키는 방법으로 다음과 같은 공정을 채용해도 좋다. 우선, Si 기판의 피일드 영역에 두꺼운 결연막을 凸형으로 패턴형성시킨다(전면적으로 CVD로써 절연막을 퇴적시킨 후 RIE법으로 엣칭시키면 좋음).
그후에는 노출되어 있는 Si기판의 표면에 절연막과 같은 정도의 두께로써 Si층을 선택적으로 성장시킨다. 이로써 상기 실시예와 등가인 평탄한 기판이 얻어진다.
이 이외에 본 발명은 그 취지를 벗어나지 않는 범위내에서 여러 가지로 변형되어서 실시될 수 있다.
이상에서 설명한 본 발명에 따르면, 메모리 셀의 영역내에 캐패시터면적을 새로이 확장시키는 것에 비하여 메모리 셀 영역의 피일드 영역 경계측벽을 MOS 캐패시터로 이용할 수 있으므로 메모리 셀의 전용면적을 넓히는 일없이 캐패시터의 면적을 크게 할 수가 있다. 더구나, 본 발명에서는 절연막을 평탄하게 매립시켜서 도상영역을 복수로 배열된 상태로 형성시킨 후, 캐패시터형성 예정영역주변의 절연막을 소자분리에 필요한 소정의 두께만 남기고 엣칭시켜서 각 도상영역중 캐패시터형성 예정영역의 측벽을 노출시킨다. 이로써 MOS 트랜지스터의 게이트전극형성 예정영역 및 그 주변의 절연막이 그대로 남게 되므로 MOS 트랜지스터의 전극을 평탄면상에 설치할 수가 있고 게이트 전극의 PEP가 확실하게 행하여 질 수 있다. 또한, 게이트 전극은 도상영역의 측벽에 대향되지 않으므로 쓸데없는 정전용량 없이 고속동작이 가능한 다이내믹 램을 얻을 수 있다.
또한, 본 발명에서 캐패시터 전극과 MOS 트랜지스터의 게이트 전극을 겹쳐지지 않도록 형성시키고 자기정합된 소오스 드레인 영역을 형성시키면, 게이트 길이의 바락키 현상이 없이 소자특성이 안정화를 구현할 수 있게된다.
Claims (2)
- 한개의 캐패시터당 한개의 트랜지스터가 있는 구조로된 메모리 셀을 구비하고 있는 반도체 기억장치의 제조방법에 있어서, 반도체 기판에 절연막이 평탄하게 매립된 복수개의 도상영역을 배열/형성시키는 공정과, 상기 절연막중 소자분리에 필요한 두께의 절연막을 남기고 MOS 캐패시터형성 예정영역의 주변부위를 엣칭시켜서 각 도상영역중 MOS 캐패시터형성 예정영역에 있는 측벽을 노출시키는 공정, 노출된 도상영역의 측벽 및 윗면을 덮는 절연막을 매개하여 캐패시터 전극을 형성시키는 공정, 상기 각 도상영역의 윗면에 게이트 절연막을 형성시키고 한쪽방향의 복수 도상영역을 가로 질러서 연속되는 MOS 트랜지스터의 게이트 전극을 형성시키는 공정등으로 이루어진 것을 특징으로 하는 반도체 기억장치의 제조방법.
- 제1항에 있어서, 캐패시터 전극이 제1층 다결정 실리콘 막으로 형성되고, MOS 트랜지스터의 게이트 전극이 제2층 다결정 실리콘막으로 형성되며, 상기 두전극을 마스크로하여 불순물을 도우핑 시키므로써 MOS 트랜지스터의 소오스 및 드레인 영역이 형성되어지는 것을 특징으로 하는 반도체 기억장치의 제조방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59229203A JPS61107762A (ja) | 1984-10-31 | 1984-10-31 | 半導体記憶装置の製造方法 |
JP59-229203 | 1984-10-31 | ||
JP229203 | 1984-10-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR860003658A KR860003658A (ko) | 1986-05-28 |
KR900000180B1 true KR900000180B1 (ko) | 1990-01-23 |
Family
ID=16888432
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019850000365A KR900000180B1 (ko) | 1984-10-31 | 1985-01-22 | 반도체 기억장치의 제조방법 |
Country Status (5)
Country | Link |
---|---|
US (1) | US4606011A (ko) |
EP (1) | EP0181162B1 (ko) |
JP (1) | JPS61107762A (ko) |
KR (1) | KR900000180B1 (ko) |
DE (1) | DE3580240D1 (ko) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62150879A (ja) * | 1985-12-25 | 1987-07-04 | Mitsubishi Electric Corp | 半導体記憶装置 |
JPH0815206B2 (ja) * | 1986-01-30 | 1996-02-14 | 三菱電機株式会社 | 半導体記憶装置 |
JPH0685427B2 (ja) * | 1986-03-13 | 1994-10-26 | 三菱電機株式会社 | 半導体記憶装置 |
US6028346A (en) * | 1986-04-25 | 2000-02-22 | Mitsubishi Denki Kabushiki Kaisha | Isolated trench semiconductor device |
US5182227A (en) * | 1986-04-25 | 1993-01-26 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor device and method for manufacturing the same |
JPH0620108B2 (ja) * | 1987-03-23 | 1994-03-16 | 三菱電機株式会社 | 半導体装置の製造方法 |
DE19600422C1 (de) * | 1996-01-08 | 1997-08-21 | Siemens Ag | Elektrisch programmierbare Speicherzellenanordnung und Verfahren zu deren Herstellung |
US6121651A (en) * | 1998-07-30 | 2000-09-19 | International Business Machines Corporation | Dram cell with three-sided-gate transfer device |
US6995415B2 (en) | 2002-02-14 | 2006-02-07 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device and its manufacturing method |
KR100451515B1 (ko) * | 2002-06-28 | 2004-10-06 | 주식회사 하이닉스반도체 | 반도체소자의 캐패시터 제조방법 |
KR100584997B1 (ko) * | 2003-07-18 | 2006-05-29 | 매그나칩 반도체 유한회사 | 트렌치 구조의 캐패시터를 구비한 아날로그 반도체 소자및 그제조 방법 |
JP2006049413A (ja) * | 2004-08-02 | 2006-02-16 | Fujitsu Ltd | 半導体装置及びその製造方法 |
JP5303938B2 (ja) | 2008-01-18 | 2013-10-02 | 富士通セミコンダクター株式会社 | 半導体装置とその製造方法 |
GB201617276D0 (en) | 2016-10-11 | 2016-11-23 | Big Solar Limited | Energy storage |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4199722A (en) * | 1976-06-30 | 1980-04-22 | Israel Paz | Tri-state delta modulator |
JPS5681968A (en) * | 1979-12-07 | 1981-07-04 | Toshiba Corp | Manufacture of semiconductor device |
US4353086A (en) * | 1980-05-07 | 1982-10-05 | Bell Telephone Laboratories, Incorporated | Silicon integrated circuits |
US4547792A (en) * | 1980-06-19 | 1985-10-15 | Rockwell International Corporation | Selective access array integrated circuit |
JPS58154256A (ja) * | 1982-03-10 | 1983-09-13 | Hitachi Ltd | 半導体装置 |
JPH0612804B2 (ja) * | 1982-06-02 | 1994-02-16 | 株式会社東芝 | 半導体記憶装置 |
JPS5972161A (ja) * | 1983-09-09 | 1984-04-24 | Hitachi Ltd | 半導体記憶装置 |
-
1984
- 1984-10-31 JP JP59229203A patent/JPS61107762A/ja active Pending
-
1985
- 1985-01-22 KR KR1019850000365A patent/KR900000180B1/ko not_active IP Right Cessation
- 1985-10-24 US US06/791,098 patent/US4606011A/en not_active Expired - Lifetime
- 1985-10-31 EP EP85307925A patent/EP0181162B1/en not_active Expired - Lifetime
- 1985-10-31 DE DE8585307925T patent/DE3580240D1/de not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0181162B1 (en) | 1990-10-24 |
DE3580240D1 (de) | 1990-11-29 |
US4606011A (en) | 1986-08-12 |
EP0181162A2 (en) | 1986-05-14 |
JPS61107762A (ja) | 1986-05-26 |
EP0181162A3 (en) | 1988-01-07 |
KR860003658A (ko) | 1986-05-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900000207B1 (ko) | 반도체 기억장치와 그 제조방법 | |
US5138412A (en) | Dynamic ram, having an improved large capacitance | |
JP2606857B2 (ja) | 半導体記憶装置の製造方法 | |
US5144579A (en) | Semiconductor memory device and its fabricating method | |
US5025301A (en) | DRAM which uses MISFETS in the peripheral circuit | |
KR920002091B1 (ko) | 불휘발성 반도체기억장치 및 그 제조방법 | |
US5410169A (en) | Dynamic random access memory having bit lines buried in semiconductor substrate | |
KR920001637B1 (ko) | 반도체 장치 | |
US5248628A (en) | Method of fabricating a semiconductor memory device | |
US4992389A (en) | Making a self aligned semiconductor device | |
US4646118A (en) | Semiconductor memory device | |
US4717942A (en) | Dynamic ram with capacitor groove surrounding switching transistor | |
KR900008649B1 (ko) | 반도체 메모리장치 및 그의 제조방법 | |
IE57657B1 (en) | Semiconductor memory device having stacked-capacitor type memory cells and a manufacturing method for the same | |
KR900000180B1 (ko) | 반도체 기억장치의 제조방법 | |
KR920001635B1 (ko) | 반도체기억장치 및 그 제조방법 | |
KR930010088B1 (ko) | 반도체 기억장치와 그 제조방법 | |
KR900000635B1 (ko) | 반도체 기억장치 | |
KR930007194B1 (ko) | 반도체 장치 및 그 제조방법 | |
EP0294840B1 (en) | Semiconductor memory device | |
US4921815A (en) | Method of producing a semiconductor memory device having trench capacitors | |
KR0140044B1 (ko) | 메모리 셀중에 절연 구조를 가지는 반도체 메모리 소자 | |
EP0154685A1 (en) | Semiconductor memory device | |
EP0028654B1 (en) | Semiconductive memory device and fabricating method therefor | |
JP2671899B2 (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20021231 Year of fee payment: 14 |
|
LAPS | Lapse due to unpaid annual fee |