KR890003168A - 개량된 버퍼 메모리를 가진 하이브리드형 시간 멀티플렉스 스위칭 시스템 - Google Patents

개량된 버퍼 메모리를 가진 하이브리드형 시간 멀티플렉스 스위칭 시스템 Download PDF

Info

Publication number
KR890003168A
KR890003168A KR1019880009297A KR880009297A KR890003168A KR 890003168 A KR890003168 A KR 890003168A KR 1019880009297 A KR1019880009297 A KR 1019880009297A KR 880009297 A KR880009297 A KR 880009297A KR 890003168 A KR890003168 A KR 890003168A
Authority
KR
South Korea
Prior art keywords
block
cell
blocks
address
read
Prior art date
Application number
KR1019880009297A
Other languages
English (en)
Inventor
세르베 미셸
고네 빼뜨리
프랑소와 요엘
Original Assignee
미셸 달사세
알카뗄 씨아이티
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미셸 달사세, 알카뗄 씨아이티 filed Critical 미셸 달사세
Publication of KR890003168A publication Critical patent/KR890003168A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/10Packet switching elements characterised by the switching fabric construction
    • H04L49/104Asynchronous transfer mode [ATM] switching fabrics
    • H04L49/105ATM switching elements
    • H04L49/106ATM switching elements using space switching, e.g. crossbar or matrix
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5672Multiplexing, e.g. coding, scrambling

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

내용 없음

Description

개량된 버퍼 메모리를 가진 하이브리드형 시간 멀티플렉스 스위칭 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 인입 다중통신 또는 인출 다중통신내의 하이브리드 프레임을 나타내는 설명도, 제 2 도는 본 발명의 실시예에 의한 하이브리드 스위칭 시스템을 나타내는 블럭 다이어그램, 제 3 도는 제 2 도의 하이브리드 시스템에 포함되어 있는 버퍼 메모리 독취 어드레스 및 제어회로, 그리고 독취블럭 전달 제어회로를 나타내는 상세한 블럭 다이어그램.

Claims (8)

  1. 다수의 인입 다중통신과 다수의 인출 다중통신의 사이에서 데이타 블럭들을 스위칭하기 위한 장치에 있어서, 인입 다중통신내의 데이타 블럭들을 검출함으로써 검출된 블럭들이 다중통신 블럭들로 멀티플렉스되도록 하여주기 위한 입력수단과, 멀티플렉스된 블럭들을 기억하기 위한 블럭셀로 이루어지는 버퍼수단과, 블럭셀어드레스들을 전달함으로써 멀티플렉스된 블럭들을 기록 어드레스된 블럭셀내에 기록하기 위한 기록 어드레스 수단과, 기록 어드레스된 블럭셀의 어드레스를 기억하고 기록된 블럭들이 향하여질 수신인(adressee) 인출 다중통신에 따라서 상기 어드레스를 배열함으로써 기록된 블럭들을 독취하여 독취블럭으로 멀티플렉스하기 위한 독취어드레스수단과, 독취블럭들을 디멀티플렉스하여서 이들을 수신인 인출 다중통신으로 송신하기 위한 수단으로 구성되며, 상기 기록 어드레스수단은, 어떤 데이타 블럭이 검출되었을 때에 자유로운 상태에 있는 버퍼수단내의 하나의 블럭셀의 어드레스를 선택함으로써 상기의 검출된 블럭을 상기의 선택된 자유로운 셀내에 기록하기 위한 수단을 포함하고, 자유로운 셀의 어드레스의 선택은, 기억된 블럭들이 독취될 때에 상기 독취 어드레스수단으로 부터 상기 선택수단으로 공급되는 블럭셀 어드레스에 따라서 이루어지는 장치.
  2. 제 1 항에 있어서, 인입 다중통신내의 데이타 블럭은 상기 장치를 통하여 다수의 수신인 인출 다중통신으로 송신될 수 있으며, 상기 기록 어드레스수단은 버퍼수단의 셀내에 기억되어 있는 데이타 블럭들이 아직도 송신되어야 할 인출 다중통신의 갯수를 나타내는 수단을 각각 포함하고, 어떤 블럭을 기억하는 셀에 관력된 갯수는 이 블럭이 셀내에 기록되어 있을 때에 이 블럭에 대한 수신인인출 다중통신의 예정된 갯수와 동일하며, 또한 독취 어드레스수단으로 부터 공급된 각각의 독취 어드레스에 응답하여 1개 단위씩 감소하고, 상기 블럭을 기억한 상기 셀이 자유롭게 되는 것은 상기 갯수가 0에 도달하는 순간에 상기 표시수단에 의해 상기 선택수단으로 신호화되도록 되어 있는 장치.
  3. 다수의 인입 다중통신과 다수의 인출 다중통신의 사이에서 동기적 데이타 블럭들과 비동기적 데이타 블럭들을 스위칭하기 위한 장치로서, 상기 인입 및 인출 다중통신의 각각은 프레임을 포함하며, 이들 프레임의 각각은 동기화 블럭에 의해 점유되는 제 1 시간간격과 데이타 블럭에 의해 이따금씩 점유되는 시간간격들로 구성되고, 상기 장치는, 상기 인입 다중통신의 상기 프레임내의 상기 데이타블럭을 검출하고 이와같이 검출된 데이타 블럭을 검출 및 멀티플렉스된 블럭으로 멀티플레스하기 위한 입력수단과, 상기의 검출 및 멀티플렉스된 블럭들을 제 1 블럭셀내에 기억시키기 위한 제 1 버퍼수단과, 상기의 검출 및 멀티플렉스된 블럭들을 제 2 블럭셀내에 기억시키기 위한 제 2 버퍼수단과, 상기 제 1 및 제 2 버퍼수단에 기억된 동기적 및 비동기적 블럭들을 멀티플렉스하여서 이들을 그 목적지에 따라 인출 다중통신으로 송신함으로써 인출 다중통신내의 프레임을 형성하기 위한 출력수단과, 블럭셀의 어드레스를 전달함으로써 상기의 검출 및 멀티플렉스된 블럭들의 각각을 제 1 및 제 2 셀내에 기록하기 위한 기록수단과, 동기적 블럭들이 기록되어있는 제 1 셀의 어드레스를 받아들여서, 동기적 블럭이 기록되어 있는 제 1 셀의 어드레스와 이러한 동기적 블럭에 의해 점유될 인출 다중통신 시간간격의 적어도 하나의 식별번호가 일치함에 의하여 기억된 비동기적 블럭들의 각각을 독취하기 위한 제 1 독취수단과, 인출 다중통신에 각각 할당되어 있고 또한 상기 기록수단에 의해 어드레스가 지정되며, 비동기적 블럭들이 기록 및 기억되어 있는 제 2 셀의 어드레스를 받아들여서, 상기 비동기적 블럭이 기록되어 있는 제 2 셀의 어드레스와 수신인 인출 다중통신의 식별번호가 일치함에 의하여 기억된 비동기적 블럭들의 각각을 독취하기 위한 다수의 제 2 독취수단으로 구성되는 장치에 있어서, 상기 제 1 및 제 2 버퍼수단에는 검출 및 멀티플렉스된 동기적 블럭 및 비동기적 블럭을 구분함이 없이 기억할 수 있는 블럭셀들을 갖는 하나의 버퍼메모리가 포함되며, 상기 기록수단은 어떤 데이타 블럭이 검출되었을 때에 자유로운 상태에있는 버퍼 메모리의 하나의 블럭셀의 기록어드레스를 선택함으로써 상기의 검출된 블럭을 이와같이 선택된 자유로운 셀내에 기록하기 위한 수단을 포함하고, 자유로운 셀의 어드레스의 선택은 기억된 동기적 및 비동기적 블럭들이 버퍼 메모리내에서 각각 독취될 때에 제 1 및 제 2 독취수단으로 부터 공급되는 블럭셀 어드레스에 따라서 이루어지는 것을 특징으로 하는 장치.
  4. 제 3 항에 있어서, 상기 선택수단이, 상기 버퍼 메모리셀의 이용가능한 상태, 즉 자유상태 및 사용중 상태를 기억함으로써 상기 자유상태에 따른 버퍼 메모리의 자유로운 셀 어드레스의 어드레스를 영구적으로 유도해낼 수 있도록 상기 버퍼 메모리의 상기 블럭셀에 각각 할당되어 있는 1비트 셀들을 갖는 회로와, 기록될 상기 데이타 블럭이 동기적 블럭일 때에는 상기 제 1 독취수단에 기억되고, 상기 데이타 블럭이 비동기적 블럭일 경우에는 상기 블럭의 수신인 인출 다중통신에 할당되고 또한 상기 기록수단에 의해 어드레스된 상기 제 2 독취수단에 기억되는 상기의 선택된 자유로운 블럭셀 어드레스에 대응하는 1비트 셀내에, 상기의 사용중 상태를, 상기 버퍼 메모리내에 검출된 데이타 블럭을 기록하려고 할 때마다 기록하기 위한 수단과, 데이타 블럭이 최종적으로 독취되는, 또한 상기 독취데이타 블럭이 동기적 블럭일 때에는 상기 제 1 독취수단으로 부터, 그리고 상기 데이타 블럭이 비동기적 블럭일 때에는 상기 제 2 독취수단으로 부터 공급되는 블럭셀의 어드레스에 대응하는 1비트 셀내에 상기 자유상태를 기록하기 위한 수단을 포함하는 장치.
  5. 제 3 항에 있어서, 상기 제 1 독취수단이, 상기 인입 다중통신내의 상기 검출된 데이타 블럭에 의해 점유된 시간간격의 식별번호를 기억함으로써, 상기 버퍼 메모리로 부터의 인출 멀티플레스된 데이타 블럭들의 프레임 주기동안에, 상기 독취 데이타 블럭에 의해 각각 점유될 상기 인출 다중통신내의 시간각간격의 식별번호에 따라서 배열된 상기 시간간격 식별번호를 제공하기 위한 제 1 메모리와, 상기 입력수단에 의해 제공된 인입 다중통신내의 이들 블럭의 시간간격의 식별번호에 따라서, 상기 비동기적 블럭들이 기록되어 있는 버퍼 메모리셀의 상기 어드레스가 기록되며, 또한 상기 제 1 메모리에 의해 제공된 배열된 시간간격의 상기 식별번호에 따라서 상기 셀 어드레스가 독취되도록 되어있는 제 2 메모리로 구성되는 장치.
  6. 제 3 항에 있어서, 인입 다중통신내의 데이타 블럭은 상기 장치를 통하여 다수의 수신인 인출 다중통신으로 송신될 수 있으며, 상기 기록수단은 상기 버퍼 메모리내에 기억되어 있는 데이타 블럭들이 각각 아직도 송신되어야 할 인출 다중통신의 갯수를 갱신하기 위한 수단을 포함하고, 어떤 데이타 블럭을 기억하는 버퍼 메모리 셀에 관련된 갯수는 이 블럭이 상기 셀내에 기록되어 있을 때에 이 블럭에 대한 수신인 인출 다중통신의 예정된 갯수와 동일하며, 또한 상기 블럭이 동기적 블럭일 때에는 상기 제 1 독취수단으로 부터 그리고 상기 블럭이 비동기적 블럭일 때에는 상기 제 2 독취수단으로 부터 공급된 상기셀의 각각의 독취 어드레스에 응답하여 1개 단위씩 감소하고, 상기 블럭을 기억한 상기 셀이 자유롭게 되는 것은 상기 갯수가 0에 도달하는 순간에 상기 갱신수단에 의해 상기 선택수단으로 신호화되도록 되어 있는 장치.
  7. 제 6 항에 있어서, 상기 갱신수단이, 상기의 갱신된 갯수를 기억할 수 있도록 상기 버퍼 메모리의 상기 블럭셀에 각각 할당되어 있는 갯수 셀을 갖는 갯수 메모리와, 데이타 블럭이 상기 셀내에 기록되어 있을 때에 선택된 자유로운 셀에 관련된 상기의 예정된 수신인 다중통신 갯수를 상기 버퍼 메모리내에 기록하기 위한 수단과, 상기 셀에서 동기적 블럭이 독취될 때에는 상기 제 1 독취수단으로 부터 그리고 상기 셀에서 비동기적 블럭이 독취될 때에는 상기 제 2 독취수단으로 부터 공급되는 셀의 어드레스에 응답하여서, 버퍼 메모리셀에 관련된 상기의 갱신된 갯수를 독취하기 위한 수단과, 상기 셀의 공급된 어드레스에 응답하여서 상기의 독취된 갱신된 갯수를, 이 갯수가 각각의 예정된 수와 동일한 다수의 감소후에 0으로 될 때까지 1개 단위씩 감소시키기 위한 수단과, 각각의 감소후에 상기의 독취된 갱신된 갯수를 상기 버퍼 메모리셀에 할당된 갯수 셀내에 기록하기 위한 수단과, 상기 감소수단에 접속되어서 상기 갱신된 갯수가 0으로 됨을 상기 선택수단에 표시하여 줌으로써, 상기 각각의 예정된 수와 같은 횟수만큼 데이타 블럭이 독취되었던 상기 버퍼 메모리셀을 자유롭게 하여주기 위한 수단으로 구성되는 장치.
  8. 제 3 항에 있어서, 상기 버퍼 메모리내의 블럭셀의 갯수가, 다중통신 프레임내의 시간간격의 갯수와 상기 인입 다중통신의 갯수와의 곱(積)보다 작게 되어있는 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880009297A 1987-07-24 1988-07-23 개량된 버퍼 메모리를 가진 하이브리드형 시간 멀티플렉스 스위칭 시스템 KR890003168A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR8710034A FR2618624B1 (fr) 1987-07-24 1987-07-24 Systeme de commutation de multiplex temporels hybrides a memoire tampon optimisee
FR8710034 1987-07-24

Publications (1)

Publication Number Publication Date
KR890003168A true KR890003168A (ko) 1989-04-13

Family

ID=9353192

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1019880009297A KR890003168A (ko) 1987-07-24 1988-07-23 개량된 버퍼 메모리를 가진 하이브리드형 시간 멀티플렉스 스위칭 시스템
KR1019880009297D KR970007254B1 (ko) 1987-07-24 1988-07-23 개량된 버퍼 메모리를 가진 하이브리드형 시간 멀티플렉싱 스위치 시스템

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1019880009297D KR970007254B1 (ko) 1987-07-24 1988-07-23 개량된 버퍼 메모리를 가진 하이브리드형 시간 멀티플렉싱 스위치 시스템

Country Status (12)

Country Link
US (1) US4884264A (ko)
EP (1) EP0300876B1 (ko)
JP (1) JP2605365B2 (ko)
KR (2) KR890003168A (ko)
CN (1) CN1013541B (ko)
AT (1) ATE81240T1 (ko)
AU (1) AU615205B2 (ko)
CA (1) CA1292541C (ko)
DE (1) DE3875003T2 (ko)
ES (1) ES2035337T3 (ko)
FI (1) FI97011C (ko)
FR (1) FR2618624B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100326711B1 (ko) * 1999-06-22 2002-03-12 이계안 전기자동차의 배터리

Families Citing this family (64)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5365519A (en) * 1991-03-05 1994-11-15 Hitachi, Ltd. ATM switch1ng system connectable to I/O links having different transmission rates
US6330240B1 (en) 1987-04-24 2001-12-11 Hitachi, Ltd. ATM cell switching system
JP2865692B2 (ja) * 1989-02-22 1999-03-08 株式会社日立製作所 スイッチングシステム及びその構成方法
USRE36751E (en) * 1987-07-15 2000-06-27 Hitachi, Ltd. ATM switching system connectable to I/O links having different transmission rates
USRE36716E (en) * 1987-07-15 2000-05-30 Hitachi, Ltd. Switching system for switching cells having error detection apparatus
FR2623954B1 (fr) * 1987-11-27 1993-11-19 Alcatel Cit Element de commutation de donnees transmises par multiplexage temporel asynchrone
US5285445A (en) * 1987-12-17 1994-02-08 U.S. Philips Corporation Switching network and switching network control for a switching node in a wideband transmission system
US5233603A (en) * 1988-04-21 1993-08-03 Nec Corporation Packet switch suitable for integrated circuit implementation
FR2635243B1 (fr) * 1988-08-05 1994-01-14 Lmt Radio Professionnelle Commutateur de paquets pour un transfert de donnees en mode asynchrone dans un reseau de transmission numerique
JPH0758963B2 (ja) * 1989-01-27 1995-06-21 日本電気株式会社 セル交換装置
FR2643532B1 (fr) * 1989-02-17 1991-05-10 France Etat Procede de reservation de debits et commutateurs temporels de paquets asynchrones
JP2865706B2 (ja) * 1989-05-31 1999-03-08 株式会社日立製作所 スイツチングシステム
US5271006A (en) * 1989-07-19 1993-12-14 Hitachi, Ltd. Frame aligner and method and system for control thereof
EP0441787B1 (en) * 1989-08-09 1994-12-07 BELL TELEPHONE MANUFACTURING COMPANY Naamloze Vennootschap Communication switching element for transferring cells divided into subcells
US5475680A (en) * 1989-09-15 1995-12-12 Gpt Limited Asynchronous time division multiplex switching system
DE69032498T2 (de) * 1989-10-23 1999-03-04 Mitsubishi Denki K.K., Tokio/Tokyo Zellenvermittlungseinrichtung
US7610452B1 (en) * 1989-10-31 2009-10-27 Canon Kabushiki Kaisha Data processing system wherein data is stored in a memory and an external storage in parallel
FR2660818B1 (fr) * 1990-04-06 1992-06-19 France Telecom Relais-commutateur de trames pour reseau numerique asynchrone.
US5379295A (en) * 1990-07-31 1995-01-03 Nec Corporation Cross-connect system for asynchronous transfer mode
GB9019340D0 (en) * 1990-09-05 1990-10-17 Plessey Telecomm An asynchronous transfer mode switching arrangement providing broadcast transmission
JPH04137993A (ja) * 1990-09-28 1992-05-12 Fujitsu Ltd サブレート時間スイッチ
US5260937A (en) * 1990-10-29 1993-11-09 Dsc Communications Corporation Power conserving technique for a communications terminal time slot interchanger
US5144619A (en) * 1991-01-11 1992-09-01 Northern Telecom Limited Common memory switch for routing data signals comprising ATM and STM cells
FR2674084B1 (fr) * 1991-03-13 1993-12-24 Michel Servel Dispositif de declenchement de temporisations multiples.
FR2674648B1 (fr) * 1991-03-29 1993-05-28 Majos Jacques Circuit de gestion de nombres d'acces a des ressources logiques.
US5168492A (en) * 1991-04-11 1992-12-01 Northern Telecom Limited Rotating-access ATM-STM packet switch
JPH07112181B2 (ja) * 1991-04-18 1995-11-29 松下電器産業株式会社 データ多重化回路
US5361255A (en) * 1991-04-29 1994-11-01 Dsc Communications Corporation Method and apparatus for a high speed asynchronous transfer mode switch
EP0519563A3 (en) * 1991-06-21 1997-08-27 Koninkl Philips Electronics Nv System for converting synchronous time-division-multiplex signals into asynchronous time-division data packets
US5291486A (en) * 1991-08-19 1994-03-01 Sony Corporation Data multiplexing apparatus and multiplexed data demultiplexing apparatus
DE4130317A1 (de) * 1991-09-12 1993-03-18 Standard Elektrik Lorenz Ag Verfahren und vorrichtung zur umwandlung der datenstruktur von nachrichten in einem paketvermittlungssystem
US5535197A (en) * 1991-09-26 1996-07-09 Ipc Information Systems, Inc. Shared buffer switching module
EP0537382A1 (en) * 1991-10-15 1993-04-21 ALCATEL BELL Naamloze Vennootschap Packet transfer control arrangement and related method
US5398235A (en) * 1991-11-15 1995-03-14 Mitsubishi Denki Kabushiki Kaisha Cell exchanging apparatus
US5351243A (en) * 1991-12-27 1994-09-27 Digital Equipment Corporation Monitor for packets on a communications network
GB9200331D0 (en) * 1992-01-08 1992-02-26 Plessey Telecomm Atm/stm switching arrangement
SE470276B (sv) * 1992-06-17 1993-12-20 Ellemtel Utvecklings Ab Kretskopplad väljare innefattande ett kopplingsminne och ett styrminne
DE69433229T2 (de) * 1993-02-15 2004-08-12 Mitsubishi Denki K.K. ATM-Schalter
FR2711465B1 (fr) * 1993-10-20 1996-01-12 Boyer Pierre Système de files d'attente en entrée prévu notamment pour être relié aux entrées d'une matrice de commutation de type spatial sans blocage.
US5757801A (en) * 1994-04-19 1998-05-26 Multi-Tech Systems, Inc. Advanced priority statistical multiplexer
US5682386A (en) 1994-04-19 1997-10-28 Multi-Tech Systems, Inc. Data/voice/fax compression multiplexer
EP0685949A3 (de) * 1994-06-03 2002-07-10 Philips Patentverwaltung GmbH Paketübermittlungssystem
US5615126A (en) * 1994-08-24 1997-03-25 Lsi Logic Corporation High-speed internal interconnection technique for integrated circuits that reduces the number of signal lines through multiplexing
CN1083185C (zh) * 1994-12-01 2002-04-17 皇家菲利浦电子有限公司 通信系统、专用自动小交换机和线路卡
US6493347B2 (en) * 1996-12-16 2002-12-10 Juniper Networks, Inc. Memory organization in a switching device
US5960191A (en) * 1997-05-30 1999-09-28 Quickturn Design Systems, Inc. Emulation system with time-multiplexed interconnect
US6404735B1 (en) 1998-04-30 2002-06-11 Nortel Networks Limited Methods and apparatus for distributed control of a multi-class network
US6667956B2 (en) 1998-05-01 2003-12-23 Nortel Networks Limited Multi-class network
US6580721B1 (en) * 1998-08-11 2003-06-17 Nortel Networks Limited Routing and rate control in a universal transfer mode network
US6876678B1 (en) * 1999-02-04 2005-04-05 Cisco Technology, Inc. Time division multiplexing method and apparatus for asynchronous data stream
CA2834634A1 (en) * 2003-02-20 2004-08-20 Rockstar Consortium Us Lp Circulating switch
US7602771B1 (en) 2004-12-30 2009-10-13 Nortel Networks Limited Two-dimensional circulating switch
US20090006156A1 (en) * 2007-01-26 2009-01-01 Herbert Dennis Hunt Associating a granting matrix with an analytic platform
CN100587678C (zh) * 2005-06-15 2010-02-03 松下电器产业株式会社 外部设备访问装置和系统大规模集成电路
CN1859051B (zh) 2005-11-04 2011-01-05 华为技术有限公司 一种传送时分复用业务的方法和系统
US9262503B2 (en) 2007-01-26 2016-02-16 Information Resources, Inc. Similarity matching of products based on multiple classification schemes
US8160984B2 (en) 2007-01-26 2012-04-17 Symphonyiri Group, Inc. Similarity matching of a competitor's products
US20090006788A1 (en) * 2007-01-26 2009-01-01 Herbert Dennis Hunt Associating a flexible data hierarchy with an availability condition in a granting matrix
US20090006309A1 (en) 2007-01-26 2009-01-01 Herbert Dennis Hunt Cluster processing of an aggregated dataset
US8504598B2 (en) 2007-01-26 2013-08-06 Information Resources, Inc. Data perturbation of non-unique values
CN102046032B (zh) 2008-06-02 2015-01-21 菲利普莫里斯生产公司 具有透明段的吸烟制品
US7916295B2 (en) * 2008-09-03 2011-03-29 Macronix International Co., Ltd. Alignment mark and method of getting position reference for wafer
CA2918136C (en) 2015-01-19 2023-08-15 Queen's University At Kingston High sum-rate write-once memory
US11637685B2 (en) * 2021-08-31 2023-04-25 Samsung Display Co., Ltd. System and method for transition encoding with flexible word-size

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CH577253A5 (ko) * 1974-05-17 1976-06-30 Ibm
FR2513472B2 (fr) * 1980-03-20 1986-08-01 Labo Cent Telecommunicat Commutateur de paquets pour un reseau a commutation de paquets
FR2526613A1 (fr) * 1982-05-10 1983-11-10 Bodros Christian Commutateur paquet-circuit
FR2538976A1 (fr) * 1982-12-29 1984-07-06 Servel Michel Systeme de commutation de paquets synchrones de longueur fixe
FR2538984A1 (fr) * 1982-12-30 1984-07-06 Devault Michel Commutateur pour reseau numerique multidebit a commutation temporelle asynchrone adapte aux videocommutations
FR2549673B1 (fr) * 1983-07-19 1989-06-30 Thomson Csf Mat Tel Commutateur elementaire pour autocommutateur utilisant une technique de multiplexage asynchrone
IT1159480B (it) * 1983-08-04 1987-02-25 Cselt Centro Studi Lab Telecom Nodo di commutazione distribuito a banda variabile con gestione dinamica delle trame ibride
GB8328396D0 (en) * 1983-10-24 1983-11-23 British Telecomm Multiprocessor system
GB2162022B (en) * 1984-07-17 1988-03-02 Stc Plc Data transmission system
US4612636A (en) * 1984-12-31 1986-09-16 Northern Telecom Limited Multiple channel depacketizer
FR2611411B1 (fr) * 1987-02-27 1989-04-21 Francois Joel Systeme de commutation de multiplex temporels hybrides

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100326711B1 (ko) * 1999-06-22 2002-03-12 이계안 전기자동차의 배터리

Also Published As

Publication number Publication date
ATE81240T1 (de) 1992-10-15
EP0300876A1 (fr) 1989-01-25
FI883434A (fi) 1989-01-25
DE3875003T2 (de) 1993-02-25
FR2618624B1 (fr) 1992-04-30
JPH021655A (ja) 1990-01-05
CN1013541B (zh) 1991-08-14
JP2605365B2 (ja) 1997-04-30
US4884264A (en) 1989-11-28
FI97011C (fi) 1996-09-25
AU1979388A (en) 1989-01-27
FI97011B (fi) 1996-06-14
EP0300876B1 (fr) 1992-09-30
FI883434A0 (fi) 1988-07-20
AU615205B2 (en) 1991-09-26
CA1292541C (en) 1991-11-26
ES2035337T3 (es) 1993-04-16
FR2618624A1 (fr) 1989-01-27
KR970007254B1 (ko) 1997-05-07
CN1033343A (zh) 1989-06-07
DE3875003D1 (de) 1992-11-05

Similar Documents

Publication Publication Date Title
KR890003168A (ko) 개량된 버퍼 메모리를 가진 하이브리드형 시간 멀티플렉스 스위칭 시스템
US5144619A (en) Common memory switch for routing data signals comprising ATM and STM cells
KR910005614A (ko) 가변 길이 셀을 전송하기 위한 통신 스위칭 장치 및 방법
EP0335848A1 (en) Packet data switch for transferring data packets from one or a plurality of incoming data links to one or a plurality of outgoing data links
KR920702116A (ko) 동기-비동기 변환기
JPS6422143A (en) Apparatus for rearranging and multiplexing frames of fixed length packets from various sources
JPS598120B2 (ja) デイジタルスイツチング装置
KR870002705A (ko) 시분할 교환기
KR970009052A (ko) 스위칭 장치
ES8405568A1 (es) Perfeccionamientos en los sistemas de transmision digitales
US6055234A (en) ATM switching control method and ATM switch having shared cell memory
JP2628701B2 (ja) 優先順位付き情報パケット用交換装置
KR920009123A (ko) 셀 스위치
JP2947628B2 (ja) スイッチ制御装置
KR910017299A (ko) 복수개의 유사유닛을 제어하는 방법과 그 회로 장치 및 스위치 소자
JP3451424B2 (ja) 共通バッファメモリ制御装置
KR100226540B1 (ko) Atm 스위치의 어드레스 생성 회로
JPH06284453A (ja) Atmセルスイッチ
JP2770584B2 (ja) フレーム位相同期回路
CA1230402A (en) Multiple channel depacketizer
JPS6219120B2 (ko)
US4852085A (en) Expandable digital switching matrix with fault-tolerance and minimum delay time
JPH09284308A (ja) Atmセルルーティング制御方法及び制御装置
JPH0514414A (ja) パケツトスイツチ
KR880701052A (ko) 저속 게이트 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080728

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee