SE470276B - Kretskopplad väljare innefattande ett kopplingsminne och ett styrminne - Google Patents
Kretskopplad väljare innefattande ett kopplingsminne och ett styrminneInfo
- Publication number
- SE470276B SE470276B SE9201861A SE9201861A SE470276B SE 470276 B SE470276 B SE 470276B SE 9201861 A SE9201861 A SE 9201861A SE 9201861 A SE9201861 A SE 9201861A SE 470276 B SE470276 B SE 470276B
- Authority
- SE
- Sweden
- Prior art keywords
- memory
- control
- control memory
- connection
- time slot
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/08—Time only switching
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
- Time-Division Multiplex Systems (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Mobile Radio Communication Systems (AREA)
- Small-Scale Networks (AREA)
Description
470 276 2 En multiplexor scannar sekventiellt kanalerna i det första minnet under respektive tidluckor och är beroende av statusin- formation i varje kanal för att återfinna data från det första minnet under en tidlucka när statusinformationen indikerar att en kanal är upptagen och för att återfinna data från det andra minnet under en tidlucka när statusinformationen indikerar att kanalen är ledig.
I EP 250 160 beskrivs ett system där man inför kretskopplat data och paketdata i olika tidluckor. Ett minne har en indivi- duell position för varje tidlucka. I minnet skrivs information in, som specificerar huruvida den individuella tidluckan skall betjäna kretskopplat data eller paketdata. En speciell informa- tionsbit är infogad i varje tidlucka för specifiering huruvida återstoden av bitarna i luckan skall representera den ena eller andra typen av data.
Ingen av de ovannämnda publikationerna befattar sig med generering av vilokoder.
Redogörelse för uppfinningen.
Syftet med uppfinningen är att på ett enkelt och effektivt sätt generera den vilokod som varje till väljaren anslutet organ behöver i ett nedkopplat läge för att organets mottagare skall kunna avgöra mellan ett uppkopplat läge med signalöverföring och ett nedkopplat läge.
Detta syfte har uppnåtts vid en anordning av inledningsvis definierat slag genom att adresseringsvägen från styrminnet har en alternativ förbindelse mot mottagande organ, och varje minnesposition i styrminnet innehåller en bestämd plats för en indikatorbit, som innehåller information om huruvida utläsning av en tidlucka mot mottagande organ skall ske från kontrollminnet eller från styrminnet.
Enligt en utföringsform kan en multiplexor styras av indika- torbiten för att hämta tidluckor från kopplingsminnet eller styrminnet.
Indikatorbiten kan företrädesvis skrivas via styrenheten i varje position i styrminnet på förutbestämd plats.
Företrädesvis anger indikatorbiten att tidlucka skall hämtas från kopplingsminnet i uppkopplat läge och från styrminnet i nedkopplat läge.
Därvid kan styrenheten i en del av styrminnet som är dis- 470 276 3 ponerad för en för mottagande organ avsedd tidlucka skriver ett mönster, som anslutet organ begär i nedkopplat läge.
Uppfinningen möjliggör generering av vilokoder i en s.k.
"Fast Circuit Switch". Den är emellertid även användbar för alla typer av kretskopplade väljare.
Figurbeskrivning.
Uppfinningen skall nu beskrivas närmare med hänvisning till bifogade ritningar, på vilka fig. 1 är ett schematiskt blockschema över en kretskopplad väljare enligt känd teknik, fig. 2 är ett schematiskt blockschema över en kretskopplad väljare innefattande en utföringsform av anordningen enligt uppfinningen, samt fig. 3 visar dispositionen av en position i styrminnet 13.
Väljaren enligt fig. 1 innefattar en tidluckeräknare 2 som för varje ram (125 us) med tidsluckor räknar cykliskt genom alla skrivadresser i ett kopplingsminne 4, vid pil 6. För varje skrivadress görs en inskrivning av en inkommande tidlucka i kopplingsminnet 4, vid pil 8, från anslutna sändarorgan 10Sl- 10Sn. Sändarorganen 10S, som i figuren visas symboliskt, multi- plexeras via en multiplexor 125 in till kopplingsminnet 4. Varje organ kan ha en eller flera tidluckor inom ramen enligt i och för sig kända principer. Alla minnespositioner i kopplingsminnet 4 är således uppdaterade en gång per ram med information från anslutna sändarorgan 10.
Tidluckeräknaren 2 styr även, cykliskt per ram, läsadresser, vid pil 14, för läsning, enligt pil 16, av ett värde i ett styrminne 18, som tidigare inskrivits från en styrenhet 20.
Detta innebär att alla minnespositioner i styrminnet 18 blir utlästa en gång per ram. Antalet positioner i kopplingsminnet 4 och styrminnet 18 kan vardera vara 2560.
Inskrivning av värden i styrminnet 18 görs från styrenheten 20 via skrivadresser, vid pil 22 och inskrivningsdata, vid pil 24. Fig. 1 visar även schematiskt att det finns en styrväg 26 från organen, i detta fall från sändande organ 10, till styren- heten 20 för upp- och nedkoppling.
Den utlästa minnespositionen i styrminnet 18 bildar en ut- läsningsadress 16 för kopplingsminnet 4, vilken således läses ut 2560 gånger per ram. Principen är att endast de positioner i 470 276 4 kopplingsminnet 4, som är adresserade genom läsadressen 16 via styrminnet 18 läses ut. Det innebär t ex att en viss position i kopplingsminnet 4 kan läsas ut 2560 gånger per ram eller t ex att alla positioner kan läsas ut en gång per ram. Genom att styrminnet 18 styr utläsningen ur kopplingsminnet 4, kan på detta sätt en genomkoppling av tidluckor göras där en given tidlucka från ett organ mellanlagras i kopplingsminnet 4 och läses ut i en annan tidlucka, som ägs av ett annat organ.
Skrivadressen 6 till kopplingsminnet 4 anger indirekt an- slutet sändarorgan 10S1-10Sn och läsadressen 14 till styrminnet 18 anger indirekt anslutet mottagarorgan 10M1-10Mn.
Ur kopplingsminnet 4 utlästa tidluckor, vid pil 28, multi- pplexeras via en multiplexor l2M, enligt känd princip, till de anslutna organen 10M.
En nackdel med den ovan beskrivna principen är att det alltid finns en genomkopplad väg genom kopplingsminnet 4 oavsett in-° nehållet i styrminnet 18, vilket kan innebära att okontrollerade förbindelser kan etableras genom kopplingsminnet 4 vid exempel- vis nedkoppling av en förbindelse, eller att mottagande organ via separata styrvägar 30 från styrenheten 20 får indikation om aktuell status.
Föredragen utföringsform.
Med hänvisning till fig. 2 och 3 skall nu de funktionella tillägg åskådliggöras, som föreslås enligt uppfinningen för att eliminera den ovan redovisade nackdelen med en känd kretskopplad väljare, t.ex. enligt fig 1. Liknande detaljer som i fig. 1 har i fig. 2 försetts med samma hänvisningsbeteckningar.
Enligt uppfinningen adderas till varje minnesposition i styrminnet 18 en indikatorbit 32 (fig.3), som används för att styra en multiplexor 34. Indikatorbiten 32 anger om multiplexorn 34 skall hämta utläst tidlucka från kopplingsminnet 4 eller styrminnet 18. Anger indikatorbiten 32 att en tidlucka 16b skall hämtas från styrminnet 18 innebär det att utläsningsadressen 16a till kopplingsminnet 4 inte innehåller giltiga data. Anger indi- katorbiten 32 att tidluckan 28 skall hämtas från kopplingsminnet 4 innebär det att utläsningsadressen 16a innehåller giltig adress. En genom multiplexorn 34 förd tidlucka 36 multiplexas via multiplexorn 12M på i och för sig känt sätt till de anslutna organen 10M. 470 276 5 Enligt i och för sig känd teknik kan styrenheten 20, som skriver innehållet i styrminnet 18 lägga in ett mönster, som det mottagande organet l0M förväntar sig i nedkopplat läge, och sätta indikatorbiten 32 i ett tillståndsläge som gör att delen 16b av minnespositionen i styrminnet 18 sänds till organet som tidlucka. På detta sätt elimineras nackdelen med att via styr- vägen 30 till organ 1OM, som här får symbolisera alla mottagande organs styrväg, behöva informera om tillståndsändringen ned- kopplat. Man eliminerar också nackdelen med att mottagande organ lOM själva behöver avgöra om förbindelsen är nedkopplad genom att tolka slumpdata.
Claims (5)
1. l.Kretskopplad väljare anordnad mellan sändande och mottagan- de organ (10) och innefattande ett kopplingsminne (4) innehållande ett antal minnespositio- ner för inskrivning av inkommande tidluckor från sändande organ (los) , i ett styrminne (18) innehållande ett antal minnespositioner för inskrivning av utläsningsadresser för kopplingsminnet, en adresseringsväg (16) från styrminnet till kopplingsminnet för en utläsningsadress i det senare, från vilken utläsning av data skall ske mot mottagande organ (10M), en styrenhet (20) för inskrivning av utläsningsadresserna i styrminnet, och för mottagning av information från organen avseende upp- och nedkoppling av förbindelser, kännetecknad av att adresseringsvägen (16) från styrminnet har en alternativ förbindelse mot mottagande organ, och varje minnesposition i styrminnet innehåller en bestämd plats för en indikatorbit (32), som innehåller information om huruvida utläsning av en tídlucka mot mottagande organ skall ske från kontrollminnet eller från styrminnet.
2. Väljare enligt krav 1, kännetecknad av att en multiplexor (34) styrs av indikatorbiten (32) för att hämta tidluckor från kopplingsminnet (4) eller styrminnet (18).
3. Väljare enligt krav 1 eller 2, kännetecknad av att indi- katorbiten (32) kan skrivas via styrenheten (20) i varje positi- on i styrminnet (18) på förutbestämd plats.
4. Väljare enligt något av krav 1-3, kännetecknad av att in- dikatorbiten (32) anger att tídlucka skall hämtas från kopp- lingsminnet (4) i uppkopplat läge och från styrminnet (18) i nedkopplat läge.
5. Väljare enligt krav 4, kännetecknad av att styrenheten (20) i en del av styrminnet (20) som är disponerat för en för mottagande organ avsedd tídlucka (16b) skriver ett mönster, som anslutet organ begär i nedkopplat läge.
Priority Applications (15)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE9201861A SE470276B (sv) | 1992-06-17 | 1992-06-17 | Kretskopplad väljare innefattande ett kopplingsminne och ett styrminne |
PCT/SE1993/000506 WO1993026133A1 (en) | 1992-06-17 | 1993-06-08 | Circuit switch including means for providing idle codes |
US08/073,667 US5430718A (en) | 1992-06-17 | 1993-06-08 | Generating idle codes in switches |
ES93913738T ES2127285T3 (es) | 1992-06-17 | 1993-06-08 | Conmutador de circuitos que incluye medios para proporcionar codigos de inactividad. |
DE69323082T DE69323082T2 (de) | 1992-06-17 | 1993-06-08 | Durschaltevermittlung welche mittel enthält für versorgung von leerkennzahlen |
KR1019940704531A KR100212936B1 (ko) | 1992-06-17 | 1993-06-08 | 송수신기 사이에 접속된 회로 스위치 |
DK93913738T DK0650653T3 (da) | 1992-06-17 | 1993-06-08 | Kredsløbsomskifter omfattende organer til tilvejebringelse af tomgangskoder |
AU43664/93A AU671647B2 (en) | 1992-06-17 | 1993-06-08 | Circuit switch including means for providing idle codes |
EP93913738A EP0650653B1 (en) | 1992-06-17 | 1993-06-08 | Circuit switch including means for providing idle codes |
BR9306573A BR9306573A (pt) | 1992-06-17 | 1993-06-08 | Comutador de circuito conectado entre equipamentos de transmissão e recepção |
MX9303457A MX9303457A (es) | 1992-06-17 | 1993-06-09 | Generacion de codigos libres en conmutadores. |
CN93107262A CN1048614C (zh) | 1992-06-17 | 1993-06-17 | 连接在发送与接收装置之间的线路开关 |
NO944485A NO944485L (no) | 1992-06-17 | 1994-11-23 | Kretssvitsj innbefattende organer for å fremskaffe tomgangskoder |
FI945940A FI945940A (sv) | 1992-06-17 | 1994-12-16 | Kretskopplare med organ för att producera vilokoder |
GR990400932T GR3029844T3 (en) | 1992-06-17 | 1999-04-02 | Circuit switch including means for providing idle codes. |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE9201861A SE470276B (sv) | 1992-06-17 | 1992-06-17 | Kretskopplad väljare innefattande ett kopplingsminne och ett styrminne |
Publications (3)
Publication Number | Publication Date |
---|---|
SE9201861D0 SE9201861D0 (sv) | 1992-06-17 |
SE9201861L SE9201861L (sv) | 1993-12-20 |
SE470276B true SE470276B (sv) | 1993-12-20 |
Family
ID=20386526
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SE9201861A SE470276B (sv) | 1992-06-17 | 1992-06-17 | Kretskopplad väljare innefattande ett kopplingsminne och ett styrminne |
Country Status (14)
Country | Link |
---|---|
US (1) | US5430718A (sv) |
EP (1) | EP0650653B1 (sv) |
KR (1) | KR100212936B1 (sv) |
CN (1) | CN1048614C (sv) |
AU (1) | AU671647B2 (sv) |
BR (1) | BR9306573A (sv) |
DE (1) | DE69323082T2 (sv) |
DK (1) | DK0650653T3 (sv) |
ES (1) | ES2127285T3 (sv) |
FI (1) | FI945940A (sv) |
GR (1) | GR3029844T3 (sv) |
MX (1) | MX9303457A (sv) |
SE (1) | SE470276B (sv) |
WO (1) | WO1993026133A1 (sv) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5668807A (en) * | 1995-11-30 | 1997-09-16 | Motorola, Inc. | Synchronization of transparent TDM superchannels |
SE511914C2 (sv) | 1997-08-28 | 1999-12-13 | Ericsson Telefon Ab L M | Enpunktsskrivning av styrinformation |
US6931002B1 (en) * | 1998-12-08 | 2005-08-16 | Daniel S. Simpkins | Hybrid switching |
JP3455474B2 (ja) * | 1999-08-27 | 2003-10-14 | 株式会社沖コムテック | ディジタル交換装置およびその装置のデータ交換方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SE448198B (sv) * | 1985-04-30 | 1987-01-26 | Ellemtel Utvecklings Ab | Telekommunikationssystem for vexelvis overforing av kretsformedlad resp paketformedlad information |
US4731785A (en) * | 1986-06-20 | 1988-03-15 | American Telephone And Telegraph Company | Combined circuit switch and packet switching system |
JP2509089B2 (ja) * | 1987-03-13 | 1996-06-19 | 国際電信電話株式会社 | 時分割通話路スイツチ回路 |
FR2618624B1 (fr) * | 1987-07-24 | 1992-04-30 | Michel Servel | Systeme de commutation de multiplex temporels hybrides a memoire tampon optimisee |
CA1311818C (en) * | 1987-12-29 | 1992-12-22 | Nec Corporation | Time division switching for multi-channel calls using two time switch memories acting as a frame aligner |
SE461310B (sv) * | 1988-07-12 | 1990-01-29 | Ellemtel Utvecklings Ab | Saett och anordning foer att i en digital tidsvaeljare genomkoppla en bredbandsfoerbindelse |
ES2064403T3 (es) * | 1989-08-31 | 1995-02-01 | Siemens Ag | Procedimiento para la conmutacion de informaciones de conversacion y/o de datos transmitidas distribuidas, respectivamente, sobre varias particiones de tiempo en canales de tiempo. |
SE464957B (sv) * | 1989-11-10 | 1991-07-01 | Ellemtel Utvecklings Ab | Saett och anordning foer att koppla datainformation genom en digital vaeljare |
-
1992
- 1992-06-17 SE SE9201861A patent/SE470276B/sv not_active IP Right Cessation
-
1993
- 1993-06-08 KR KR1019940704531A patent/KR100212936B1/ko not_active IP Right Cessation
- 1993-06-08 ES ES93913738T patent/ES2127285T3/es not_active Expired - Lifetime
- 1993-06-08 US US08/073,667 patent/US5430718A/en not_active Expired - Lifetime
- 1993-06-08 BR BR9306573A patent/BR9306573A/pt not_active Application Discontinuation
- 1993-06-08 DE DE69323082T patent/DE69323082T2/de not_active Expired - Lifetime
- 1993-06-08 WO PCT/SE1993/000506 patent/WO1993026133A1/en active IP Right Grant
- 1993-06-08 DK DK93913738T patent/DK0650653T3/da active
- 1993-06-08 EP EP93913738A patent/EP0650653B1/en not_active Expired - Lifetime
- 1993-06-08 AU AU43664/93A patent/AU671647B2/en not_active Ceased
- 1993-06-09 MX MX9303457A patent/MX9303457A/es not_active IP Right Cessation
- 1993-06-17 CN CN93107262A patent/CN1048614C/zh not_active Expired - Lifetime
-
1994
- 1994-12-16 FI FI945940A patent/FI945940A/sv unknown
-
1999
- 1999-04-02 GR GR990400932T patent/GR3029844T3/el unknown
Also Published As
Publication number | Publication date |
---|---|
DE69323082T2 (de) | 1999-06-10 |
CN1082282A (zh) | 1994-02-16 |
CN1048614C (zh) | 2000-01-19 |
FI945940A0 (sv) | 1994-12-16 |
EP0650653B1 (en) | 1999-01-13 |
EP0650653A1 (en) | 1995-05-03 |
AU4366493A (en) | 1994-01-04 |
ES2127285T3 (es) | 1999-04-16 |
FI945940A (sv) | 1994-12-16 |
WO1993026133A1 (en) | 1993-12-23 |
BR9306573A (pt) | 1998-12-08 |
KR950702085A (ko) | 1995-05-17 |
GR3029844T3 (en) | 1999-07-30 |
AU671647B2 (en) | 1996-09-05 |
SE9201861L (sv) | 1993-12-20 |
DE69323082D1 (de) | 1999-02-25 |
SE9201861D0 (sv) | 1992-06-17 |
KR100212936B1 (ko) | 1999-08-02 |
DK0650653T3 (da) | 1999-08-30 |
US5430718A (en) | 1995-07-04 |
MX9303457A (es) | 1994-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4760553A (en) | Terminal system configuration tracing method and apparatus | |
EP0335848A1 (en) | Packet data switch for transferring data packets from one or a plurality of incoming data links to one or a plurality of outgoing data links | |
KR19990009678A (ko) | 다층 구조의 아이 2씨 버스를 이용한 진단/제어 시스템 | |
KR890003168A (ko) | 개량된 버퍼 메모리를 가진 하이브리드형 시간 멀티플렉스 스위칭 시스템 | |
CA1123361A (en) | Text processing apparatus | |
EP0589499B1 (en) | A multistation communication bus system, and a master station and a slave station for use in such system | |
KR970009052A (ko) | 스위칭 장치 | |
US4628442A (en) | Centralized peripheral interface with a numerical control unit | |
SE470276B (sv) | Kretskopplad väljare innefattande ett kopplingsminne och ett styrminne | |
US6055234A (en) | ATM switching control method and ATM switch having shared cell memory | |
US5475383A (en) | Cross-point type switch using common memories | |
US5313607A (en) | Direct memory access controller | |
US4107457A (en) | Transfer terminal with library phrase memory | |
KR100226540B1 (ko) | Atm 스위치의 어드레스 생성 회로 | |
EP0620533A2 (en) | Vector processor | |
US5796672A (en) | Method and circuit for routing data to registers in an integrated circuit | |
JPH09305535A (ja) | 制御系シリアルバスの非同期多重方式 | |
KR100231818B1 (ko) | 입력 데이타 신호 선택 스위치 장치 | |
KR100312533B1 (ko) | 전전자 교환기 시스템의 프린터 스풀링 장치 및 방법 | |
KR100251632B1 (ko) | 교환기에서 하이웨이 분배장치 및 방법 | |
JPH10334030A (ja) | 出力ポート選択装置 | |
JPS60252974A (ja) | 入出力制御装置 | |
JPH11285036A (ja) | 時間スイッチ回路 | |
JPH04286019A (ja) | プリンタ装置 | |
SE511919C2 (sv) | En allmän väljare och ett kopplingsförfarande |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
NAL | Patent in force |
Ref document number: 9201861-3 Format of ref document f/p: F |
|
NUG | Patent has lapsed |
Ref document number: 9201861-3 Format of ref document f/p: F |