KR950702085A - 아이들 코드를 제공하는 수단을 구비한 스위치회로(circuit switch including means for providing idle codes) - Google Patents
아이들 코드를 제공하는 수단을 구비한 스위치회로(circuit switch including means for providing idle codes)Info
- Publication number
- KR950702085A KR950702085A KR1019940704531A KR19940704531A KR950702085A KR 950702085 A KR950702085 A KR 950702085A KR 1019940704531 A KR1019940704531 A KR 1019940704531A KR 19940704531 A KR19940704531 A KR 19940704531A KR 950702085 A KR950702085 A KR 950702085A
- Authority
- KR
- South Korea
- Prior art keywords
- memory
- switch
- control
- control memory
- circuit switch
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/08—Time only switching
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
- Time-Division Multiplex Systems (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Mobile Radio Communication Systems (AREA)
- Small-Scale Networks (AREA)
Abstract
본 발명은 송신장치(10S)로 부터 수신된 타임슬롯을 입력시키는 다수의 메모리 위치를 포함하는 스위치 메모리(4)와; 상기 스위치 메모리의 판독 어드레스를 입력시키는 다수의 메모리 위치를 포함하는 제어 메모리(18)와; 상기 제어 메모리로 부터 판독 어드레스에 대한 스위치까지의 어드레싱통로(16)를 구비하되, 상기 스위치 메모리로 부터 데이타 판독이 수신장치(10M)쪽으로 진행하며; 또한, 상기 판독 어드레스를 상기 제어 메모리에 입력시키고 호출의 접속 및 분리에 관한 상기 장치롤 부터 정보를 수신하는 제어유닛(20)을 구비하는 송수신기(10) 사이에 접속된 회로 스위치에 있어서, 상기 어드레싱통로(16)는 상호 통신로를 지닌 상기 제어 메모리에서 상기 수신장치쪽으로 형성되어 있으며; 상기 제어 메모리의 각각의 메모리 위치는 수신장치쪽으로의 타임슬롯의 판독이 상기 스위치 메모리 또는 상기 제어 메모리로 부터 되었는지 여부에 관한정보를 포함하는 인디케이터 비트수단(32)에 대한 고유위치를 포함한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 회로 접속 블록도,
제3도는 제어 메모리의 하나 위치의 처리 도면.
Claims (5)
- 송신장치(10S)로 부터 수신된 타임슬롯을 입력시키는 다수의 메모리 위치를 포함하는 스위치 메모리(4)와; 상기 스위치 메모리의 판독 어드레스를 입력시키는 다수의 메모리 위치를 포함하는 제어 메모리(18)와; 상기 제어 메모리로 부터 판독 어드레스에 대한 스위치까지의 어드레싱통로(16)를 구비하되, 상기 스위치 메모리로 부터 데이타 판독이 수신장치(10M)쪽으로 진행하며; 또한, 상기 판독 어드레스를 상기 제어 메모리에 입력시키고 호출의 접속 및 분리에 관한 상기 장치로 부터 정보를 수신하는 제어유닛(20)을 구비하는 송수신기(10)사이에 접속된 회로 스위치에 있어서, 상기 어드레싱통로(16)는 상호 통신로를 지닌 상기 제어 메모리에서 상기 수신장치쪽으로 형성되어 있으며; 상기 제어 메모리의 각각의 메모리 위치는 수신장치쪽으로의 타임슬롯의 판독이 상기 스위치 메모리 또는 상기 제어 메모리로부터 되었는지 여부에 관한 정보를 포함하는 인디케이터 비트수단(32)에 대한 고유위치를 포함하는 것을 특징으로 하는 회로 스위치.
- 제1항에 있어서, 멀티플렉서(34)는 상기 스위치 메모리(4) 또는 상기 제어메모리(18)로 부터 타임슬롯을 수집하는 상기 인디케이터 비트수단에 의해 제어되는 것을 특징으로 하는 회로 스위치.
- 제1항 또는 제2항에 있어서, 상기 인디케이터 비트수단을 상기 제어유닛(20)을 경유하여 상기 제어 메모리(18)의 각각의 위치에 소정의 위치로 기록하는 수단을 특징으로 하는 회로 스위치.
- 제1항 또는 제2항에 있어서, 상기 인디케이터 비트수단(32)은 타임슬롯이 접속상태로 상기 스위치 메모리(4) 및 분리상태로 상기 제어 메모리(18)로 부터 수집된 것을 나타내는 것을 특징으로 하는 회로 스위치.
- 제4항에 있어서, 제어유닛(20)은 수신장치로 향하는 타임슬롯에 배치된 상기 제어 메모리(20)의 부분, 즉 분리상태의 장치에 의해 필요한 형태로 입력되는 수단을 포함하는 것을 특징으로 하는 회로 스위치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE921861-3 | 1992-06-17 | ||
SE9201861A SE470276B (sv) | 1992-06-17 | 1992-06-17 | Kretskopplad väljare innefattande ett kopplingsminne och ett styrminne |
SE9201861-3 | 1992-06-17 | ||
PCT/SE1993/000506 WO1993026133A1 (en) | 1992-06-17 | 1993-06-08 | Circuit switch including means for providing idle codes |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950702085A true KR950702085A (ko) | 1995-05-17 |
KR100212936B1 KR100212936B1 (ko) | 1999-08-02 |
Family
ID=20386526
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940704531A KR100212936B1 (ko) | 1992-06-17 | 1993-06-08 | 송수신기 사이에 접속된 회로 스위치 |
Country Status (14)
Country | Link |
---|---|
US (1) | US5430718A (ko) |
EP (1) | EP0650653B1 (ko) |
KR (1) | KR100212936B1 (ko) |
CN (1) | CN1048614C (ko) |
AU (1) | AU671647B2 (ko) |
BR (1) | BR9306573A (ko) |
DE (1) | DE69323082T2 (ko) |
DK (1) | DK0650653T3 (ko) |
ES (1) | ES2127285T3 (ko) |
FI (1) | FI945940A (ko) |
GR (1) | GR3029844T3 (ko) |
MX (1) | MX9303457A (ko) |
SE (1) | SE470276B (ko) |
WO (1) | WO1993026133A1 (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5668807A (en) * | 1995-11-30 | 1997-09-16 | Motorola, Inc. | Synchronization of transparent TDM superchannels |
SE511914C2 (sv) | 1997-08-28 | 1999-12-13 | Ericsson Telefon Ab L M | Enpunktsskrivning av styrinformation |
US6931002B1 (en) * | 1998-12-08 | 2005-08-16 | Daniel S. Simpkins | Hybrid switching |
JP3455474B2 (ja) * | 1999-08-27 | 2003-10-14 | 株式会社沖コムテック | ディジタル交換装置およびその装置のデータ交換方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SE448198B (sv) * | 1985-04-30 | 1987-01-26 | Ellemtel Utvecklings Ab | Telekommunikationssystem for vexelvis overforing av kretsformedlad resp paketformedlad information |
US4731785A (en) * | 1986-06-20 | 1988-03-15 | American Telephone And Telegraph Company | Combined circuit switch and packet switching system |
JP2509089B2 (ja) * | 1987-03-13 | 1996-06-19 | 国際電信電話株式会社 | 時分割通話路スイツチ回路 |
FR2618624B1 (fr) * | 1987-07-24 | 1992-04-30 | Michel Servel | Systeme de commutation de multiplex temporels hybrides a memoire tampon optimisee |
CA1311818C (en) * | 1987-12-29 | 1992-12-22 | Nec Corporation | Time division switching for multi-channel calls using two time switch memories acting as a frame aligner |
SE461310B (sv) * | 1988-07-12 | 1990-01-29 | Ellemtel Utvecklings Ab | Saett och anordning foer att i en digital tidsvaeljare genomkoppla en bredbandsfoerbindelse |
ES2064403T3 (es) * | 1989-08-31 | 1995-02-01 | Siemens Ag | Procedimiento para la conmutacion de informaciones de conversacion y/o de datos transmitidas distribuidas, respectivamente, sobre varias particiones de tiempo en canales de tiempo. |
SE464957B (sv) * | 1989-11-10 | 1991-07-01 | Ellemtel Utvecklings Ab | Saett och anordning foer att koppla datainformation genom en digital vaeljare |
-
1992
- 1992-06-17 SE SE9201861A patent/SE470276B/sv not_active IP Right Cessation
-
1993
- 1993-06-08 KR KR1019940704531A patent/KR100212936B1/ko not_active IP Right Cessation
- 1993-06-08 ES ES93913738T patent/ES2127285T3/es not_active Expired - Lifetime
- 1993-06-08 US US08/073,667 patent/US5430718A/en not_active Expired - Lifetime
- 1993-06-08 BR BR9306573A patent/BR9306573A/pt not_active Application Discontinuation
- 1993-06-08 DE DE69323082T patent/DE69323082T2/de not_active Expired - Lifetime
- 1993-06-08 WO PCT/SE1993/000506 patent/WO1993026133A1/en active IP Right Grant
- 1993-06-08 DK DK93913738T patent/DK0650653T3/da active
- 1993-06-08 EP EP93913738A patent/EP0650653B1/en not_active Expired - Lifetime
- 1993-06-08 AU AU43664/93A patent/AU671647B2/en not_active Ceased
- 1993-06-09 MX MX9303457A patent/MX9303457A/es not_active IP Right Cessation
- 1993-06-17 CN CN93107262A patent/CN1048614C/zh not_active Expired - Lifetime
-
1994
- 1994-12-16 FI FI945940A patent/FI945940A/fi unknown
-
1999
- 1999-04-02 GR GR990400932T patent/GR3029844T3/el unknown
Also Published As
Publication number | Publication date |
---|---|
DE69323082T2 (de) | 1999-06-10 |
CN1082282A (zh) | 1994-02-16 |
CN1048614C (zh) | 2000-01-19 |
FI945940A0 (fi) | 1994-12-16 |
EP0650653B1 (en) | 1999-01-13 |
EP0650653A1 (en) | 1995-05-03 |
AU4366493A (en) | 1994-01-04 |
ES2127285T3 (es) | 1999-04-16 |
FI945940A (fi) | 1994-12-16 |
WO1993026133A1 (en) | 1993-12-23 |
BR9306573A (pt) | 1998-12-08 |
GR3029844T3 (en) | 1999-07-30 |
AU671647B2 (en) | 1996-09-05 |
SE9201861L (sv) | 1993-12-20 |
DE69323082D1 (de) | 1999-02-25 |
SE9201861D0 (sv) | 1992-06-17 |
KR100212936B1 (ko) | 1999-08-02 |
SE470276B (sv) | 1993-12-20 |
DK0650653T3 (da) | 1999-08-30 |
US5430718A (en) | 1995-07-04 |
MX9303457A (es) | 1994-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA2165201A1 (en) | Telecommunications system | |
DE69219415D1 (de) | Programmierbarer Transponder | |
KR960006379A (ko) | 신호 수신 장치 | |
KR850006652A (ko) | 프로세스와 메모리를 내장한 집적회로와 그것을 사용한 시스템 | |
KR910017300A (ko) | 데이타 통신 인터페이스 및 이의 통신 방법 | |
KR870700256A (ko) | 시분할 스위칭 시스템 제어장치 및 그 방법 | |
KR890015151A (ko) | 휴대가능전자장치 | |
KR910017799A (ko) | Isdn통신 제어 유니트 및 제어 방법 | |
KR950702085A (ko) | 아이들 코드를 제공하는 수단을 구비한 스위치회로(circuit switch including means for providing idle codes) | |
KR960025011A (ko) | 메모리장치의 데이타 입출력 감지회로 | |
TW360832B (en) | Data communication interface including an integrated data processor and serial memory device | |
CA2062562A1 (en) | Switch coupled between input and output ports in communication system | |
KR960043955A (ko) | Tec 연동시험이 가능한 타임스위치장치 | |
KR910014941A (ko) | 반도체 기억장치 | |
CA2025604A1 (en) | Multi-slot call relocation control method and system | |
SU768016A1 (ru) | Устройство передачи информации дл квазиэлектронной автоматической телефонной станции | |
KR960016687A (ko) | 데이터 처리 시스템 | |
KR910011050A (ko) | 데이타 전송방식 | |
KR910700494A (ko) | 전송선용 수치제어장치 | |
JPS6473389A (en) | Control of information display device | |
JPS5622157A (en) | Process system multiplexing system | |
KR970056093A (ko) | 고유정보 저장 카드를 이용한 접속 제어 기능을 갖춘 이동 단말기 | |
KR970016898A (ko) | 데이터 처리기 및 억세스 방법 | |
KR910001570A (ko) | 다수의 슬레이브 제어를 위한 버스방식 | |
KR980007338A (ko) | 전전자 교환기의 프로세서와 디바이스간 통신 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20060509 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |