KR870005304A - 마이크로 콤퓨터용 펄스입출력 처리장치 - Google Patents
마이크로 콤퓨터용 펄스입출력 처리장치 Download PDFInfo
- Publication number
- KR870005304A KR870005304A KR860010034A KR860010034A KR870005304A KR 870005304 A KR870005304 A KR 870005304A KR 860010034 A KR860010034 A KR 860010034A KR 860010034 A KR860010034 A KR 860010034A KR 870005304 A KR870005304 A KR 870005304A
- Authority
- KR
- South Korea
- Prior art keywords
- task
- register
- input
- output
- micro instruction
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/22—Microcontrol or microprogram arrangements
- G06F9/226—Microinstruction function, e.g. input/output microinstruction; diagnostic microinstruction; microinstruction format
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
- G06F13/12—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
- G06F13/124—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Microcomputers (AREA)
- Executing Machine-Instructions (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본원 발명의 펄스입출력처리장치를 가진 마이크로콤퓨터의 일실시예를 나타낸 블록도.
제2도는 제1도의 마이크로콤퓨터에 포함되어 있는 본원 발명의 실시예에 따른 펄스입출력 처리장치를 나타낸 블록도.
제3도는 기본입출력 처리동작의 예로서 프리러닝카운터/타이머(FRC)의 동작에 대한 설명도.
제4도는 기본입출력 처리동작의 다른 예로서 게이트콘트롤카운터/타이머(GCC)에 대한 설명도.
Claims (7)
- 마이크로 컴퓨터로부터 공급되며, 마이크로 컴퓨터가 요구되는 타스크를 수행하는데 필요한 타스크마이크로명령을 기억하는 복수개의 타스크레지스터로 구서오디는 타스크레지스터군과, 마이크로 컴퓨터가 요구하는 타스크를 수행하기 위하여 타스크 레지스터군으로부터 계속해서 타스크마이크로명령을 어드레스 신호에 따라 독출하는 타스크레지스터군을 위한 어드레스신호를 출력하는 타스크신호발생기를 구비하고 있는 입출력 타스크 레지스터수단으로 이루어지며, 상기 타스크마이크로명령은 기본 입출력 처리동작중 하나를 규정한 명령코드와 기본입출력 처리동작을 수행하는 데 필요한 최소한 하나의 레지스터를 규정한 코드를 포함하며, 상기 마이크로 컴퓨터가 요구하는 타스크는 마이크로 컴퓨터에 의해 선택되고 공급되는 복수개의 타스크 마이크로명령의 조합에 의해 수행하며, 제어신호를 출력하기 위하여 계속적으로 독출하는 타스크 마이크로명령을 디코드하기 위하여 상기 입출력 타스크레지스터수단에 접속된 타스크 디코더 수단과, 각 레지스터가 타스크마이크로 명령에 의해 규정되며, 타스크마이크로명령의 명령코드에 의해 규정된 기본입출력 처리동작의 수행에 필요한 레지스터기능을 행할 수 있는 복수개의 레지스터로 이루어진 레지스터군과, 상기 타스크디코더수단의 타스크마이크로 명령을 디코딩함으로써 출력되는 제어신호에 따라서 규정된 레지스터로부터의 데이터에 기준하여 연산동작을 행하기 위하여 버스를 통해서 레지스터군에 접속된 연산 유니트를 포함하고 있는 입출력 연산수단으로 이루어지는 마이크로컴퓨터용 펄스입출력 처리장치.
- 제1항에 있어서, 기본입출력처리동작은 타스크마이크로명령에 의해 카운터/타이머로서 규정된 상기 입출력 연산수단의 한 레지스터가 규정된 레지스터의 내용을 계속 증가시키기 위해 외부 클록을 계수하는 프리러닝카운터/타이머처리를 포함하는 것을 특징으로 하는 펄스입출력 처리장치.
- 제2항에 있어서, 게이트제어신호가 존재할때에만, 외부 클록이 규정된 레지스터에 의해 계수되는 것을 특징으로 하는 펄스입출력처리장치.
- 제1항에 있어서, 기본 입출력 처리동작은 타스크마이크로 명령에 의해 카운터/타이머로서 규정된 상기 입출력 연산수단의 한 레지스터가 업-카운팅제어신호가 존재할 때는 그 내용을 증가하기 위하여 그리고 다운-카운팅제어신호가 존재할 때는 그 내용을 감소하기 위하여 외부클록을 계수하는 업-다운카운터-타이머처리를 포함하는 것을 특징으로 하는 펄스입출력 처리장치.
- 제1항에 있어서, 기본입출력 처리동작이 타스크마이크로명령에 의해 카운터/타이머로서 규정된 상기 입출력 연산수단의 한 레지스터의 내용이 리세트신호가 존재하지 않을때는 종전치로 유지되고, 리세트 신호가 발생할때는 소정의 리세트치로 변경되는 리세트처리를 포함하는 것을 특징으로 하는 펄스입출력 처리장치.
- 제1항에 있어서, 기본입출력 처리동작이 샘플링신호가 발생할 때 타스크마이크로명령에 의해 카운터/타이머로서 규정된 상기 입출력 연산수단의 한 레지스터의 내용이 타스크마이크로명령에 의해 캡쳐레지스터로서 규정된 상기 입출력 연산수단의 또 하나의 레지스터로 전송되는 캡쳐처리를 포함하는 것을 특징으로 하는 펄스입출력 처리장치.
- 제1항에 있어서, 기본입출력 처리동작이 타스크마이크로명령에 의해 카운터/타이머로서 규정되는 상기 입출력 연산수단의 한 레지스터의 내용이 타스크마이크로명령에 의해 콤페어레지스터로서 규정되는 상기 입출력 연산수단의 또 하나의 레지스터의 내용과 비교되는 비교동작을 포함하며, 비교결과에 따라 출력이 발생되는 것을 특징으로 하는 펄스입출력 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60267665A JPH071498B2 (ja) | 1985-11-28 | 1985-11-28 | パルス入出力プロセッサ及びそれを用いたマイクロコンピュータ |
JP85-267665 | 1985-11-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR870005304A true KR870005304A (ko) | 1987-06-08 |
KR910002930B1 KR910002930B1 (ko) | 1991-05-10 |
Family
ID=17447831
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019860010034A KR910002930B1 (ko) | 1985-11-28 | 1986-11-27 | 마이크로콤퓨터용 펄스입출력처리장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US4809165A (ko) |
JP (1) | JPH071498B2 (ko) |
KR (1) | KR910002930B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8209449B2 (en) * | 2008-12-24 | 2012-06-26 | Stmicroelectronics Rousset Sas | Method for enabling several virtual processing units to directly and concurrently access a peripheral unit |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2555963C2 (de) * | 1975-12-12 | 1982-10-28 | Ibm Deutschland Gmbh, 7000 Stuttgart | Einrichtung zur Funktionsmodifizierung |
US4056846A (en) * | 1976-06-30 | 1977-11-01 | Ibm Corporation | Data processing system with apparatus for sharing channel background processing |
FR2479532B1 (fr) * | 1980-04-01 | 1986-09-19 | Bull Sa | Procede et dispositif pour gerer les transferts d'informations entre un ensemble memoire et les differentes unites de traitement d'un systeme de traitement numerique de l'information |
US4384324A (en) * | 1980-05-06 | 1983-05-17 | Burroughs Corporation | Microprogrammed digital data processing system employing tasking at a microinstruction level |
US4493019A (en) * | 1980-05-06 | 1985-01-08 | Burroughs Corporation | Pipelined microprogrammed digital data processor employing microinstruction tasking |
US4493020A (en) * | 1980-05-06 | 1985-01-08 | Burroughs Corporation | Microprogrammed digital data processor employing microinstruction tasking and dynamic register allocation |
US4467409A (en) * | 1980-08-05 | 1984-08-21 | Burroughs Corporation | Flexible computer architecture using arrays of standardized microprocessors customized for pipeline and parallel operations |
US4651275A (en) * | 1981-07-02 | 1987-03-17 | Texas Instruments Incorporated | Microcomputer having read/write memory for combined macrocode and microcode storage |
US4450525A (en) * | 1981-12-07 | 1984-05-22 | Ibm Corporation | Control unit for a functional processor |
US4475156A (en) * | 1982-09-21 | 1984-10-02 | Xerox Corporation | Virtual machine control |
US4543626A (en) * | 1982-12-06 | 1985-09-24 | Digital Equipment Corporation | Apparatus and method for controlling digital data processing system employing multiple processors |
-
1985
- 1985-11-28 JP JP60267665A patent/JPH071498B2/ja not_active Expired - Fee Related
-
1986
- 1986-11-27 KR KR1019860010034A patent/KR910002930B1/ko not_active IP Right Cessation
- 1986-11-28 US US06/935,739 patent/US4809165A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPS62127961A (ja) | 1987-06-10 |
US4809165A (en) | 1989-02-28 |
JPH071498B2 (ja) | 1995-01-11 |
KR910002930B1 (ko) | 1991-05-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1426748A (en) | Small micro-programme data processing system employing multi- syllable micro instructions | |
KR870010438A (ko) | 정보 처리장치 | |
KR870004366A (ko) | 데이터 처리 시스템 | |
KR910018909A (ko) | 데이타처리장치 및 그것을 사용한 시스템개발장치 | |
KR830006739A (ko) | 데이터 처리장치 | |
KR960038583A (ko) | 출력제어장치 | |
KR900006853A (ko) | 마이크로 프로세서 | |
KR840005575A (ko) | 비동기 버스 멀티프로세서(multiprocessor:다중처리장치) 시스템 | |
KR930008605A (ko) | 프로그래머블 콘트롤러 | |
KR870010435A (ko) | 데이타 처리 장치의 표시 데이타 출력 제어 장치 | |
KR910017759A (ko) | 순서동작형 논리회로 디바이스 | |
KR870005304A (ko) | 마이크로 콤퓨터용 펄스입출력 처리장치 | |
KR930001061A (ko) | 마이크로 컴퓨터 | |
JPH0320776B2 (ko) | ||
KR890012224A (ko) | 정보처리장치 | |
KR940000980A (ko) | 프로그램어블 로직 콘트롤러용 고속 래더명령 처리장치 | |
KR940001268B1 (ko) | 가변길이의 각 명령에 대하여 지시된 미정의 어드레싱의 감사기능을 가지는 데이타 프로세서 | |
JPH0232663B2 (ja) | Jokentsukihikakuenzansochi | |
JP2557629B2 (ja) | 割込方式 | |
SU943730A1 (ru) | Микропрограммное устройство управлени | |
JPS6144346B2 (ko) | ||
SU905818A1 (ru) | Микропрограммное устройство управлени | |
KR960018958A (ko) | 다중 프로세서 시스템에서 아토믹 명령어 수행시 데이타 버퍼를 사용한 메인 메모리 액세스 장치 | |
KR970076252A (ko) | 마이크로컴퓨터 | |
KR950015104A (ko) | 버스 감시기를 이용한 불가분 싸이클 지원방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19990429 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |