KR860009340A - 메모리용량 확장회로 - Google Patents

메모리용량 확장회로 Download PDF

Info

Publication number
KR860009340A
KR860009340A KR1019860003471A KR860003471A KR860009340A KR 860009340 A KR860009340 A KR 860009340A KR 1019860003471 A KR1019860003471 A KR 1019860003471A KR 860003471 A KR860003471 A KR 860003471A KR 860009340 A KR860009340 A KR 860009340A
Authority
KR
South Korea
Prior art keywords
circuit
memory
voltage signals
expansion
memory device
Prior art date
Application number
KR1019860003471A
Other languages
English (en)
Other versions
KR930004429B1 (ko
Inventor
비. 립콘 재씨
비. 립콘 제씨
에이. 마스커스 베리
에이. 마스 커스 베리
Original Assignee
디지탈 이큐입먼트 코포레이숀
메리타 엠. 에씨어
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 디지탈 이큐입먼트 코포레이숀, 메리타 엠. 에씨어 filed Critical 디지탈 이큐입먼트 코포레이숀
Publication of KR860009340A publication Critical patent/KR860009340A/ko
Application granted granted Critical
Publication of KR930004429B1 publication Critical patent/KR930004429B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • G06F12/0684Configuration or reconfiguration with feedback, e.g. presence or absence of unit detected by addressing, overflow detection

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Separation By Low-Temperature Treatments (AREA)
  • Storing Facsimile Image Data (AREA)
  • Information Transfer Systems (AREA)
  • Medicines That Contain Protein Lipid Enzymes And Other Medicines (AREA)
  • Debugging And Monitoring (AREA)
  • Enzymes And Modification Thereof (AREA)
  • Exchange Systems With Centralized Control (AREA)
  • Static Random-Access Memory (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Refuse Collection And Transfer (AREA)
  • Electrical Discharge Machining, Electrochemical Machining, And Combined Machining (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Memory System Of A Hierarchy Structure (AREA)
  • Memory System (AREA)
  • Alarm Systems (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

내용 없음

Description

메모리용량 확장회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 내부 메모리 제어회로와 데이터처리장치에 속한 디코딩회로를 나타내는 블록구성도.
제2도는 본 발명에 따른 제1슬롯에 꽂아지는 확장 메모리 카드를 설명하기 위한 블록구성도.
제3도는 본 발명에 따른 하나 또는 그 이상의 회로 카드에 의해 발생될 수 있는 코드화된 신호 테이블.
* 도면의 주요 부분에 대한 부호의 설명
11 : CPU, 13 : 제어로직,
15 : 어드 레스 랫치, 19 : CPU 상호 연결버스,
25 : 데이터 트랜시버, 35 : 내부 메모리 어레이카드,
37,65 : 트랜시버, 47,67 : 패리티 검출회로,
51,99,111 : 멀티플랙서, 59 : 확장용 메모리카드,
61 : 메모리뱅크, 125 : 엔코드 PRPM,
133 : 1/10RAS 디코더.

Claims (4)

  1. 확장용 메모리회로 카드의 일부분으로 구성되면서 상기 확장용 메모리회로 카드의 일부분이 될 수 있는 최대한의 메모리 장치군보다 같거나 작은 메모리장치군과, 상기 확장용 메모리회로 카드의 일부분으로 구성되어 상기 메모리장치군을 나타내는 코드를 형성하는 N개의 전압신호를 발생시키도록 구성된 코드발생 회로수단 및 상기 N개의 전압신호를 전송하여 결국 데이터 처리장치에 의해 사용되어지도록 하기 위해서 상호 연결회로수단에 상기 N개의 전압신호를 공급시키도록 배열시켜 형성된 연결수단등이 상호 연결되어 구성되는 것으로, 상호 연결회로를 구비하여 메모리어드레스를 발생시키도록 된 데이터처리장치에 적용되는 메모리용량확장회로.
  2. 제1항에 있어서, 상기 메모리장치군이 어드레스 지정되고 있는 것을 표시하는 신호를 공급하도록 상기 데이터처리 시스템으로부터 출력되는 어드레스 신호와 같은 N개의 전압신호를 공급받는 상기 상호 연결 수단에 연결된 디코딩회로 수단을 구비하고 있는 것을 특징으로 하는 메모리용량 확장회로.
  3. 확장용 메모리회로의 일부가 되도록 형성되면서 상기 확장용 메모리회로의 일부가 될 수 있는 최대한의 메모리장치보다 같거나 작은 메모리장치와, 상기 확장용 메모리회로의 일부가 되도록 형성되고 상기 메모리장치를 표시하는 코드를 형성하는 N개의 전압신호를 발생시키도록 형성된 제1전기적 회로수단, 상기 N개의 전압신호를 전송하는 상호연결회로 수단에 상기 N개의 전압신호를 연결시키도록 배치되어 형성된 연결수단 및 상기 확장용 메모리회로와 그에 유사한 확장용 메모리회로의 일부분인 조합된 메모리장치를 나타내는 조합된 N개의 전압신호셋트를 제공하기 위하여 전송된 N개의 전압신호가 존재하고, 전송된 N개의 상기 전압신호를 상기 제1전기적 회로수단에 의해 발생된 N개의 상기 전압신호에 조합시키는 경우 유사한 확장용 메모리회로로부터 전송된 상기 N개의 전압신호를 공급받도록 형성되어 상기 제1전기적회로수단과 상기 상호 연결회로수단에 연결되는 코드신호 조합수단등이 상호 연결되어 구성된 것으로, 상기 유사한 확장용 메모리회로와 데이터처리수단에 상기 확장용 메모리회로를 연결시켜 주도록 구성된 상호연결회로수단을 구비한 시스템에 사용되는 메모리용량 확장회로.
  4. 제3항에 있어서, 상기 메모리장치가 어드레스 지정되는 것을 표시하는 신호를 공급하도록 상기 데이터처리장치로부터 출력되는 어드레스 신호와 같은 상기 조합된 N개의 전압신호를 공급받는 상기 상호 연결회로수단에 연결된 디코딩회로수단을 구비하고 있는 것을 특징으로 하는 메모리용량 확장회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019860003471A 1985-05-02 1986-05-02 메모리용량 확장회로 KR930004429B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US72961085A 1985-05-02 1985-05-02
US729610 1985-05-02
US729.610 1985-05-02

Publications (2)

Publication Number Publication Date
KR860009340A true KR860009340A (ko) 1986-12-22
KR930004429B1 KR930004429B1 (ko) 1993-05-27

Family

ID=24931803

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860003471A KR930004429B1 (ko) 1985-05-02 1986-05-02 메모리용량 확장회로

Country Status (16)

Country Link
EP (1) EP0200198B1 (ko)
JP (1) JPS6224339A (ko)
KR (1) KR930004429B1 (ko)
AT (1) ATE64665T1 (ko)
AU (1) AU579725B2 (ko)
CA (1) CA1257008A (ko)
CS (1) CS264275B2 (ko)
DE (1) DE3679858D1 (ko)
DK (1) DK166174C (ko)
ES (1) ES8800460A1 (ko)
FI (1) FI861817A (ko)
GR (1) GR861074B (ko)
IE (1) IE57401B1 (ko)
IL (1) IL78672A (ko)
IN (1) IN167114B (ko)
PT (1) PT82494A (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5038320A (en) * 1987-03-13 1991-08-06 International Business Machines Corp. Computer system with automatic initialization of pluggable option cards
GB8725111D0 (en) * 1987-03-13 1987-12-02 Ibm Data processing system
US4926314A (en) * 1987-03-17 1990-05-15 Apple Computer, Inc. Method and apparatus for determining available memory size
GB2204163B (en) * 1987-04-11 1991-10-16 Apple Computer Self-identifying scheme for memory
US5237674A (en) * 1987-04-11 1993-08-17 Apple Computer, Inc. Self identifying scheme for memory module including circuitry for identfying accessing speed
US4888687A (en) * 1987-05-04 1989-12-19 Prime Computer, Inc. Memory control system
GB2204721B (en) * 1987-05-11 1991-10-23 Apple Computer Method and apparatus for determining available memory size
US4951248A (en) * 1988-03-04 1990-08-21 Sun Microsystems, Inc. Self configuring memory system
GB2226667B (en) * 1988-12-30 1993-03-24 Intel Corp Self-identification of memory
GB2232511B (en) * 1989-05-19 1993-08-25 Research Machines Ltd Self configuring memory system
JPH04137049A (ja) * 1990-09-28 1992-05-12 Yamatake Honeywell Co Ltd データ記憶装置とデータ読み出しまたは書き込み装置からなる通信システム
JPH04336347A (ja) * 1991-05-13 1992-11-24 Ricoh Co Ltd メモリ装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2443735A1 (fr) * 1978-12-06 1980-07-04 Cii Honeywell Bull Dispositif de controle automatique de la capacite memoire mise en oeuvre dans les systemes de traitements de l'information
US4545010A (en) * 1983-03-31 1985-10-01 Honeywell Information Systems Inc. Memory identification apparatus and method
US4727482A (en) * 1983-08-30 1988-02-23 Amdahl Corporation Apparatus for enhancing searches of data tables

Also Published As

Publication number Publication date
ES8800460A1 (es) 1987-11-01
DK166174B (da) 1993-03-15
CS264275B2 (en) 1989-06-13
CA1257008A (en) 1989-07-04
DK199686A (da) 1986-11-03
PT82494A (pt) 1986-11-05
DE3679858D1 (de) 1991-07-25
AU5648786A (en) 1986-11-06
IL78672A0 (en) 1986-08-31
CS321886A2 (en) 1988-09-16
ES554563A0 (es) 1987-11-01
EP0200198B1 (en) 1991-06-19
EP0200198A3 (en) 1989-11-02
GR861074B (en) 1986-08-25
FI861817A (fi) 1986-11-03
JPS6224339A (ja) 1987-02-02
AU579725B2 (en) 1988-12-08
IE861159L (en) 1986-11-02
IL78672A (en) 1991-08-16
ATE64665T1 (de) 1991-07-15
IN167114B (ko) 1990-09-01
KR930004429B1 (ko) 1993-05-27
FI861817A0 (fi) 1986-04-30
IE57401B1 (en) 1992-08-26
EP0200198A2 (en) 1986-11-05
DK166174C (da) 1993-08-23
DK199686D0 (da) 1986-05-01

Similar Documents

Publication Publication Date Title
US4744025A (en) Arrangement for expanding memory capacity
TW337046B (en) Semiconductor memory and the memory system
KR860009340A (ko) 메모리용량 확장회로
KR850006652A (ko) 프로세스와 메모리를 내장한 집적회로와 그것을 사용한 시스템
US3872452A (en) Floating addressing system and method
KR920013120A (ko) 컴퓨터 시스템의 어드레싱 방법 및 장치
CA1258910A (en) Page mode operation of main system memory in a medium scale computer
KR950015399A (ko) 비트 단위 데이타의 입력 및 출력용 반도체 메모리 장치
KR860003605A (ko) 반도체 메모리 장치
KR880000960A (ko) 반도체 메모리
DE69831918D1 (de) Speicherschaltung mit DMA Prüfung und sein Prüfverfahren
AR246645A1 (es) Un aparato para el almacenamiento intermedio y la verificacion de paridad de datos digitales comunicados entre barras de datos primera y segunda.
US4249240A (en) Address system for bus interconnected computer system
KR910008566A (ko) 동기 벡터 프로세서용 제2 인접 통신 네트워크, 시스템 및 방법
KR840001410A (ko) 프로그램 가능 논리장치
KR910006852A (ko) 메모리 제어 시스템 및 방법
KR840003854A (ko) 상호 변경 가능 인터페이스 회로장치
KR920005599B1 (ko) Plc의 입출력카드 선택방법
SU1049982A1 (ru) Запоминающее устройство
PL155078B1 (pl) Układ kodowania informacji o zróżnicowanym poziomie zabezpieczenia przed zakłóceniami określonych grup bitów przesyłanej informacji
KR890005612A (ko) 메모리 뱅크 선택회로
KR970024390A (ko) 72핀 심 소켓에 30핀 심도 사용 가능한 연결장치.
KR900003737A (ko) 확장성을 갖는 신호 순서 정리방법 및 회로
JPS6476485A (en) Memory card

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee