KR850004670A - 마이크로프로세서 그래픽 시스템을 위한 그래픽 제어회로 - Google Patents

마이크로프로세서 그래픽 시스템을 위한 그래픽 제어회로 Download PDF

Info

Publication number
KR850004670A
KR850004670A KR1019840007634A KR840007634A KR850004670A KR 850004670 A KR850004670 A KR 850004670A KR 1019840007634 A KR1019840007634 A KR 1019840007634A KR 840007634 A KR840007634 A KR 840007634A KR 850004670 A KR850004670 A KR 850004670A
Authority
KR
South Korea
Prior art keywords
unit
memory
address
electrical
flip
Prior art date
Application number
KR1019840007634A
Other languages
English (en)
Other versions
KR900001262B1 (ko
Inventor
크라니츠키 발터
Original Assignee
로테 자누스 제프스키 아담 딜
닥터 요하네스 하이덴하인 게엠베하
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 로테 자누스 제프스키 아담 딜, 닥터 요하네스 하이덴하인 게엠베하 filed Critical 로테 자누스 제프스키 아담 딜
Publication of KR850004670A publication Critical patent/KR850004670A/ko
Application granted granted Critical
Publication of KR900001262B1 publication Critical patent/KR900001262B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06VIMAGE OR VIDEO RECOGNITION OR UNDERSTANDING
    • G06V10/00Arrangements for image or video recognition or understanding
    • G06V10/40Extraction of image or video features
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/18Numerical control [NC], i.e. automatically operating machines, in particular machine tools, e.g. in a manufacturing environment, so as to execute positioning, movement or co-ordinated operations by means of programme data in numerical form
    • G05B19/406Numerical control [NC], i.e. automatically operating machines, in particular machine tools, e.g. in a manufacturing environment, so as to execute positioning, movement or co-ordinated operations by means of programme data in numerical form characterised by monitoring or safety
    • G05B19/4063Monitoring general control system
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/18Numerical control [NC], i.e. automatically operating machines, in particular machine tools, e.g. in a manufacturing environment, so as to execute positioning, movement or co-ordinated operations by means of programme data in numerical form
    • G05B19/406Numerical control [NC], i.e. automatically operating machines, in particular machine tools, e.g. in a manufacturing environment, so as to execute positioning, movement or co-ordinated operations by means of programme data in numerical form characterised by monitoring or safety
    • G05B19/4069Simulating machining process on screen
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/30Nc systems
    • G05B2219/35Nc in input of data, input till input file format
    • G05B2219/35331Display only machined part
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/30Nc systems
    • G05B2219/36Nc in input of data, input key till input tape
    • G05B2219/36073Display original and modified part in different colour, highlight, shading, filling

Abstract

내용 없음

Description

마이크로프로세서 그래픽 시스템을 위한 그래픽 제어회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 그래픽 제어 회로도.
제2도는 도면 제1도의 회로에 따른 외부 윤곽 결정방식을 나타낸 도표.
제3도는 도면 제1도의 회로에 따른 내부 윤곽 결정방식을 나타낸 도표.

Claims (7)

  1. 다각으로 중첩된 여러개의 영상들에 대한 내부 및 외부 윤곽들을 결정해내기 위한 그래픽 제어회로, 이 회로는, 상기 중첩된 영상들을 저장할 수 있는 각개 어드레스 가능 메모리 쎌들을 복수개 내포함과 동시에 상기 메모리쎌의 억세스(acess) 여부를 선택키 위한 어드레스 입력정보들 및 어드레스된 메모리 쎌의 내용들을 전달키 위한 일개 출력정보를 가지는 하나의 메모리유니트와 상기 메모리유니트의 어트레스 입력정보들과 전기적 신호로써 연락되는 하나의 어드레스 논리유니트, 그리고 상기 메모리 유니트의 출력정보와 전기적으로 연락되는 하나의 일시저장부 및 상기 어드레스논리유니트, 일시저장부에 전기적으로 연락됨과 동시에 이들이 차례대로 적의 동작되도록 작동하는 하나의 유통제어 유니트와를 구비하고, 상기 메모리 유니트, 어드레스 논리유니트, 일시저장부, 유통제어 유니트들은 모두 연합작동하여 기 어드레스된 메모리유니트의 메모리 쎌 내용들에 의존하는 어드레로써 하나의 메로리 쎌을 억세스시킴을 특징으로 하는 마이크로 프로세서 그래픽 시스템을 위한 그패픽 제어회로.
  2. 제1항에 있어서 어드레스 논리유니트는, 두개의 좌표방향들에 각각 대응함과 동시에 전기 메모리유니트의 어드레스 입력정보들에 전기적 신호로써 연락되는 최소 두개의 Up-down 카운터들과, 상기 Up-down 카운터들과 전기적으로 연락되는 복수개의 쌍안정성 플립플롭들과, 상기 플립플롭들과 전기적으로 연락되는 복수개의 논리게이트들과를 구비함과 동시에 전기 일시저장부와 전기적으로 연락되며, 상기 플립플롭들 및 논리게이트들은 상기 Up-down 카운터들의 카운팅을 가능토록함과 동시에 그 카운팅 방향을 결정토록 작동함을 특징으로 하는 마이크로 프로세서 그래픽 시스템을 위한 그래픽 제어회로.
  3. 복수개의 각정부(角頂部)들을 가진 다각으로 중첩저장된 영상들의 내부 및 외부 윤곽들을 결정짓기 위한 회로, 이 회로는, 상기 누적된 영상들을 저항하기에 충분한 복수개의 각개 어드레스 가능 메모리쎌들과 이 메로리 쎌의 억세스여부를 선택키 위한 어드레스 입력정보들 및 어드레스된 메모리 쎌의 내용을 전달키 위한 출력정보를 가지고 있는 하나의 메모리 유니트와, 상기 중첩된 영상들의 일개 각정부에 위치하는 두개의 연속된 등가 메모리 쎌들을 어드레스 시키도록 작동함과 동시에 전기 메모리 유니트와 전기적 신호로써 연락되는 하나의 어드레스 논리유니트와, 상기 메모리 유니트 출력정보의 연속된 두개의 영상점들이 상호 등가로되는 경우를 검출할 수 있는 하나의 개입중단논리유니트와, 상기 어드레스논리 유니트 및 개입중단 논리유니트와 전기적 신호로써 연락되되 이들이 차례대로 적의 동작되도록 작동하는 하나의 유통제어 유니트와를 구비함을 특징으로 하은 마이크로 프로세서 그래픽 시스템을 위한 그래픽 제어회로.
  4. 제3항에 있어서 어드레스 논리유니트는, 두개의 좌표방향들에 대응함과 동시에 전기 메모리유니트의 어드레스입력정보들과 전기적 신호로써 연락되는 최소 두개의 Up-down카운터들과, 상기 Up-down카운터들과 전기적신호로써 연락됨과 동시에 이들과 연합작동하여 그 카운팅 작용을 제어토록하는 복수개의 쌍안정성 플립플롭들과, 전기 메모리 유니트 및 플립플롭들에 전기적 신호로써의 연락관계를 유지하여 기어드레스된 상기 메모리유니트 메모리쎌의 내용들에 입각한 상기 플립플롭들의 상태를 순환적으로 규정해내는 복수개의 논리게이트들을 가짐을 특징으로 하는 마이크로 프로세서 그래픽 시스템을 위한 그래픽 제어회로.
  5. 제3항에 있어서 개입중단 논리 유니트는, 하나의 입력신호와 하나의 출력신호를 가지되 그 입력신호가 전기 메모리 유니트의 출력정보에 전기적 신호로써 연결되는 제1 플립플롭과, 하나의 입력신호 및 하나의 출력신호를 가지되 그 입력신호가 상기 제1 플립플롭의 출력신호에 전기적으로 연결되는 제2 플립플롭과, 두개의 입력신호들을 가지고 상기 제1 플립플롭의 출력신호 및 제2 플립플롭의 출력신호가 상호 등가임을 지시해 주도록 작동하는 최소 하나의 논리게이트와를 구비하며, 상기 논리게이트의 한 입력신호는 상기 제1 플립플롭의 출력신호에, 다른 입력신호는 제2 플립플롭의 출력신호에, 다른 입력신호는 제2 플립플롭의 출력신호에 각각 전기적으로 연결됨을 특징으로 하는 마이크로 프로세서 그래픽 시스템을 위한 그래픽 제어회로.
  6. 제5항에 있어서 논리게이트는, 하나의 니게이팅 익스클루시브 오어게이트(negating exclusive OR gate)를 가짐을 특징으로 하는 마이크로 프로세서 그래픽 시스템을 위한 그래픽 제어회로.
  7. 다각으로 중첩 저장된 영상들의 내부 및 외부 윤곽들을 결정해 내기 위한 그래픽 제어회로, 이 회로는 상기 중첩된 영상들을 충분히 저장할 수 있는 복수개의 각개 어드레스가능 메모리 쎌들과 상기 메모리 쎌의 억세스 여부를 선택하기 위한 어드레스 입력정보들 및 어드레스된 메모리 쎌의 내용을 전단키 위한 하나의 출력정보를 가진 하나의 메모리 유니트와, 상기 메모리 유니트의 어드레스 입력정보들에 전기적 신호로써 연락되는, 그리고 상기 메모리 유니트의 일개 메모리쎌의 어드레스를 저장키 위한 제1, 제2 Up-down 카운터들을 가지되 상기 제1 및 제2 Up-down 카운터들의 카운팅 방향을 제어하기 위한 입력신호들을 가지는, 그외에 상기 제1 및 제2 Up-down 카운터들은 다음과 같은 관계들,
    (여기에서 XR과 YR은 상기 제1, 제2 Up-down 카운터들의 카운팅 방향을 각각 나타내고, XI와 TI는 상기 제1, 제2 Up-down 카운터들에 대한 작동가능 입력신호들을 각각 나타내며, 그리고 P는 전기 메모리 유니트의 어드레스 된 메모리쎌의 값을 나타낸다)에 따라 상기 제1, 제2 Up-down 카운터들을 제어토록 작동하는 전기적요소들을 포함하는, 그리고 상기 중첩된 영상들의 각정부를 만났을때 상호 등가인 두개의 연속된 메모리 위치를 어드레스하도록 작동하는 하나의 어드레스 논리 유니트와, 연속된 두개의 메모리유니트 출력정보들이 상호 등가인 경우를 검출할 수 있는 하나의 개입중단 논리유니트와, 상기 어드레스 논리유니트 및 개입중단 논리유니트에 전기적 신호로써 연락되면서 이들을 하여금 차례대로의 동작되도록 작동하는 하나의 유통제어 유니트와를 구비함을 특징으로 하는 마이크로 프로세서 그래픽 시스템을 위한 그래픽 제어회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019840007634A 1983-12-08 1984-12-04 마이크로프로세서그랙픽 시스템의 전기회로 KR900001262B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DEP3344350.5 1983-12-08
DE3344350A DE3344350C1 (de) 1983-12-08 1983-12-08 Schaltungsanordnung für die Grafikeinheit eines Mikroprozessorsystems

Publications (2)

Publication Number Publication Date
KR850004670A true KR850004670A (ko) 1985-07-25
KR900001262B1 KR900001262B1 (ko) 1990-03-05

Family

ID=6216330

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840007634A KR900001262B1 (ko) 1983-12-08 1984-12-04 마이크로프로세서그랙픽 시스템의 전기회로

Country Status (7)

Country Link
US (1) US4653108A (ko)
EP (1) EP0148339B1 (ko)
JP (1) JPH0792836B2 (ko)
KR (1) KR900001262B1 (ko)
AT (1) ATE37104T1 (ko)
BR (1) BR8406230A (ko)
DE (2) DE3344350C1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0392248A (ja) * 1989-08-31 1991-04-17 Toyoda Mach Works Ltd 数値制御装置の操作順序表示装置
US9299007B2 (en) * 2014-01-28 2016-03-29 Ncr Corporation Methods and apparatus for item identification using brightness compensation

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5647581B2 (ko) * 1974-04-24 1981-11-10
US4110736A (en) * 1974-04-24 1978-08-29 Agency Of Industrial Science & Technology Shape recognition system
US4115805A (en) * 1975-05-23 1978-09-19 Bausch & Lomb Incorporated Image analysis indexing apparatus and methods
JPS5218136A (en) * 1975-08-01 1977-02-10 Hitachi Ltd Signal processing unit
US4156238A (en) * 1977-11-25 1979-05-22 Teletype Corporation Display apparatus having variable text row formating
JPS5778590A (en) * 1980-11-04 1982-05-17 Nippon Telegraph & Telephone Image contour tracking system
JPS57157369A (en) * 1981-03-25 1982-09-28 Fujitsu Ltd Loop tracking processing system
JPS5855978A (ja) * 1981-09-30 1983-04-02 キヤノン株式会社 画像表示装置
JPS5882310A (ja) * 1981-11-12 1983-05-17 Fanuc Ltd 位置表示機能を持つ数値制御装置
JPS58163001A (ja) * 1982-03-23 1983-09-27 Toyoda Mach Works Ltd 干渉チエツク機能を備えた数値制御装置
JPS58163009A (ja) * 1982-03-23 1983-09-27 Toyoda Mach Works Ltd 対話式デ−タ入力機能を備えた数値制御装置における加工情報入力方法
JPS59140513A (ja) * 1983-01-31 1984-08-11 Fanuc Ltd Nc用カラ−グラフイツク表示装置
US4541115A (en) * 1983-02-08 1985-09-10 Pattern Processing Technologies, Inc. Pattern processing system
GB2140937A (en) * 1983-05-10 1984-12-05 Philips Nv Simulation of machine tools
DE3338765C2 (de) * 1983-10-26 1986-01-30 Dr. Johannes Heidenhain Gmbh, 8225 Traunreut Schaltungsanordnung zur Darstellung von veränderbaren Gebilden

Also Published As

Publication number Publication date
EP0148339A3 (en) 1985-08-14
KR900001262B1 (ko) 1990-03-05
JPH0792836B2 (ja) 1995-10-09
US4653108A (en) 1987-03-24
EP0148339A2 (de) 1985-07-17
DE3473945D1 (en) 1988-10-13
EP0148339B1 (de) 1988-09-07
BR8406230A (pt) 1985-10-01
ATE37104T1 (de) 1988-09-15
JPS60140475A (ja) 1985-07-25
DE3344350C1 (de) 1985-01-10

Similar Documents

Publication Publication Date Title
KR960019715A (ko) 반도체장치
KR100902765B1 (ko) 선입 선출 메모리 시스템 및 그 방법
US3665426A (en) Alterable read only memory organization
US3387283A (en) Addressing system
KR900008145B1 (ko) 인접 표시 구역의 화상 표시 방법 및 그 장치
KR920005173A (ko) 칩 동작상에 자동 테스트 모드의 이탈을 가진 반도체 메모리
KR850004670A (ko) 마이크로프로세서 그래픽 시스템을 위한 그래픽 제어회로
GB1457030A (en) Data processing system
US5925928A (en) Data carrier card, assembly of at least two data carrier cards and method of accessing at least one of the data carrier cards
JPS6198441A (ja) 半導体集積回路
KR920006870A (ko) 데이터 처리장치
KR930006379B1 (ko) 퍼스널 컴퓨터에서의 어드레스 변경회로
RU2000602C1 (ru) Устройство дл ввода информации
JPS605029B2 (ja) 多重計算機システムにおける運転管理装置
JPH0352160B2 (ko)
KR940008120Y1 (ko) 디스플레이용 메모리 제어회로
KR920005294B1 (ko) 듀얼포트 메모리 소자의 칩인에이블신호 제어회로
KR880001219B1 (ko) 컴퓨터 오동작 방지 인터페이스 회로
KR850001836B1 (ko) 복수 기억장치의 기억내용 동시 이동방식
SU391559A1 (ru) Устройство для отображения буквенно- цифровой информации
KR940007685A (ko) 집적 회로 데이타 프로세서 및 그것을 사용한 데이타 처리 장치
KR950001589B1 (ko) 화면 데이타 콘트롤시 좌표(x,y)의 자동 증가 콘트롤 로직회로
JPS61236094A (ja) 直列デ−タ入力メモリ
JPS6231100A (ja) メモリ集積回路
JPS6269321A (ja) プロセススイツチ方式

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee