RU2000602C1 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации

Info

Publication number
RU2000602C1
RU2000602C1 SU5017053A RU2000602C1 RU 2000602 C1 RU2000602 C1 RU 2000602C1 SU 5017053 A SU5017053 A SU 5017053A RU 2000602 C1 RU2000602 C1 RU 2000602C1
Authority
RU
Russia
Prior art keywords
output
outputs
inputs
trigger
input
Prior art date
Application number
Other languages
English (en)
Inventor
Владимир Николаевич Ельцов
Original Assignee
Ельцов В.Н.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ельцов В.Н. filed Critical Ельцов В.Н.
Priority to SU5017053 priority Critical patent/RU2000602C1/ru
Application granted granted Critical
Publication of RU2000602C1 publication Critical patent/RU2000602C1/ru

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Abstract

Использование: пульты контрол  и управлени  ЦВМ. Сущность: устройство содержит блок 1 коммутационных элементов, шифраторы 7, 8, блок 2 пам ти, регистр 3, формирователи 4, 5 импульсов, триггер 6, элемент И 10, блок 9 контрол . 5 ил.

Description

FZ
1
Изобретение относитс  к вычислительной технике и может быть использовано в устройствах отображени  информации, пультах контрол  и управлени  ЦВМ.
Целью изобретени   вл етс  повышение достоверности передаваемой информации за счет запрещени  считывани  данных из блока посто нной пам ти при нажатии- двух и более клавиш.
На фиг.1, 2. 3 и 4 представлены структурные схемы устройства, шифратора, второго формировател  импульсов и блока контрол ; на фиг.5 - временна  диаграмма работы устройства.
Устройство содержит блок 1 коммутационных элементов (клавиатура), блок 2 посто нной пам ти, регистр 3, второй 4 и первый 5 формирователи импульсов, триггер 6, шифраторы 7, 8, блок 9 контрол , элемент И 10, информационные выходы 11 и выход 12 готовности.
Шифраторы (фиг.2) построены по одной схеме и содержат шесть элементов НЕ 13- 18, элемент И-НЕ 19, шесть элементов И 20-25 и четыре элемента ИЛИ 26-29.
Второй формирователь 4 импульсов (фиг.З) содержит одновибратор 30, три элемента НЕ 31-33 и триггер 34.
Бло/ 9 контрол  (фиг.4) содержит четыре элемента ИЛИ 35-38, два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 39, 40 и элемент И 41.
Выходы клавиатуры подключены к входам шифратора, разбитых на две группы по трм входа Во, Bi, 82 и Во , Bi1, 62, сигналы с которых через элементы НЕ, И, ИЛИ кодируютс  и поступают на выходы АО, AI и АО, AI , Элементы соединены так, что на выходах Ac, AI, АО , AI формируютс  разрешенные кодировки 01, 10,11 при наличии только одного сигнала низкого уровн  на входах Во, Bi, 82. При всех остальных комбинаци х сигналов на входах Во, Bi, 62 на выходах АО, Ач присутствует код 00. Работа шифратора соответствует таблице истинности на фиг.2. На управл ющем выходе А2 шифратора потенциал высокого уровн  формируетс  при нажатии любой клавиши. Выходы шифраторов подключены к адресным входам блока 2 посто нной пам ти и к входам блока 9 контрол , а управл ющие выходы А2 - к входам элемента И 10, выход которого соединен с входом формировател  5 импульсов. Выход последнего соединен с тактовым входом триггера 6, вход сброса которого соединен с выходом блока контрол , а пр мой выход - с входом чтени  данных блока 2 посто нной пам ти и входом формировател  4 импульсов Первый выход формировател  4 импульсов соединен с входом записи реги стра 3 информационные входы и выходы
которого соединены соответственно с выходами блока 2 посто нной пам ти и выходами 11 устройства. Второй выход формировател  4 импульсов  вл етс  выходом 12 устройства.
В клавиатуре 1 клавиши могут быть выполнены на бездребезговых и бесконтактных кнопочных переключател х типа ПКБ2 (Л ГО, 360.020 ТУ), выход которых подключен
к входам двух элементов И с открытым коллекторным выходом (533 ЛИ4). Выходы этих элементов соединены с соответствующими входами шифраторов, 8. В исходном положении на выходах элементов И присутству5 ют потенциалы высокого уровн , при нажатии клавиши - потенциалы низкого уровн .
Устройство работает следующим образом .
0в исходном состо нии клавиши отжаты
и на входы шифраторов 7, 8 поступают сигналы высокого уровн , которые на выходах шифраторов вызывают сигналы низкого уровн . На управл ющих выходах А2 шифра5 торов (фиг.2) и на выходе блока 9 контрол  также присутствуют сигналы низкого уровн , благодар  чему триггер 6 находитс  в обнуленном состо нии.
При нажатии одной клавиши (фиг.5а) на
0 одном из входов шифраторов 7, 8 по вл етс  сигнал низкого уровн , а на остальных входах - сигнал высокого уровн , который на выводах шифраторов вызывает код, соответствующий нажатой клавише. Этот код
5 поступает на адресные входы блока 2 посто нной пам ти, подготавлива  его к считыванию содержимого  чейки пам ти, хран щей кодировку нажатой клавиши, и на входы блока 9 контрол , на выходе которого по в0 л етс  сигнал высокого уровн  (фиг.5г), разрешающий запись информации в триггер 6. Функционирование блока 9 контрол   сно из таблиц истинности, приведенных на фиг.4. Обозначение входов блока 9 контрол 
5 на фиг.4 соответствует обозначени м выходов шифраторов 7, 8, показанных на фиг.2. Итак, при нажатии одной клавиши на адресных входах блока 2 посто нной пам ти задаетс  адрес  чейки пам ти, на входе
0 сброса триггера бустанавливаетс  потенциал высокого уровн , а на управл ющих выходах шифраторов 7. 8 по вл ютс  сигналы высокого уровн , которые, пройд  через элемент И 10 (фиг.5в), запускают формиро5 ватель 5 импульсов (выполненный так же, как и формирователь 4 импульсов, но без триггера, фиг.5). по срезу выходного сигнала которого устанавливаетс  в рдиницу триггер 6 (фиг 5е) Сигнал высоюго утопи  с пр мого выхода триггррл В ;. i т чи.че чгение содержимого  чейки пам ти по заданному адресу и запускает формирователь 4 импульсов (фиг.бж), длительность выходного сигнала которого выбираетс  такой, чтобы превышалось врем  задержки на выдачу информации в блоке 2 посто нной пам ти. По срезу сигнала первого выхода формировател  4 импульсов информаци  из блока посто нной пам ти записываетс  в выходной регистр 3 и через шины 11 выдаетс  на выход устройства.
Сигнал с первого выхода формировател  4 импульсов (выход одновибратора 30) задерживаетс  на элементах НЕ 31-33 и устанавливает в единичное состо ние триггер 34, благодар  чему на выходе 12 устройства по вл етс  фронт стробового сигнала, говор щий о том, что на шинах 11 присутствует код нажатой клавиши (фиг.бк).
Вс  описанна  процедура происходит в момент нажати  клавиши, а при ее отпускании на входах шифраторов 7, 8 по вл ютс  сигналы высокого уровн , что приводит к по влению на их выходах сигналов низкого уровн , которые заставл ют блок 9 контрол  формировать сигнал низкого уровн  на своем выходе и тем самым сбрасывать триггер 6, который обнул ет триггер 34 (фиг.Бк), и все устройство переходит в исходное состо ние .
При нажатии двух клавиш одна из них срабатывает быстрей (фиг,56). Тогда по сигналу от клавиши, сработавшей раньше, устройство начинает работать как при нажатии одной клавиши, т.е. на адресных входах блока 2 посто нной пам ти задаетс  код адреса , на выходе блока 9 контрол  по вл етс  сигнал высокого уровн  (фиг.Бг) и через элемент И 10 запускаетс  формирователь 5 импульсов (фиг.бг, д). При по влении сигнала от другой клавиши на выходе блока 9 контрол  (фиг.Бг) по вл етс  сигнал -низкого уровн , который не разрешает триггеру б установитьс  в единицу по сигналу с выхода формировател  5 импульсов (фиг.5д, е) и тем самым не будет сформирован сигнал считывани  с блока 2 посто нной пам ти.
Длительность сигнала формировател  5 импульсов выбираетс  такой, чтобы надежно перекрыть врем  рассогласовани  при нажатии двух и более клавиш.
Так как триггер 6 не устанавливаетс  в единичное состо ние, не срабатывает формирователь 4 импульсов, не будет выдан сигнал на выход 12 устройства и в выходной регистр 3 не произойдет запись информации с выходов блока 2 посто нной пам ти, на информационных выходах которой информации нет, так как на вход чтени 
данных не подан разрешающий сигнал (высокий уровень).
При отжатии клавиши формироватепь 5 импульсов не срабатывает, так как на его
5 входе происходит перепад напр жени  с высокого уровн  на низкий (фиг.5а). на который он не срабатывает, и устройство переходит в исходное состо ние (фиг.бэ. б, в, г) Данное устройство по сравнению с из0 вестным обладает большей достоверностью выдаваемой информации, что достигаетс  благодар  его способности не выдавать ложную информацию при нажатии более одной клавиши, за счет запрета считывани 
5 содержимого с блока посто нной пам ти и записи информации в выходной регистр. Кроме того, в устройстве возможно применение блока посто нной- пам ти меньшей емкости, число  чеек которой должно быть
0 равно числу клавиш, так как  чейки с адресами , соответствующими нажатым любым двум и более клавишам, не нужны благодар  схемному построению шифраторов и блока контрол , которые вы вл ют запрещенные
5 состо ни  клавиатуры (нажатие Двух и более клавиш).

Claims (1)

  1. Формула изобретени  Устройство дл  ввода информации, со0 держащее блок коммутационных элементов , первый и второй шифраторы, элемент И, триггер, блок посто нной пам ти, первый и второй формирователи импульсов, причем выходы первой и второй групп блока комму5 тационных элементов соединены с входами соответственно первого и второго шифраторов , выходы группы первого и второго шифраторов соединены с адресными входами блока посто нной пам ти, выходы первого
    0 и второго шифраторов соединены с входами элемента И, выход первого формировател  импульсов соединен с установочным входом триггера, отличающеес  тем, что в устройство введены регистр и блок конт5 рол , входы первой и второй групп которого соединены с выводами группы соответственно первого и второго шифраторов, выход блока контрол  соединен с входом сброса триггера, выход которого соединен с управ0 л ющим входом блока посто нной пам ти и входом второго формировател  импульсов, первый выход которого соединен с входом записи регистра, информационные входы которого соединены с выходами блока по5 сто нной пам ти, а выходы  вл ютс  информационными выходами устройства, второй выход второго формировател  импульсов  вл етс  выходом готовности устройства , выход элемента И соединен с входом первого формировател  импульсов.
    4
    Фиг. 2
    ГЗы
    гвм
    фигЗ
    %-
    I-
    I4
    I4
    N
    I
    1
    I4L
    0
    2000602
    &ue. 4
    5:
    УЧ
SU5017053 1991-07-03 1991-07-03 Устройство дл ввода информации RU2000602C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU5017053 RU2000602C1 (ru) 1991-07-03 1991-07-03 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU5017053 RU2000602C1 (ru) 1991-07-03 1991-07-03 Устройство дл ввода информации

Publications (1)

Publication Number Publication Date
RU2000602C1 true RU2000602C1 (ru) 1993-09-07

Family

ID=21591813

Family Applications (1)

Application Number Title Priority Date Filing Date
SU5017053 RU2000602C1 (ru) 1991-07-03 1991-07-03 Устройство дл ввода информации

Country Status (1)

Country Link
RU (1) RU2000602C1 (ru)

Similar Documents

Publication Publication Date Title
JPS634493A (ja) デユアルポ−トメモリ
US4503525A (en) Common circuit for dynamic memory refresh and system clock function
RU2000602C1 (ru) Устройство дл ввода информации
SU809350A1 (ru) Запоминающее устройство
GB1240611A (en) Device for automatically displaying the status of logic elements and changing their status
US4935902A (en) Sequential access memory
SU1587537A1 (ru) Устройство дл обслуживани сообщений
SU1536365A1 (ru) Устройство дл ввода информации
SU739658A1 (ru) Устройство дл контрол пам ти
SU1026163A1 (ru) Устройство дл управлени записью и считыванием информации
SU1536366A1 (ru) Устройство дл ввода-вывода информации
SU873240A1 (ru) Устройство дл задани режимов работы цифровой вычислительной машины и индикации ее состо ни
SU1290423A1 (ru) Буферное запоминающее устройство
JPH079280Y2 (ja) スタック回路
SU1674256A1 (ru) Устройство дл выборки информации из блока пам ти
SU1682996A1 (ru) Устройство дл ввода информации
SU1319077A1 (ru) Запоминающее устройство
SU1689956A1 (ru) Устройство адресации пам ти
SU391559A1 (ru) Устройство для отображения буквенно- цифровой информации
SU1386984A1 (ru) Устройство дл ввода информации
SU1179349A1 (ru) Устройство дл контрол микропрограмм
JPS5920348U (ja) 透視型指タツチ入力装置
SU943693A1 (ru) Устройство дл ввода информации
SU1608633A1 (ru) Устройство дл сопр жени ЭВМ с дискретными датчиками
SU1633416A1 (ru) Многоканальное устройство дл ввода-вывода информации