KR20160037724A - 디스플레이 장치 및 이에 연관된 방법 - Google Patents

디스플레이 장치 및 이에 연관된 방법 Download PDF

Info

Publication number
KR20160037724A
KR20160037724A KR1020150050233A KR20150050233A KR20160037724A KR 20160037724 A KR20160037724 A KR 20160037724A KR 1020150050233 A KR1020150050233 A KR 1020150050233A KR 20150050233 A KR20150050233 A KR 20150050233A KR 20160037724 A KR20160037724 A KR 20160037724A
Authority
KR
South Korea
Prior art keywords
data
sub
pixels
demultiplexer
voltage level
Prior art date
Application number
KR1020150050233A
Other languages
English (en)
Inventor
히로후미 와츠다
Original Assignee
이노럭스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이노럭스 코포레이션 filed Critical 이노럭스 코포레이션
Publication of KR20160037724A publication Critical patent/KR20160037724A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0232Special driving of display border areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0686Adjustment of display parameters with two or more screen areas displaying information with different brightness or colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0421Horizontal resolution change

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

디스플레이 장치는 디스플레이 패널을 포함한다. 상기 디스플레이 패널은 복수의 게이트 라인들, 복수의 데이터 라인들, 복수의 서브-픽셀들, 게이트 라인들에 연결된 게이트 드라이버, 및 데이터 라인들에 연결된 데이터 드라이버를 포함한다. 데이터 드라이버는 복수의 제어 신호들을 복수의 제어 라인들에 출력하는 디멀티플렉서 제어기, 복수의 데이터 신호들를 복수의 신호 라인들에 출력하는 데이터 프로세스 부분, 및 복수의 스위치들을 포함하고, 상기 제어 라인들을 통하여 상기 디멀티플렉서 제어기에 연결되고, 상기 신호 라인들 중 적어도 하나를 통하여 상기 데이터 프로세스 부분에 연결되며, 그리고 상기 데이터 라인들을 통하여 상기 서브-픽셀들에 연결되는 제 1 디멀티플렉서를 포함하며, 상기 제 1 디멀티플렉서의 스위치들은 제 1 수평 구간 내에서 턴 온되어 있다.

Description

디스플레이 장치 및 이에 연관된 방법{DISPLAY DEVICE AND ASSOCIATED METHOD}
본원은 일반적으로 디스플레이 장치 및 이에 연관된 방법에 관한 것으로, 보다 구체적으로 전력 소모를 절약할 수 있는 디스플레이 장치 및 이에 연관된 방법에 관한 것이다.
최근에, 디스플레이 장치들 모두는 얇고 무게가 가볍도록 개발되고 있다. 액정 디스플레이 (이하에서, LCD) 장치 및 유기 발광 다이오드 (이하에서, OLED) 장치는 점차적으로 상기 요건을 만족시키기 위해 개발되고 있다. LCD 및 OLED는 다양한 분야에 적용될 수 있다. 예를 들면, 셀 폰들, 노트북들, 비디오 카메라들, 카메라들, 음악 플레이어들, 네비게이션 장지들 및 텔레비전 등의 일상 생활에 사용되는 장치들에는 디스플레이 패널들이 갖춰져 있다. 디스플레이 장치에서, 데이터 드라이버의 데이터 프로세스 부분은 여러 개의 디멀티플렉서들 (이하에서, DEMUX)을 포함한다. DEMUX들을 이용하여, 드라이버 IC 칩 신호 출력의 핀 수는 감소될 수 있으며, 그리고 제공된 데이터 라인들의 수는 증가될 수 있다. 프레임 이미지를 디스플레잉하는 동안, 디멀티플렉서의 모든 스위치들은, 서로 다른 컬럼들 (columns) 내에 있는 대량의 서브-픽셀들에 데이터 신호들을 개별적으로 전송하기 위해 비동기식으로 턴 온 및 턴 오프되는 것을 필요로 한다. 상기와 같은 비동기식으로 턴 온 및 턴 오프 동작들은 극적인 전력 소모를 초래한다.
오늘날, 대부분의 휴대용 장치들에는 디스플레이 패널이 갖춰져 있고, 휴대용 장치들의 전력 소모는 중요한 문제이다. 이에 따라, 디스플레이 장치의 전력 소모를 낮추는 것이 중요하다.
본원은 디스플레이 장치 및 이에 연관된 방법에 관한 것이다.
일 실시예에 따라서, 디스플레이 패널, 게이트 드라이버, 및 데이터 드라이버를 포함한 디스플레이 장치가 제공된다. 상기 디스플레이 패널은 복수의 게이트 라인들, 복수의 데이터 라인들, 및 복수의 서브-픽셀들을 포함한다. 상기 게이트 드라이버는 상기 게이트 라인들에 연결되며, 그리고 상기 데이터 드라이버는 상기 데이터 라인들에 연결된다. 상기 데이터 드라이버는 디멀티플렉서 (de-multiplexer) 제어기, 데이터 프로세스 부분, 및 제 1 디멀티플렉서를 포함한다. 상기 디멀티플렉서 제어기는 복수의 제어 신호들을 복수의 제어 라인들에 출력한다. 상기 데이터 프로세스 부분은 복수의 데이터 신호들을 복수의 신호 라인들에 출력한다. 상기 제 1 디멀티플렉서는 복수의 스위치들을 포함한다. 상기 제 1 디멀티플렉서는 상기 제어 라인들을 통하여 상기 디멀티플렉서 제어기에 연결되고, 상기 신호 라인들 중 적어도 하나를 통하여 상기 데이터 프로세스 부분에 연결되며, 그리고 상기 데이터 라인들을 통하여 상기 서브-픽셀들에 연결된다. 상기 제 1 디멀티플렉서의 스위치들은 제 1 수평 구간 내에서 턴 온되어 있다.
또 다른 실시예에 따라서, 디스플레이 장치에 연관된 방법이 제공된다. 상기 방법은 디스플레이 장치를 구동시키기 위해 사용된다. 상기 방법은 디스플레이 장치를 구동시키기 위해 사용된다. 상기 디스플레이 장치는 디스플레이 패널, 게이트 드라이버, 및 데이터 드라이버를 포함한다. 상기 디스플레이 패널은 복수의 게이트 라인들, 복수의 데이터 라인들, 및 복수의 서브-픽셀들을 포함한다. 상기 게이트 드라이버는 상기 게이트 라인들에 연결되며, 그리고 상기 데이터 드라이버는 상기 데이터 라인들에 연결된다. 상기 데이터 드라이버는 디멀티플렉서 제어기, 데이터 프로세스 부분, 및 제 1 디멀티플렉서를 포함한다. 상기 디멀티플렉서 제어기는 복수의 제어 신호들을 복수의 제어 라인들에 출력한다. 상기 데이터 프로세스 부분은 복수의 데이터 신호들을 복수의 신호 라인들에 출력한다. 상기 제 1 디멀티플렉서는 복수의 스위치들을 포함한다. 상기 제 1 디멀티플렉서는 상기 제어 라인들을 통하여 상기 디멀티플렉서 제어기에 연결되고, 상기 신호 라인들 중 적어도 하나를 통하여 상기 데이터 프로세스 부분에 연결되며, 그리고 상기 데이터 라인들을 통하여 상기 서브-픽셀들에 연결된다. 상기 제 1 디멀티플렉서의 스위치들은 제 1 수평 구간 내에서 턴 온되어 있다.
도 1은 디스플레이 장치의 구성을 도시한 개략도이다.
도 2a는 디스플레이 패널에 연결된 디멀티플렉서 부분의 구성을 도시한 개략적인 다이어그램이다.
도 2b는 도 2a에 도시된 디멀티플렉서에 대한 제어 신호들 및 데이터 신호들의 타이밍을 도시하는 개략적인 다이어그램이다.
도 3은 본 발명의 개념에 따라서 도 2a에 도시된 디멀티플렉서들에 대한 제어 신호들 및 데이터 신호들의 타이밍을 도시한 개략적인 다이어그램이다.
도 4a는 초상화 모드의 디스플레이 장치를 도시한 개략적인 다이어그램이다.
도 4b는 도 4a에서의 디스플레이 패널에 대한 제어 신호들 및 데이터 신호들의 타이밍을 도시한 개략적인 다이어그램이다.
도 5a는 섞어 짜인 프레임 이미지를 디스플레잉하는 디스플레이 패널을 도시한 개략적인 다이어그램이다.
도 5b는 도 5a에서의 디스플레이 패널에 대한 제어 신호들 및 데이터 신호들의 타이밍을 도시한 개략적인 다이어그램이다.
도 6a는 전송용 모드에 있는 반투과형 디스플레이 장치를 도시한 개략적인 다이어그램이다.
도 6b는 도 6a에서의 디스플레이 패널에 대한 제어 신호들 및 데이터 신호들의 타이밍을 도시하는 개략적인 다이어그램이다.
도 7a는 반사용 모드에 있는 반투과형 디스플레이 장치를 도시한 개략적인 다이어그램이다.
도 7b는 도 7a에서의 디스플레이 패널에 대한 제어 신호들 및 데이터 신호들의 타이밍을 도시하는 개략적인 다이어그램이다.
도 8은 일부 도면들 및 일부 문자를 포함한 혼합 프레임 이미지를 도시한 개략적인 다이어그램이다.
도 9a는 종래의 구동 방법에 따라서, 도 8에서의 디스플레이 패널에 대한 제어 신호들 및 데이터 신호들의 타이밍을 도시한 개략적인 다이어그램이다.
도 9b는 본 발명의 개념에 따라서, 도 8에서의 디스플레이 패널에 대한 제어 신호들 및 데이터 신호들의 타이밍을 도시한 개략적인 다이어그램이다.
도 10a는 디멀티플렉서의 구성을 도시한 개략적인 다이어그램이다.
도 10b는 디멀티플렉서의 구성을 도시한 개략적인 다이어그램이다.
도 10c는 모노크롬 프레임 이미지를 디스플레잉하기 위해, 컬러 디스플레이 장치에 대한 제어 신호들 및 데이터 신호들의 타이밍을 도시한 개략적인 다이어그램이다.
도 11은 디멀티플렉서의 또 다른 구성을 도시한 개략적인 다이어그램이다.
도 12a는, 데이터 신호들의 전압이 수평 구간 내에서 일정하게 되어 있을 시에, 도 11에 도시된 디멀티플렉서에 대한 제어 신호들 및 데이터 전압의 타이밍을 도시한 개략적인 다이어그램이다.
도 12b는, 데이터 신호들의 전압이 수평 구간 내에서 변화하게 될 시에, 도 11에 도시된 디멀티플렉서에 대한 제어 신호들 및 데이터 신호들의 타이밍을 도시한 개략적인 다이어그램이다.
도 13a 및 13b는 디멀티플렉서의 또 다른 구성을 여전하게 도시한 개략적인 다이어그램이다.
다음의 상세한 설명에서, 설명의 목적상, 다수의 특정 상세한 설명은 개시된 실시예들의 전반적인 이해를 제공하기 위해 제시되었다. 그러나, 명백한 바와 같이, 하나 이상의 실시예들은 이러한 특정 상세한 설명 없이 이행될 수 있다. 다른 예들에서, 잘 알려진 구조들 및 장치들은 도면을 간략화하기 위해서 개략적으로 도시된다.
데이터 드라이버의 전력 소모를 줄이기 위해서, 스위치들 및 제어 신호들의 스위칭 (턴 온 및 턴 오프) 타임들이 최소화되어야 한다. 본 발명의 개념에 따르면, 데이터 프로세스 부분으로부터의 데이터 신호가 일부 구간에서 일정하게 되어 있는 상태라면, 디멀티플렉서 제어기의 제어 신호들은 동일한 수평 구간 동안 전압 레벨을 일정하게 유지한다. 더욱이, 데이터 신호의 전압 변화도 (voltage change degree)는 감소된다.
도 1은 디스플레이 장치의 구성을 도시한 개략도이다. LCD는 디스플레이 패널 (11), 적어도 하나의 게이트 드라이버 (15), 적어도 하나의 데이터 드라이버 (17), 및 타이밍 제어기 (13)를 포함한다. 디스플레이 패널 (11)이 복수의 게이트 라인들 (G(1)~G(N))과, 복수의 데이터 라인들 (S(1)~S(M))과, 복수의 픽셀들 (P)과, 그리고 제어하기 위한, 해당 게이트 라인들, 데이터 라인들 및 서브-픽셀들에 연결된 복수의 박막 트랜지스터 (TFT) 스위치들을 포함한다. 픽셀들 (P) 각각은 적어도 2 개의 서브-픽셀들 (2 개의 그레이 레벨 서브-픽셀들), 3 개의 컬러 서브-픽셀들 (R-G-B), 또는 4 개의 컬러 서브-픽셀들 (R-G-B-W)을 포함한다.
타이밍 제어기 (13)는 제 1 세트의 타이밍 신호들 (T1)을 발생시켜 게이트 드라이버 (15)로, 그리고 제 2 세트의 타이밍 신호들 (T2)을 발생시켜 데이터 드라이버 (17)로 출력한다. 게이트 드라이버들 (15) 및 데이터 드라이버들 (17)의 타이밍 절차는 타이밍 제어기 (13)에 의해 결정된다. 데이터 드라이버 (17)는 데이터 프로세스 부분 (171), 디멀티플렉서 제어기 (173) 및 디멀티플렉서 부분 (175)을 더 포함한다. 디멀티플렉서 부분 (175)은 복수의 디멀티플렉서들 (DEMUX들) (175a)을 포함한다. 디멀티플렉서 (175a)의 수는 디멀티플렉서 (175a)에 대응하는 데이터 라인들의 수에 관련된다. 예를 들어보면, O 개의 데이터 라인들은 하나의 디멀티플렉서 (175a)에 대응하며, 그리고 디멀티플렉서 (175a)의 수는 O으로 나눈 M 개의 데이터 라인들과 같다. 디멀티플렉서 (K로 나타남)의 수는 M/O과 같다. K 개의 신호 라인들 (Data_1 내지 Data_K) 각각은 데이터 신호들을 전송하기 위해, 데이터 프로세스 부분 (171)과 디멀티플렉서 (175a) 사이에 배치된다.
이하에서, 대문자로 도시된 변수들은 도시 목적을 위해 서로 다른 내부 항목들의 양을 나타낸다. 디멀티플렉서 부분 (175)에서 디멀티플렉서들 (175a)의 수는 변수 K로 나타낸다. 디멀티플렉서 (175a)와 데이터 프로세스 부분 (171) 사이에 연결된 신호 라인들의 수는 변수 (P)로 나타낸다 (P는 도 1에서 1로 가정함). 이로써, 데이터 프로세스 부분 (171)으로부터 출력된 신호 라인들의 총 수는 P*K로 나타낼 수 있다. 디멀티플렉서 (175a)에 대한 제어 신호들의 수는 변수 (O)로 나타낸다. 이에 따라서, 디멀티플렉서 (175a)에 연결된 데이터 라인들의 수 및 디멀티플렉서 (175a) 내의 스위치들의 수는 P*O으로 나타낼 수 있다.
로우 내의 서브-픽셀들의 수 또는 데이터 라인들의 수는 변수 (M) (M=P*O*K)로 나타낸다. 컬럼 내의 서브-픽셀들의 수 또는 게이트 라인들의 수는 변수 (N) 등으로 나타낸다. 이러한 변수들 (K, O, P, M, N 등)은 양의 정수들이다. 이러한 변수들 중에서, M 및 O는 RGB 서브-픽셀들 포맷을 가진 디스플레이 패널에 대해 3의 배수이거나, 또는 M 및 O는 RGBW 서브-픽셀들 포맷을 가진 디스플레이 패널에 대해 4의 배수이다. 더욱이, 소문자인 변수들은 특정 아이템의 순서를 보여준다.
디멀티플렉서 부분 (175)은 K 개의 디멀티플렉서들 (175a)을 포함한다. 디멀티플렉서 (175a)는 P 개의 신호 라인들 (도 1에서 P=1)을 통해 데이터 프로세스 부분 (171)에 전기적으로 각각 연결된다. 디멀티플렉서 제어기 (173)는 타이밍 제어기 (13), 데이터 프로세스 부분 (171) 및 디멀티플렉서 부분 (175)에 연결된다. 디멀티플렉서 제어기 (173)는 제어 라인들 (CK)을 통하여 디멀티플렉서 부분 (175)의 디멀티플렉서 (175a)에 제어 신호들을 공급한다. 디멀티플렉서 제어기 (173)의 제어 신호들의 구동에 기반하여, K 개의 디멀티플렉서들 (175a) 각각은 디스플레이 패널 (11)의 0 개의 컬럼들 상의 제공된 서브-픽셀들에 O 개의 데이터 신호들을 공급할 수 있다.
디스플레이 패널 (11) 내에서, N 개의 게이트 라인들 (G(1), G(2) ... G(N))은 평행 로우들에 배치되며, 그리고 M 개의 데이터 라인들 (S(1), S(2) ... S(M))은 평행 컬럼들에 배치된다. 디스플레이 패널 (11)은 M*N 서브-픽셀들의 어레이를 포함하며, 그리고 RGB 컬러들을 각각 가진 3 개의 인접한 서브-픽셀들은 픽셀 (P)을 나타낸다. 픽셀 (P) (1, 1)은 적색 서브-픽셀 (R), 녹색 서브-픽셀 (G), 및 청색 서브-픽셀 (B)을 포함한다. 디스플레이 패널 (11)의 해상도는 (M/3)*N이다. 각각의 서브-픽셀의 투과율은 데이터 라인들로부터 입력된 데이터 신호에 의존한다.
도 2a는 디스플레이 패널 (11)에 연결된 디멀티플렉서 부분 (175)의 구성을 도시한 개략적인 다이어그램이다. 편리상, 하나의 디멀티플렉서 (175a)는 하나의 신호 라인 (Data_1), 3 개의 제어 라인들 및 제어 신호들 (CK1~CK3), 및 디스플레이 패널 (11)의 3 개의 데이터 라인들 (S1~S3)에 전기적으로 연결되었다고 가정한다. 디멀티플렉서 (175a)는, 제 1 제어 라인 (CK1), 제 2 제어 라인 (CK2), 및 제 3 제어 라인 (CK3)에 의해 각각 제어되는 3 개의 스위치들 (SW(1, 1), SW(1, 2), SW(1, 3))을 포함한다. 디멀티플렉서 (175a)는, 스위치들 및 제어 신호들의 구동 제어에 의해 디스플레이 패널 (11)의 서브-픽셀들에 데이터 신호들을 순차적으로 출력한다.
도 2b는 도 2a에 도시된 제 1 디멀티플렉서에 대한 제어 신호들의 타이밍을 도시한 개략적인 다이어그램이다. 프레임 이미지의 일부 수평 구간들에서, 제어 라인들의 제어 신호들 (CK1, CK2, CK3) (전압)은 디멀티플렉서의 스위치들 (SW(1, 1), SW(1, 2), SW(1, 3))을 스위칭 온하기 위해 번갈아 발생된다. 스위치 (SW(1, 1))가 수평 구간의 제 1 서브-구간 (예를 들면, n(1), n+1(1), n+2(1) 등)에서 턴 온될 시에, 신호 라인들 (Data_1)로부터 입력된 데이터 신호 (전압)는 제 1 데이터 라인 (S(1))에 출력된다. 스위치 (SW(1, 2))가 수평 구간의 제 2 서브-구간 (예를 들면, n(2), n+1(2), n+2(2) 등)에서 턴 온될 시에, 신호 라인 (Data_1)으로부터 입력된 데이터 신호 (전압)는 제 2 데이터 라인 (S(2))에 출력된다. 스위치 (SW(1, 3))가 수평 구간의 제 3 서브-구간 (예를 들면, n(3), n+1(3), n+2(3) 등)에서 턴 온될 시에, 신호 라인 (Data_1)으로부터 입력된 데이터 신호는 제 3 데이터 라인 (S(3))에 출력된다. 수평 구간은 구동하는 게이트 라인들 (G(1)~G(N))에 대응한다. N 번째 로우에서 n 번째 게이트 라인 (G(n)) 및 서브-픽셀들에 있어서, 해당 수평 구간은 G(n)의 스캔 구간을 나타낸다. G(n)의 스캔 구간에 이어 (n+1) 번째 게이트 라인 (G(n+1))에 대응하는 또 다른 수평 구간이 뒤따른다.
각각의 디멀티플렉서는 P*O 개의 데이터 신호들을 로우 별로 (row by row) 서브-픽셀들에 대응되게 제공한다. 이하에서, n 번째 수평 구간은, 디멀티플렉서 유닛이 n 번째 로우에서 서브-픽셀들에 데이터 신호들을 출력하는 존속 기간 (duration)에 대응한다. 이와 더불어, n 번째 수평 구간에 이어 (n+1) 번째 수평 구간 등이 뒤따른다.
도 2b에 도시된 바와 같이, 수평 구간들 (T1, T2, T3) 각각은 3 개의 서브-구간들로 추가로 나누어진다. 예를 들면, n 번째 수평 구간 (T1)은 3 개의 서브-구간들 (T11, T12, T13)로 나누어진다. 이러한 3 개의 서브-구간들은 3 개의 제어 신호들 (CK1, CK2, CK3)의 펄스들에 대응한다. 서브-구간 (T11) 동안, 제어 신호 (CK1)의 펄스는 발생되고, 서브-구간 (T11)의 종료 전의 개방 슬롯 (open slot) (ΔT)까지 지속된다. 서브-구간 (T12) 동안, 제어 신호 (CK2)의 펄스는 발생되고, 서브-구간 (T12)의 종료 전의 개방 슬롯 (ΔT)까지 지속된다. 서브-구간 (T13) 동안, 제어 신호 (CK3)의 펄스는 발생되고, 서브-구간 (T13)의 종료 전의 개방 슬롯 (ΔT)까지 지속된다. 이로써, 제어 신호들 (CK1, CK2, CK3)의 펄스들은 n 번째 수평 구간 (T1) 동안 서로 겹쳐지지 않는다. 다른 수평 구간들에서 제어 신호들 (CK1, CK2, CK3)의 펄스들의 발생은 유사하며, 그리고 불필요한 중복을 피하기 위해 추가로 도시되지 않는다. 서브-구간들 사이의 간격들에서 턴 온 및 턴 오프되는 스위치는 스위치들 (SW(1, 1), SW(1, 2), SW(1, 3))이 적절치 못한 타이밍에서 데이터 신호를 가져오지 못하도록 사용된다. 간격들에서 턴 온 및 턴 오프되는 스위치에 관련된 타이밍 제어들은 보조적이어서 다음의 논의에서는 그에 대한 상세한 설명을 하지 않겠다.
n 번째 수평 구간 (T1)의 제 1 서브-구간 (T11) 동안, 디멀티플렉서 (175a)의 스위치 SW(1, 1)는 제어 신호 (CK1)에 의해 턴 온된다. 한편, 스위치 (SW(1, 1))는 데이터 신호 (n(1))를 데이터 라인 (S(1))에 출력하며, 그리고 n 번째 로우 내의 적색 서브-픽셀의 그레이 레벨 (즉, 픽셀 (P) (1, n)의 적색 서브-픽셀)은 이에 따라 서브-구간 (T11) 동안 데이터 신호 (n(1))에 의해 결정된다.
n 번째 수평 구간 (T1)의 제 2 서브-구간 (T12) 동안, 디멀티플렉서 (175a)의 스위치 SW(1, 2)는 제어 신호 (CK2)에 의해 턴 온된다. 한편, 스위치 (SW(1, 2))는 데이터 신호 (n(2))를 데이터 라인 (S(2))에 출력하며, 그리고 n 번째 로우 내의 녹색 서브-픽셀의 그레이 레벨 (즉, 픽셀 (P) (1, n)의 녹색 서브-픽셀)은 이에 따라 서브-구간 (T12) 동안 데이터 신호 (n(2))에 의해 결정된다.
n 번째 수평 구간 (T1)의 제 3 서브-구간 (T13) 동안, 디멀티플렉서 (175a)의 스위치 SW(1, 3)는 제어 신호 (CK3)에 의해 턴 온된다. 한편, 스위치 (SW(1, 3))는 데이터 신호 (n(3))를 데이터 라인 (S(3))에 출력하며, 그리고 n 번째 로우 내의 청색 서브-픽셀의 그레이 레벨 (즉, 픽셀 (P) (1, n)의 청색 서브-픽셀)은 이에 따라 서브-구간 (T13) 동안 데이터 신호 (n(3))에 의해 결정된다.
이와 유사하게, (n+1) 번째 수평 구간 (T2) 중에, 신호 라인 (Data_1)은 3 개의 서브-구간들 동안 데이터 신호 (n+1(1), n+1(2) 및 n+1(3))를 순차적으로 그리고 번갈아 출력하고, 그 결과 픽셀 (P) (1, n+1)의 R/G/B 서브-픽셀들의 그레이 레벨은 각각은 데이터 신호들 (n+1(1), n+1(2) 및 n+1(3))에 의해 결정된다. 스위치들 (SW(1, 1), SW(1, 2), SW(1, 3))이 (n+2) 번째 수평 구간 동안 신호 라인 (Data_1)으로부터 데이터 신호들을 가져오도록 제어하는 법에 관한 상세한 설명은 유사하게 처리될 수 있어서, 이에 대한 설명은 하지 않겠다.
도 2b에 따라서, 제어 신호 (CK1)는 전력 소모를 일으키기 위해, 수평 구간 내에서 3 개의 타임들 ((r11, f11), (r12, f12), (r13, f13))을 턴 온 및 오프해야 한다.
도 3은 본 발명의 개념에 따라 도 2a에 도시된 제 1 디멀티플렉서에 대한 제어 신호들의 타이밍을 도시한 개략적인 다이어그램이다. 수평 구간들 (T1, T2, T3, T4) 동안, 데이터 신호 (전압)는 발생되고, 데이터 프로세스 부분에 의해 출력된다. 신호 라인 (Data_1)은 n 번째 로우, (n+1) 번째 로우, (n+2) 번째 로우, 및 (n+3) 번째 로우에서, 데이터 신호들을 순차적으로 그리고 각각 서브-픽셀들에 출력한다.
도 3에 따라서, n 번째 수평 구간 (T1)은 타임 포인트 (t(n-1))와 타임 포인트 (t(n)) 사이에 있으며, 그리고 3 개의 서브-구간들 (T11, T12, T13)로 나누어진다. (n+1) 번째 수평 구간 (T2)은 타임 포인트 (t(n))와 타임 포인트 (t(n+1)) 사이에 있으며, 그리고 3 개의 서브-구간들 (T21, T22, T23)로 나누어진다. (n+2) 번째 수평 구간 (T3)은 타임 포인트 (t(n+1))와 타임 포인트 (t(n+2)) 사이에 있으며, 그리고 3 개의 서브-구간들 (T31, T32, T33)로 나누어진다. (n+3) 번째 수평 구간 (T4)은 타임 포인트 (t(n+2))와 타임 포인트 (t(n+3)) 사이에 있으며, 그리고 3 개의 서브-구간들 (T41, T42, T43)로 나누어진다.
n 번째 수평 구간 (T1) 동안, 데이터 프로세스 부분은 신호 라인 (Data_1)에 출력된 데이터 신호의 전압 레벨을 변화시킨다. 서브-구간 (T11) 동안, 데이터 신호 (n(1))의 타깃 전압 레벨은 V5이다. 서브-구간 (T12) 동안, 데이터 신호 (n(2))의 타깃 전압 레벨은 V2이다. 서브-구간 (T13) 동안, 데이터 신호 (n(3))의 타깃 전압 레벨은 V3이다. 데이터 신호의 전압 레벨이 임의의 서브-구간들에서 변화될 시에, 디멀티플렉서 제어기는 데이터 신호 어드레싱을 제어하는 3 개의 서브-구간들 (T11, T12, T13)에서 펄스들로서, 제어 신호들 (CK1, CK2, CK3)을 번갈아 (비동기식으로) 발생시킨다.
데이터 라인 (S(1))은 제 1 서브-구간 (T11) 내에서 데이터 신호 (n(1))를 수신한다. 데이터 라인 (S(2))은 제 2 서브-구간 (T12) 내에서 데이터 신호 (n(2))를 수신한다. 데이터 라인 (S(3))은 서브-구간 (T13) 내에서 데이터 신호 (n(3))를 수신한다.
(n+1) 번째 수평 구간 (T2) 동안, 입력 신호 라인 (Data_1)에 출력된 데이터 신호의 전압 레벨은 V1으로 남아있게 된다. 즉, 데이터 신호 (n+1(1))의 전압 레벨은 데이터 신호들 (n+1(2) 및 n+1(3))의 것과 같다. 본 발명의 실시예에 따라서, 제어 신호들 (CK1, CK2, CK3) 모두는 (n+1) 번째 수평 구간 (T2) 동안 동기식 (위상 동일)이며, 그리고 고 전압 레벨 (DEMUX의 스위치들의 전압을 턴 온)을 남아있게 한다. 한편, 모든 스위치들 (SW(1, 1), SW(1, 2), SW(1, 3))은 제어 신호들 (CK1, CK2, CK3)의 고 전압 레벨로 인해 턴 온된 것으로 남아있게 된다. 결과적으로, 데이터 라인들 (S(1), S(2), S(3))은, 서브-구간 (T21)에서 데이터 신호 (n+1(1)=V1)를, 서브-구간 (T22)에서 데이터 신호 (n+1(2)=V1)를, 그리고 서브-구간 (T23) 동안 데이터 신호 (n+1(3))를 동시에 수신한다.
데이터 라인들 (S(1), S(2), S(3))은 (n+1) 번째 수평 구간 (T2) 동안 동일 전압 레벨 (V1)을 가진 동일한 데이터 신호를 동시에 그리고 일관되게 수신한다. 다른 말로 하면, 제어 신호들 (CK1~CK3)을 동기식으로 제어함으로써, 스위치들 (SW(1, 1), SW(1, 2), SW(1, 3))의 처리는 신호 라인 (Data_1)의 전압 레벨이 일정하게 되어 있을 시에, (n+1) 번째 수평 구간 (T2) 동안 임의의 종료 또는 빈 구간을 가지지 않는다.
(n+2) 번째 수평 구간 (T3) 동안, 디멀티플렉서 제어기는 제어 신호들 (CK1, CK2, CK2)을 고 전압 레벨 (DEMUX의 스위치들의 전압을 턴 온)로서 동시에 (동기식으로) 그리고 일정하게 유지시킨다. 이에 따라서, 모든 데이터 라인들 (S(1), S(2), S(3))은 (n+2) 번째 수평 구간 (T3) 동안 동일한 전압 레벨 (V2)을 가진 동일한 데이터 신호를 동시에 그리고 일관되게 수신한다. (n+3) 번째 수평 구간 (T4) 동안, 데이터 라인 (S(1)), 데이터 라인 (S(2)) 및 데이터 라인 (S(3)) 각각은 서브-구간 (T41) 내에서 데이터 신호 (n+3(1))를, 서브-구간 (T42) 내에서 데이터 신호 (n+3(2))를, 그리고 서브-구간 (T43) 내에서 데이터 신호 (n+3(3))를 수신한다.
본 발명의 실시예에 따라서, 신호 라인 (Data_1)으로부터 출력된 데이터 신호가 수평 구간 내의 임의의 3 개의 서브-구간들에서 변화하게 될 시에, 디멀티플렉서 제어기는 제어 신호들을 번갈아 펄스들로서 발생시킨다. 이로써, 신호 라인 (Data_1)의 전압 레벨은 n 번째 수평 구간 (T1)에서, 그리고 (n+3) 번째 수평 구간 (T4)에서 타임 분할된다. 이로써, 제어 신호들 (CK1, CK2, CK3)은, 스위치들 (SW(1, 1), SW(1, 2), SW(1, 3))이 데이터 라인들 (S(1), S(2), S(3))에 대한 데이터 신호를 부정확하게 처리하지 못하도록, 펄스의 형태로 발생된다.
다른 한편으로는, 데이터 신호의 전압이 수평 구간 동안 일정하게 남아 있는 한, 제어 신호들 (CK1, CK2, CK3)은 수평 구간 동안 고 레벨로서 남아 있을 수 있다. 그러므로, (n+1) 번째 수평 구간 (T2) 및 (n+2) 번째 수평 구간 (T3)에 있어서, 입력 신호 라인 (Data_1)의 전압 레벨은 전체 수평 구간 동안 변화하지 않는 상태를 유지한다. 상기와 같은 경우에서, 스위치 (SW(1, 1))가 마지막 2 개의 서브-구간들 동안 턴-온 상태로 되어 있을 시에도, 데이터 라인 S(1)의 전압 레벨은 영향을 받지 않는다. 다른 말로 하면, (n+1) 번째 수평 구간 (T2), 및 (n+2) 번째 수평 구간 (T3)에서, 데이터 라인 (S(1))에 관련된 서브-픽셀의 그레이 레벨은 스위치 (SW(1, 1))의 턴-온 존속 기간이 연장될지라도 영향을 받지 않는다.
본 발명에 따라서, 제어 신호들 (CK1, CK2, CK3)의 스위칭 타임들은, 데이터 신호의 전압 레벨이 남겨져 있을 시에 감소될 수 있다. 제어 신호 (CK1)는 제어 신호 (CK2) 및 제어 신호 (CK3)와 같이, 3 개의 연속적인 수평 구간들 (T1, T2, T3) 동안 단지 2 번 ((r11, f11), (r12, f12)) 스위칭한다. 데이터 신호들이 일정 값으로 유지되는 특징을 가진 연속적인 수평 구간들의 수가 길수록, 데이터 드라이버에 의해 야기된 전력 소모는 확실하게 감소될 것이다.
도 4a는 초상화 타입 (portrait type)의 디스플레이 장치 (20)를 도시한 개략적인 다이어그램이다. 디스플레이 장치 (20)는 초상화 모드라고 가정한다. 디스플레이 패널 (21) (활성 구역)은, 디스플레이 구역에서는 현재 타임 (예를 들면, 09:45)을, 백그라운드 구역들에서는 백그라운트 컬러를 디스플레잉한다. 디스플레이 구역은 백그라운드 구역들 사이에 위치한다. 디스플레이 구역은 Ds로부터 De까지의 로우들에 대응된다고 가정한다; 그리고 백그라운드 구역들은 1로부터 Ds-1까지의 게이트 라인들 및 서브-픽셀의 로우들에, 그리고 De+1로부터 N까지의 로우들에 대응된다고 가정한다.
1로부터 Ds-1까지의 로우들에 배치된 서브-픽셀들, 그리고 De+1로부터 N까지의 로우들에 배치된 서브-픽셀들에 있어서, 디스플레이 패널 (21)은 모노크롬 (블랙, 화이트 또는 그레이-레벨)로 디스플레잉되고, 즉 이러한 로우들 내의 서브-픽셀들의 그레이-레벨은 동일하며, 그리고 이는 데이터 라인들 모두의 전압 레벨이 1부터 Ds-1까지, 그리고 De+1부터 N까지 로우들 내의 서브-픽셀들에 대해 일정한 상태를 유지한다는 것을 의미한다.
도 4b는 도 4a에서의 디스플레이 장치 (20)의 디스플레이 패널 (21)에 대한 제어 신호들의 타이밍을 도시한 개략적인 다이어그램이다. 타임 포인트 (t(0))로부터 타임 포인트 (t(s-1)) 까지, 신호 라인 (Data_1)은 "블랙" 그레이 레벨을 나타내는 데이터 신호들을 연속적으로 그리고 일정하게 제공한다. 이로써, 제어 신호들 (CK1, CK2, CK3)의 전압 레벨들은 타임 포인트 (t(0))로부터 타임 포인트 (t(s-1))까지 고 전압 레벨로 동기식으로 남아 있게 된다. 그러므로, 본 발명에 따라서, 제어 신호들 (CK1, CK2, CK3)은 타임 포인트 (t(0))와 타임 포인트 (t(s-1)) 사이에서 단 한번 스위칭된다. 다른 한편으로는, 종래의 데이터 드라이버에 기반하여, 제어 신호들 (CK1, CK2, CK3) 모두는 (Ds-1) 타임에서 스위칭하는 것을 필요로 한다.
타임 포인트 (t(s-1))로부터 타임 포인트 (t(e))까지, 신호 라인 (Data_1)에 의해 제공된 데이터 신호는 변화하게 된다. 그러므로, 제어 신호들 (CK1, CK2, CK3)은 스위치들 (SW(1, 1), SW(1, 2), SW(1,3))을 번갈아 (비동기식으로) 스위칭 온 할 것이다. 그러므로, 제어 신호들 (CK1, CK2, CK3) 모두는 타임 포인트 (t(s-1))와 타임 포인트 (t(e)) 사이의 (De-Ds-1) 타임에서 스위칭한다.
타임 포인트 (t(e))로부터 타임 포인트 (t(N))까지, 신호 라인 (Data_1)은 "블랙" 그레이 레벨을 나타내는 데이터 신호들을 연속적으로 그리고 일정하게 제공한다. 이로써, 제어 신호들 (CK1, CK2, CK3) 모두는 타임 포인트 (t(e))로부터 타임 포인트 (t(N))까지 고 전압 레벨로 동기식으로 남아 있게 된다. 이에 따라서, 모든 제어 신호들 (CK1, CK2, CK3)은 본 발명에 따라서 타임 포인트 (t(e))와 타임 포인트 (t(N)) 사이에서 단 한번 스위칭된다. 다른 한편으로는, 종래의 데이터 드라이버에 기반하여, 제어 신호들 (CK1, CK2, CK3)은 (N-De) 타임에서 스위칭하는 것을 필요로 한다.
도 4a 및 4b에 도시된 실시예에 따라서, 제어 신호들 (CK1, CK2, CK3)의 스위칭 타임들은 모노크롬에서 로우들을 디스플레잉하기 위해 최소화되는 것으로 입증되었다.
도 5a는 섞어 짜인 프레임 이미지를 디스플레잉하는 디스플레이 패널 (31)을 도시한 개략적인 다이어그램이다. 이러한 경우에서, 프레임 이미지의 홀수 번째 로우들은 컬러로 정상적으로 디스플레잉되며, 그리고 프레임 이미지의 짝수 번째 로우들은 모노크롬으로 디스플레잉된다. 편리상 N은 짝수 번째 수로 가정된다.
도 5b는 도 5a에서의 디스플레이 패널에 대한 제어 신호들 및 데이터 신호의 타이밍을 도시한 개략적인 다이어그램이다. 디스플레이 패널이 오름 차순으로 로우들에서 서브-픽셀들을 디스플레잉하는 경우, 제어 신호들 (CK1, CK2, CK3)은 서브-픽셀들의 N 개의 로우들에 대해 N 번 스위칭해야 할 것이다.
이러한 실시예에 따라서, 디멀티플렉서는, 어레이의 홀수 번째 로우들에 위치되고 홀수 번째 게이트 라인들에 관련된 서브-픽셀들에 데이터 신호를 우선적으로 출력한다. 그 후, 디멀티플렉서 유닛들은 짝수 번째 로우들 내의 서브-픽셀들에 M 개의 데이터 신호들을 연속적으로 출력한다. 도 5b에서, 데이터 드라이버는 디스플레이 존속 기간 (Todd) 동안, 홀수 번째 로우들 모두에 서브-픽셀들에 대한 데이터 신호들을 먼저 발생시킨다. 그 후에, 데이터 드라이버는 디스플레이 존속 기간 (Teven) 동안, 짝수 번째 로우들 내의 서브-픽셀들에 대한 데이터 신호들을 발생시킨다.
모노크롬 로우들에 데이터 신호들을 출력하는 타이밍을 집중시킴으로써, 제어 신호들 (CK1, CK2, CK3)의 스위칭 발생은 더 감소될 수 있다. 신호 라인 (Data_1)의 데이터 신호는 디스플레이 존속 기간 (Todd) 내에서 수평 구간들에서 변화된다. 이에 따라서, 제어 신호들 (CK1, CK2, CK3)의 펄스들은 디스플레이 존속 기간 (Todd) 내의 수평 구간들에서 비동기식으로 발생된다. 다른 한편으로는, 입력 신호 라인 (Data1)의 데이터 신호 및 3 개의 제어 신호들 (CK1, CK2, CK3)은 디스플레이 존속 기간 (Teven) 내에서 동기식으로 일정한 상태로 되어있게 된다.
도 5b에 도시된 바와 같이, 데이터 신호들의 출력 순서를 변화시킴으로써, 제어 신호들 (CK1, CK2, CK3)의 스위칭 타임은 섞어 짜인 프레임 이미지를 디스플레잉하기 위해 (N/2)+1 번으로 감소될 수 있다. 실제 적용에 있어, 모노크롬을 디스플레잉하는 짝수 번째 로우들 내의 픽셀들은 홀수 번째 로우들 내의 픽셀들 이전에 디스플레잉하기 위해 우선적으로 제어될 수 있다.
또 다른 실시예에 따라서, 제어 신호들의 제어를 집중화시키는 개념은 반투과형 LCD에 적용될 수 있다. 반투과형 LCD에서, 전송용 서브-픽셀들 및 반사용 서브-픽셀들은 로우들에서 번갈아 정렬된다. 디멀티플렉서들은 스위치들을 온으로 유지시키거나, 또는 블랙 데이터 신호들을 전송용 서브-픽셀들 또는 반사용 서브-픽셀들에 독립적으로 기입할 수 있다.
반투과형 LCD는 전송용 모드 (두드러진 전송 광 성능)에서, 또는 반사용 모드 (두드러진 반사 광 성능)에서 실내 또는 실외 환경의 휘도에 의존하여 동작할 수 있다. 설명 목적을 위해, 반투과형 LCD의 홀수 번째 로우들 내의 서브-픽셀들은 전송용 서브-픽셀들로 가정되며, 그리고 반투과형 LCD의 짝수 번째 로우들 내의 서브-픽셀들은 반사용 서브-픽셀들로 가정된다.
도 6a는 전송용 모드에 있는 반투과형 LCD를 도시한 개략적인 다이어그램이다. 전송용 모드에서, 홀수 번째 로우들 내의 전송용 서브-픽셀들은 디스플레잉하기 위해 스위칭 온 되며, 짝수 번째 로우들 내의 반사용 서브-픽셀들은 낮은 그레이 레벨을 디스플레잉하여 야기되는 방해를 피하기 위해, 스위칭 오프 또는 스위칭 온된다.
도 6b는 도 6a에서의 디스플레이 패널에 대한 제어 신호들 및 데이터 신호의 타이밍을 도시한 개략적인 다이어그램이다. 디멀티플렉서는 짝수 번째 로우 내의 서브-픽셀들에 대한 제어 신호들 (CK1, CK2, CK3)의 전압 레벨을 남겨 둔다. 그러므로, 스위치들 (SW(1, 1), SW(1, 2), SW(1, 3))은 "블랙" 또는 낮은 그레이 레벨로 디스플레잉하기 위해 짝수 번째 로우들 내의 반사용 서브-픽셀들에 데이터 신호들을 출력한다. 더욱이, 반사용 서브-픽셀들을 제어하는 타이밍은 집중화될 수 있다. 도 6b에 도시된 바와 같이, 디멀티플렉서 부분은 우선, 존속 기간 (Todd) 동안 홀수 번째 로우들 (n=1, 3, 5 ... N-1) 내의 서브-픽셀들에 M 개의 데이터 신호들을 출력하며, 그리고 존속 기간 (Teven) 동안 짝수 번째 로우들 (n=2, 4, 6 ... N) 내의 서브-픽셀들에 그것을 출력한다.
도 7a는 반사용 모드에 있는 반투과형 LCD를 도시한 개략적인 다이어그램이다. 반사용 모드에서, 홀수 번째 로우들 내의 전송용 서브-픽셀들은 낮은 그레이 레벨을 디스플레잉하여 야기되는 방해를 피하기 위해, 스위칭 오프 또는 스위칭 온되며, 그리고 짝수 번째 로우들 내의 반사용 서브-픽셀들은 디스플레잉하기 위해 스위칭 온 된다.
도 7b는 도 7a에서의 디스플레이 패널에 대한 제어 신호들 및 데이터 신호의 타이밍을 도시한 개략적인 다이어그램이다. 디멀티플렉서는 홀수 번째 로우 내의 서브-픽셀들에 대한 제어 신호들 (CK1, CK2, CK3)의 전압 레벨을 유지시킨다. 그러므로, 스위치들 (SW(1, 1), SW(1, 2), SW(1, 3))은 "블랙" 또는 낮은 그레이 레벨로 디스플레잉하기 위해 홀수 번째 로우들 내의 전송용 서브-픽셀들에 데이터 신호들을 출력한다. 더욱이, 전송용 서브-픽셀들을 제어하는 타이밍은 집중화될 수 있다. 도 7b에 도시된 바와 같이, 디멀티플렉서는 우선, 존속 기간 (Teven) 동안 짝수 번째 로우들 (n=2, 4, 6 ... N) 내의 서브-픽셀들에 M 개의 데이터 신호들을 출력하며, 그리고 존속 기간 (Todd) 동안 홀수 번째 로우들 (n=1, 3, 5 ... N-1) 내의 서브-픽셀들에 그것을 출력한다.
도 8은 일부 도면들 및 일부 문자를 포함한 혼합 프레임 이미지를 도시한 개략적인 다이어그램이다. 실시예에 따라서, 이미지 분석 소프트웨어는 프레임 이미지 (51) 내의 모노크롬 로우들을 식별하기 위해 사용될 수 있다. 예를 들어보면, 영역 (A, C, E, G) 내의 로우들은 모노크롬 (광 그레이 레벨)으로 식별될 것이다. 영역 (E)에서, 보다 어두운 그레이 레벨을 가지지만 수평 구간의 유닛에서 데이터 신호의 전압 레벨에 단지 영향을 미치는 서브-영역이 있다 (서브-구간 아님). 이로써, 디멀티플렉서 제어기는, 보다 어두운 그레이로 도시된 서브-영역에 대해 제어 신호들 (CK1, CK2, CK3)의 전압 레벨을 동기식으로 여전하게 유지시킨다.
도 9a는 종래의 디스플레이 장치에 따라서, 도 8에서의 디스플레이 패널에 대한 제어 신호들 및 데이터 신호의 타이밍을 도시한 개략적인 다이어그램이다. 도 9a에 도시된 바와 같이, 디스플레이 패널은 로우 별 시퀀스로 프레임 이미지를 순차적으로 디스플레잉할 것이며, 그리고 제어 신호들 (CK1, CK2, CK3)은 비동기식으로 흔하게 변화된다.
도 9b는 본 발명의 개념에 따라서, 도 8에서의 디스플레이 패널에 대한 제어 신호들 및 데이터 신호의 타이밍을 도시한 개략적인 다이어그램이다. 도 9b에 도시된 바와 같이, 모노크롬 영역들 (즉, 영역들 (A, C, E, G))은 디스플레이 존속 기간 (Tmono) 동안 디스플레잉하기 위해 집중화된다. 게다가, 컬러 영역들 (즉, 영역들 (B, D, F))은 또 다른 디스플레이 존속 기간 (Tcolor) 동안 디스플레잉하기 위해 집중화된다. 디스플레이 존속 기간들 (Tmono 및 Tcolor)의 시퀀스는 변화될 수 있다.
도 9a와 비교해 보면, 제어 신호들 (CK1, CK2, CK3)의 스위칭 타임은 도 9b에서 극적으로 감소된다. 이로써, 실시예는 데이터 드라이버, 나아가 디스플레이 장치의 전력 소모를 절약할 수 있다.
LCD 디스플레이 장치에서, 액정 셀들이 편광화되는 것을 방지하기 위해, 서브-픽셀들에 대한 데이터 신호들의 극성들은, 디스플레잉되는 로우가 변화하게 될 시에 반전되어야 한다. 데이터 신호들의 극성들은 공통 전압과 비교한 전압 레벨을 나타낸다. 예를 들면, 도 10a에서, 신호 라인 (Data_1)의 극성은 양극이다. 다른 한편으로는, 도 10b에서, 신호 라인 (Data_1)의 극성은, (n+1) 번째 로우에서 서브-픽셀들을 제어하는 동안 음극으로 변화할 것이다. 3 개의 스위칭들 (SW(1, 1), SW(2, 1), SW(3, 1)) 각각은 3 개의 제어 신호들 (CK1, CK2, CK3)에 의해 각각 제어된다.
도 10c는 도 10a 및 10b에 도시된 디멀티플렉서에 대한 제어 신호들 및 데이터 신호의 타이밍을 도시한 개략적인 다이어그램이다. 제어 신호들 (CK1, CK2, CK3) 모두는 로우들이 디스플레잉되는 어떠한 서브-픽셀들에서도 고 레벨로 되어 있다. 이로써, 3 개의 스위치들 (SW(1, 1), SW(2, 1), SW(3, 1)) 모두는 신호 라인 (Data_1)의 데이터 신호를 서브-픽셀들 (R1, G1, B1)에 대해 동시에 그리고 연속적으로 처리할 것이다. 3 개의 스위치들 (SW(1, 1), SW(2, 1), SW(3, 1))이 신호 라인 (Data_1)으로부터 동일한 데이터 신호를 수신하기 때문에, 데이터 신호들 (S(1), S(2), S(3))의 전압 레벨은 동등하다. 상기와 같은 제어 신호들을 컬러 디스플레이에 적용함으로써, 컬러 디스플레이는 모노크롬으로 프레임 이미지들을 디스플레잉할 수 있다.
도 11은 디멀티플렉서의 또 다른 구성을 도시한 개략적인 다이어그램이다. 도 11에서, 서브-픽셀들 모두는 서브-픽셀, 컬러 (R/G/B), 및 극성들 (+/-)의 순서를 나타내는 순서로 표기된다. 예를 들면, 음의 전압 레벨로 데이터 신호를 나타내는 R1+은 제 1 픽셀의 적색 서브-픽셀에 출력된다.
제어 신호들 (CK1, CK2, CK3)의 제어에 응답하여, 신호 라인 (Data_1)은 양의 데이터 신호 (+)를 제 1 그룹의 스위치들 (SW(1, 1), SW(1, 2), SW(1, 3))에 출력한다. 제어 신호 (CK1)의 전압 레벨이 높을 시에, 스위치 (SW(1, 1))는 턴 온되며, 그리고 양의 데이터 신호 (+)를 데이터 라인 (S(1))에 출력한다. 이에 따라서, 제 1 픽셀 (R1)의 적색 서브-픽셀의 그레이 레벨은 양의 데이터 신호 (+)에 의해 결정된다. 제어 신호 (CK2)의 전압 레벨이 높을 시에, 스위치 (SW(1, 2))는 턴 온되며, 그리고 양의 데이터 신호 (+)를 데이터 라인 (S(7))에 출력한다. 이에 따라서, 제 3 픽셀 (R3)의 적색 서브-픽셀의 그레이 레벨은 양의 데이터 신호 (+)에 의해 결정된다. 제어 신호 (CK3)의 전압 레벨이 높을 시에, 스위치 (SW(1, 3))는 턴 온되며, 그리고 양의 데이터 신호 (+)를 데이터 라인 (S(13))에 출력한다. 이에 따라서, 제 5 픽셀 (R5)의 적색 서브-픽셀의 그레이 레벨은 양의 데이터 신호 (+)에 의해 결정된다.
제어 신호들 (CK1, CK2, CK3)의 제어에 응답하여, 신호 라인 (Data_2)은 음의 데이터 신호 (-)를 제 2 그룹의 스위치들 (SW(2, 1), SW(2, 2), SW(2, 3))에 출력한다. 제어 신호 (CK1)의 전압 레벨이 높을 시에, 스위치 (SW(2, 1))는 턴 온되며, 그리고 음의 데이터 신호 (-)를 데이터 라인 (S(2))에 출력한다. 이에 따라서, 제 1 픽셀 (G1)의 녹색 서브-픽셀의 그레이 레벨은 음의 데이터 신호 (-)에 의해 결정된다. 제어 신호 (CK2)의 전압 레벨이 높을 시에, 스위치 (SW(2, 2))는 턴 온되며, 그리고 음의 데이터 신호 (-)를 데이터 라인 S(8)에 출력한다. 이에 따라서, 제 3 픽셀 (G3)의 녹색 서브-픽셀의 그레이 레벨은 음의 데이터 신호 (-)에 의해 결정된다. 제어 신호 (CK3)의 전압 레벨이 높을 시에, 스위치 (SW(2, 3))는 턴 온되며, 그리고 음의 데이터 신호 (-)를 데이터 라인 (S(14))에 출력한다. 이에 따라서, 제 5 픽셀 (G5)의 녹색 서브-픽셀의 그레이 레벨은 음의 데이터 신호 (-)에 의해 결정된다.
제어 신호들 (CK1, CK2, CK3)의 제어에 응답하여, 신호 라인 (Data_3)은 양의 데이터 신호 (+)를 제 3 그룹의 스위치들 (SW(3, 1), SW(3, 2), SW(3, 3))에 출력한다. 제어 신호 (CK1)의 전압 레벨이 높을 시에, 스위치 (SW(3, 1))는 턴 온되며, 그리고 양의 데이터 신호 (+)를 데이터 라인 (S(3))에 출력한다. 이에 따라서, 제 1 픽셀 (B1)의 청색 서브-픽셀의 그레이 레벨은 양의 데이터 신호 (+)에 의해 결정된다. 제어 신호 (CK2)의 전압 레벨이 높을 시에, 스위치 SW(3, 2)는 턴 온되며, 그리고 양의 데이터 신호 (+)를 데이터 라인 (S(9))에 출력한다. 이에 따라서, 제 3 픽셀 (B3)의 청색 서브-픽셀의 그레이 레벨은 양의 데이터 신호 (+)에 의해 결정된다. 제어 신호 (CK3)의 전압 레벨이 높을 시에, 스위치 (SW(3, 3))는 턴 온되며, 그리고 양의 데이터 신호 (+)를 데이터 라인 (S(15))에 출력한다. 이에 따라서, 제 5 픽셀 (B5)의 청색 서브-픽셀의 그레이 레벨은 양의 데이터 신호 (+)에 의해 결정된다.
제어 신호들 (CK1, CK2, CK3)의 제어에 응답하여, 신호 라인 (Data_4)은 음의 데이터 신호 (-)를 제 4 그룹의 스위치들 (SW(4, 1), SW(4, 2), SW(4, 3))에 출력한다. 제어 신호 (CK1)의 전압 레벨이 높을 시에, 스위치 (SW(4, 1))는 턴 온되며, 그리고 음의 데이터 신호 (-)를 데이터 라인 (S(4))에 출력한다. 이에 따라서, 제 2 픽셀 (R2)의 적색 서브-픽셀의 그레이 레벨은 음의 데이터 신호 (-)에 의해 결정된다. 제어 신호 (CK2)의 전압 레벨이 높을 시에, 스위치 (SW(4, 2))는 턴 온되며, 그리고 음의 데이터 신호 (-)를 데이터 라인 (S(10))에 출력한다. 이에 따라서, 제 4 픽셀 (R4)의 적색 서브-픽셀의 그레이 레벨은 음의 데이터 신호 (-)에 의해 결정된다. 제어 신호 (CK3)의 전압 레벨이 높을 시에, 스위치 (SW(4, 3))는 턴 온되며, 그리고 음의 데이터 신호 (-)를 데이터 라인 (S(16))에 출력한다. 이에 따라서, 제 6 픽셀 (R6)의 적색 서브-픽셀의 그레이 레벨은 음의 데이터 신호 (-)에 의해 결정된다.
제어 신호들 (CK1, CK2, CK3)의 제어에 응답하여, 신호 라인 (Data_5)은 양의 데이터 신호 (+)를 제 5 그룹의 스위치들 (SW(5, 1), SW(5, 2), SW(5, 3))에 출력한다. 제어 신호 (CK1)의 전압 레벨이 높을 시에, 스위치 (SW(5, 1))는 턴 온되며, 그리고 양의 데이터 신호 (+)를 데이터 라인 (S(5))에 출력한다. 이에 따라서, 제 2 픽셀 (G2)의 녹색 서브-픽셀의 그레이 레벨은 양의 데이터 신호 (+)에 의해 결정된다. 제어 신호 (CK2)의 전압 레벨이 높을 시에, 스위치 (SW(5, 2))는 턴 온되며, 그리고 양의 데이터 신호 (+)를 데이터 라인 (S(11))에 출력한다. 이에 따라서, 제 4 픽셀 (G4)의 녹색 서브-픽셀의 그레이 레벨은 양의 데이터 신호 (+)에 의해 결정된다. 제어 신호 (CK3)의 전압 레벨이 높을 시에, 스위치 (SW(5, 3))는 턴 온되며, 그리고 양의 데이터 신호 (+)를 데이터 라인 (S(17))에 출력한다. 이에 따라서, 제 6 픽셀 (G6)의 녹색 서브-픽셀의 그레이 레벨은 양의 데이터 신호 (+)에 의해 결정된다.
제어 신호들 (CK1, CK2, CK3)의 제어에 응답하여, 신호 라인 (Data_6)은 음의 데이터 신호 (-)를 제 6 그룹의 스위치들 (SW(6, 1), SW(6, 2), SW(6, 3))에 출력한다. 제어 신호 (CK1)의 전압 레벨이 높을 시에, 스위치 (SW(6, 1))는 턴 온되며, 그리고 음의 전압 (-)을 데이터 라인 (S(6))에 출력한다. 이에 따라서, 제 2 픽셀 (B2)의 청색 서브-픽셀의 그레이 레벨은 음의 데이터 신호 (-)에 의해 결정된다. 제어 신호 (CK2)의 전압 레벨이 높을 시에, 스위치 (SW(6, 2))는 턴 온되며, 그리고 양의 데이터 신호 (+)를 데이터 라인 (S(12))에 출력한다. 이에 따라서, 제 4 픽셀 (B4)의 청색 서브-픽셀의 그레이 레벨은 음의 데이터 신호 (-)에 의해 결정된다. 제어 신호 (CK3)의 전압 레벨이 높을 시에, 스위치 (SW(6, 3))는 턴 온되며, 그리고 음의 데이터 신호 (-)를 데이터 라인 (S(18))에 출력한다. 이에 따라서, 제 6 픽셀 (B6)의 청색 서브-픽셀의 그레이 레벨은 음의 데이터 신호 (-)에 의해 결정된다.
그러므로, n 번째 로우 내의 픽셀들에 대해, 픽셀들의 컬러와 신호 라인들 사이의 관계는 다음에서 나열된다.
제 1 픽셀 컬러 (컬러1)는, 신호 라인 (Data_1)으로부터 양의 데이터 신호 전압 (+)을 처리하는 적색 서브-픽셀 (R1)에 의해, 신호 라인 (Data_2)으로부터 음의 데이터 신호 전압 (-)을 처리하는 녹색 서브-픽셀 (G1)에 의해, 그리고 신호 라인 (Data_3)으로부터 양의 데이터 신호 전압 (+)을 처리하는 청색 서브-픽셀 (B1)에 의해 함께 결정된다.
제 2 픽셀 컬러 (컬러2)는, 신호 라인 (Data_4)으로부터 음의 데이터 신호 전압 (-)을 처리하는 적색 서브-픽셀 (R2)에 의해, 신호 라인 (Data_5)으로부터 양의 데이터 신호 전압 (+)을 처리하는 녹색 서브-픽셀 (G2)에 의해, 그리고 신호 라인 (Data_6)으로부터 음의 데이터 신호 전압 (-)을 처리하는 청색 서브-픽셀 (B2)에 의해 함께 결정된다.
제 3 픽셀 컬러 (컬러3)는, 신호 라인 (Data_1)으로부터 양의 데이터 신호 전압 (+)을 처리하는 적색 서브-픽셀 (R3)에 의해, 신호 라인 (Data_2)으로부터 음의 데이터 신호 전압 (-)을 처리하는 녹색 서브-픽셀 (G3)에 의해, 그리고 신호 라인 (Data_3)으로부터 양의 데이터 신호 전압 (+)을 처리하는 청색 서브-픽셀 (B3)에 의해 함께 결정된다.
제 4 픽셀 컬러 (컬러4)는, 신호 라인 (Data_4)으로부터 음의 데이터 신호 전압 (-)을 처리하는 적색 서브-픽셀 (R4)에 의해, 신호 라인 (Data_5)으로부터 양의 데이터 신호 전압 (+)을 처리하는 녹색 서브-픽셀 (G4)에 의해, 그리고 신호 라인 (Data_6)으로부터 음의 데이터 신호 전압 (-)을 처리하는 청색 서브-픽셀 (B4)에 의해 함께 결정된다.
제 5 픽셀 컬러 (컬러5)는, 신호 라인 (Data_1)으로부터 양의 데이터 신호 전압 (+)을 처리하는 적색 서브-픽셀 (R5)에 의해, 신호 라인 (Data_2)으로부터 음의 데이터 신호 전압 (-)을 처리하는 녹색 서브-픽셀 (G5)에 의해, 그리고 신호 라인 (Data_3)으로부터 양의 데이터 신호 전압 (+)을 처리하는 청색 서브-픽셀 (B5)에 의해 함께 결정된다.
제 6 픽셀 컬러 (컬러6)는, 신호 라인 (Data_4)으로부터 음의 데이터 신호 전압 (-)을 처리하는 적색 서브-픽셀 (R6)에 의해, 신호 라인 (Data_5)으로부터 양의 데이터 신호 전압 (+)을 처리하는 녹색 서브-픽셀 (G6)에 의해, 그리고 신호 라인 (Data_6)으로부터 음의 데이터 신호 전압 (-)을 처리하는 청색 서브-픽셀 (B6)에 의해 함께 결정된다.
도 11의 구성을 가진 디멀티플렉서에 있어서, 픽셀의 컬러들은 다양한 그레이 레벨들 (밝기)을 가진 R/G/B 서브-픽셀들에 의해 결정된다. 그러므로, 도 11에 도시된 바와 같이 디멀티플렉서를 가진 디스플레이 장치는 대기 모드에서 다양한 컬러를 디스플레잉할 수 있다.
도 12a는, 데이터 신호들의 전압이 수평 구간 내에서 일정하게 되어 있을 시에, 도 11에 도시된 디멀티플렉서에 대한 제어 신호들 및 데이터 신호의 타이밍을 도시한 개략적인 다이어그램이다.
n 번째 로우 내의 픽셀들에 있어서, 제 1 픽셀 컬러 (컬러1), 제 3 픽셀 컬러 (컬러3), 및 제 5 픽셀 컬러 (컬러5)는 신호 라인들 (Data_1, Data_2, Data_3)의 데이터 신호에 의해 결정된다. 또한, 제 2 픽셀 컬러 (컬러2), 제 4 픽셀 컬러 (컬러4) 및 제 6 픽셀 컬러 (컬러6)는 신호 라인들 (Data _4, Data _5, Data_6)의 데이터 신호에 의해 결정된다. (n+1) 번째 로우 내의 픽셀들에 있어서, 픽셀 컬러와 신호 라인들 사이의 관계는 변화되지 않는다. 즉, 홀수 번째 픽셀들 (P1, P3, P5)의 컬러는 신호 라인들 (Data_1, Data _2, Data _3)에 의해 항상 결정되며, 그리고 짝수 번째 픽셀들 (P2, P4, P6)의 컬러는 신호 라인들 (Data_4, Data_5, Data_6)에 의해 항상 결정된다.
n 번째 로우와 (n+1) 번째 로우 사이의 신호 라인들의 차이는, 신호 라인들의 극성들이 반전된다는 점이다. 그러므로, n 번째 로우에서 양의 전압 레벨을 가진 신호 라인들 (즉, Data_1, Data_3, Data_5)은 (n+1) 번째 로우에서 음의 전압 레벨로 변화될 것이며, 그 반대로도 같다.
더욱이, 동일한 로우에서 픽셀들에 대한 동일한 컬러를 나타내는 경우에서, 신호 라인들 (Data_4, Data _5, Data _6)의 데이터 신호는 신호 라인들 (Data _1, Data_2, Data_3)의 것과 반대이다. 예를 들면, 신호 라인 (Data_1)이 2V 등인 경우, 신호 라인 (Data_4)의 전압은 -2V이다.
도 12a에서, 상부 좌측 모서리에 있는, 점선으로 된 원은 n 번째 로우 내의 제 1 픽셀 (P1), 제 3 픽셀 (P3) 및 제 5 픽셀 (P5)의 컬러, 즉 컬러 1을 나타낸다. 컬러 1은 Data_1, Data_2, Data_3의 데이터 신호에 의해 결정된다. 하부 좌측 모서리에 있는, 점선으로 된 원은 n 번째 로우 내의 제 2 픽셀 (P2), 제 4 픽셀 (P4) 및 제 6 픽셀 (P6)의 컬러, 즉 컬러 2를 나타낸다. 컬러 2는 Data_4, Data_5, Data_6의 데이터 신호에 의해 결정된다. 주목해야 하는 바와 같이, n 번째 로우 내의 홀수 번째 픽셀들의 컬러 (컬러1) 및 n 번째 로우 내의 짝수 번째 픽셀들의 컬러 (컬러2)는 동일하다.
도 12a에서, 상부 우측 모서리에 있는, 점선으로 된 원은 (n+1) 번째 로우 내의 제 1 픽셀 (P1), 제 3 픽셀 (P3) 및 제 5 픽셀 (P5)의 컬러 즉, 컬러 3을 나타낸다. 컬러 3은 Data_1, Data_2, Data_3의 데이터 신호에 의해 결정된다. 하부 우측 모서리에 있는, 점선으로 된 원은 (n+1) 번째 로우 내의 제 2 픽셀 (P2), 제 4 픽셀 (P4) 및 제 6 픽셀 (P6)의 컬러, 즉 컬러 4를 나타낸다. 컬러 4는 Data_4, Data_5, Data_6의 데이터 신호에 의해 결정된다. 주목해야 하는 바와 같이, (n+1) 번째 로우 내의 홀수 번째 픽셀들의 컬러 (컬러3) 및 (n+1) 번째 로우 내의 짝수 번째 픽셀들의 컬러 (컬러4)는 동일하다.
도 12b는, 데이터 신호들의 전압이 수평 구간 내에서 변화하게 될 시에, 도 11에 도시된 디멀티플렉서에 대한 제어 신호들 및 데이터 신호의 타이밍을 도시한 개략적인 다이어그램이다. 도 11에 도시된 바와 같은 역 다중화의 구성은 데이터 신호들의 전압 변동을 낮게 함으로써, 전력 소모를 더 절약할 수 있다. 도 12b에 도시된 바와 같이, n 번째 수평 구간 (T1)은 3 개의 서브-구간들 (T11, T12, T13)로 나누어진다.
서브-구간 (T11) 동안, 제어 신호 (CK1)는, 스위치들 (SW(1, 1), SW(2, 1), SW(3, 1), SW(4, 1), SW(5, 1), SW(6, 1))이 스위칭 온 되도록, 펄스를 발생시킨다. 이에 따라서, 제 1 픽셀 (S(1), S(2), S(3))에 대응하는 데이터 라인들, 및 제 2 픽셀 (S(4), S(5), S(6))에 대응하는 데이터 라인들은 데이터 신호들을 전송할 것이다. 그러므로, 제 1 픽셀의 R, G, B 서브-픽셀들의 밝기는 서브-구간 (T11) 동안, 신호 라인들 (Data_1, Data_2, Data_3)의 데이터 신호들에 의해 각각 결정되며, 그리고 제 1 픽셀 (P1) 컬러 (즉, 컬러 1)가 이에 따라서 결정된다. 이와 유사하게, 제 2 픽셀의 R, G, B 서브-픽셀들의 그레이 레벨은 서브-구간 (T11) 동안, 신호 라인들 (Data_4, Data_5, Data_6)의 데이터 신호들에 의해 각각 결정되며, 그리고 제 2 픽셀 (P2) 컬러 (즉, 컬러 2)는 이에 따라서 결정된다.
서브-구간 (T12) 동안, 제어 신호 (CK2)는, 스위치들 (SW(1, 2), SW(2, 2), SW(3, 2), SW(4, 2), SW(5, 2), SW(6, 2))이 스위칭 온 되도록, 펄스를 발생시킨다. 이에 따라서, 제 3 픽셀 (S(7), S(8), S(9))에 대응하는 데이터 라인들, 및 제 4 픽셀 (S(10), S(11), S(12))에 대응하는 데이터 라인들은 데이터 신호들을 전송할 것이다. 그러므로, 제 3 픽셀 (P3)의 R, G, B 서브-픽셀들의 밝기는 서브-구간 (T12) 동안, 신호 라인들 (Data_1, Data_2, Data_3)의 데이터 신호들에 의해 각각 결정되며, 그리고 제 3 픽셀 (P3) 컬러 (즉, 컬러 3)는 이에 따라서 결정된다. 이와 유사하게, 제 4 픽셀 (P4)의 R, G, B 서브-픽셀들의 그레이 레벨은 서브-구간 (T12) 동안, 신호 라인들 (Data_4, Data_5, Data_6)의 데이터 전압들에 의해 각각 결정되며, 그리고 제 4 픽셀 (P4) 컬러 (즉, 컬러 4)는 이에 따라서 결정된다.
서브-구간 (T13) 동안, 제어 신호 (CK1)는, 스위치들 (SW(1, 3), SW(2, 3), SW(3, 3), SW(4, 3), SW(5, 3), SW(6, 3))이 스위칭 온 되도록, 펄스를 발생시킨다. 이에 따라서, 제 5 픽셀 (S(13), S(14), S(15))에 대응하는 데이터 라인들, 및 제 6 픽셀 (S(16), S(17), S(18))에 대응하는 데이터 라인들은 데이터 신호들을 전송할 것이다. 그러므로, 제 5 픽셀 (P5)의 R, G, B 서브-픽셀들의 그레이 레벨은 서브-구간 (T13) 동안, 신호 라인들 (Data_1, Data_2, Data_3)의 데이터 신호들에 의해 각각 결정되며, 그리고 제 5 픽셀 (P5) 컬러 (즉, 컬러 5)는 이에 따라서 결정된다. 이와 유사하게, 제 2 픽셀의 R, G, B 서브-픽셀들의 그레이 레벨은 서브-구간 (T13) 동안, 신호 라인들 (Data_4, Data_5, Data_6)의 데이터 전압들에 의해 각각 결정되며, 그리고 제 6 픽셀 (P6) 컬러 (즉, 컬러 6)는 이에 따라서 결정된다.
도 13a 및 13b는 디멀티플렉서의 또 다른 구성을 여전하게 도시한 개략적인 다이어그램이다. 도 13a는 n 번째 수평 구간에서 신호 라인들의 극성들을 나타내며, 그리고 도 13b는 (n+1) 번째 수평 구간에서 신호 라인들의 극성들을 나타낸다.
n 번째 수평 구간 동안, 신호 라인 (Data_1)은 단지 양의 데이터 신호 전압들 (+)을 데이터 라인들 (S(1), S(3), S(5))에 전송하며, 그리고 신호 라인 (Data_2)은 단지 음의 데이터 전압들 (-)을 데이터 라인들 (S(2), S(4), S(6))에 전송한다. 그러므로, n 번째 수평 구간 동안, 신호 라인 (Data_1)의 전압은 항상 양이며, 그리고 신호 라인 (Data_2)의 전압은 항상 음이다. 다시 말해, 신호 라인들 (Data_1, Data_2)의 전압 레벨이 매 서브-구간마다 변화한다 하더라도, 이들의 극성들은 변함없는 상태를 유지한다. 결과적으로, 신호 라인들 (Data_1, Data_2)에 대응하는 데이터 신호들의 전압 변동은 n 번째 수평 구간 동안 최소화된다.
(n+1) 번째 수평 구간 동안, 신호 라인 (Data_1)은 단지 음의 데이터 신호 전압들 (-)을 데이터 라인들 (S(1), S(3), S(5))에 전송하며, 그리고 신호 라인 (Data_2)은 단지 양의 데이터 전압들 (+)을 데이터 라인들 (S(2), S(4), S(6))에 전송한다. 그러므로, (n+1) 번째 수평 구간 동안, 신호 라인 (Data_1)의 전압은 항상 음이며, 그리고 신호 라인 (Data_2)의 전압은 항상 양이다. 다시 말해, 신호 라인들 (Data_1, Data_2)의 전압 레벨이 매 서브-구간마다 변화한다 하더라도, 이들의 극성들은 변함없는 상태를 유지한다. 결과적으로, 신호 라인들 (Data_1, Data_2)에 대응하는 데이터 신호들의 전압 변동은 (n+1) 번째 수평 구간 동안 최소화된다.
본 발명의 또 다른 실시예에서, 도 10a, 10b, 11, 13a, 및 13b의 회로들을 사용하여, 신호 라인들 (Data)에 의해 출력된 데이터 신호들의 극성들 및 제어 라인들 (CK)에 의해 출력된 제어 신호들의 극성들은 컬럼 반전 (column inversion), 닷 반전 (dot inversion), 또는 N-닷 반전에 대해 변화될 수 있다.
디멀티플렉서는, TFT, TFT의 활성 층, 예를 들면, 비정질 실리콘 (a-Si), 저온 다결정질 실리콘 (LTPS) TFT 기법 또는 투명 산화 반도체 (TOS), 예를 들면, 인듐갈륨아연 산화물 (IGZO)을 사용한 LCD 패널 또는 OLED 패널에 통합될 수 있다. 게다가, RGBW 또는 RGB 서브-픽셀 포맷을 가진 디스플레이 장치 내의 데이터 드라이버에 의해 제공된 기능들이 유사하기 때문에, 상기의 실시예들은 서로 다른 타입의 디스플레이 장치들로 손쉽게 변형될 수 있고, 상기 디스플레이 장치들에 적용될 수 있다.
기술 분야의 통상의 기술자에게 명백한 바와 같이, 다양한 변형 및 변화는 개시된 실시예들로 구현될 수 있다. 의도된 바와 같이, 명세서 및 예시들은 단지 예로서 간주되어야 하고, 본원의 참된 권리 범위는 다음의 청구항들 및 이들의 균등물에 의해 나타난다.

Claims (20)

  1. 복수의 게이트 라인들, 복수의 데이터 라인들, 및 복수의 서브-픽셀들을 포함한 디스플레이 패널;
    상기 게이트 라인들에 연결된 게이트 드라이버; 및
    상기 데이터 라인들에 연결된 데이터 드라이버;를 포함하고,
    상기 데이터 드라이버는:
    복수의 제어 신호들을 복수의 제어 라인들에 출력하는 디멀티플렉서 제어기;
    복수의 데이터 신호들을 복수의 신호 라인들에 출력하는 데이터 프로세스 부분; 및
    복수의 스위치들을 포함하고, 상기 제어 라인들을 통하여 상기 디멀티플렉서 제어기에 연결되고, 상기 신호 라인들 중 적어도 하나를 통하여 상기 데이터 프로세스 부분에 연결되며, 그리고 상기 데이터 라인들을 통하여 상기 서브-픽셀들에 연결되는 제 1 디멀티플렉서;를 포함하며,
    상기 제 1 디멀티플렉서의 스위치들은 제 1 수평 구간 내에서 턴 온되어 있는, 디스플레이 장치.
  2. 청구항 1에 있어서,
    상기 제 1 디멀티플렉서에 대한 제어 신호들은, 상기 제 1 디멀티플렉서의 스위치들이 상기 제 1 수평 구간 내에서 동기식으로 턴 온 또는 턴 오프되도록 하는, 디스플레이 장치.
  3. 청구항 1에 있어서,
    상기 제 1 디멀티플렉서에 대한 제어 신호들은 동일한 전압 레벨을 상기 제 1 수평 구간 내에서 실질적으로 유지시키는, 디스플레이 장치.
  4. 청구항 1에 있어서,
    제 1 로우 (row)에 위치하고 제 1 디멀티플렉서에 대응하는 서브-픽셀들은, 상기 제 1 수평 구간 내에서, 상기 데이터 신호들을 제 1 전압 레벨로서 실질적으로 유지시키는, 디스플레이 장치.
  5. 청구항 4에 있어서,
    제 2 로우에 위치하고 제 1 디멀티플렉서에 대응하는 서브-픽셀들은, 상기 제 1 수평 구간에 인접한 제 2 수평 구간 내에서, 상기 데이터 신호들을 제 2 전압 레벨로서 실질적으로 유지시키며, 그리고 상기 제 1 전압 레벨 및 상기 제 2 전압 레벨은 서로 다른, 디스플레이 장치.
  6. 청구항 5에 있어서,
    상기 제 1 전압 레벨 및 상기 제 2 전압 레벨은 공통 전압 레벨에 대해 동일한 극성을 가지는, 디스플레이 장치.
  7. 청구항 5에 있어서,
    상기 제 1 전압 레벨 및 상기 제 2 전압 레벨은 공통 전압 레벨에 대해 반대 극성을 가지는, 디스플레이 장치.
  8. 청구항 4에 있어서,
    상기 제 1 로우에 위치하고 상기 제 1 디멀티플렉서에 인접한 제 2 디멀티플렉서에 대응하는 서브-픽셀들은, 상기 제 1 수평 구간 내에서, 상기 데이터 신호들을 제 3 전압 레벨로서 실질적으로 유지시키며, 그리고 상기 제 1 전압 레벨 및 상기 제 3 전압 레벨은 공통 전압 레벨에 대해 반대 극성을 가지는, 디스플레이 장치.
  9. 청구항 8에 있어서,
    상기 제 2 디멀티플렉서에 대응하는 상기 제 2 로우 내의 서브-픽셀들은, 상기 제 1 수평 구간에 인접한 제 2 수평 구간 내에서, 상기 데이터 신호들을 제 4 전압 레벨로서 실질적으로 유지시키며, 그리고 상기 제 3 전압 레벨 및 상기 제 4 전압 레벨은 서로 다른, 디스플레이 장치.
  10. 청구항 9에 있어서,
    상기 제 3 전압 레벨 및 상기 제 4 전압 레벨은 상기 공통 전압 레벨에 대해 동일한 극성을 가지는, 디스플레이 장치.
  11. 청구항 9에 있어서,
    상기 제 3 전압 레벨 및 상기 제 4 전압 레벨은 상기 공통 전압 레벨에 대해 반대 극성을 가지는, 디스플레이 장치.
  12. 청구항 8에 있어서,
    상기 제 1 디멀티플렉서에 대응하는 상기 제 1 로우 내의 서브-픽셀들은, 상기 제 2 디멀티플렉서에 대응하는 상기 제 1 로우 내의 서브-픽셀들과 썩어 짜인, 디스플레이 장치.
  13. 청구항 12에 있어서,
    2 개의 인접한 서브-픽셀들은 서로 다른 극성에 대응하는, 디스플레이 장치.
  14. 청구항 1에 있어서,
    상기 제 1 디멀티플렉서에 대한 제어 신호들은 상기 제 1 수평 구간에 인접한 제 3 수평 구간 내에서 비동기적인, 디스플레이 장치.
  15. 청구항 14에 있어서,
    상기 제어 신호들은 분리되는, 디스플레이 장치.
  16. 청구항 1에 있어서,
    상기 제어 라인들의 수는 상기 제 1 디멀티플렉서에 대응하는 데이터 라인들의 수와 같은, 디스플레이 장치.
  17. 청구항 1에 있어서,
    상기 서브-픽셀들은 전송 타입의 서브-픽셀들 및 반사 타입의 서브-픽셀들을 포함하며, 상기 전송 타입의 서브-픽셀들은 로우들을 형성하고, 상기 반사 타입의 서브-픽셀들은 그들 간에서 로우들을 형성하는, 디스플레이 장치.
  18. 청구항 17에 있어서,
    상기 제 1 디멀티플렉서의 반사 타입의 서브-픽셀들에 대한 제어 신호들은 전송용 모드에서, 동일한 전압 레벨을 상기 1 수평 구간 내에서 실질적으로 유지시키는, 디스플레이 장치.
  19. 청구항 17에 있어서,
    상기 제 1 디멀티플렉서의 전송 타입의 서브-픽셀들에 대한 제어 신호들은 반사용 모드에서, 동일한 전압 레벨을 상기 1 수평 구간 내에서 실질적으로 유지시키는, 디스플레이 장치.
  20. 디스플레이 장치를 구동하는 방법에 있어서,
    상기 디스플레이 장치는:
    복수의 게이트 라인들, 복수의 데이터 라인들, 및 복수의 서브-픽셀들을 포함한 디스플레이 패널;
    상기 게이트 라인들에 연결된 게이트 드라이버; 및
    상기 데이터 라인들에 연결된 데이터 드라이버;를 포함하고,
    상기 데이터 드라이버는:
    복수의 제어 신호들을 복수의 제어 라인들에 출력하는 디멀티플렉서 제어기;
    복수의 데이터 신호들을 복수의 신호 라인들에 출력하는 데이터 프로세스 부분; 및
    복수의 스위치들을 포함하고, 상기 제어 라인들을 통하여 상기 디멀티플렉서 제어기에 연결되고, 상기 신호 라인들 중 적어도 하나를 통하여 상기 데이터 프로세스 부분에 연결되며, 그리고 상기 데이터 라인들을 통하여 상기 서브-픽셀들에 연결되는 제 1 디멀티플렉서;를 포함하며,
    상기 제 1 디멀티플렉서의 스위치들은 제 1 수평 구간 내에서 턴 온되어 있는, 디스플레이 장치 구동 방법.
KR1020150050233A 2014-09-29 2015-04-09 디스플레이 장치 및 이에 연관된 방법 KR20160037724A (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201462056654P 2014-09-29 2014-09-29
US62/056,654 2014-09-29
US14/583,458 US20160093260A1 (en) 2014-09-29 2014-12-26 Display device and associated method
US14/583,458 2014-12-26

Publications (1)

Publication Number Publication Date
KR20160037724A true KR20160037724A (ko) 2016-04-06

Family

ID=55585124

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150050233A KR20160037724A (ko) 2014-09-29 2015-04-09 디스플레이 장치 및 이에 연관된 방법

Country Status (5)

Country Link
US (1) US20160093260A1 (ko)
JP (1) JP2016071320A (ko)
KR (1) KR20160037724A (ko)
CN (1) CN105469752B (ko)
TW (1) TWI578296B (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190028513A (ko) * 2016-08-10 2019-03-18 우한 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 Rgbw 4원색 패널 구동 아키텍쳐
KR20200023859A (ko) * 2018-08-27 2020-03-06 엘지디스플레이 주식회사 표시 장치
KR20210036689A (ko) * 2019-09-26 2021-04-05 엘지디스플레이 주식회사 반전 신호를 이용한 표시장치와 그 구동 방법

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102219667B1 (ko) * 2014-09-17 2021-02-24 엘지디스플레이 주식회사 표시장치
CA2908285A1 (en) * 2015-10-14 2017-04-14 Ignis Innovation Inc. Driver with multiple color pixel structure
JP2017198914A (ja) * 2016-04-28 2017-11-02 Tianma Japan株式会社 表示装置
TWI578293B (zh) * 2016-06-01 2017-04-11 友達光電股份有限公司 顯示裝置以及其驅動方法
KR102509164B1 (ko) * 2016-09-29 2023-03-13 엘지디스플레이 주식회사 표시장치 및 그를 이용한 서브픽셀 트랜지션 방법
KR20180059664A (ko) * 2016-11-25 2018-06-05 엘지디스플레이 주식회사 표시장치
KR102578713B1 (ko) 2016-11-29 2023-09-18 엘지디스플레이 주식회사 표시장치
CN106935217B (zh) * 2017-03-23 2019-03-15 武汉华星光电技术有限公司 多路输出选择电路及显示装置
US11145268B2 (en) * 2017-04-10 2021-10-12 Sharp Kabushiki Kaisha Active matrix substrate including setting thin film transistor and resetting thin film transistor and display device including same
TWI608276B (zh) * 2017-05-31 2017-12-11 友達光電股份有限公司 顯示裝置
TWI632535B (zh) * 2017-07-05 2018-08-11 友達光電股份有限公司 顯示裝置及其驅動方法
US10643519B2 (en) * 2017-07-24 2020-05-05 Solomon Systech (Shenzhen) Limited Method and apparatus of grayscale image generation in monochrome display
TWI646514B (zh) * 2017-08-24 2019-01-01 友達光電股份有限公司 應用於顯示裝置的多工器
US11749222B2 (en) * 2017-08-29 2023-09-05 Sharp Kabushiki Kaisha Active matrix substrate and display device
KR102502762B1 (ko) 2017-09-13 2023-02-22 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
US11250752B2 (en) 2017-10-03 2022-02-15 Intel Corporation Display circuits
KR102444215B1 (ko) 2017-11-09 2022-09-20 삼성디스플레이 주식회사 표시 장치
CN107731193B (zh) * 2017-11-20 2021-01-15 Tcl华星光电技术有限公司 一种用于大尺寸面板的驱动电路及驱动方法
CN108492788B (zh) * 2018-03-05 2020-08-11 业成科技(成都)有限公司 液晶显示控制装置
TWI658456B (zh) * 2018-04-30 2019-05-01 友達光電股份有限公司 顯示裝置及顯示裝置的驅動電路
TWI659407B (zh) * 2018-05-22 2019-05-11 友達光電股份有限公司 顯示裝置
CN108550342A (zh) * 2018-07-02 2018-09-18 京东方科技集团股份有限公司 数据驱动电路及其驱动方法、阵列基板和显示面板
KR102482983B1 (ko) * 2018-08-02 2022-12-30 삼성디스플레이 주식회사 표시 패널 및 표시 장치
TWI678693B (zh) * 2018-09-12 2019-12-01 友達光電股份有限公司 多工器驅動方法以及顯示裝置
US10789894B2 (en) * 2018-11-28 2020-09-29 Wuhan China Star Optoelectronics Technology Co., Ltd. Drive method for display panel
TWI703540B (zh) * 2019-06-17 2020-09-01 友達光電股份有限公司 顯示面板
WO2021102734A1 (zh) * 2019-11-27 2021-06-03 京东方科技集团股份有限公司 显示基板及显示装置
CN113160733B (zh) * 2020-01-22 2023-05-30 群创光电股份有限公司 电子装置
TWI724840B (zh) * 2020-03-26 2021-04-11 友達光電股份有限公司 顯示面板
US20210397301A1 (en) * 2020-06-23 2021-12-23 Synaptics Incorporated Reducing connections from a sensing module associated with a display device
TWI729907B (zh) * 2020-08-14 2021-06-01 凌巨科技股份有限公司 顯示器以及用於顯示器的多工器
CN111986608B (zh) * 2020-08-20 2021-11-02 武汉华星光电技术有限公司 多路分配器及具有该多路分配器的显示面板
CN111951727B (zh) * 2020-08-25 2022-10-18 昆山国显光电有限公司 显示面板及显示装置
KR20220030493A (ko) * 2020-09-02 2022-03-11 삼성디스플레이 주식회사 표시 장치
CN112102776B (zh) * 2020-09-29 2021-07-06 上海天马有机发光显示技术有限公司 一种显示装置及其驱动方法
US11735090B2 (en) 2020-09-30 2023-08-22 Beijing Boe Optoelectronics Technology Co., Ltd. Display panel having a varied multiplexing gate signal voltage
TWI770633B (zh) * 2020-10-14 2022-07-11 友達光電股份有限公司 顯示裝置
US11769436B2 (en) 2021-02-17 2023-09-26 Samsung Electronics Co., Ltd. Display apparatus including display driving circuit and display panel
CN113674669B (zh) * 2021-08-17 2023-06-27 武汉华星光电半导体显示技术有限公司 显示面板
CN114743493B (zh) * 2022-04-02 2023-06-30 武汉天马微电子有限公司 一种显示面板和显示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100430100B1 (ko) * 1999-03-06 2004-05-03 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법
US7508479B2 (en) * 2001-11-15 2009-03-24 Samsung Electronics Co., Ltd. Liquid crystal display
CN1682270A (zh) * 2002-09-12 2005-10-12 皇家飞利浦电子股份有限公司 减小闪烁的透反射式显示器
KR100666646B1 (ko) * 2005-09-15 2007-01-09 삼성에스디아이 주식회사 유기전계발광표시장치 및 유기전계발광표시장치의 구동방법
JP4674280B2 (ja) * 2008-03-13 2011-04-20 奇美電子股▲ふん▼有限公司 デマルチプレクサ、それを用いた電子装置、液晶表示装置
KR101093352B1 (ko) * 2010-03-10 2011-12-14 삼성모바일디스플레이주식회사 평판표시장치 및 그 구동방법
KR20120002069A (ko) * 2010-06-30 2012-01-05 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101985247B1 (ko) * 2011-12-02 2019-06-04 엘지디스플레이 주식회사 액정표시장치와 그 구동 방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190028513A (ko) * 2016-08-10 2019-03-18 우한 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 Rgbw 4원색 패널 구동 아키텍쳐
KR20200023859A (ko) * 2018-08-27 2020-03-06 엘지디스플레이 주식회사 표시 장치
KR20210036689A (ko) * 2019-09-26 2021-04-05 엘지디스플레이 주식회사 반전 신호를 이용한 표시장치와 그 구동 방법

Also Published As

Publication number Publication date
TW201612879A (en) 2016-04-01
JP2016071320A (ja) 2016-05-09
CN105469752A (zh) 2016-04-06
CN105469752B (zh) 2018-07-27
TWI578296B (zh) 2017-04-11
US20160093260A1 (en) 2016-03-31

Similar Documents

Publication Publication Date Title
KR20160037724A (ko) 디스플레이 장치 및 이에 연관된 방법
US10339880B2 (en) Drive method of RGBW four primary colors display panel
TWI635471B (zh) 顯示裝置與子畫素轉換方法
US8587504B2 (en) Liquid crystal display and method of driving the same
US8922603B2 (en) Multi-primary color display device
KR100982104B1 (ko) 디스플레이 디바이스
US10140937B2 (en) Display panel, liquid crystal display and driving method therefor
US20060193002A1 (en) Drive circuit chip and display device
US10192510B2 (en) Source driving module generating two groups of gamma voltages and liquid crystal display device using same
WO2018090627A1 (zh) 数据线多路分配器、显示基板、显示面板及显示装置
US20110249046A1 (en) Liquid crystal display device
JP2016539365A (ja) 液晶パネルの駆動回路、駆動方法及び液晶表示装置
RU2494475C2 (ru) Дисплейное устройство и способ управления
US20190088185A1 (en) Driving method for display panel
US11282425B2 (en) Source driving circuit and display panel
US9595233B2 (en) Display device and driving method thereof
US20200081309A1 (en) Display device
JP2004521397A (ja) ディスプレイデバイスとその駆動方法
US20200365101A1 (en) Display substrate, display panel and driving method thereof
KR101343498B1 (ko) 액정표시장치
KR20140079089A (ko) 액정표시장치 및 그 구동방법
US10360869B2 (en) Liquid crystal panel driving circuit and liquid crystal display device
KR101872481B1 (ko) 액정표시장치 및 그 구동방법
WO2024040523A1 (zh) 液晶显示面板的驱动方法和液晶显示面板
KR20090099718A (ko) 게이트 드라이버