KR20150119613A - 반도체 패키지 및 이를 제조하는 방법 - Google Patents
반도체 패키지 및 이를 제조하는 방법 Download PDFInfo
- Publication number
- KR20150119613A KR20150119613A KR1020140045168A KR20140045168A KR20150119613A KR 20150119613 A KR20150119613 A KR 20150119613A KR 1020140045168 A KR1020140045168 A KR 1020140045168A KR 20140045168 A KR20140045168 A KR 20140045168A KR 20150119613 A KR20150119613 A KR 20150119613A
- Authority
- KR
- South Korea
- Prior art keywords
- epoxy resin
- flexible substrate
- heat
- heat dissipation
- modified epoxy
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 102
- 238000004519 manufacturing process Methods 0.000 title abstract description 12
- 239000000758 substrate Substances 0.000 claims abstract description 68
- 239000003822 epoxy resin Substances 0.000 claims abstract description 53
- 229920000647 polyepoxide Polymers 0.000 claims abstract description 53
- 239000003973 paint Substances 0.000 claims abstract description 17
- 239000000945 filler Substances 0.000 claims abstract description 16
- 229910000679 solder Inorganic materials 0.000 claims abstract description 11
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims abstract description 9
- 239000010931 gold Substances 0.000 claims abstract description 9
- 229910052737 gold Inorganic materials 0.000 claims abstract description 9
- 229920005989 resin Polymers 0.000 claims abstract description 7
- 239000011347 resin Substances 0.000 claims abstract description 7
- 230000017525 heat dissipation Effects 0.000 claims description 72
- RAXXELZNTBOGNW-UHFFFAOYSA-N imidazole Natural products C1=CNC=N1 RAXXELZNTBOGNW-UHFFFAOYSA-N 0.000 claims description 24
- 238000000034 method Methods 0.000 claims description 21
- 239000011248 coating agent Substances 0.000 claims description 20
- 238000000576 coating method Methods 0.000 claims description 20
- 230000005855 radiation Effects 0.000 claims description 19
- 239000003795 chemical substances by application Substances 0.000 claims description 15
- KUBDPQJOLOUJRM-UHFFFAOYSA-N 2-(chloromethyl)oxirane;4-[2-(4-hydroxyphenyl)propan-2-yl]phenol Chemical compound ClCC1CO1.C=1C=C(O)C=CC=1C(C)(C)C1=CC=C(O)C=C1 KUBDPQJOLOUJRM-UHFFFAOYSA-N 0.000 claims description 14
- 239000000463 material Substances 0.000 claims description 14
- 150000001412 amines Chemical class 0.000 claims description 8
- 229920003986 novolac Polymers 0.000 claims description 6
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 claims description 6
- 239000002245 particle Substances 0.000 claims description 6
- 239000005011 phenolic resin Substances 0.000 claims description 6
- JOYRKODLDBILNP-UHFFFAOYSA-N Ethyl urethane Chemical compound CCOC(N)=O JOYRKODLDBILNP-UHFFFAOYSA-N 0.000 claims description 5
- 229920001296 polysiloxane Polymers 0.000 claims description 5
- KXGFMDJXCMQABM-UHFFFAOYSA-N 2-methoxy-6-methylphenol Chemical compound [CH]OC1=CC=CC([CH])=C1O KXGFMDJXCMQABM-UHFFFAOYSA-N 0.000 claims description 2
- 239000000203 mixture Substances 0.000 claims description 2
- 229920001568 phenolic resin Polymers 0.000 claims description 2
- DSROZUMNVRXZNO-UHFFFAOYSA-K tris[(1-naphthalen-1-yl-3-phenylnaphthalen-2-yl)oxy]alumane Chemical compound C=1C=CC=CC=1C=1C=C2C=CC=CC2=C(C=2C3=CC=CC=C3C=CC=2)C=1O[Al](OC=1C(=C2C=CC=CC2=CC=1C=1C=CC=CC=1)C=1C2=CC=CC=C2C=CC=1)OC(C(=C1C=CC=CC1=C1)C=2C3=CC=CC=C3C=CC=2)=C1C1=CC=CC=C1 DSROZUMNVRXZNO-UHFFFAOYSA-K 0.000 claims 2
- 239000011342 resin composition Substances 0.000 claims 1
- 229920001187 thermosetting polymer Polymers 0.000 claims 1
- BRLQWZUYTZBJKN-UHFFFAOYSA-N Epichlorohydrin Chemical compound ClCC1CO1 BRLQWZUYTZBJKN-UHFFFAOYSA-N 0.000 abstract 1
- 239000003054 catalyst Substances 0.000 abstract 1
- 239000004848 polyfunctional curative Substances 0.000 abstract 1
- 229920000459 Nitrile rubber Polymers 0.000 description 6
- 239000004973 liquid crystal related substance Substances 0.000 description 5
- 238000004382 potting Methods 0.000 description 5
- -1 regions Substances 0.000 description 5
- IISBACLAFKSPIT-UHFFFAOYSA-N bisphenol A Chemical compound C=1C=C(O)C=CC=1C(C)(C)C1=CC=C(O)C=C1 IISBACLAFKSPIT-UHFFFAOYSA-N 0.000 description 4
- WSFSSNUMVMOOMR-UHFFFAOYSA-N Formaldehyde Chemical compound O=C WSFSSNUMVMOOMR-UHFFFAOYSA-N 0.000 description 3
- ISWSIDIOOBJBQZ-UHFFFAOYSA-N Phenol Chemical compound OC1=CC=CC=C1 ISWSIDIOOBJBQZ-UHFFFAOYSA-N 0.000 description 3
- 238000007650 screen-printing Methods 0.000 description 3
- LLPKQRMDOFYSGZ-UHFFFAOYSA-N 2,5-dimethyl-1h-imidazole Chemical compound CC1=CN=C(C)N1 LLPKQRMDOFYSGZ-UHFFFAOYSA-N 0.000 description 2
- LXBGSDVWAMZHDD-UHFFFAOYSA-N 2-methyl-1h-imidazole Chemical compound CC1=NC=CN1 LXBGSDVWAMZHDD-UHFFFAOYSA-N 0.000 description 2
- QTWJRLJHJPIABL-UHFFFAOYSA-N 2-methylphenol;3-methylphenol;4-methylphenol Chemical compound CC1=CC=C(O)C=C1.CC1=CC=CC(O)=C1.CC1=CC=CC=C1O QTWJRLJHJPIABL-UHFFFAOYSA-N 0.000 description 2
- UFWIBTONFRDIAS-UHFFFAOYSA-N Naphthalene Chemical compound C1=CC=CC2=CC=CC=C21 UFWIBTONFRDIAS-UHFFFAOYSA-N 0.000 description 2
- PXKLMJQFEQBVLD-UHFFFAOYSA-N bisphenol F Chemical compound C1=CC(O)=CC=C1CC1=CC=C(O)C=C1 PXKLMJQFEQBVLD-UHFFFAOYSA-N 0.000 description 2
- NTXGQCSETZTARF-UHFFFAOYSA-N buta-1,3-diene;prop-2-enenitrile Chemical compound C=CC=C.C=CC#N NTXGQCSETZTARF-UHFFFAOYSA-N 0.000 description 2
- 229930003836 cresol Natural products 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000011256 inorganic filler Substances 0.000 description 2
- 229910003475 inorganic filler Inorganic materials 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- FBHPRUXJQNWTEW-UHFFFAOYSA-N 1-benzyl-2-methylimidazole Chemical compound CC1=NC=CN1CC1=CC=CC=C1 FBHPRUXJQNWTEW-UHFFFAOYSA-N 0.000 description 1
- KKKDZZRICRFGSD-UHFFFAOYSA-N 1-benzylimidazole Chemical compound C1=CN=CN1CC1=CC=CC=C1 KKKDZZRICRFGSD-UHFFFAOYSA-N 0.000 description 1
- SEULWJSKCVACTH-UHFFFAOYSA-N 1-phenylimidazole Chemical compound C1=NC=CN1C1=CC=CC=C1 SEULWJSKCVACTH-UHFFFAOYSA-N 0.000 description 1
- VILCJCGEZXAXTO-UHFFFAOYSA-N 2,2,2-tetramine Chemical compound NCCNCCNCCN VILCJCGEZXAXTO-UHFFFAOYSA-N 0.000 description 1
- SESYNEDUKZDRJL-UHFFFAOYSA-N 3-(2-methylimidazol-1-yl)propanenitrile Chemical compound CC1=NC=CN1CCC#N SESYNEDUKZDRJL-UHFFFAOYSA-N 0.000 description 1
- RNLHGQLZWXBQNY-UHFFFAOYSA-N 3-(aminomethyl)-3,5,5-trimethylcyclohexan-1-amine Chemical compound CC1(C)CC(N)CC(C)(CN)C1 RNLHGQLZWXBQNY-UHFFFAOYSA-N 0.000 description 1
- VPWNQTHUCYMVMZ-UHFFFAOYSA-N 4,4'-sulfonyldiphenol Chemical compound C1=CC(O)=CC=C1S(=O)(=O)C1=CC=C(O)C=C1 VPWNQTHUCYMVMZ-UHFFFAOYSA-N 0.000 description 1
- ULKLGIFJWFIQFF-UHFFFAOYSA-N 5K8XI641G3 Chemical compound CCC1=NC=C(C)N1 ULKLGIFJWFIQFF-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- RPNUMPOLZDHAAY-UHFFFAOYSA-N Diethylenetriamine Chemical compound NCCNCCN RPNUMPOLZDHAAY-UHFFFAOYSA-N 0.000 description 1
- UEEJHVSXFDXPFK-UHFFFAOYSA-N N-dimethylaminoethanol Chemical compound CN(C)CCO UEEJHVSXFDXPFK-UHFFFAOYSA-N 0.000 description 1
- GSEJCLTVZPLZKY-UHFFFAOYSA-N Triethanolamine Chemical compound OCCN(CCO)CCO GSEJCLTVZPLZKY-UHFFFAOYSA-N 0.000 description 1
- FDLQZKYLHJJBHD-UHFFFAOYSA-N [3-(aminomethyl)phenyl]methanamine Chemical compound NCC1=CC=CC(CN)=C1 FDLQZKYLHJJBHD-UHFFFAOYSA-N 0.000 description 1
- 229920000800 acrylic rubber Polymers 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 150000004982 aromatic amines Chemical class 0.000 description 1
- 238000000533 capillary isoelectric focusing Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 229960002887 deanol Drugs 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- XXBDWLFCJWSEKW-UHFFFAOYSA-N dimethylbenzylamine Chemical compound CN(C)CC1=CC=CC=C1 XXBDWLFCJWSEKW-UHFFFAOYSA-N 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000020169 heat generation Effects 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000004843 novolac epoxy resin Substances 0.000 description 1
- 239000010680 novolac-type phenolic resin Substances 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 229920000058 polyacrylate Polymers 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 150000003335 secondary amines Chemical class 0.000 description 1
- 150000003512 tertiary amines Chemical class 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/373—Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
- H01L23/3737—Organic materials with or without a thermoconductive filler
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/29—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
- H01L23/293—Organic, e.g. plastic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3135—Double encapsulation or coating and encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5386—Geometry or layout of the interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/17—Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/27—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L24/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13144—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/27—Manufacturing methods
- H01L2224/27011—Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature
- H01L2224/27013—Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature for holding or confining the layer connector, e.g. solder flow barrier
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29199—Material of the matrix
- H01L2224/2929—Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29199—Material of the matrix
- H01L2224/2929—Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
- H01L2224/29291—The principal constituent being an elastomer, e.g. silicones, isoprene, neoprene
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29298—Fillers
- H01L2224/29299—Base material
- H01L2224/29386—Base material with a principal constituent of the material being a non metallic, non metalloid inorganic material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/29198—Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
- H01L2224/29298—Fillers
- H01L2224/29499—Shape or distribution of the fillers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/818—Bonding techniques
- H01L2224/81801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8319—Arrangement of the layer connectors prior to mounting
- H01L2224/83192—Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
- H01L2224/8385—Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
- H01L2224/83855—Hardening the adhesive by curing, i.e. thermosetting
- H01L2224/83862—Heat curing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/83909—Post-treatment of the layer connector or bonding area
- H01L2224/83951—Forming additional members, e.g. for reinforcing, fillet sealant
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/921—Connecting a surface with connectors of different types
- H01L2224/9212—Sequential connecting processes
- H01L2224/92122—Sequential connecting processes the first connecting process involving a bump connector
- H01L2224/92125—Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5387—Flexible insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/0665—Epoxy resin
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
- Wire Bonding (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
반도체 패키지 및 이의 제조 방법이 개시된다. 상기 반도체 패키지는 신호 라인들이 형성된 플렉서블 기판 상에 골드 범프들 또는 솔더 범프들을 통해 상기 신호 라인들과 연결되도록 본딩된 반도체 소자와, 상기 반도체 소자 및 상기 반도체 소자와 인접하는 상기 플렉서블 기판의 상부면 일부 상에 형성된 방열층을 포함한다. 상기 방열층은 방열 도료의 도포 및 경화를 통해 형성되며, 상기 방열 도료는 에피클로로하이드린 비스페놀 A 수지, 변성 에폭시 수지, 경화제, 경화 촉진제 및 방열 충진제를 포함한다.
Description
본 발명의 실시예들은 반도체 패키지 및 이를 제조하는 방법에 관한 것이다. 보다 상세하게는, COF(Chip On Film) 테이프, TCP(Tape Carrier Package) 테이프 등과 같은 플렉서블 기판 상에 탑재되는 반도체 패키지 및 이를 제조하는 방법에 관한 것이다.
일반적으로, LCD(Liquid Crystal Display)와 같은 디스플레이 장치는 액정표시패널과 상기 액정표시패널의 후면에 배치된 백라이트 유닛을 포함할 수 있다. 상기 액정표시패널의 구동을 위하여 드라이버(Driver) IC 등과 같은 반도체 소자들이 사용될 수 있으며, 상기 반도체 소자들은 COF, TCP, COG(Chip On Glass) 등과 같은 패키징 기술을 이용하여 상기 액정표시패널과 접속될 수 있다.
특히, 씨오에프형(이하 ‘COF형’이라 한다) 반도체 패키지의 경우 고해상도를 갖는 디스플레이 장치를 구현하기 위하여 반도체 소자의 구동 부하가 상승될 수 있으며 이에 의해 상기 반도체 소자의 발열 문제가 심각하게 대두되고 있다.
상기와 같은 반도체 소자의 발열 문제를 해결하기 위하여 대한민국 공개특허공보 제10-2009-0110206호에는 플렉서블 기판과, 상기 플렉서블 기판의 상부면에 장착된 반도체 소자 및 상기 플렉서블 기판의 하부면에 접착 부재를 이용하여 장착된 방열 부재를 포함하는 COF형 반도체 패키지가 개시되어 있다.
그러나, 상기와 같이 플렉서블 기판의 하부면에 방열 부재를 장착하는 경우, 상기 플렉서블 기판의 열전도율이 상대적으로 낮기 때문에 방열 효율이 충분하지 않을 수 있다. 또한, 상기 방열 부재가 알루미늄 등의 금속으로 이루어진 플레이트 형태를 가지므로 상기 COF형 반도체 패키지의 유연성을 저하시키는 원인으로 작용할 수 있으며, 아울러 상기 방열 부재가 상기 플렉서블 기판으로부터 분리되는 문제점이 발생될 수 있다.
상기와 같은 문제점을 해결하기 위한 본 발명의 실시예들은 반도체 소자의 방열 효율을 충분히 향상시킬 수 있는 반도체 패키지와 이를 제조하는 방법을 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명의 일 측면에 따르면, 반도체 패키지는, 신호 라인들이 형성된 플렉서블 기판과, 골드 범프들 또는 솔더 범프들을 통해 상기 신호 라인들과 연결되도록 상기 플렉서블 기판 상에 본딩된 반도체 소자와, 상기 플렉서블 기판 및 상기 반도체 소자 상에 형성된 방열층을 포함할 수 있다. 이때, 상기 방열층은, 에피클로로하이드린 비스페놀 A 수지, 변성 에폭시 수지, 경화제, 경화 촉진제 및 방열 충전제를 포함하는 방열 도료를 도포하고 이어서 상기 도포된 방열 도료를 경화시킴으로써 획득될 수 있다.
본 발명의 실시예들에 따르면, 상기 방열 도료는, 에피클로로하이드린 비스페놀 A 수지 1 내지 5 중량%, 변성 에폭시 수지 1 내지 5 중량%, 경화제 1 내지 10 중량%, 경화 촉진제 1 내지 5 중량% 및 나머지 방열 충진제를 포함할 수 있다.
본 발명의 실시예들에 따르면, 상기 변성 에폭시 수지는, CTBN 변성 에폭시 수지, ATBN 변성 에폭시 수지, NBR 변성 에폭시 수지, 우레탄 변성 에폭시 수지 또는 실리콘 변성 에폭시 수지일 수 있다.
본 발명의 실시예들에 따르면, 상기 경화제로는 노볼락 타입 페놀 수지가 사용될 수 있다.
본 발명의 실시예들에 따르면, 상기 경화 촉진제로는 이미다졸계 경화 촉진제 또는 아민계 경화 촉진제가 사용될 수 있다.
본 발명의 실시예들에 따르면, 상기 방열 충전제는 약 0.01 내지 50 ㎛ 정도의 입자 크기를 갖는 알루미늄 산화물을 포함할 수 있다.
본 발명의 실시예들에 따르면, 상기 방열층은, 상기 반도체 소자의 측면들과 상기 플렉서블 기판 상에 형성된 제1 방열층과, 상기 반도체 소자의 상부면 상에 형성된 제2 방열층을 포함할 수 있다.
본 발명의 실시예들에 따르면, 상기 반도체 패키지는 상기 반도체 소자와 상기 플렉서블 기판 사이의 공간을 채우는 언더필층을 더 포함할 수 있다.
본 발명의 실시예들에 따르면, 상기 방열층과 상기 언더필층은 동일한 물질로 이루어질 수 있다.
상기 목적을 달성하기 위한 본 발명의 다른 측면에 따른 반도체 패키지의 제조 방법은, 신호 라인들이 형성된 플렉서블 기판 상에 골드 범프들 또는 솔더 범프들을 통해 상기 신호 라인들과 연결되도록 반도체 소자를 본딩하는 단계와, 상기 반도체 소자 및 상기 반도체 소자와 인접하는 상기 플렉서블 기판의 상부면 일부 상에 방열 도료를 도포하여 방열층을 형성하는 단계와, 상기 방열층을 경화시키는 단계를 포함할 수 있다. 이때, 상기 방열 도료는, 에피클로로하이드린 비스페놀 A 수지, 변성 에폭시 수지, 경화제, 경화 촉진제 및 방열 충진제를 포함할 수 있다.
본 발명의 실시예들에 따르면, 상기 방열층을 형성하는 단계는, 상기 반도체 소자의 측면들과 상기 플렉서블 기판 상에 상기 방열 도료를 도포하는 단계와, 상기 반도체 소자의 상부면 상에 상기 방열 도료를 도포하는 단계를 포함할 수 있다.
본 발명의 실시예들에 따르면, 상기 방열층을 형성하는 단계는, 상기 반도체 소자 및 상기 플렉서블 기판을 부분적으로 노출시키는 개구가 형성된 마스크를 상기 플렉서블 기판 상에 위치시키는 단계와, 상기 방열 도료를 스퀴지 방식으로 상기 개구에 충진하는 단계를 포함할 수 있다.
본 발명의 실시예들에 따르면, 상기 반도체 소자와 상기 플렉서블 기판 사이의 공간을 채우는 언더필층을 형성하는 단계와, 상기 언더필층을 경화시키는 단계가 더 수행될 수 있다.
본 발명의 실시예들에 따르면, 상기 언더필층은 언더필 수지를 상기 반도체 소자와 상기 플렉서블 기판 사이에 주입함으로써 획득될 수 있다.
본 발명의 실시예들에 따르면, 상기 반도체 소자가 본딩될 영역 상에 상기 방열 도료를 도포하여 언더필층을 형성하는 단계가 더 수행될 수 있으며, 상기 반도체 소자는 상기 골드 범프들 또는 솔더 범프들이 상기 언더필층을 통해 상기 신호 라인들과 연결되도록 본딩될 수 있다.
본 발명의 실시예들에 따르면, 상기 방열 도료는, 에피클로로하이드린 비스페놀 A 수지 1 내지 5 중량%, 변성 에폭시 수지 1 내지 5 중량%, 경화제 1 내지 10 중량%, 경화 촉진제 1 내지 5 중량% 및 나머지 방열 충진제를 포함할 수 있다.
본 발명의 실시예들에 따르면, 상기 변성 에폭시 수지는, CTBN 변성 에폭시 수지, ATBN 변성 에폭시 수지, NBR 변성 에폭시 수지, 우레탄 변성 에폭시 수지 또는 실리콘 변성 에폭시 수지일 수 있다.
본 발명의 실시예들에 따르면, 상기 경화제로는 노볼락 타입 페놀 수지가 사용될 수 있다.
본 발명의 실시예들에 따르면, 상기 경화 촉진제로는 이미다졸계 경화 촉진제 또는 아민계 경화 촉진제가 사용될 수 있다.
본 발명의 실시예들에 따르면, 상기 방열 충전제는 약 0.01 내지 50 ㎛ 정도의 입자 크기를 갖는 알루미늄 산화물을 포함할 수 있다.
상술한 바와 같은 본 발명의 실시예들에 따르면, 플렉서블 기판과 반도체 소자 상에는 상기 반도체 소자로부터 발생된 열을 방출하기 위한 방열층이 형성될 수 있다. 상기 방열층은 에피클로로하이드린 비스페놀 A 수지 및 변성 에폭시 수지에 의해 유연성과 접착성이 개선될 수 있으며, 방열 충진제에 의해 상대적으로 높은 열전도도를 가질 수 있다.
따라서, 종래 기술에 비하여 상기 방열층에 의해 상기 반도체 소자로부터의 방열 효율이 크게 향상될 수 있다. 또한 상기 방열층이 개선된 유연성과 접착성을 가지므로 상기 플렉서블 기판 및 상기 반도체 소자로부터 상기 방열층의 분리가 충분히 방지될 수 있으며, 아울러 상기 플렉서블 기판의 유연성을 안정적으로 유지시킬 수 있다.
추가적으로, 상기 플렉서블 기판과 상기 반도체 소자 사이에 개선된 열전도도를 갖는 언더필층을 형성함으로써 상기 반도체 소자로부터의 방열 효율이 더욱 향상될 수 있다.
도 1 내지 도 4는 본 발명의 일 실시예에 따른 반도체 패키지를 제조하는 방법을 설명하기 위한 개략적인 단면도들이다.
도 5 및 도 6은 도 1 내지 도 4에 의해 제조된 반도체 패키지를 설명하기 위한 사진들이다.
도 7 및 도 8은 본 발명의 다른 실시예에 따른 반도체 패키지를 설명하기 위한 개략적인 단면도이다.
도 9 내지 도 11은 본 발명의 또 다른 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 개략적인 단면도들이다.
도 5 및 도 6은 도 1 내지 도 4에 의해 제조된 반도체 패키지를 설명하기 위한 사진들이다.
도 7 및 도 8은 본 발명의 다른 실시예에 따른 반도체 패키지를 설명하기 위한 개략적인 단면도이다.
도 9 내지 도 11은 본 발명의 또 다른 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 개략적인 단면도들이다.
이하, 본 발명은 본 발명의 실시예들을 보여주는 첨부 도면들을 참조하여 더욱 상세하게 설명된다. 그러나, 본 발명은 하기에서 설명되는 실시예들에 한정된 바와 같이 구성되어야만 하는 것은 아니며 이와 다른 여러 가지 형태로 구체화될 수 있을 것이다. 하기의 실시예들은 본 발명이 온전히 완성될 수 있도록 하기 위하여 제공된다기보다는 본 발명의 기술 분야에서 숙련된 당업자들에게 본 발명의 범위를 충분히 전송하기 위하여 제공된다.
하나의 요소가 다른 하나의 요소 또는 층 상에 배치되는 또는 연결되는 것으로서 설명되는 경우 상기 요소는 상기 다른 하나의 요소 상에 직접적으로 배치되거나 연결될 수도 있으며, 다른 요소들 또는 층들이 이들 사이에 게재될 수도 있다. 이와 다르게, 하나의 요소가 다른 하나의 요소 상에 직접적으로 배치되거나 연결되는 것으로서 설명되는 경우, 그들 사이에는 또 다른 요소가 있을 수 없다. 다양한 요소들, 조성들, 영역들, 층들 및/또는 부분들과 같은 다양한 항목들을 설명하기 위하여 제1, 제2, 제3 등의 용어들이 사용될 수 있으나, 상기 항목들은 이들 용어들에 의하여 한정되지는 않을 것이다.
하기에서 사용된 전문 용어는 단지 특정 실시예들을 설명하기 위한 목적으로 사용되는 것이며, 본 발명을 한정하기 위한 것은 아니다. 또한, 달리 한정되지 않는 이상, 기술 및 과학 용어들을 포함하는 모든 용어들은 본 발명의 기술 분야에서 통상적인 지식을 갖는 당업자에게 이해될 수 있는 동일한 의미를 갖는다. 통상적인 사전들에서 한정되는 것들과 같은 상기 용어들은 관련 기술과 본 발명의 설명의 문맥에서 그들의 의미와 일치하는 의미를 갖는 것으로 해석될 것이며, 명확히 한정되지 않는 한 이상적으로 또는 과도하게 외형적인 직감으로 해석되지는 않을 것이다.
본 발명의 실시예들은 본 발명의 이상적인 실시예들의 개략적인 도해들을 참조하여 설명된다. 이에 따라, 상기 도해들의 형상들로부터의 변화들, 예를 들면, 제조 방법들 및/또는 허용 오차들의 변화는 충분히 예상될 수 있는 것들이다. 따라서, 본 발명의 실시예들은 도해로서 설명된 영역들의 특정 형상들에 한정된 바대로 설명되어지는 것은 아니라 형상들에서의 편차를 포함하는 것이며, 도면들에 설명된 영역은 전적으로 개략적인 것이며 이들의 형상은 영역의 정확한 형상을 설명하기 위한 것이 아니며 또한 본 발명의 범위를 한정하고자 하는 것도 아니다.
도 1 내지 도 4는 본 발명의 일 실시예에 따른 반도체 패키지를 제조하는 방법을 설명하기 위한 개략적인 단면도들이며, 도 5 및 도 6은 도 1 내지 도 4에 의해 제조된 반도체 패키지를 설명하기 위한 사진들이다.
도 1을 참조하면, 유연성을 갖는 플렉서블 기판(110) 상에 반도체 소자(120)가 탑재될 수 있다. 예를 들면, COF형 반도체 패키지를 제조하기 위하여 COF 테이프가 상기 플렉서블 기판(110)으로서 사용될 수 있다. 그러나, 상기와 다르게 TCP 테이프, BGA(Ball Grid Array) 테이프, ASIC(Application Specific Integrated Circuit) 테이프 또는 FPC(Flexible Printed Circuit) 등이 상기 플렉서블 기판(110)으로서 사용될 수도 있다.
상기 플렉서블 기판(110) 상에는 도전성 패턴들과 같은 신호 라인들(112)이 형성될 수 있으며, 또한 상기 신호 라인들(112)을 보호하기 위한 절연층(114)이 형성될 수 있다. 상기 반도체 소자(120)는 골드 범프들 또는 솔더 범프들(122)을 통해 상기 신호 라인들(112)과 연결되도록 상기 플렉서블 기판(110) 상에 본딩될 수 있다. 예를 들면, 상기 신호 라인들(112)은 구리 등의 도전성 물질로 이루어질 수 있으며, 상기 절연층(114)은 SR층(Surface Resist layer) 또는 솔더 레지스트층(Solder Resist layer)일 수 있다.
도 2 및 도 3을 참조하면, 상기 반도체 소자(120)로부터 열을 방출하기 위한 방열층(130)이 상기 반도체 소자(120) 상에 형성될 수 있다. 예를 들면, 상기 방열층(130)은 포팅(potting) 공정을 통해 형성될 수 있다.
본 발명의 일 실시예에 따르면, 도 2에 도시된 바와 같이, 상기 반도체 소자(120)의 측면들 및 상기 반도체 소자(120)의 측면들과 인접한 상기 플렉서블 기판(110)의 일부 상에 방열 도료를 도포하여 제1 방열층(132)을 형성하고, 이어서 도 3에 도시된 바와 같이, 상기 반도체 소자(120)의 상부면 상에 상기 방열 도료를 도포하여 제2 방열층(134)을 형성할 수 있다.
상기 방열층(130)을 형성하기 위한 포팅 유닛은 직교 좌표 로봇 형태의 구동부에 의해 수직 및 수평 방향으로 이동될 수 있다. 특히, 상기 제1 방열층(132)을 형성하기 위하여 상기 반도체 소자(120)의 측면들을 따라 수평 방향으로 이동될 수 있으며, 상기 제2 방열층(134)을 형성하기 위하여 상기 반도체 소자(120)의 상부에서 수평 방향으로 이동될 수 있다.
본 발명의 다른 실시예에 따르면, 상기 방열층(130)은 도 4에 도시된 바와 같이 스크린 프린팅 공정을 통해 형성될 수 있다. 예를 들면, 상기 플렉서블 기판(110) 상에 상기 반도체 소자(120) 및 상기 반도체 소자(120)와 인접한 상기 플렉서블 기판(110)의 일부를 노출시키는 개구가 형성된 마스크(140)를 위치시키고, 상기 방열 도료를 스퀴지(squeegee) 방식으로 상기 개구에 충진함으로써 상기 방열층(130)이 형성될 수 있다.
한편, 상기 포팅 공정 및 스크린 프린팅 공정을 수행하는 동안 상기 방열 도료가 상기 플렉서블 기판(110)과 상기 반도체 소자(120) 사이의 공간으로 침투될 수 있다. 그러나, 상기 방열 도료가 상기 플렉서블 기판(110)과 상기 반도체 소자(120) 사이의 공간으로 충분히 침투되지 않는 경우 상기 플렉서블 기판(110)과 상기 반도체 소자(120) 사이에는 도시된 바와 같이 공기층이 형성될 수도 있다.
본 발명의 일 실시예에 따르면, 상기 방열 도료가 상기 플렉서블 기판(110)과 상기 반도체 소자(120) 사이의 공간으로 충분히 침투될 수 있도록 상기 방열 도료의 점도를 조절할 수 있다. 이 경우, 상기 플렉서블 기판(110)과 상기 반도체 소자(120) 사이에는 상기 방열 도료의 침투에 의해 언더필층이 형성될 수 있다.
도 5 및 도 6을 참조하면, 상기와 같이 방열층(130)을 형성한 후 상기 방열층(130)을 경화 챔버 내에서 약 140 내지 160℃, 예를 들면, 약 150℃ 정도의 온도로 약 1시간 동안 경화시킬 수 있으며, 이에 따라 상기 반도체 소자(120) 및 상기 플렉서블 기판(110) 상에는 개선된 방열 특성과 유연성을 갖는 방열층(130)이 완성될 수 있다.
본 발명의 일 실시예에 따르면, 상기 방열 도료는 에피클로로하이드린(epichlorohydrin) 비스페놀 A 수지, 변성 에폭시 수지, 경화제, 경화 촉진제 및 방열 충진제를 포함할 수 있다. 특히, 상기 방열 도료는 에피클로로하이드린 비스페놀 A 수지 약 1 내지 5 중량%, 변성 에폭시 수지 약 1 내지 5 중량%, 경화제 약 1 내지 10 중량%, 경화 촉진제 약 1 내지 5 중량% 및 나머지 방열 충진제를 포함할 수 있다.
상기 에피클로로하이드린 비스페놀 A 수지는 상기 방열 도료의 접착력을 향상시키기 위하여 사용될 수 있으며, 상기 변성 에폭시 수지는 상기 경화된 방열층의 유연성 및 탄성을 개선하기 위하여 사용될 수 있다. 특히, 상기 변성 에폭시 수지로는 카르복실-말단화된 부타디엔 아크릴로니트릴(CTBN; Carboxyl Terminated Butadiene Acrylonitrile) 변성 에폭시 수지, 아민-말단화된 부타디엔 아크릴로니트릴(ATBN; Amine Terminated Butadiene Acrylronitril) 변성 에폭시 수지, 니트릴-부타디엔 고무(NBR; nitrile Butadiene Rubber) 변성 에폭시 수지, 아크릴 고무 변성 에폭시 수지(ARMER: Acrylic Rubber Modified Epoxy Resin), 우레탄 변성 에폭시 수지, 실리콘 변성 에폭시 수지 등이 사용될 수 있다.
상기 경화제로는 노볼락 타입 페놀 수지(Novolac type phenolic resin)가 사용될 수 있다. 예를 들면, 페놀, 크레졸, 비스페놀 A 중 어느 하나와 포름알데히드를 반응시켜 수득되는 노볼락 타입 페놀 수지가 사용될 수 있다.
상기 경화 촉진제로는 이미다졸계 경화 촉진제 또는 아민계 경화 촉진제가 사용될 수 있다. 예를 들면, 상기 이미다졸계 경화 촉진제로는 이미다졸, 이소이미다졸, 2-메틸 이미다졸, 2-에틸-4-메틸이미다졸, 2,4-디메틸이미다졸, 부틸이미다졸, 2-메틸이미다졸, 2-페닐이미다졸, 1-벤질-2-메틸이미다졸, 1-프로필-2-메틸이미다졸, 1-시아노에틸-2-메틸이미다졸, 1-시아노에틸-2-에틸-4-메틸이미다졸, 페닐이미다졸, 벤질이미다졸, 등이 사용될 수 있다.
상기 아민계 경화 촉진제로는 지방족 아민, 변형된 지방족 아민, 방향족 아민, 제2급 아민, 제3급 아민 등이 사용될 수 있다. 예를 들면, 상기 아민계 경화 촉진제로는 벤질디메틸아민, 트리에탄올아민, 트리에틸렌 테트라민, 디에틸렌트리아민, 트리에틸렌아민, 디메틸아미노에탄올, m-크실렌디아민, 이소포론디아민 등이 사용될 수 있다.
상기 방열 충전제로는 약 0.01 내지 50 ㎛ 정도, 바람직하게는, 약 0.01 내지 20 ㎛ 정도의 입자 크기를 갖는 알루미늄 산화물이 사용될 수 있다. 상기 방열 충전제는 상기 경화된 방열층(130)의 열전도도를 향상시키기 위하여 사용될 수 있다. 특히, 상기 방열 도료는 전체 중량에 대하여 약 75 내지 95 중량% 정도의 방열 충전제를 포함할 수 있으며, 이에 의해 상기 방열층(130)의 열전도도는 약 2.0 내지 3.0 W/mK 정도의 범위에서 조절될 수 있다. 또한, 상기 방열층(130)의 접착력은 상기 에피클로로하이드린 비스페놀 A 수지와 상기 변성 에폭시 수지에 의해 약 8 내지 12 MPa 정도로 조절될 수 있다.
한편, 상기 방열 도료의 점도는 약 100 내지 200 Pas 정도의 범위에서 조절될 수 있으며, 약 140 내지 160℃ 정도의 온도 범위에서 경화될 수 있다. 상기 방열 도료의 점도는 B형 회전 점도계를 이용하여 측정된 것으로, 보다 상세하게는 20 rpm의 로터 회전 속도와 23℃의 온도에서 측정될 수 있다.
상술한 바와 같은 본 발명의 일 실시예에 따르면, 상기 방열층(130)은 상기 반도체 소자(120)의 상부면 및 측면들 상에 직접 형성되므로 상기 반도체 소자(120)로부터의 방열 효율이 크게 향상될 수 있다. 또한, 상기 방열층(130)은 향상된 유연성과 접착성을 가질 수 있으므로 상기 플렉서블 기판(110) 및 상기 반도체 소자(120)로부터 쉽게 분리되지 않을 수 있으며 아울러 반도체 패키지(100)의 유연성이 종래 기술에 비하여 크게 개선될 수 있다.
한편, 도시되지는 않았으나, 상기 방열층(130)을 형성하기 위한 장치는 상기 방열층(130)을 형성하기 위한 포팅 모듈 또는 스크린 프린팅 모듈 및 상기 방열층(130)을 경화시키기 위한 경화 모듈을 포함할 수 있다. 또한, 상기 장치는 테이프 형태를 갖는 플렉서블 기판(110)을 공급하기 위한 공급 릴을 포함하는 언와인더 모듈과 상기 플렉서블 기판(110)을 회수하기 위한 회수 릴을 포함하는 리와인더 모듈을 포함할 수 있다.
도 7 및 도 8은 본 발명의 다른 실시예에 따른 반도체 패키지를 설명하기 위한 개략적인 단면도이다.
도 7을 참조하면, 본 발명의 다른 실시예에 따른 반도체 패키지(100)는 상기 반도체 소자(120)와 상기 플렉서블 기판(110) 사이의 공간을 채우는 언더필층(150)을 포함할 수 있다.
상기 언더필층(150)은 상기 반도체 소자(120)와 상기 플렉서블 기판(110) 사이의 공간에 언더필 수지를 주입함으로써 형성될 수 있으며, 상기 언더필 수지의 주입 후 약 150℃ 정도의 온도에서 상기 언더필층(150)에 대한 경화 공정이 수행될 수 있다.
예를 들면, 상기 반도체 소자(120)의 측면들과 인접한 상기 플렉서블 기판(110)의 상부면 부위에 상기 언더필 수지를 제공하는 포팅 공정이 수행될 수 있으며, 상기 언더필 수지는 표면 장력에 의해 상기 플렉서블 기판(110)과 상기 반도체 소자(120) 사이의 공간으로 침투될 수 있다.
상기 언더필 수지는 에폭시 수지, 경화제, 경화 촉진제 및 무기물 충전제를 포함할 수 있다. 상기 에폭시 수지로는 비스페놀 A형 에폭시 수지, 비스페놀 F형 에폭시 수지, 비스페놀 S형 에폭시 수지, 나프탈렌 타입 에폭시 수지, 페놀 노볼락 타입 에폭시 수지, 크레졸 노볼락 에폭시 수지 등이 사용될 수 있으며, 상기 경화제 및 경화 촉진제로는 아민계 경화제 및 이미다졸계 경화 촉진제가 각각 사용될 수 있다.
또한, 상기 무기물 충전제로는 상기 언더필층(150)의 열전도도를 향상시키기 위하여 약 0.01 내지 20 ㎛ 정도의 입자 크기를 갖는 알루미늄 산화물이 사용될 수 있다.
도 8을 참조하면, 상기와 같이 언더필층(150)을 형성한 후 상기 반도체 소자(120) 및 상기 플렉서블 기판(110) 상에 방열층(130)을 형성할 수 있다. 상기 방열층(130)을 형성하는 방법은 도 2 내지 도 6을 참조하여 기 설명된 바와 실질적으로 동일하므로 이에 대한 추가적인 상세 설명은 생략한다.
도 9 내지 도 11은 본 발명의 또 다른 실시예에 따른 반도체 패키지의 제조 방법을 설명하기 위한 개략적인 단면도들이다.
도 9 및 도 10을 참조하면, 상기 반도체 소자(120)가 본딩될 상기 플렉서블 기판(110)의 일부 영역 상에 제1 방열 도료를 도포하여 언더필층(160)을 형성하고, 이어서 상기 골드 범프들 또는 솔더 범프들(122)이 상기 언더필층(160)을 통해 상기 신호 라인들(112)과 연결되도록 상기 반도체 소자(120)를 상기 플렉서블 기판(110) 상에 본딩할 수 있다.
도 11을 참조하면, 상기 반도체 소자(120)와 상기 플렉서블 기판(110) 상에 제2 방열 도료를 도포하여 방열층(130)을 형성할 수 있다. 상기 방열층(130)을 형성하는 방법은 도 2 내지 도 6을 참조하여 기 설명된 바와 실질적으로 동일하므로 이에 대한 추가적인 상세 설명은 생략한다. 이때, 상기 제1 방열 도료와 제2 방열 도료는 서로 동일할 수 있으며, 도 2 내지 도 6을 참조하여 기 설명된 바와 실질적으로 동일하므로 이에 대한 추가적인 설명은 생략한다.
상술한 바와 같은 본 발명의 실시예들에 따르면, 플렉서블 기판(110)과 반도체 소자(120) 상에는 상기 반도체 소자(120)로부터 발생된 열을 방출하기 위한 방열층(130)이 형성될 수 있다. 상기 방열층(130)은 에피클로로하이드린 비스페놀 A 수지 및 변성 에폭시 수지에 의해 유연성과 접착성이 개선될 수 있으며, 방열 충진제에 의해 상대적으로 높은 열전도도를 가질 수 있다.
따라서, 종래 기술에 비하여 상기 방열층(130)에 의해 상기 반도체 소자(120)로부터의 방열 효율이 크게 향상될 수 있다. 또한 상기 방열층(130)이 개선된 유연성과 접착성을 가지므로 상기 플렉서블 기판(110) 및 상기 반도체 소자(120)로부터 상기 방열층(130)의 분리가 충분히 방지될 수 있으며, 아울러 상기 플렉서블 기판(110)의 유연성을 안정적으로 유지시킬 수 있다.
추가적으로, 상기 플렉서블 기판(110)과 상기 반도체 소자(120) 사이에 개선된 열전도도를 갖는 언더필층(150 또는 160)을 형성함으로써 상기 반도체 소자(120)로부터의 방열 효율이 더욱 향상될 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100 : 반도체 패키지
110 : 플렉서블 기판
112 : 신호 라인 114 : 절연층
120 : 반도체 소자 122 : 솔더 범프
130 : 방열층 132 : 제1 방열층
134 : 제2 방열층 140 : 마스크
150,160 : 언더필층
112 : 신호 라인 114 : 절연층
120 : 반도체 소자 122 : 솔더 범프
130 : 방열층 132 : 제1 방열층
134 : 제2 방열층 140 : 마스크
150,160 : 언더필층
Claims (20)
- 신호 라인들이 형성된 플렉서블 기판;
골드 범프들 또는 솔더 범프들을 통해 상기 신호 라인들과 연결되도록 상기 플렉서블 기판 상에 본딩된 반도체 소자; 및
상기 플렉서블 기판 및 상기 반도체 소자 상에 형성된 방열층을 포함하되,
상기 방열층은, 에피클로로하이드린 비스페놀 A 수지, 변성 에폭시 수지, 경화제, 경화 촉진제 및 방열 충전제를 포함하는 방열 도료를 도포하고 이어서 상기 도포된 방열 도료를 경화시킴으로써 획득되는 것을 특징으로 하는 반도체 패키지. - 제1항에 있어서, 상기 방열 도료는,
에피클로로하이드린 비스페놀 A 수지 1 내지 5 중량%, 변성 에폭시 수지 1 내지 5 중량%, 경화제 1 내지 10 중량%, 경화 촉진제 1 내지 5 중량% 및 나머지 방열 충진제를 포함하는 것을 특징으로 하는 반도체 패키지. - 제1항에 있어서, 상기 변성 에폭시 수지는,
CTBN 변성 에폭시 수지, ATBN 변성 에폭시 수지, NBR 변성 에폭시 수지, 우레탄 변성 에폭시 수지 또는 실리콘 변성 에폭시 수지인 것을 특징으로 하는 반도체 패키지. - 제1항에 있어서, 상기 경화제는,
노볼락 타입 페놀 수지인 것을 특징으로 하는 반도체 패키지. - 제1항에 있어서, 상기 경화 촉진제는,
이미다졸계 경화 촉진제 또는 아민계 경화 촉진제인 것을 특징으로 하는 반도체 패키지. - 제1항에 있어서, 상기 방열 충전제는,
0.01 내지 50 ㎛의 입자 크기를 갖는 알루미늄 산화물을 포함하는 것을 특징으로 하는 반도체 패키지. - 제1항에 있어서, 상기 방열층은,
상기 반도체 소자의 측면들과 상기 플렉서블 기판 상에 형성된 제1 방열층; 및
상기 반도체 소자의 상부면 상에 형성된 제2 방열층을 포함하는 것을 특징으로 하는 반도체 패키지. - 제1항에 있어서,
상기 반도체 소자와 상기 플렉서블 기판 사이의 공간을 채우는 언더필층을 더 포함하는 것을 특징으로 하는 반도체 패키지. - 제8항에 있어서,
상기 방열층과 상기 언더필층은 동일한 물질로 이루어지는 것을 특징으로 하는 반도체 패키지. - 신호 라인들이 형성된 플렉서블 기판 상에 골드 범프들 또는 솔더 범프들을 통해 상기 신호 라인들과 연결되도록 반도체 소자를 본딩하는 단계;
상기 반도체 소자 및 상기 반도체 소자와 인접하는 상기 플렉서블 기판의 상부면 일부 상에 방열 도료를 도포하여 방열층을 형성하는 단계; 및
상기 방열층을 경화시키는 단계를 포함하되,
상기 방열 도료는, 에피클로로하이드린 비스페놀 A 수지, 변성 에폭시 수지, 경화제, 경화 촉진제 및 방열 충진제를 포함하는 것을 특징으로 하는 반도체 패키지 제조 방법. - 제10항에 있어서, 상기 방열층을 형성하는 단계는,
상기 반도체 소자의 측면들과 상기 플렉서블 기판 상에 상기 방열 도료를 도포하는 단계; 및
상기 반도체 소자의 상부면 상에 상기 방열 도료를 도포하는 단계를 포함하는 것을 특징으로 하는 반도체 패키지 제조 방법. - 제10항에 있어서, 상기 방열층을 형성하는 단계는,
상기 반도체 소자 및 상기 플렉서블 기판을 부분적으로 노출시키는 개구가 형성된 마스크를 상기 플렉서블 기판 상에 위치시키는 단계; 및
상기 방열 도료를 스퀴지 방식으로 상기 개구에 충진하는 단계를 포함하는 것을 특징으로 하는 반도체 패키지 제조 방법. - 제10항에 있어서,
상기 반도체 소자와 상기 플렉서블 기판 사이의 공간을 채우는 언더필층을 형성하는 단계; 및
상기 언더필층을 경화시키는 단계를 더 포함하는 것을 특징으로 하는 반도체 패키지 제조 방법. - 제13항에 있어서, 상기 언더필층은 언더필 수지를 상기 반도체 소자와 상기 플렉서블 기판 사이에 주입함으로써 획득되는 것을 특징으로 하는 반도체 패키지 제조 방법.
- 제10항에 있어서,
상기 반도체 소자가 본딩될 영역 상에 상기 방열 도료를 도포하여 언더필층을 형성하는 단계를 더 포함하되,
상기 반도체 소자는 상기 골드 범프들 또는 솔더 범프들이 상기 언더필층을 통해 상기 신호 라인들과 연결되도록 본딩되는 것을 특징으로 하는 반도체 패키지 제조 방법. - 제10항에 있어서, 상기 방열 도료는,
에피클로로하이드린 비스페놀 A 수지 1 내지 5 중량%, 변성 에폭시 수지 1 내지 5 중량%, 경화제 1 내지 10 중량%, 경화 촉진제 1 내지 5 중량% 및 나머지 방열 충진제를 포함하는 것을 특징으로 하는 반도체 패키지 제조 방법. - 제10항에 있어서, 상기 변성 에폭시 수지는,
CTBN 변성 에폭시 수지, ATBN 변성 에폭시 수지, NBR 변성 에폭시 수지, 우레탄 변성 에폭시 수지 또는 실리콘 변성 에폭시 수지인 것을 특징으로 하는 반도체 패키지 제조 방법. - 제10항에 있어서, 상기 경화제는,
노볼락 타입 페놀 수지인 것을 특징으로 하는 반도체 패키지 제조 방법. - 제10항에 있어서, 상기 경화 촉진제는,
이미다졸계 경화 촉진제 또는 아민계 경화 촉진제인 것을 특징으로 하는 반도체 패키지 제조 방법. - 제10항에 있어서, 상기 방열 충전제는,
0.01 내지 50 ㎛의 입자 크기를 갖는 알루미늄 산화물을 포함하는 것을 특징으로 하는 반도체 패키지 제조 방법.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140045168A KR101677322B1 (ko) | 2014-04-16 | 2014-04-16 | 반도체 패키지 및 이를 제조하는 방법 |
PCT/KR2014/003586 WO2015160017A1 (ko) | 2014-04-16 | 2014-04-24 | 반도체 패키지 및 이를 제조하는 방법 |
US14/477,420 US20150303130A1 (en) | 2014-04-16 | 2014-09-04 | Semiconductor Package and Method of Manufacturing the Same |
TW103137340A TW201541582A (zh) | 2014-04-16 | 2014-10-29 | 半導體封裝及其製造方法 |
CN201410627924.4A CN105023886A (zh) | 2014-04-16 | 2014-11-10 | 半导体封装及制造该半导体封装的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140045168A KR101677322B1 (ko) | 2014-04-16 | 2014-04-16 | 반도체 패키지 및 이를 제조하는 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20150119613A true KR20150119613A (ko) | 2015-10-26 |
KR101677322B1 KR101677322B1 (ko) | 2016-11-17 |
Family
ID=54322634
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020140045168A KR101677322B1 (ko) | 2014-04-16 | 2014-04-16 | 반도체 패키지 및 이를 제조하는 방법 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20150303130A1 (ko) |
KR (1) | KR101677322B1 (ko) |
CN (1) | CN105023886A (ko) |
TW (1) | TW201541582A (ko) |
WO (1) | WO2015160017A1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10253223B2 (en) | 2016-03-31 | 2019-04-09 | Lg Chem, Ltd. | Semiconductor device and method for manufacturing the same using an adhesive |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108172551B (zh) * | 2016-11-29 | 2022-04-29 | Pep创新私人有限公司 | 芯片封装方法及封装结构 |
CN106658948A (zh) * | 2017-01-06 | 2017-05-10 | 安徽鹏展电子科技有限公司 | 一种散热的柔性线路板及其表面涂料 |
US10636761B2 (en) * | 2017-08-29 | 2020-04-28 | Electronics And Telecommunications Reearch Institute | Method of fabricating a semiconductor package |
CN109496055B (zh) * | 2017-09-13 | 2023-03-07 | 中兴通讯股份有限公司 | 一种电路结构件的装配方法、设备及电路结构件 |
CN109390242B (zh) * | 2018-09-27 | 2020-04-28 | 日月光半导体(威海)有限公司 | 一种功率器件封装结构及其制备方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003007937A (ja) * | 2001-06-26 | 2003-01-10 | Fujikura Ltd | 電子部品実装モジュール及びその製造方法 |
KR101011940B1 (ko) * | 2002-06-25 | 2011-02-08 | 다우 코닝 코포레이션 | 열전달 물질, 및 이의 제조방법 및 용도 |
KR101096330B1 (ko) * | 2003-08-29 | 2011-12-20 | 텍사스 인스트루먼츠 인코포레이티드 | 반도체 장치용 패키지 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5667884A (en) * | 1993-04-12 | 1997-09-16 | Bolger; Justin C. | Area bonding conductive adhesive preforms |
JP2982713B2 (ja) * | 1996-10-23 | 1999-11-29 | 日本電気株式会社 | 半導体素子の放熱構造 |
JP4412578B2 (ja) * | 2003-05-09 | 2010-02-10 | 富士通株式会社 | 熱伝導性材料およびそれを用いた熱伝導性接合体とその製造方法 |
JP2005311321A (ja) * | 2004-03-22 | 2005-11-04 | Sharp Corp | 半導体装置およびその製造方法、並びに、該半導体装置を備えた液晶モジュールおよび半導体モジュール |
US9263412B2 (en) * | 2012-03-09 | 2016-02-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaging methods and packaged semiconductor devices |
EP2743972A1 (en) * | 2012-12-17 | 2014-06-18 | Imec | Method for bonding semiconductor substrates and devices obtained thereby |
-
2014
- 2014-04-16 KR KR1020140045168A patent/KR101677322B1/ko active IP Right Grant
- 2014-04-24 WO PCT/KR2014/003586 patent/WO2015160017A1/ko active Application Filing
- 2014-09-04 US US14/477,420 patent/US20150303130A1/en not_active Abandoned
- 2014-10-29 TW TW103137340A patent/TW201541582A/zh unknown
- 2014-11-10 CN CN201410627924.4A patent/CN105023886A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003007937A (ja) * | 2001-06-26 | 2003-01-10 | Fujikura Ltd | 電子部品実装モジュール及びその製造方法 |
KR101011940B1 (ko) * | 2002-06-25 | 2011-02-08 | 다우 코닝 코포레이션 | 열전달 물질, 및 이의 제조방법 및 용도 |
KR101096330B1 (ko) * | 2003-08-29 | 2011-12-20 | 텍사스 인스트루먼츠 인코포레이티드 | 반도체 장치용 패키지 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10253223B2 (en) | 2016-03-31 | 2019-04-09 | Lg Chem, Ltd. | Semiconductor device and method for manufacturing the same using an adhesive |
Also Published As
Publication number | Publication date |
---|---|
WO2015160017A1 (ko) | 2015-10-22 |
US20150303130A1 (en) | 2015-10-22 |
TW201541582A (zh) | 2015-11-01 |
CN105023886A (zh) | 2015-11-04 |
KR101677322B1 (ko) | 2016-11-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101677322B1 (ko) | 반도체 패키지 및 이를 제조하는 방법 | |
KR101474690B1 (ko) | 반도체 소자들을 패키징하는 방법 및 이를 수행하기 위한 장치 | |
US20020089067A1 (en) | Wafer applied fluxing and underfill material, and layered electronic assemblies manufactured therewith | |
US9011629B2 (en) | Adhesive for electronic components, and manufacturing method for semiconductor chip mount | |
TWI453229B (zh) | 環氧樹脂組合物 | |
KR20190025794A (ko) | 유연성 있는 반도체 패키지 및 이의 제조 방법 | |
TWI629335B (zh) | Semiconductor adhesive | |
KR101666711B1 (ko) | 반도체 소자들을 패키징하는 방법 및 이를 수행하기 위한 장치 | |
JP6009860B2 (ja) | 半導体装置の製造方法 | |
KR101677323B1 (ko) | 반도체 소자들을 패키징하는 방법 및 이를 수행하기 위한 장치 | |
JP5771084B2 (ja) | 半導体チップ実装体の製造方法及び封止樹脂 | |
US9508566B2 (en) | Wafer level overmold for three dimensional surfaces | |
KR20180121058A (ko) | 플렉서블 반도체 패키지 | |
JP2005187508A (ja) | 半導体用接着フィルムおよび半導体装置 | |
KR20200066611A (ko) | 실장 구조체의 제조 방법 및 이것에 이용되는 적층 시트 | |
JP2013102092A (ja) | 半導体装置の製造方法 | |
KR101630769B1 (ko) | 방열 반도체 칩 패키지 및 그 제조 방법 | |
KR101585756B1 (ko) | 씨오에프형 반도체 패키지 및 그 제조 방법 | |
JP2019036666A (ja) | 半導体装置 | |
JP2002057175A (ja) | 電子部品の製造方法及び当該方法で用いる液状樹脂 | |
CN116694083A (zh) | 固化性组合物 | |
KR20150062429A (ko) | 씨오에프형 반도체 패키지 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20190923 Year of fee payment: 4 |