KR20120125370A - 반도체 다이 패키지 구조 - Google Patents

반도체 다이 패키지 구조 Download PDF

Info

Publication number
KR20120125370A
KR20120125370A KR1020127023654A KR20127023654A KR20120125370A KR 20120125370 A KR20120125370 A KR 20120125370A KR 1020127023654 A KR1020127023654 A KR 1020127023654A KR 20127023654 A KR20127023654 A KR 20127023654A KR 20120125370 A KR20120125370 A KR 20120125370A
Authority
KR
South Korea
Prior art keywords
package
semiconductor die
flip chip
spacer
die
Prior art date
Application number
KR1020127023654A
Other languages
English (en)
Inventor
피유쉬 굽타
샨타누 칼추리
Original Assignee
콸콤 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 콸콤 인코포레이티드 filed Critical 콸콤 인코포레이티드
Publication of KR20120125370A publication Critical patent/KR20120125370A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06517Bump or bump-like direct electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06562Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking at least one device in the stack being rotated or offset
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1433Application-specific integrated circuit [ASIC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19102Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device
    • H01L2924/19103Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device interposed between the semiconductor or solid-state device and the die mounting substrate, i.e. chip-on-passive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Wire Bonding (AREA)

Abstract

패키지 기판 상의 플립 칩 반도체 다이, 패키지 기판 상의 스페이서, 및 스페이서 및 플립 칩 반도체 다이에 의해 지지되는 와이어 본드 반도체 다이를 포함하는 패키지 내의 시스템이 개시된다.

Description

반도체 다이 패키지 구조{SEMICONDUCTOR DIE PACKAGE STRUCTURE}
본 개시는 일반적으로 패키징된 반도체 다이들에 관한 것이다. 보다 상세하게는, 본 개시는 제 1 다이가 제 2 다이 및 스페이서 상에 배치되는 개선된 반도체 다이 패키지들에 관한 것이다.
종래에, 칩 패키지들은 다수의 반도체 다이들을 포함한다. 일부 칩 패키지들은 작은 폼 팩터의 라디오 주파수(RF) 다이 및 더 큰 디지털 다이를 포함한다. 하나의 종래 기술의 칩 패키지가 도 1에 도시된다. 칩 패키지(100)는 RF 다이(101) 및 디지털 다이(102)를 포함한다. 도 1에서, 더 큰 디지털 다이(102)는 플립 칩 볼 그리드 어레이(BGA)로서 구조화되고, RF 다이(101)는 와이어 본드 구조들을 사용한다. 칩 패키지(100)는 캐피러리 언더필(capillary underfill)(103)을 사용하고, 이는 생산비를 증가시키고 더 큰 전체 패키지를 초래하는데 그 이유는 캐피러리 언더필(103)이 더 큰 디지털 다이(102)의 길이 및 폭 치수들로부터 다소 밖으로(outwardly) 연장되기 때문이다. 또한, 와이어의 인덕턴스가 매우 높고 RF 다이(101)에서 비선형성들을 유발하기 때문에 적층된 RF 다이(101)와의 와이어 본드들을 사용하는 것은 RF 성능을 저하시키는 경향이 있다. 본 명세서에 도시되지 않은 다른 방식은 와이어 본드 구조들로 두 다이들(101 및 102)을 구현한다. 이러한 방식은 또한 감소된 RF 성능을 겪는다.
본 명세서에 도시되지 않은 또 다른 방식은 패키지에서 두 다이들(101 및 102)을 나란히(side-by-side) 배치한다. 그러나, 나란한 배치 방식은 심지어 도 1에 도시되는 구현에 비해 훨씬 더 증가된 패키지 크기라는 대가(cost)가 따른다.
본 개시의 다양한 구현들은, 패키지 기판 상의 플립 칩 반도체 다이, 상기 패키지 기판 상의 스페이서, 및 상기 스페이서 및 상기 플립 칩 반도체 다이에 의해 지지되는 와이어 본드 반도체 다이를 가지는 패키지 내의 시스템을 포함한다.
다른 구현에 따라, 칩 패키지는, 패키지 기판 상의 플립 칩 반도체 다이, 상기 패키지 기판 상에서 열을 소산시키기 위한 수단, 및 상기 열을 소산시키기 위한 수단 및 상기 플립 칩 반도체 다이에 의해 지지되는 와이어 본드 반도체 다이를 포함한다.
본 개시의 다른 구현에 따라, 패키지 내의 시스템을 어셈블리하기 위한 방법은, 패키지 기판 상에 플립 칩 반도체 다이를 배치하는 단계, 상기 패키지 기판 상에 플립 칩 스페이서를 배치하는 단계 및 상기 스페이서 및 상기 플립 칩 반도체 다이 상에 와이어 본드 반도체 다이를 배치하는 단계를 포함한다.
본 개시의 다른 구현에 따라, 패키지 내의 시스템은, 패키지 기판 상의 플립 칩 반도체 다이, 상기 패키지 기판 상에 배치된 기계적 지지를 제공하기 위한 수단 및 상기 기계적 지지를 제공하기 위한 수단 및 상기 플립 칩 반도체 다이 상에 배치된 와이어 본드 반도체 다이를 포함한다.
다음의 상세한 설명이 더 양호하게 이해될 수 있기 위해서, 전술한 설명은 본 개시의 특징들 및 기술적 이점들을 다소 광범위하게 약술하였다. 본 개시의 청구항들의 대상을 형성하는 추가적인 특징들 및 이점들이 이하에서 설명될 것이다. 개시되는 개념 및 특정 구현들은 본 개시의 동일한 목적들을 수행하기 위해서 다른 구조들을 변경하거나 또는 설계하는 것에 대한 기초로서 용이하게 이용될 수 있다는 것이 당업자들에 의해 인식되어야 한다. 또한, 이러한 동등한 구성들은 첨부된 청구항들에서 설명되는 바와 같은 본 개시의 기술로부터 벗어나지 않는다는 것이 당업자들에 의해 인지되어야 한다. 추가적인 목적들 및 이점들과 함께, 그 구조 및 동작 방법 모두에 관하여, 본 개시의 특성으로 여겨지는 신규한 특징들은 첨부한 도면들과 관련하여 고려될 때 다음의 설명으로부터 더 양호하게 이해될 것이다. 그러나, 특징들 각각은 단지 예시 및 설명을 목적으로 제공되며, 본 개시의 제한들의 정의로서 의도되지 않는다는 것이 명백하게 이해될 것이다.
본 개시의 더 완전한 이해를 위해서, 첨부한 도면들과 관련하여 취해지는 다음의 설명에 대한 참조가 이제 이루어진다.
도 1은 종래 기술의 칩 패키지의 도면이다.
도 2는 본 개시의 구현이 유리하게 사용될 수 있는 예시적인 무선 통신 시스템을 도시하는 블록도이다.
도 3a 및 3b는 각각, 본 개시의 일 구현에 따라 적응되는 예시적인 칩 패키지의 상면 및 측면 블록도들이다.
도 4는 본 개시의 일 구현에 따라 적응되는 예시적인 칩 패키지의 도면이다.
도 5는 칩 패키지를 제작하기 위한, 본 개시의 일 구현에 따라 적응되는 예시적인 프로세스의 도면이다.
도 2는 본 개시의 구현이 유리하게 사용될 수 있는 예시적인 무선 통신 시스템(200)을 도시한다. 예시를 목적으로, 도 1은 3개의 원격 유닛들(220, 230 및 240) 및 2개의 기지국들(250 및 260)을 도시한다. 무선 통신 시스템들이 더욱 많은 원격 유닛들 및 기지국들을 가질 수 있다는 것이 인지될 것이다. 원격 유닛들(220, 230 및 240)은 개선된 반도체 다이 패키지들(225A, 225B 및 225C)을 각각 포함하며, 이들은 아래에서 추가로 논의되는 바와 같은 구현들이다. 도 2는 기지국들(250 및 260) 및 원격 유닛들(220, 230 및 240)로부터의 순방향 링크 신호들(280), 및 원격 유닛들(220, 230 및 240)로부터 기지국들(250 및 260)로의 역방향 링크 신호들(290)을 도시한다.
도 2에서, 원격 유닛(220)은 모바일 전화로서 도시되고, 원격 유닛(230)은 휴대용 컴퓨터로서 도시되며, 원격 유닛(240)은 무선 로컬 루프 시스템에서의 컴퓨터로서 도시된다. 예를 들어, 원격 유닛들은 모바일 전화들, 핸드-헬드 개인용 통신 시스템(PCS) 유닛들, 개인용 데이터 보조기들과 같은 휴대용 데이터 유닛들, GPS 가능 디바이스들, 네비게이션 디바이스들, 셋탑 박스들, 음악 재생기들, 비디오 재생기들 및 엔터테인먼트 유닛들과 같은 미디어 재생기들, 미터 판독 장비와 같은 고정된 위치 데이터 유닛들, 또는 데이터 또는 컴퓨터 명령들을 저장 또는 리트리브(retrieve)하는 임의의 다른 디바이스, 또는 이들의 임의의 결합일 수 있다. 도 2는 본 개시의 교시들에 따라 원격 유닛들을 도시하지만, 본 개시는 이러한 예시적으로 도시되는 유닛들에 제한되지 않는다. 본 개시는 반도체 다이 패키지를 포함하는 임의의 디바이스에서 적합하게 사용될 수 있다.
도 3a 및 3b는 각각, 본 개시의 일 구현에 따라 적응되는 예시적인 칩 패키지(300)의 상면 및 측면 블록도들이다. 도 3a는 칩 패키지(300)의 위에서 아래로 내려다 본 도면(top-down view)을 도시한다. 도 3b는 칩 패키지(300)의 측면도를 도시한다.
칩 패키지(300)는 플립-칩 BGA로서 구현된 RF 다이(301), 와이어 본드들(304)을 가지는 디지털 다이(302) 및 패키지 기판(305) 상에 배치된 스페이서(303)를 포함한다. 칩 패키지(300)에서, 디지털 다이(302)는 스페이서(303) 및 RF 칩(301) 상에 배치되며, 스페이서(303) 및 RF 칩(301)에 의해 지지된다. RF 다이(301)가 플립 칩 BGA로서 구현되기 때문에, RF 다이(301)는 도 1에 도시되는 구현의 감소된 RF 성능을 겪지 않는다.
또한, 일부 구현들에서, 칩 패키지(300)는 몰드-전용 언더필(MUF: Mold-Only Underfill)(306)이 칩들(301 및 302) 모두를 감싸며, 칩들(301 및 302) 모두를 충분히 지지하기 때문에, 몰드-전용 언더필(306)을 위하여 캐피러리 언더필을 사용하지 않을 수 있다. 전형적으로, 몰드-전용 언더필 프로세스는 작은 다이들 및 높은 피치 다이들에 사용하도록 제한된다. 도 3에서, 더 작은 다이(301)는 더 큰 피치를 가지는 플립 칩 다이이어서, 더 작은 다이(301)가 몰드-전용 언더필 프로세스에 사용하도록 용이하게 적응된다. 대조적으로, 도 1에서, 더 큰 디지털 다이(102)는 작은 피치를 가지는 플립 칩 다이이어서, 몰드-전용 언더필 프로세스가 캐피러리 언더필(103)보다 덜 바람직하게 한다. 당해 기술에 공지된 바와 같이, 언더필은 열 팽창 및 기계적 충격의 영향들로부터 보호하기 위해서 패키지 상의 다이의 콘택에 다이를 접착시킨다. 몰드-전용 언더필(306)은 단일 다이보다는 오히려 전체 패키지를 캡슐화(encapsulate)하는 언더필이다. 도 3a 및 3b에 도시되는 구현은 몰드-전용 언더필(306)을 RF 다이(301)에 대한 언더필로서 이용하며, 이로써 캐피러리 언더필을 적용하기 위해서 도 1의 종래 기술에 의해 취해진 단계들이 제거된다. 하지만, 다양한 구현들이 캐피러리 언더필의 사용을 배제하지 않는다는 점에 유의하여야 한다.
RF 다이(301)는 패키지(300)의 중심에서 다소 벗어나 배치되어서, RF 다이로부터의 신호들이 패키지(300)의 에지로 용이하게 라우팅될 수 있다. 그러나, 스페이서(303)가 패키지(300)로부터 제거될 것이라면, 디지털 다이(302)의 돌출부(overhang)의 양은 과도해질 것이다. 따라서, 일 양상에서, 스페이서(303)는 디지털 다이(302)에 대한 기계적 지지를 제공하면서, RF 다이(301)가 중심에서 벗어나 배치되게 한다. 또한, 도 3a 및 3b의 구현에서, 몰드-전용 언더필(306)은 실리카 입자들과 같은 미립자들을 가지는 에폭시로 제작된다. 이 구현에서, 스페이서(303)는 몰드-전용 언더필(306)의 에폭시 화합물보다 더 효과적으로 열을 전도하는 실리콘으로 제작된다. 따라서, 스페이서(303)는 그 재료 덕분에, 기판(305)으로 전달될 디지털 다이(302)로부터의 열에 대한 경로를 제공하며, 이로써 열 소산이 제공된다. 다른 구현에서, 스페이서(303)는 스페이서(303)의 열 전달 능력들을 더 증가시키기 위해서 관통 비아들에 구리와 같은 열 전도성 재료들을 포함한다.
도 4는 본 개시의 일 구현에 따라 적응되는 예시적인 칩 패키지(400)의 도면이다. 많은 구현들에서, 하나 또는 그보다 많은 스페이서들 상에서 수동 디바이스들을 구현하기 위해서 박막 증착 프로세스를 사용하는 것이 가능하다. 수동 디바이스들은 예를 들어, 인덕터들, 커패시터들 및 저항기들을 포함한다. 칩 패키지(400)는 수동 디바이스들(미도시됨)이 상부에 집적되어 있는, 플립 칩 BGA로서 구현되는 스페이서(403)를 포함한다. 수동 디바이스들은 스페이서(403)의 플립 칩 콘택들에 의해 칩 패키지(400) 내의 다른 컴포넌트들과 전기적 통신 상태이고, 스페이서(403)는 도 3a 및 3b에 대하여 상기 설명된 바와 같이 기계적 지지 및 열 전달을 제공한다. 일부 구현들에서, 스페이서(403)와 같은 스페이서 상에 수동 디바이스들을 구현하는 것은 그렇지 않다면 외부에 배치되는 수동 디바이스들을 스페이서의 풋프린트(footprint) 내로 이동시킴으로써 공간을 절약할 수 있다.
위에서 도시된 구현들은 하나의 와이어 본드 다이, 하나의 스페이서 및 하나의 더 작은 플립 칩 다이를 포함하지만, 구현들이 그렇게 제한되지는 않는다. 예를 들어, 칩 패키지들은 와이어 본드 다이, 스페이서 및 더 작은 플립 칩 다이 각각을 2개 또는 그보다 많이 포함할 수 있다. 따라서, 일부 구현들은, 각각이 스페이서 및 플립 칩 다이의 상단 상에 배치된 와이어 본드 다이를 포함하는 2개 또는 그보다 많은 구조들을 포함할 수 있다. 더욱이, 다른 구현들은, 각각이 하나 또는 그보다 많은 스페이서들 및 하나 또는 그보다 많은 플립 칩 다이들 상에 배치된 와이어 본드 다이를 포함하는 구조들을 포함할 수 있다. 또한, 특정 재료들이 위에서 언급되었지만, 기판들, 다이들, 스페이서들 및 언더필들에 대하여 이제 공지되거나 또는 추후에 개발되는 다른 적합한 재료들이 본 개시의 다양한 구현들로 통합될 수 있다는 점이 주목된다.
도 5는 칩 패키지를 제작하기 위한, 본 개시의 일 구현에 따라 적응되는 예시적인 프로세스(500)의 도면이다. 프로세스(500)는 예를 들어, 제조 설비에서의 하나 또는 그보다 많은 기계들 및 컴퓨터-제어된 프로세스들에 의해 수행될 수 있다.
블록(501)에서, 플립 칩 반도체 다이는 패키지 기판 상에 배치된다. 일부 구현들에서, 플립 칩 반도체 다이는 RF 다이를 포함한다. 블록(501)은, 반도체 다이 상의 솔더 범프들을 패키지 기판 상의 콘택들과 정렬시키고, 정렬 이후 솔더 재료를 유동시키는 것을 포함하는(그러나, 이에 제한되지 않음) 반도체 다이를 배치하기 위한 다양한 적합한 기법들 중 임의의 것을 포함할 수 있다.
블록(502)에서, 스페이서는 패키지 기판 상에 배치된다. 스페이서가 그 상부에 집적된 수동 디바이스들을 가지는 구현들에서, 스페이서는 블록(501)에서 패키지 기판 상에 다이를 배치하기 위해서 사용되는 기법들과 유사한 방식으로 패키지 기판 상에 배치될 수 있다. 스페이서가 더미(dummy) 스페이서인 구현들에서, 스페이서는 예를 들어, 에폭시 다이 접착제의 사용에 의해 패키지 기판 상에 배치될 수 있다.
블록(503)에서, 와이어 본드 반도체 다이는 예를 들어, 에폭시 다이 접착제의 사용에 의해 스페이서 및 플립 칩 반도체 다이 상에 배치된다. 디지털 다이들의 타입들의 예들은, 디지털 신호 프로세서(DSP)들, 주문형 집적 회로(ASIC)들, 범용 프로세서들 등을 포함하지만, 이에 제한되지 않는다. 일부 구현들에서, 블록(503)은 또한 패키지 기판과 와이어 본드 반도체 다이의 콘택들 사이의 와이어 본드 접속들을 수행하는 단계를 포함한다.
블록(504)에서, 몰드-전용 언더필은 도 3a, 3b 및 4에서 도시되는 바와 같이, 몰드 언더필이 플립 칩 반도체 다이, 스페이서 및 와이어 본드 다이를 둘러싸도록 패키지에 적용된다. 패키지 자체가 완성되면, 패키지는 하나 또는 그보다 많은 디바이스들, 이를테면 셀 전화, 네비게이션 디바이스, 미디어 재생기, 개인용 디지털 보조기(PDA), 컴퓨터 등에 인스톨될 준비가 된다.
프로세스(500)는 일련의 이산 프로세스들로서 도시되지만, 구현들이 반드시 도 5에 도시되는 프로세스에 제한되는 것은 아니다. 일부 구현들은 프로세스(500)에서 하나 또는 그보다 많은 블록들을 추가, 생략, 재배열 또는 변경할 수 있다. 예를 들어, 블록들(501 및 502)은 순서가 뒤바뀌거나 또는 동시에 수행될 수 있다. 또한, 일부 구현들에서, 캐피러리 언더필이 플립 칩 반도체 다이에 적용될 수 있는 반면, 캐피러리 언더필은 다른 구현들에서 몰드-전용 언더필을 위하여 생략될 수 있다. 더욱이, 다양한 구현들은 예를 들어, 박막 프로세싱에 의해 스페이서 상에 수동 디바이스들을 집적시키는 것을 포함할 수 있다.
다양한 구현들은 종래 기술의 칩 패키지들에 비해 이점들을 포함한다. 예를 들어, 일부 구현들은 전체적으로 패키지의 크기를 증가시키지 않고, 와이어 본드 구조로서 보다는 오히려 플립 칩 BGA로서 RF 칩을 구현함으로써 RF 성능을 증가시킨다. 사실상, 일부 구현들은, 수직 적층을 이용하고 캐피러리 언더필을 제거함으로써 도 1에 도시된 패키지보다 더 작은 패키지를 이용한다. 추가적으로, 일부 구현들은 와이어 본드 다이의 열 소산을 위해서 스페이서들을 사용함으로써 스페이서들 내의 실리콘(또는 다른) 재료의 열 전도 특성들을 이용한다.
본 개시 및 그 이점들이 상세하게 설명되었지만, 다양한 변경들, 치환들 및 대안들이 첨부된 청구항들에 의해 정의되는 바와 같은 본 개시의 기술로부터 벗어나지 않고 본 명세서에서 이루어질 수 있다는 것이 이해되어야 한다. 더욱이, 본 출원의 범위는 명세서에 설명된 프로세스, 기계, 제품, 물질의 구성, 수단, 방법들 및 단계들의 특정 구현들에 제한되는 것으로 의도되지 않는다. 당업자가 본 개시로부터 용이하게 인식할 바와 같이, 본 명세서에 설명된 대응하는 구현들과 실질적으로 동일한 기능을 수행하거나 또는 실질적으로 동일한 결과를 달성하는 현재 존재하거나 또는 추후에 개발될 프로세스들, 기계들, 제품, 물질의 구성들, 수단, 방법들 또는 단계들이 본 개시에 따라 이용될 수 있다. 따라서, 첨부된 청구항들은 이러한 프로세스들, 기계들, 제품, 물질의 구성들, 수단, 방법들 또는 단계들을 그 범위 내에 포함하는 것으로 의도된다.

Claims (20)

  1. 패키지 내의 시스템으로서,
    패키지 기판 상의 플립 칩 반도체 다이;
    상기 패키지 기판 상의 스페이서; 및
    상기 스페이서 및 상기 플립 칩 반도체 다이에 의해 지지되는 와이어 본드 반도체 다이를 포함하는,
    패키지 내의 시스템.
  2. 제 1 항에 있어서,
    상기 플립 칩 반도체 다이, 상기 스페이서 및 상기 와이어 본드 반도체 다이를 둘러싸는 몰드 언더필(mold underfill)을 더 포함하는,
    패키지 내의 시스템.
  3. 제 2 항에 있어서,
    상기 몰드 언더필은, 에폭시 재료를 포함하는,
    패키지 내의 시스템.
  4. 제 1 항에 있어서,
    상기 플립 칩 반도체 다이 중 적어도 일부를 둘러싸는 캐피러리(capillary) 언더필을 더 포함하는,
    패키지 내의 시스템.
  5. 제 1 항에 있어서,
    상기 스페이서는, 집적된(integrated) 수동 디바이스를 포함하는,
    패키지 내의 시스템.
  6. 제 1 항에 있어서,
    패키지 내의 상기 시스템은,
    핸드헬드 디바이스; 및
    개인용 컴퓨터로 구성되는,
    그룹으로부터 선택되는 아이템에 배치되는,
    패키지 내의 시스템.
  7. 제 1 항에 있어서,
    상기 플립 칩 반도체 다이는, 라디오 주파수(RF) 다이를 포함하는,
    패키지 내의 시스템.
  8. 제 1 항에 있어서,
    상기 와이어 본드 반도체 다이는, 디지털 다이를 포함하는,
    패키지 내의 시스템.
  9. 제 1 항에 있어서,
    상기 스페이서 및 상기 와이어 본드 반도체 다이는, 열적으로 커플링(couple)되는,
    패키지 내의 시스템.
  10. 제 9 항에 있어서,
    상기 스페이서는, 상기 패키지 기판 상에 배치되는 몰드 언더필보다 더 큰 열 전도성을 가지는 재료를 포함하는,
    패키지 내의 시스템.
  11. 패키지에 시스템을 어셈블리하기 위한 방법으로서,
    패키지 기판 상에 플립 칩 반도체 다이를 배치하는 단계;
    상기 패키지 기판 상에 스페이서를 배치하는 단계; 및
    상기 스페이서 및 상기 플립 칩 반도체 다이 상에 와이어 본드 반도체 다이를 배치하는 단계를 포함하는,
    패키지에 시스템을 어셈블리하기 위한 방법.
  12. 제 11 항에 있어서,
    몰드 언더필이 상기 플립 칩 반도체 다이, 상기 스페이서 및 상기 와이어 본드 반도체 다이를 둘러싸도록, 상기 몰드 언더필을 상기 패키지에 적용하는 단계를 더 포함하는,
    패키지에 시스템을 어셈블리하기 위한 방법.
  13. 제 11 항에 있어서,
    상기 스페이서 상에 적어도 하나의 수동 디바이스들을 집적시키는 단계를 더 포함하는,
    패키지에 시스템을 어셈블리하기 위한 방법.
  14. 제 11 항에 있어서,
    미디어 재생기;
    네비게이션 디바이스;
    통신 디바이스;
    개인용 디지털 보조기(PDA); 및
    컴퓨터로 구성되는,
    그룹으로부터 선택되는 디바이스 내의 패키지에 상기 시스템을 인스톨하는 단계를 더 포함하는,
    패키지에 시스템을 어셈블리하기 위한 방법.
  15. 패키지 내의 시스템으로서,
    패키지 기판 상의 플립 칩 반도체 다이;
    상기 패키지 기판 상에서 열을 소산시키기 위한 수단; 및
    상기 열을 소산시키기 위한 수단 및 상기 플립 칩 반도체 다이에 의해 지지되는 와이어 본드 반도체 다이를 포함하는,
    패키지 내의 시스템.
  16. 제 15 항에 있어서,
    상기 플립 칩 반도체 다이, 상기 열을 소산시키기 위한 수단 및 상기 와이어 본드 반도체 다이를 둘러싸는 몰드 언더필을 더 포함하는,
    패키지 내의 시스템.
  17. 제 15 항에 있어서,
    상기 플립 칩 반도체 다이를 둘러싸는 캐피러리 언더필을 포함하지 않는,
    패키지 내의 시스템.
  18. 패키지 내의 시스템으로서,
    패키지 기판 상의 플립 칩 반도체 다이;
    상기 패키지 기판 상에 배치된, 기계적 지지를 제공하기 위한 수단; 및
    상기 기계적 지지를 제공하기 위한 수단 및 상기 플립 칩 반도체 다이 상에 배치된 와이어 본드 반도체 다이를 포함하는,
    패키지 내의 시스템.
  19. 제 18 항에 있어서,
    상기 기계적 지지를 제공하기 위한 수단은, 집적된 수동 디바이스 및 볼 그리드 어레이를 포함하는,
    패키지 내의 시스템.
  20. 제 18 항에 있어서,
    상기 플립 칩 반도체 다이는, 라디오 주파수(RF) 다이를 포함하는,
    패키지 내의 시스템.
KR1020127023654A 2010-02-10 2011-02-09 반도체 다이 패키지 구조 KR20120125370A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/703,403 2010-02-10
US12/703,403 US20110193243A1 (en) 2010-02-10 2010-02-10 Unique Package Structure
PCT/US2011/024226 WO2011100351A1 (en) 2010-02-10 2011-02-09 Semiconductor die package structure

Publications (1)

Publication Number Publication Date
KR20120125370A true KR20120125370A (ko) 2012-11-14

Family

ID=43917093

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020127023654A KR20120125370A (ko) 2010-02-10 2011-02-09 반도체 다이 패키지 구조

Country Status (8)

Country Link
US (1) US20110193243A1 (ko)
EP (1) EP2534686A1 (ko)
JP (1) JP2013519238A (ko)
KR (1) KR20120125370A (ko)
CN (1) CN102763217A (ko)
BR (1) BR112012020055A2 (ko)
TW (1) TW201140769A (ko)
WO (1) WO2011100351A1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130286595A1 (en) * 2012-04-27 2013-10-31 Qualcomm Incorporated Thermal management floorplan for a multi-tier stacked ic package
US9418974B2 (en) 2014-04-29 2016-08-16 Micron Technology, Inc. Stacked semiconductor die assemblies with support members and associated systems and methods
US9978732B2 (en) * 2014-09-30 2018-05-22 Skyworks Solutions, Inc. Network with integrated passive device and conductive trace in packaging substrate and related modules and devices
CN107369678A (zh) * 2016-05-13 2017-11-21 北京中电网信息技术有限公司 一种系统级封装方法及其封装单元
US10037970B2 (en) 2016-09-08 2018-07-31 Nxp Usa, Inc. Multiple interconnections between die
US20190287881A1 (en) * 2018-03-19 2019-09-19 Stmicroelectronics S.R.L. Semiconductor package with die stacked on surface mounted devices
KR102540050B1 (ko) 2018-07-05 2023-06-05 삼성전자주식회사 반도체 패키지
US11081468B2 (en) * 2019-08-28 2021-08-03 Micron Technology, Inc. Stacked die package including a first die coupled to a substrate through direct chip attachment and a second die coupled to the substrate through wire bonding and related methods, devices and apparatuses

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001320014A (ja) * 2000-05-11 2001-11-16 Seiko Epson Corp 半導体装置及びその製造方法
US7479407B2 (en) * 2002-11-22 2009-01-20 Freescale Semiconductor, Inc. Digital and RF system and method therefor
JP3819851B2 (ja) * 2003-01-29 2006-09-13 松下電器産業株式会社 半導体装置およびその製造方法
US7262077B2 (en) * 2003-09-30 2007-08-28 Intel Corporation Capillary underfill and mold encapsulation method and apparatus
US6930378B1 (en) * 2003-11-10 2005-08-16 Amkor Technology, Inc. Stacked semiconductor die assembly having at least one support
JP2005197491A (ja) * 2004-01-08 2005-07-21 Matsushita Electric Ind Co Ltd 半導体装置
JP2005303056A (ja) * 2004-04-13 2005-10-27 Toshiba Corp 半導体集積回路装置
US7116002B2 (en) * 2004-05-10 2006-10-03 Taiwan Semiconductor Manufacturing Company, Ltd. Overhang support for a stacked semiconductor device, and method of forming thereof
JP4408832B2 (ja) * 2005-05-20 2010-02-03 Necエレクトロニクス株式会社 半導体装置
KR100665217B1 (ko) * 2005-07-05 2007-01-09 삼성전기주식회사 반도체 멀티칩 패키지
KR100764682B1 (ko) * 2006-02-14 2007-10-08 인티그런트 테크놀로지즈(주) 집적회로 칩 및 패키지.
JP4331179B2 (ja) * 2006-03-20 2009-09-16 パナソニック株式会社 半導体装置
US7592702B2 (en) * 2006-07-31 2009-09-22 Intel Corporation Via heat sink material
TWI319618B (en) * 2006-12-18 2010-01-11 Advanced Semiconductor Eng Three dimensional package and method of making the same
US7851906B2 (en) * 2007-03-26 2010-12-14 Endicott Interconnect Technologies, Inc. Flexible circuit electronic package with standoffs
US7691747B2 (en) * 2007-11-29 2010-04-06 STATS ChipPAC, Ltd Semiconductor device and method for forming passive circuit elements with through silicon vias to backside interconnect structures
US7867819B2 (en) * 2007-12-27 2011-01-11 Sandisk Corporation Semiconductor package including flip chip controller at bottom of die stack
US7838337B2 (en) * 2008-12-01 2010-11-23 Stats Chippac, Ltd. Semiconductor device and method of forming an interposer package with through silicon vias
US8405197B2 (en) * 2009-03-25 2013-03-26 Stats Chippac Ltd. Integrated circuit packaging system with stacked configuration and method of manufacture thereof
US9093391B2 (en) * 2009-09-17 2015-07-28 Stats Chippac Ltd. Integrated circuit packaging system with fan-in package and method of manufacture thereof

Also Published As

Publication number Publication date
WO2011100351A1 (en) 2011-08-18
TW201140769A (en) 2011-11-16
EP2534686A1 (en) 2012-12-19
US20110193243A1 (en) 2011-08-11
CN102763217A (zh) 2012-10-31
BR112012020055A2 (pt) 2016-05-10
JP2013519238A (ja) 2013-05-23

Similar Documents

Publication Publication Date Title
KR20120125370A (ko) 반도체 다이 패키지 구조
US10163821B2 (en) Packaging devices and methods for semiconductor devices
KR102055337B1 (ko) 임베디드 PoP(package on package) 디바이스를 포함하는 통합된 디바이스
US8907469B2 (en) Integrated circuit package assembly and method of forming the same
KR101805114B1 (ko) 이중 측부 연결부를 구비한 집적회로 패키징 시스템 및 이의 제조 방법
US10032696B2 (en) Chip package using interposer substrate with through-silicon vias
KR101366455B1 (ko) 반도체 장치, 패키징 방법 및 구조
KR102107147B1 (ko) 패키지 온 패키지 장치
KR20110060833A (ko) 패키지와 기판 또는 다른 패키지 사이의 영역의 일부분에 언더필 재료를 구비하는 패키지
US20120025362A1 (en) Reinforced Wafer-Level Molding to Reduce Warpage
US20130329374A1 (en) Pre-molded Cavity 3D Packaging Module with Layout
US20150221528A9 (en) Process for improving package warpage and connection reliability through use of a backside mold configuration (bsmc)
US20060237828A1 (en) System and method for enhancing wafer chip scale packages
TW201733031A (zh) 用以微型化系統級封裝的被動組件之預模鑄主動積體電路
US20070166878A1 (en) Package structure and method for fabricating the same
TW201417201A (zh) 半導體結構之測試方法
KR20160060380A (ko) 반도체 패키지 구조체
KR101514525B1 (ko) 반도체 패키지 및 그 제조 방법
US20220399322A1 (en) Semiconductor package
US20220093480A1 (en) Mold-in-mold structure to improve solder joint reliability
CN106252339B (zh) 一种高密度射频多芯片封装结构

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment