KR20100066751A - 평판표시장치의 표시결함 보상방법 및 장치 - Google Patents

평판표시장치의 표시결함 보상방법 및 장치 Download PDF

Info

Publication number
KR20100066751A
KR20100066751A KR1020080125210A KR20080125210A KR20100066751A KR 20100066751 A KR20100066751 A KR 20100066751A KR 1020080125210 A KR1020080125210 A KR 1020080125210A KR 20080125210 A KR20080125210 A KR 20080125210A KR 20100066751 A KR20100066751 A KR 20100066751A
Authority
KR
South Korea
Prior art keywords
display
compensation
data
display defect
gray scale
Prior art date
Application number
KR1020080125210A
Other languages
English (en)
Other versions
KR101323457B1 (ko
Inventor
황정태
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020080125210A priority Critical patent/KR101323457B1/ko
Priority to CN2009101609035A priority patent/CN101751843B/zh
Priority to US12/509,844 priority patent/US9064438B2/en
Publication of KR20100066751A publication Critical patent/KR20100066751A/ko
Application granted granted Critical
Publication of KR101323457B1 publication Critical patent/KR101323457B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0693Calibration of display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof

Abstract

본 발명은 공정오차에 의해 나타나는 표시결함을 전기적으로 보상하도록 한 평판표시장치의 표시결함 보상방법 및 장치에 관한 것이다.
이 표시결함 보상방법은 표시패널의 표시결함 위치를 지시하는 위치정보와 상기 표시패널의 표시결함 정도를 지시하는 수준정보를 입력하는 단계; 상기 수준정보에 기초하여 상기 표시결함을 보상하기 위한 기준 계조 보상값을 생성하는 단계; 상기 위치정보와 상기 기준 계조 보상값을 메모리에 저장하는 단계; 및 입력되는 이득인자 조정정보를 기반으로, 상기 기준 계조 보상값을 전체 계조로 확대하는 GPE 함수를 실행시켜 전체 계조 보상값들을 산출한 후, 상기 표시결함 위치에 표시될 디지털 비디오 데이터를 상기 산출된 보상값들만큼 변조하여 상기 표시패널에 표시하는 단계를 포함하는 것을 특징으로 한다.

Description

평판표시장치의 표시결함 보상방법 및 장치{Method and Apparatus for Compensating Display Defect of Flat Display}
본 발명은 평판표시장치에 관한 것으로 특히, 공정오차에 의해 나타나는 표시결함을 전기적으로 보상하도록 한 평판표시장치의 표시결함 보상방법 및 장치에 관한 것이다.
평판표시장치에는 액정표시소자(Liquid Crystal Display, LCD), 전계 방출 표시소자(Field Emission Display, FED), 플라즈마 디스플레이 패널(Plasma Display Panel, PDP) 및 유기발광다이오드 표시소자(Organic Light Emitting Diode Display, OLED) 등이 있고 이들 대부분이 실용화되어 시판되고 있다.
최근, 평판표시장치의 검사 과정에서 발견되는 표시결함을 보상하기 위하여 표시결함 영역에 표시될 디지털 비디오 데이터를 변조하고 변조된 디지털 비디오 데이터에 기초하여 평판표시패널을 구동하는 방법들이 제안되고 있다.
표시결함은 표시얼룩, 백 라이트에 의한 휘선, 및 불량픽셀에 의한 점결함등 을 포함한다.
표시얼룩은 그 발생 원인에 따라 점, 선, 띠, 원, 다각형 등과 같은 정형적인 형상을 가지기도 하고 부정형적인 형상을 가지기도 한다. 표시얼룩이 발생되는 영역은 정상 표시면에 비하여 휘도와 색감이 다르게 나타난다. 표시얼룩이 발생되는 원인은 중첩노광과 렌즈수차에 의한 노광량의 차이로 인하여 TFT의 게이트-드레인 간의 중첩면적, 스페이서의 높이, 신호배선들 간의 기생용량, 신호배선과 화소전극 간의 기생용량 등이 정상 표시면과 달라지는 데에서 기인한다.
백 라이트에 의한 휘선은 다양한 평판표시장치 중 특히 액정표시장치에서 나타날 수 있는 표시결함이다. 액정표시장치는 표시패널의 배면에 백 라이트를 배치하고 표시패널의 배면에서 전면으로의 광투과율을 조절한다. 따라서, 액정표시장치에서는 백 라이트로부터의 광이 표시패널의 입사면 전체에 고르게 입사되지 않으면 표시화면상에 휘선이 나타난다.
불량픽셀에 의한 점결함은 신호배선의 단선(open), 박막트랜지스터(Thin Film Transistor : 이하, "TFT"라 함)의 불량, 전극 패턴의 불량 등에 의해 발생한다. 불량픽셀에 의한 점결함은 표시화면에서 암점 또는 휘점으로 나타난다. 휘점이 암점에 비하여 육안으로 느끼는 인지정도가 상대적으로 크기 때문에, 종래 리페어 공정에서는 휘점으로 나타나는 불량픽셀을 암점화시켰다. 그러나, 암점화된 불량픽셀은 블랙 계조의 표시화면에서는 거의 인지되지 않지만, 중간 계조 및 화이트 계조에서는 여전히 표시화상에서 어두운 점으로 확연히 인지된다.
이러한 표시결함을 보상하기 위하여, 종래 평판표시장치의 표시결함 보상방 법은 도 1과 같이 표시패널 내에서 표시결함 영역을 지정하고(S10), 이 표시결함 영역에 각 계조(Gray) 별로 테스트 데이터를 다르게 표시한 후 그 테스트 데이터의 표시상태에 대하여 카메라등을 이용한 전기적 검사 및/또는 육안 검사를 통해 각 계조 별로 매번 보상 데이터를 추출한다(S20,S30). 이어서, 표시결함 내의 각 픽셀의 위치를 지시하는 위치 데이터와 함께 각 계조 별 보상 데이터들을 메모리에 저장한 후, 이 보상 데이터들을 이용한 보상 과정을 통해 표시결함을 제거한다(S50).
그러나, 종래 평판표시장치의 표시결함 보상방법은 다음과 같은 문제점이 있다.
첫째, 종래 평판표시장치의 표시결함 보상방법에서는 모든 계조에 대해 매번 보상 데이터를 검출하기 때문에 검출에 소요되는 공정 시간이 길고, 또한 이 보상 데이터들을 실제 표시패널에 적용 및 보상하기 위해 큰 용량의 메모리를 필요로 한다. 이는 시간 및 비용상 큰 단점으로 작용한다.
둘째, 종래 평판표시장치의 표시결함 보상방법에서는 모든 계조 별로 보상 데이터를 검출하기 때문에, 계조 별로 상이한 조건에서 얻어진 보상 데이터가 연속적인 계조 화면에 반영되는 경우 왜곡 보상이 이뤄질 확률이 커진다. 표시결함은 계조 별로 그 분포도가 다르게 나타나는데, 이때 카메라에 의한 계조 별 검출의 정밀성 및 정확성이 떨어지는 경우 인접 계조 경계면에서 상기와 같은 문제점은 커진다.
셋째, 보상 데이터는 실제 표시패널에 적용 및 보상시 노이즈에 취약한 특성 을 갖는바, 종래 평판표시장치의 표시결함 보상방법에서는 이러한 노이즈를 제거하기 위한 추가적인 프로세서가 필요하다.
따라서, 본 발명의 목적은 보상 데이터를 검출하는데 소요되는 시간 및 보상 데이터를 저장하기 위한 메모리 용량을 줄임과 아울러, 보상의 정확성을 높이도록 한 평판표시장치의 표시결함 보상방법 및 장치를 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 표시결함 보상방법은 표시패널의 표시결함 위치를 지시하는 위치정보와 상기 표시패널의 표시결함 정도를 지시하는 수준정보를 입력하는 단계; 상기 수준정보에 기초하여 상기 표시결함을 보상하기 위한 기준 계조 보상값을 생성하는 단계; 상기 위치정보와 상기 기준 계조 보상값을 메모리에 저장하는 단계; 및 입력되는 이득인자 조정정보를 기반으로, 상기 기준 계조 보상값을 전체 계조로 확대하는 GPE 함수를 실행시켜 전체 계조 보상값들을 산출한 후, 상기 표시결함 위치에 표시될 디지털 비디오 데이터를 상기 산출된 보상값들만큼 변조하여 상기 표시패널에 표시하는 단계를 포함하는 것을 특징으로 한다.
상기 GPE 함수는 하나의 상기 기준 보상 데이터를 전체 계조 영역에 대응하여 비선형적으로 변화시키며 상기 전체 계조 보상값들을 산출하는 것을 특징으로 한다.
상기 GPE 함수는 아래의 수식으로 대표되는 것을 특징으로 한다.
Figure 112008085007169-PAT00001
,
Figure 112008085007169-PAT00002
여기서, 'M1data'는 상기 기준 계조 보상값을, 'Input Data'는 상기 표시결함 위치에 표시될 디지털 비디오 데이터를, 'α'는 모델별 및 패널별로 고정되는 변수를, 'β'는 계조별 표시결함 정도의 유의차를 고려한 변수를, 'M2data'는 상기 전체 계조 보상값을, 'Output Data'는 상기 보상값들에 의해 변조된 디지털 비디오 데이터를 각각 나타낸다.
상기 이득인자 조정정보는 상기 'α' 및 'β'의 미세 조정을 위해 사용되는 것을 특징으로 한다.
본 발명의 실시예에 따른 표시결함 보상장치는 표시패널; 상기 표시패널의 표시결함 위치를 지시하는 위치정보와 상기 표시패널의 표시결함 정도를 지시하는 수준정보를 입력받고, 상기 수준정보에 기초하여 상기 표시결함을 보상하기 위한 기준 계조 보상값을 생성하는 프로그램 실행기; 상기 위치정보와 상기 기준 계조 보상값을 저장하는 메모리; 입력되는 이득인자 조정정보를 기반으로, 상기 기준 계조 보상값을 전체 계조로 확대하는 GPE 함수를 실행시켜 전체 계조 보상값들을 산출한 후, 상기 표시결함 위치에 표시될 디지털 비디오 데이터를 상기 산출된 보상값들만큼 변조하는 보상기; 및 상기 보상값들에 의해 변조된 디지털 비디오 데이터를 상기 표시패널에 표시하는 구동기를 구비하는 것을 특징으로 한다.
본 발명에 따른 평판표시장치의 표시결함 보상방법 및 장치는 특정 기준 계조에 대해서만 보상 데이터를 검출하고, 검출된 보상 데이터에 기반한 GPE 함수의 실행을 통해 전 계조에 대해 표시결함을 보상할 수 있어, 보상 데이터를 검출하는 택 타임(Tact Time)과 보상 데이터를 저장하는 메모리 용량을 크게 줄일 수 있다.
나아가, 본 발명에 따른 평판표시장치의 표시결함 보상방법 및 장치는 하나의 기준 보상 데이터를 전 계조 영역에 비선형적(Gradual)으로 변화시키며 표시결함을 보상하기 때문에, 종래의 계조 구간별 상이한 보상 룩업 테이블을 이용하여 크리티클(Critical)하게 표시결함을 보상하던 것에 비해 왜곡 보상의 확률을 크게 줄일 수 있다.
더 나아가, 본 발명에 따른 평판표시장치의 표시결함 보상방법 및 장치는 보상 데이터를 이용한 보상 과정에서 발생되는 노이즈에 의한 소정의 오차분을 GPE 함수의 이득 인자(GF)를 미세 조정하여 제거할 수 있으므로, 종래와 같은 노이즈 제거용 추가적인 프로세서를 생략할 수 있다.
이하, 도 2 내지 도 6을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 2는 본 발명의 실시예에 따른 평판표시장치의 표시결함 보상방법을 단계적으로 설명하기 위한 흐름도이다. 도 3a 및 도 3b는 단일 계조에서 검출된 보상 데이터를 GPE(Gamma Point Estimation) 함수를 이용하여 전 계조 영역으로 확대한 예들을 보여준다. 그리고, 도 4는 도 2의 표시결함 보상방법에서 이용되는 표시결함의 분석 및 보상값 결정 시스템을 나타낸다.
도 2 내지 도 4를 참조하면, 본 발명의 실시예에 따른 평판표시장치의 표시결함 보상방법은 상판 및 하판을 각각 제작한 후에, 상/하판을 실재(Sealant)나 프릿글라스(Frit glass)로 합착한다.(S110, S120, S130) 상판과 하판은 표시패널(40)에 따라 여러 형태로 제작될 수 있다. 예컨대, 액정표시패널의 경우에 상판에는 컬러필터, 블랙 매트릭스, 공통전극, 상부 배향막 등이 형성될 수 있고, 하판에는 데이터라인, 게이트라인, TFT, 화소전극, 하부 배향막, 컬럼 스페이서 등이 형성될 수 있다. 플라즈마 디스플레이 패널의 경우에 하판에는 어드레스전극, 하부 유전체, 격벽, 형광체 등이 형성될 수 있고, 상판에는 상부 유전체, MgO 보호막, 서스테인전극쌍이 형성될 수 있다.
이 평판표시장치의 표시결함 보상방법은 특정 기준 계조의 테스트 데이터를 표시패널(40)에 인가하여 표시하고, 그 테스트 데이터의 표시상태에 대하여 전기적인 검사 및/또는 육안검사를 통해 표시면 전체의 휘도 및 색도를 측정한다.(S140) 그리고, 평판표시장치에 표시결함이 존재하는지를 판단한 후(S150), 표시결함이 존재하면 표시결함 영역을 지정하고 이 영역에 대해 도 4와 같은 감지장치(42)에 의거 상기 기준 계조에 대해서만 전기적인 검사를 행하여 기준 계조 보상 데이터를 추출한다.(S170,S180) 이어서, 평판표시장치의 표시결함 보상방법은 추출된 기준 계조 보상 데이터를 메모리에 저장한다.(S190) 한편, S150 단계에서 표시면 전체 에서 표시결함이 보이지 않으면 그 평판표시장치는 양품으로 판정되어 출하된다.(S160)
이어서, 이 평판표시장치의 표시결함 보상방법은 아래의 수학식 1 및 수학식 2와 같이 대표되는 GPE(Gamma Point Estimation) 함수를 실행하여 기준 계조의 보상 데이터로부터 모든 계조의 보상 데이터를 산출한 후, 산출된 보상 데이터들을 이용하여 표시결함에 표시될 디지털 비디오 데이터를 보상한다.(S200)
Figure 112008085007169-PAT00003
Figure 112008085007169-PAT00004
수학식 1 및 2에서, 'M1data'는 기준 계조의 보상 데이터를, 'Input Data'는 입력 테스트 데이터를, 'α'는 모델별 및 패널별로 고정되는 변수를, 'β'는 계조별 표시결함 강도의 유의차를 고려한 변수를, 'M2data'는 기준 계조를 포함한 모든 계조의 보상 데이터를, 'Output Data'는 보상 데이터가 적용된 모든 계조의 출력 테스트 데이터를 각각 나타낸다.
이러한 GPE 함수는 사용자의 입력 정보(패널별 및 유의차 정도에 따른 이득 인자 선택정보)에 따라 선택되는 'α' 와 'β'에 따라 비선형적으로 데이터 보상이 이뤄지게 하는 함수이다. GPE 함수를 이용하면, 이득 인자(Gain Factor : GF)인 'α' 와 'β'의 적절한 설정에 의해, 표시결함이 휘점인 경우 도 3a와 같이 기준 계 조의 보상 데이터로부터 확대된 전 계조의 보상 데이터들을 이용하여 입력 테스트 데이터를 하향(Down) 보상 가능하며, 표시결함이 암점인 경우 도 3b와 같이 기준 계조의 보상 데이터로부터 확대된 전 계조의 보상 데이터들을 이용하여 입력 테스트 데이터를 상향(Up) 보상 가능하다. 따라서, 이 평판표시장치의 표시결함 보상방법은 특정 기준 계조에 대해서만 보상 데이터를 검출하고 이를 기반으로 전 계조에 대해 표시결함을 보상할 수 있어, 보상 데이터를 검출하는 택 타임(Tact Time)과 보상 데이터를 저장하는 메모리 용량을 크게 줄일 수 있다. 예컨대, 종래 256 계조에 대한 전체 보상 데이터 검출 시간이 5120sec에 대해, 본 발명에 따른 보상 데이터 검출 시간은 20sec(5120/256)로 크게 줄어들며, 종래 256 계조의 전체 보상 데이터를 저장하기 위한 메모리 용량이 20 Mbbits에 대해, 본 발명에 따른 메모리 용량은 80 Kbits(20000/256)로 크게 줄어든다. 또한, 이 평판표시장치의 표시결함 보상방법은 하나의 기준 보상 데이터를 전 계조 영역에 비선형적(Gradual)으로 변화시키며 표시결함을 보상하기 때문에, 종래의 계조 구간별 상이한 보상 룩업 테이블을 이용하여 크리티클(Critical)하게 표시결함을 보상하던 것에 비해 왜곡 보상의 확률을 크게 줄인다. 또한, 이 평판표시장치의 표시결함 보상방법은 보상 데이터를 이용한 보상 과정에서 발생되는 노이즈에 의한 소정의 오차분을 GPE 함수의 이득 인자(GF)를 미세 조정하여 제거할 수 있으므로, 종래와 같은 노이즈 제거용 추가적인 프로세서를 생략할 수 있다.
이어서, 이 평판표시장치의 표시결함 보상방법은 표시결함의 각 픽셀에 표시될 테스트 데이터에 GPE 함수의 실행에 의해 발생되는 보상 데이터들을 가감하여 전체 계조에 대해 표시결함이 보이는지 여부를 판단한다.(S210,S220) 표시결함이 여전히 보이면, 메모리에 저장된 기준 계조의 보상 데이터를 삭제하고(S230) 상술한 S180 내지 S220 단계를 다시 수행한다. 반면, 표시결함이 보이지 않으면, 그때의 보상 데이터들을 최적화된 보상값들로 결정한다.
상술한 S150 내지 S220 단계는 도 4와 같은 프로그램 실행기(46)를 통해 실행되는 보상 프로그램으로 구현될 수 있다. 이 보상 프로그램은 상술했듯이, 입력되는 표시결함의 기준 좌표값 및 수준을 이용하여 표시결함의 위치 데이터와 표시결함의 기준 계조 보상값을 자동으로 결정한다.
표시결함의 분석 및 보상값 결정 시스템은 도 4와 같이 표시패널(40)의 휘도와 색도를 감지하기 위한 감지장치(42), 표시패널(40)에 테스트 데이터를 공급하고 감지장치(42)의 출력신호로부터 표시패널(40)의 휘도와 색도를 분석하는 컴퓨터(44), 입력되는 표시결함 정보에 근거하여 보상 프로그램을 실행하는 프로그램 실행기(46), 및 보상 프로그램 실행에 의해 결정된 표시결함의 위치 데이터와 기준 계조 보상값이 저장되는 메모리(48)를 구비한다.
감지장치(42)는 카메라 및/또는 광센서를 포함하여 표시패널(40)에 표시된 테스트 화상의 휘도 및 색도를 감지하여 전압 또는 전류를 발생한 후, 그 전압 또는 전류를 디지털 감지 데이터로 변환하여 컴퓨터(44)에 공급한다.
컴퓨터(44)는 각 계조별로 테스트 데이터를 표시패널(40)의 구동회로에 공급하고, 감지장치(42)로부터 입력되는 디지털 감지 데이터에 따라 기준 계조에서 표시패널(40)의 표시면에 대하여 테스트 화상의 휘도 및 색도를 판정한다. 이 컴퓨 터(44)는 테스트 화상의 판정 결과에 근거하여 표시결함을 감지하거나 혹은, 표시결함 정보에 대해 사용자로부터 인위적인 입력이 있으면, 프로그램 실행기(46)를 동작시킨다. 그리고 컴퓨터(44)는 표시결함의 휘도 및 색도 변화를 모니터링하고 그 결과 표시결함의 휘도와 정상 표시면의 휘도가 미리 설정된 임계값 이하로 판정되면 그때의 보상값을 최적화된 보상값으로써 위치 데이터와 함께 메모리(46)에 저장한다. 여기서, 임계값은 단일한 기준 계조에서 육안으로 볼 때 표시결함 영역과 정상표시 영역의 휘도 차이가 보이지 않도록 실험적으로 결정된 값이다.
프로그램 실행기(46)는 입력되는 표시결함 정보를 이용하여 보상 프로그램을 실행시켜 표시결함의 위치 데이터와 표시결함의 기준 계조 보상값을 자동으로 결정한다.
메모리(48)는 컴퓨터(44)의 제어에 의해 표시결함의 위치 데이터와 기준 계조 보상값을 저장하고 표시패널(40)의 구동회로에 추가된다.
도 5는 본 발명의 실시예에 따른 평판표시장치를 나타낸다. 이 평판표시장치에 대하여 액정표시장치를 예로 들어 설명하기로 한다.
도 5를 참조하면, 본 발명의 평판표시장치는 데이터라인들(106)과 게이트라인들(108)이 교차하고 그 교차부에 액정셀들(Clc)을 구동하기 위한 TFT들이 형성된 표시패널(103), 미리 저장된 기준 계조 보상값과 GPE 알고리즘을 이용하여 표시결함에 표시될 디지털 비디오 데이터(Ri/Gi/Bi)를 변조하는 보상회로(105), 데이터라인들(106)에 변조된 데이터(Rc/Gc/Bc)를 공급하는 데이터 구동회로(101), 게이트라인들(106)에 스캔신호를 공급하는 게이트 구동회로(102), 및 구동회로들(101, 102) 을 제어하는 타이밍 콘트롤러(104)를 구비한다.
액정표시패널(103)은 두 장의 기판(TFT 기판, 컬러필터 기판) 사이에 액정분자들이 협지된다. TFT 기판 상에 형성된 데이터라인들(106)과 게이트라인들(108)은 상호 직교한다. 데이터라인들(106)과 게이트라인들(108)의 교차부에 형성된 TFT는 게이트라인(108)으로부터의 스캔신호에 응답하여 데이터라인(106)을 경유하여 공급되는 데이터전압을 액정셀(Clc)의 픽셀전극에 공급한다. 칼라필터 기판에는 도시하지 않은 블랙매트릭스, 컬러필터 등이 형성된다. 공통전압(Vcom)이 공급되는 공통전극은 IPS(In-plain Switching) 모드나 FFS(Fringe Field Switching) 모드등에서 TFT 기판상에 형성되고, TN(Twisted Nematic) 모드, OCB(optically compensated bent) 모드, VA(Vertically Alignment) 모드 등에서 컬러필터 기판에 형성된다. 이러한 TFT 기판과 컬러필터 기판에는 서로 수직한 광 흡수축을 가지는 편광판이 각각 부착된다.
보상회로(105)는 시스템 인터페이스(System Interface)로부터 입력데이터(Ri/Gi/Bi)를 공급받아 표시결함면의 각 픽셀들에 표시될 디지털 비디오 데이터(Ri/Gi/Bi)에 미리 저장된 기준 계조 보상값과 GPE 알고리즘을 통해 발생되는 보상값들을 가산/감산하여 상향/하향 조정된 디지털 비디오 데이터(Rc/Gc/Bc)와, 정상 표시면에 표시될 미 변조 데이터(Ri/Gi/Bi)를 출력한다.
타이밍 콘트롤러(104)는 보상회로(105)로부터의 디지털 비디오 데이터(Rc/Gc/Bc, Ri/Gi/Bi)를 도트 클럭(DCLK)에 맞추어 데이터 구동회로(101)에 공급함과 아울러 수직/수평 동기 신호(Vsync, Hsync), 데이터 인에이블 신호(DE) 및 도 트 클럭(DCLK)을 이용하여 게이트 구동회로(102)를 제어하기 위한 게이트 제어신호(GDC), 데이터 구동회로(101)를 제어하기 위한 데이터 제어신호(DDC)를 발생한다. 이러한 보상회로(105)와 타이밍 콘트롤러(104)는 하나의 칩으로 집적될 수 있다.
데이터 구동회로(101)는 타이밍 콘트롤러(104)로부터 공급되는 디지털 비디오 데이터(Rc/Gc/Bc, Ri/Gi/Bi)를 아날로그 감마보상전압으로 변환하고 그 아날로그 감마보상전압을 데이터전압으로써 데이터라인들(106)에 공급한다.
게이트 구동회로(102)는 데이터전압이 공급될 수평라인을 선택하는 스캔신호를 게이트라인들(108)에 순차적으로 공급한다.
도 6은 도 5의 보상회로(105)를 상세히 나타낸다.
도 6을 참조하면, 본 발명의 실시예에 따른 보상회로(105)는 GPE 알고리즘 처리부(111), 메모리(112), 레지스터(113) 및 인터페이스부(114)를 구비한다.
GPE 알고리즘 처리부(111)는 수직 및 수평 동기신호(Vsync, Hsync), 데이터 인에이블신호(DE), 도트클럭(DCLK)에 따라 디지털 비디오 데이터(Ri, Bi, Gi)의 표시위치를 판단하고, 그 위치 판단결과와 메모리(112)으로부터의 위치데이터(PD)를 비교하여 표시결함 영역에 표시될 디지털 비디오 데이터(Ri/Bi/Gi)를 검출한다. GPE 알고리즘 처리부(111)는 표시결함에 표시될 디지털 비디오 데이터(Ri, Bi, Gi)의 위치데이터(PD)를 리드 어드레스(AD)로 하여 메모리(112)으로부터 기준 계조 보상값(CD)을 독출한다. 그리고, GPE 알고리즘 처리부(111)는 입력되는 이득인자 조정정보(SGF)를 참조하여, 상기 수학식 1 및 수학식 2와 같이 대표되는 GPE(Gamma Point Estimation) 함수를 실행시켜 기준 계조의 보상값(CD)으로부터 모든 계조의 보상값을 산출한 후, 산출된 보상값들을 표시결함에 표시될 디지털 비디오 데이터(Ri/Bi/Gi)에 가산 및 감산하여 변조 디지털 비디오 데이터(Rc/Gc/Bc)를 발생한다. 반면, GPE 알고리즘 처리부(111)는 정상 표시면에 표시될 디지털 비디오 데이터(Ri/Bi/Gi)는 입력 그대로 출력한다.
메모리(112)은 표시결함의 각 픽셀들을 지시하는 위치 데이터(PD)와 기준 계조 보상값(CD)을 룩업 테이블 형태로 저장한다. 이 메모리(112)에 저장된 위치데이터(PD)와 기준 계조 보상값(CD)은 인터페이스부(114)를 통해 외부 컴퓨터(44)로부터 인가되는 전기적 신호에 의해 갱신될 수 있다.
인터페이스부(114)는 보상회로(105)와 외부 시스템 간의 통신을 위한 구성으로써 이 인터페이스부(114)는 I2C 등의 통신 표준 프로토콜 규격에 맞춰 설계된다. 메모리(112)에 저장된 위치데이터(PD)와 기준 계조 보상값(CD)은 공정변화, 적용 모델간 차이 등과 같은 이유에 의해 갱신이 요구되며, 사용자는 갱신용 위치데이터(UPD)와 갱신용 기준 계조 보상값(UCD)을 외부 시스템을 통해 입력한다. 컴퓨터(44)는 위와 같은 요구가 있을 때 인터페이스부(114)를 통해 메모리(112)에 저장된 데이터를 읽어들이거나 수정할 수 있다. 또한, GPE 알고리즘 처리부(111)내에서 실행되는 GPE 함수의 이득 인자(GF)는 패널별 및 계조 간 유의차 정도에 따라 어느 정도의 미세 조정이 필요하며, 사용자는 이득 인자(GF)의 미세 조정을 위한 이득인자 조정정보(SGF)를 인터페이스부(114)를 통해 GPE 알고리즘 처리부(111)에 입력할 수 있다.
레지스터(113)에는 메모리(112)에 기 저장된 위치데이터(PD) 및 기준 계조 보상값(CD)을 갱신하기 위하여 인터페이스부(114)를 통해 전송되는 갱신용 데이터들(UPD, CD)이 임시 저장된다.
이러한 액정표시장치는 다른 평판표시장치에도 큰 변경없이 적용될 수 있다. 예컨대, 액정표시장치는 전계 방출 표시소자, 플라즈마 디스플레이 패널 및 유기발광다이오드 표시소자 등으로 대신될 수 있다.
상술한 바와 같이, 본 발명에 따른 평판표시장치의 표시결함 보상방법 및 장치는 특정 기준 계조에 대해서만 보상 데이터를 검출하고, 검출된 보상 데이터에 기반한 GPE 함수의 실행을 통해 전 계조에 대해 표시결함을 보상할 수 있어, 보상 데이터를 검출하는 택 타임(Tact Time)과 보상 데이터를 저장하는 메모리 용량을 크게 줄일 수 있다.
나아가, 본 발명에 따른 평판표시장치의 표시결함 보상방법 및 장치는 하나의 기준 보상 데이터를 전 계조 영역에 비선형적(Gradual)으로 변화시키며 표시결함을 보상하기 때문에, 종래의 계조 구간별 상이한 보상 룩업 테이블을 이용하여 크리티클(Critical)하게 표시결함을 보상하던 것에 비해 왜곡 보상의 확률을 크게 줄일 수 있다.
더 나아가, 본 발명에 따른 평판표시장치의 표시결함 보상방법 및 장치는 보상 데이터를 이용한 보상 과정에서 발생되는 노이즈에 의한 소정의 오차분을 GPE 함수의 이득 인자(GF)를 미세 조정하여 제거할 수 있으므로, 종래와 같은 노이즈 제거용 추가적인 프로세서를 생략할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.
도 1은 종래 평판표시장치의 표시결함 보상방법을 설명하기 위한 흐름도.
도 2는 본 발명의 실시예에 따른 평판표시장치의 표시결함 보상방법을 단계적으로 설명하기 위한 흐름도.
도 3a 및 도 3b는 단일 계조에서 검출된 보상 데이터를 GPE(Gamma Point Estimation) 함수를 이용하여 전 계조 영역으로 확대한 예들을 보여주는 도면.
도 4는 도 2의 표시결함 보상방법에서 이용되는 표시결함의 분석 및 보상값 결정 시스템을 나타내는 도면.
도 5는 본 발명의 실시예에 따른 평판표시장치를 나타내는 블럭도.
도 6은 도 5의 보상회로를 상세히 나타내는 블럭도.
<도면의 주요 부호에 대한 설명>
40 : 표시패널 42 : 감지장치
44 : 컴퓨터 46 : 프로그램 실행기
48 : 메모리 101 : 데이터 구동회로 102 : 게이트 구동회로 104 : 타이밍 콘트롤러
103 : 액정표시패널 105 : 보상회로
111 : GPE 알고리즘 처리부 112 : 메모리
113 : 레지스터 114 : 인터페이스부

Claims (5)

  1. 표시패널의 표시결함 위치를 지시하는 위치정보와 상기 표시패널의 표시결함 정도를 지시하는 수준정보를 입력하는 단계;
    상기 수준정보에 기초하여 상기 표시결함을 보상하기 위한 기준 계조 보상값을 생성하는 단계;
    상기 위치정보와 상기 기준 계조 보상값을 메모리에 저장하는 단계; 및
    입력되는 이득인자 조정정보를 기반으로, 상기 기준 계조 보상값을 전체 계조로 확대하는 GPE 함수를 실행시켜 전체 계조 보상값들을 산출한 후, 상기 표시결함 위치에 표시될 디지털 비디오 데이터를 상기 산출된 보상값들만큼 변조하여 상기 표시패널에 표시하는 단계를 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상방법.
  2. 제 1 항에 있어서,
    상기 GPE 함수는 하나의 상기 기준 보상 데이터를 전체 계조 영역에 대응하여 비선형적으로 변화시키며 상기 전체 계조 보상값들을 산출하는 것을 특징으로 하는 평판표시장치의 표시결함 보상방법.
  3. 제 1 항에 있어서,
    상기 GPE 함수는 아래의 수식으로 대표되는 것을 특징으로 하는 평판표시장 치의 표시결함 보상방법.
    Figure 112008085007169-PAT00005
    ,
    Figure 112008085007169-PAT00006
    여기서, 'M1data'는 상기 기준 계조 보상값을, 'Input Data'는 상기 표시결함 위치에 표시될 디지털 비디오 데이터를, 'α'는 모델별 및 패널별로 고정되는 변수를, 'β'는 계조별 표시결함 정도의 유의차를 고려한 변수를, 'M2data'는 상기 전체 계조 보상값을, 'Output Data'는 상기 보상값들에 의해 변조된 디지털 비디오 데이터를 각각 나타낸다.
  4. 제 3 항에 있어서,
    상기 이득인자 조정정보는 상기 'α' 및 'β'의 미세 조정을 위해 사용되는 것을 특징으로 하는 평판표시장치의 표시결함 보상방법.
  5. 표시패널;
    상기 표시패널의 표시결함 위치를 지시하는 위치정보와 상기 표시패널의 표시결함 정도를 지시하는 수준정보를 입력받고, 상기 수준정보에 기초하여 상기 표시결함을 보상하기 위한 기준 계조 보상값을 생성하는 프로그램 실행기;
    상기 위치정보와 상기 기준 계조 보상값을 저장하는 메모리;
    입력되는 이득인자 조정정보를 기반으로, 상기 기준 계조 보상값을 전체 계 조로 확대하는 GPE 함수를 실행시켜 전체 계조 보상값들을 산출한 후, 상기 표시결함 위치에 표시될 디지털 비디오 데이터를 상기 산출된 보상값들만큼 변조하는 보상기; 및
    상기 보상값들에 의해 변조된 디지털 비디오 데이터를 상기 표시패널에 표시하는 구동기를 구비하는 것을 특징으로 하는 평판표시장치의 표시결함 보상장치.
KR1020080125210A 2008-12-10 2008-12-10 평판표시장치의 표시결함 보상방법 및 장치 KR101323457B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020080125210A KR101323457B1 (ko) 2008-12-10 2008-12-10 평판표시장치의 표시결함 보상방법 및 장치
CN2009101609035A CN101751843B (zh) 2008-12-10 2009-07-22 补偿平板显示器的显示缺陷
US12/509,844 US9064438B2 (en) 2008-12-10 2009-07-27 Method and an apparatus of compensating for display defect of flat panel display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080125210A KR101323457B1 (ko) 2008-12-10 2008-12-10 평판표시장치의 표시결함 보상방법 및 장치

Publications (2)

Publication Number Publication Date
KR20100066751A true KR20100066751A (ko) 2010-06-18
KR101323457B1 KR101323457B1 (ko) 2013-10-29

Family

ID=42230502

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080125210A KR101323457B1 (ko) 2008-12-10 2008-12-10 평판표시장치의 표시결함 보상방법 및 장치

Country Status (3)

Country Link
US (1) US9064438B2 (ko)
KR (1) KR101323457B1 (ko)
CN (1) CN101751843B (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102930827B (zh) * 2011-08-11 2015-04-08 台达电子工业股份有限公司 图像补偿、建立内建补偿矩阵组的方法及电子纸显示装置
CN102855856B (zh) * 2012-08-30 2016-04-13 南京中电熊猫液晶显示科技有限公司 一种消除液晶显示器Mura的驱动方法及其液晶显示器
JP5853109B2 (ja) * 2012-12-28 2016-02-09 株式会社日立製作所 計算機、計算機システムの制御装置及び記録媒体
KR102071056B1 (ko) * 2013-03-11 2020-01-30 삼성디스플레이 주식회사 표시 장치 및 그의 영상 보상 방법
CN104318900B (zh) * 2014-11-18 2016-08-24 京东方科技集团股份有限公司 一种有机电致发光显示装置及方法
US9436977B2 (en) * 2014-12-29 2016-09-06 Shenzhen China Star Optoelectronics Technology Co., Ltd Grayscale compensation method and system for defect on display panel
CN104464637B (zh) * 2014-12-29 2017-02-22 深圳市华星光电技术有限公司 一种显示面板的缺陷的灰阶补偿方法及灰阶补偿系统
US10276111B2 (en) * 2017-05-03 2019-04-30 Shenzhen China Star Optoelectronics Technology Co., Ltd Mura compensation method for display panel and display panel
TWI665655B (zh) * 2017-06-08 2019-07-11 瑞鼎科技股份有限公司 應用於顯示面板之光學補償裝置及其運作方法
US10446097B2 (en) * 2017-11-17 2019-10-15 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Method for detecting grayscale compensation data of LCD panel
KR102533624B1 (ko) * 2018-04-24 2023-05-18 삼성디스플레이 주식회사 표시 장치의 감마 보정 장치, 표시 장치의 감마 보정 방법, 및 표시 장치
CN108510940B (zh) * 2018-05-10 2020-04-07 昆山国显光电有限公司 显示屏、显示屏亮度的补偿方法及补偿装置
KR102581910B1 (ko) * 2018-10-26 2023-09-25 삼성디스플레이 주식회사 표시 패널의 검사 장치 및 이를 이용한 표시 패널의 검사 방법
CN109712585B (zh) * 2019-02-14 2021-01-01 惠州市华星光电技术有限公司 显示装置调整方法
KR20210111627A (ko) 2020-03-03 2021-09-13 삼성전자주식회사 디스플레이 구동 회로, 이를 포함하는 디스플레이 장치 및 디스플레이 구동 회로의 동작 방법
CN112614461B (zh) * 2020-12-21 2022-01-07 昆山国显光电有限公司 一种显示面板的补偿方法及装置
CN116433663B (zh) * 2023-06-13 2023-08-18 肥城恒丰塑业有限公司 一种土工格室质量智能检测方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3473600B2 (ja) * 2000-12-01 2003-12-08 セイコーエプソン株式会社 液晶表示装置、画像データ補正回路、画像データ補正方法および電子機器
JP4617076B2 (ja) * 2003-10-29 2011-01-19 シャープ株式会社 表示補正回路及び表示装置
US20060007196A1 (en) * 2004-06-04 2006-01-12 Han-Ping Chen Panel display control and adjustment
JP2006195311A (ja) * 2005-01-17 2006-07-27 Sony Corp 焼き付き現象補正方法、自発光装置、焼き付き現象補正装置及びプログラム
CN1877691A (zh) * 2005-06-09 2006-12-13 乐金电子(沈阳)有限公司 图像显示设备及其伽玛数据调整方法
KR101136286B1 (ko) * 2005-10-17 2012-04-19 엘지디스플레이 주식회사 평판표시장치 및 그 화질제어방법
KR101127843B1 (ko) * 2005-10-25 2012-03-21 엘지디스플레이 주식회사 평판표시장치 및 그 화질제어방법
KR101201314B1 (ko) * 2005-11-16 2012-11-14 엘지디스플레이 주식회사 평판표시장치의 제조방법 및 장치
KR101127829B1 (ko) * 2005-12-07 2012-03-20 엘지디스플레이 주식회사 평판표시장치와 그 제조방법, 제조장치, 화질 제어장치 및화질 제어방법
JP2007264088A (ja) * 2006-03-27 2007-10-11 Funai Electric Co Ltd 表示装置、焼き付き補正システム及び焼き付き補正方法
JP4198720B2 (ja) * 2006-05-17 2008-12-17 Necエレクトロニクス株式会社 表示装置、表示パネルドライバ、及び表示パネルの駆動方法
CN100535983C (zh) * 2006-05-19 2009-09-02 普诚科技股份有限公司 可适应的伽马转换装置与相关方法
KR101232178B1 (ko) * 2006-11-27 2013-02-13 엘지디스플레이 주식회사 평판표시장치의 표시결함 보상방법 및 장치
TW200923873A (en) * 2007-11-26 2009-06-01 Tpo Displays Corp Image displaying system and method of elimitating mura defect
US20100013750A1 (en) * 2008-07-18 2010-01-21 Sharp Laboratories Of America, Inc. Correction of visible mura distortions in displays using filtered mura reduction and backlight control

Also Published As

Publication number Publication date
KR101323457B1 (ko) 2013-10-29
US9064438B2 (en) 2015-06-23
CN101751843B (zh) 2012-06-20
US20100141559A1 (en) 2010-06-10
CN101751843A (zh) 2010-06-23

Similar Documents

Publication Publication Date Title
KR101323457B1 (ko) 평판표시장치의 표시결함 보상방법 및 장치
KR101264718B1 (ko) 평판표시장치의 표시결함 보상방법 및 장치
KR101182324B1 (ko) 평판표시장치의 화질제어 방법
KR101136286B1 (ko) 평판표시장치 및 그 화질제어방법
KR101127843B1 (ko) 평판표시장치 및 그 화질제어방법
KR101201314B1 (ko) 평판표시장치의 제조방법 및 장치
KR101232178B1 (ko) 평판표시장치의 표시결함 보상방법 및 장치
WO2019100443A1 (zh) 一种mura补偿方法及装置
KR20070059744A (ko) 평판표시장치와 그 제조방법, 제조장치, 화질 제어장치 및화질 제어방법
KR20080024009A (ko) 액정표시장치의 불량화소 리페어 방법 및 장치
KR101286515B1 (ko) 평판표시장치의 가로선 보상방법 및 장치
KR101362145B1 (ko) 메모리 인터페이스 장치와 이를 이용한 평판표시장치 및 그구동방법
KR101274691B1 (ko) 평판표시장치의 표시결함 보상방법
KR20120010009A (ko) 얼룩 보상을 위한 영상 표시 장치
KR20090094694A (ko) 액정표시장치의 검사장치 및 방법
KR20080107779A (ko) 표시장치의 잔상측정장치와 잔상측정방법
KR101286537B1 (ko) 표시 결함을 보상하기 위한 영상 표시 장치
KR20080034268A (ko) 평판표시장치의 흑선 보상방법 및 장치
KR101232177B1 (ko) 평판표시장치의 선 결함 보상방법 및 장치
KR20110064494A (ko) 액정표시장치 및 그의 화질제어 방법
KR20110051773A (ko) 표시장치와 이의 화질개선 방법
KR20090113409A (ko) 표시 장치의 화질 평가 방법
KR20080028225A (ko) Lcd 패널의 밝기 보정 방법
KR20060109664A (ko) 액정패널의 검사장치 및 검사방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180917

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190917

Year of fee payment: 7