KR101232178B1 - 평판표시장치의 표시결함 보상방법 및 장치 - Google Patents

평판표시장치의 표시결함 보상방법 및 장치 Download PDF

Info

Publication number
KR101232178B1
KR101232178B1 KR1020060117880A KR20060117880A KR101232178B1 KR 101232178 B1 KR101232178 B1 KR 101232178B1 KR 1020060117880 A KR1020060117880 A KR 1020060117880A KR 20060117880 A KR20060117880 A KR 20060117880A KR 101232178 B1 KR101232178 B1 KR 101232178B1
Authority
KR
South Korea
Prior art keywords
gradation
compensation
display
section
gradations
Prior art date
Application number
KR1020060117880A
Other languages
English (en)
Other versions
KR20080047892A (ko
Inventor
김지경
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020060117880A priority Critical patent/KR101232178B1/ko
Publication of KR20080047892A publication Critical patent/KR20080047892A/ko
Application granted granted Critical
Publication of KR101232178B1 publication Critical patent/KR101232178B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/40Picture signal circuits
    • H04N1/407Control or modification of tonal gradation or of extreme levels, e.g. background level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/46Colour picture communication systems
    • H04N1/56Processing of colour picture signals
    • H04N1/60Colour correction or control
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2203/00Function characteristic
    • G02F2203/69Arrangements or methods for testing or calibrating a device

Abstract

본 발명은 공정오차에 의해 나타나는 표시결함 각각에 대하여 보상값을 가감하여 표시결함을 전기적으로 보상하도록 한 평판표시장치의 표시결함 보상방법 및 장치에 관한 것이다.
이 평판표시장치의 표시결함 보상방법은 표시패널에서 표시결함을 감지하는 단계; 상기 표시결함의 불량수준을 분석하는 단계; 전체 계조를 다수의 계조 구간들로 나누고 중위 계조구간에서 상기 표시결함의 불량수준에 따라 상기 계조 구간들의 수를 조정하는 단계; 상기 계조 구간들 각각에 상기 표시결함의 불량수준을 보상하기 위한 보상값들을 각각 부여하는 단계; 상기 보상값들과 함께 상기 표시결함의 위치를 지시하는 위치 데이터를 메모리에 저장하는 단계; 및 상기 메모리에 저장된 보상값들과 위치 데이터를 이용하여 상기 표시결함에 표시될 디지털 비디오 데이터를 변조하여 상기 표시패널에 화상을 표시하는 단계를 포함한다.

Description

평판표시장치의 표시결함 보상방법 및 장치{Method and Apparatus for Compensating Display Defect of Flat Display}
도 1은 선 결함의 휘도와 보상값을 나타내는 도면.
도 2는 면 결함의 휘도와 보상값을 나타내는 도면.
도 3은 면/선 혼합결함의 휘도와 보상값을 나타내는 도면.
도 4는 보상값이 각각 부여되는 계조구간을 나타내는 도면.
도 5는 본 발명의 실시예에 따른 평판표시장치의 제조방법을 단계적으로 설명하기 위한 흐름도.
도 6은 도 5의 제조방법에서 이용되는 표시결함의 분석 및 보상값 결정 시스템을 나타내는 도면.
도 7은 본 발명에서 적용 가능한 FRC의 디더패턴의 일예를 나타내는 도면.
도 8은 본 발명의 실시예에 따른 액정표시장치를 나타내는 블록도.
도 9는 도 8에 도시된 보상회로를 상세히 나타내는 블록도.
<도면의 주요 부호에 대한 설명>
101 : 데이터 구동회로 102 : 게이트 구동회로
103 : 액정표시패널 104 : 타이밍 콘트롤러
105 : 보상회로 111 : FRC 제어부
112 : EEPROM 113 : 레지스터
114 : 인터페이스회로
본 발명은 평판표시장치에 관한 것으로 특히, 공정오차에 의해 나타나는 표시결함 각각에 대하여 보상값을 가감하여 표시결함을 전기적으로 보상하도록 한 평판표시장치의 표시결함 보상방법 및 장치에 관한 것이다. 또한, 본 발명은 시각적으로 휘도 및 색감 차이를 느낄 수 있는 임계값을 고려하여 상기 보상값을 계조 단위로 최적화하도록 한 평판표시장치의 표시결함 보상방법 및 장치에 관한 것이다.
평판표시장치에는 액정표시소자(Liquid Crystal Display, LCD), 전계 방출 표시소자(Field Emission Display, FED), 플라즈마 디스플레이 패널(Plasma Display Panel, PDP) 및 유기발광다이오드 표시소자(Organic Light Emitting Diode Display, OLED) 등이 있고 이들 대부분이 실용화되어 시판되고 있다.
액정표시소자는 전자제품의 경박단소 추세를 만족할 수 있고 양산성이 향상되고 있어 많은 응용분야에서 음극선관을 빠른 속도로 대체하고 있다.
특히, 박막트랜지스터(Thin Film Transistor : 이하, "TFT"라 한다)를 이용 하여 액정셀을 구동하는 액티브 매트릭스 타입의 액정표시소자는 화질이 우수하고 소비전력이 낮은 장점이 있으며, 최근의 양산기술 확보와 연구개발의 성과로 대형화와 고해상도화로 급속히 발전하고 있다.
이러한 평판표시장치 대부분은 화소 어레이의 미세한 신호배선이나 전극을 패터닝하기 위한 제조공정에 포토리소그래피 공정이 이용되고 있다. 포토리소그래피 공정은 노광, 현상, 식각 공정을 포함하게 된다.
포토리소그래피 공정에서 노광양의 불균일 등으로 인하여, 완성된 표시패널을 검사하는 공정에서 정상 표시면에 비하여 휘도와 색감이 다른 표시결함이 나타날 수 있다. 이러한 표시결함이 발생되는 원인은 포토리소그래프 공정에서 노광양의 차이로 인하여 TFT의 게이트-드레인 간의 중첩면적, 스페이서의 높이, 신호배선들 간의 기생용량, 신호배선과 화소전극 간의 기생용량 등이 정상 표시면과 달라지는 데에서 기인한다. 표시결함이 존재하는 표시패널의 불량 수준을 낮추기 위하여, 각 제조업체들은 현재 리페어공정만으로 결함부분을 완화시키고 있지만 완화된 수준이 양품 기준에 이르지 못하면 그 패널을 폐기처분하고 있다.
본 발명의 목적은 종래 기술에 의해 나타나는 문제를 해결하고자 안출된 발명으로써 공정오차에 의해 나타나는 표시결함에 표시될 디지털 비디오 데이터 각각에 대하여 보상값을 가감하여 표시결함을 전기적으로 보상하도록 한 평판표시장치의 표시결함 보상방법 및 장치를 제공하는데 있다.
본 발명의 다른 목적은 시각적으로 휘도 및 색감 차이를 느낄 수 있는 임계값(유의차)를 고려하여 상기 보상값을 계조 단위로 최적화하도록 한 평판표시장치의 표시결함 보상방법 및 장치를 제공하는데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 평판표시장치의 표시결함 보상방법은 표시패널에서 표시결함을 감지하는 단계; 상기 표시결함의 불량수준을 분석하는 단계; 전체 계조를 다수의 계조 구간들로 나누고 중위 계조구간에서 상기 표시결함의 불량수준에 따라 상기 계조 구간들의 수를 조정하는 단계; 상기 계조 구간들 각각에 상기 표시결함의 불량수준을 보상하기 위한 보상값들을 각각 부여하는 단계; 상기 보상값들과 함께 상기 표시결함의 위치를 지시하는 위치 데이터를 메모리에 저장하는 단계; 및 상기 메모리에 저장된 보상값들과 위치 데이터를 이용하여 상기 표시결함에 표시될 디지털 비디오 데이터를 변조하여 상기 표시패널에 화상을 표시하는 단계를 포함한다.
상기 보상값이 각각 부여되는 계조구간들은 상기 중위 계조구간의 계조들보다 낮은 계조들을 포함한 하위 계조구간, 상기 중위 계조구간의 계조들보다 높은 계조들을 상위 계조구간을 포함하고, 상기 표시패널에서 표현할 수 있는 피크 화이트의 휘도를 100%라 할 때, 상기 상위 계조구간의 계조들은 상기 피크 화이트 대비 약 55%~100% 휘도, 상기 중위 계조구간의 계조들은 상기 피크 화이트 대비 약 20%~55% 휘도, 상기 하위 계조구간의 계조들은 피크 화이트 대비 약 20% 이하의 휘 도를 포함한다.
상기 전체 계조가 256 개의 계조들을 포함할 표현할 때 상기 상위 계조구간은 약 '140' 이상의 상위 계조들을 포함하고, 상기 중위 계조구간은 약 '51~140'의 계조들을 포함하고, 상기 하위 계조구간은 약 '50' 이하의 계조들을 포함한다.
상기 상위 계조구간의 보상값은 상기 중위 계조구간보다 높고, 상기 중위 계조구간은 상기 하위 계조구간의 보상값보다 높다.
상기 중위 계조구간은 보상값들이 각각 부여되는 다수의 소구간들을 포함한다.
상기 소구간들은 상기 중위 계조구간에서 등간격으로 나뉘어진다.
상기 소구간들 각각은 30 개의 계조들을 포함한다.
상기 하위 계조구간은 보상값들이 각각 부여되는 다수의 소구간들을 포함한다.
상기 하위 계조구간에서 상기 보상값이 부여되는 상기 피크 화이트의 휘도 대비 약 12% 이상의 계조들을 포함한다.
상기 중위 계조구간에서 가장 높은 값으로 설정되는 보상값에 따라 상기 하위 계조구간에서 상기 보상값이 부여되는 상기 피크 화이트의 휘도 대비 약 12% 이하의 계조들을 포함한다.
본 발명의 실시예에 따른 평판표시장치의 표시결함 보상장치는 표시패널; 상기 표시결함의 불량수준을 분석하는 단계; 전체 계조를 다수의 계조 구간들로 나누고 중위 계조구간에서 상기 표시패널의 표시결함의 불량수준에 따라 분할되는 개수 가 조정 가능한 계조 구간들 각각에 부여되어 상기 표시결함을 보상하기 위한 보상값들과, 상기 표시결함의 위치를 지시하는 위치 데이터들이 저장되는 메모리; 디지털 비디오 데이터들을 입력받아 상기 표시결함에 표시될 디지털 비디오 데이터의 계조에 따라 상기 계조구간 단위로 부여되는 보상값으로 상기 표시결함에 표시될 디지털 비디오 데이터를 조정하는 보상부; 및 상기 보상값들에 의해 조정된 디지털 비디오 데이터를 상기 표시패널에 표시하는 구동부를 구비한다.
이하, 도 1 내지 도 9를 참조하여 액정표시장치를 중심으로 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
표시결함은 정상 표시면에 비하여 휘도 및 색감이 다르게 보이는 얇은 선 형태의 선 결함, 정상 표시면에 비하여 휘도 및 색감이 다르게 보이는 비교적 넓은 면의 면 결함, 선 결함과 면결함이 혼합되는 형태로 보이는 면/선 혼합결함 등의 규칙적인 형상의 결함이 있고 또한, 불규칙한 형상으로 보이는 부정형 결함이 있다.
도 1은 선 결함의 휘도차와 그 선 결함에 부여되는 보상값을 나타낸다.
도 1을 참조하면, 선 결함의 휘도는 선 결함의 폭방향(x축 방향)에서 중앙부에 존재하는 중앙 보상영역(C1)에서 가장 어둡고 그 중앙 보상영역(C1)의 양측 가장자리로 갈수록 휘도가 점진적으로 높아진다. 이러한 선 결함의 휘도를 보상하기 위하여 선 결함에 부여되는 보상값은 중앙 보상영역(C1)에서 가장 높고 중앙 보상영역(C1)의 양측 가장자리에 위치하는 점진적 보상영역(Gradient compensating region)(SG1, SG2) 각각에서 점진적으로 낮아진다.
중앙 보상영역(C1)의 중앙 보상영역(C1)은 정상 표시면의 휘도와 중첩되지 않기 때문에 가장 어둡게 보이며 선 결함 내에서 보상값(a1)이 가장 높게 적용된다. 중앙 보상영역(C1)의 보상값(a1)은 중앙 보상영역(C1)의 휘도와 정상 표시면의 휘도차를 휘도 측정장비나 육안으로 느끼는 주관적 휘도차를 근거로 하여 중앙 보상영역(C1)과 정상 표시면의 휘도차를 육안으로 느낄 수 없는 값으로 결정된다.
점진적 보상영역(SG1, SG2)은 중앙 보상영역(C1)의 휘도와 정상 표시면의 휘도가 중첩되는 영역으로 선 결함 내에서 중앙 보상영역의 좌측(SG1)과 우측(SG2)에 위치하며, 중앙 보상영역(C1)에 가까운 위치일수록 중앙 보상영역(C1)의 휘도와 근접하는 휘도로 보이고 또한, 정상 표시면의 비중첩면으로 갈수록 정상 표시면의 휘도와 가까운 휘도로 보인다. 즉, 점진적 보상영역(SG1, SG2)은 중앙 보상영역(C1)에 가까울수록 어둡고 정상 표시면의 비중첩면으로 갈수록 밝게 보인다. 점진적 보상영역(SG1, SG2)은 다수의 구간으로 나뉘어진다. 여기서, 구간들 각각의 폭은 점진적 보상영역(SG1, SG2)의 폭방향 길이(x)를 화소 수로 환산하고, 그 환산 길이를 4의 배수로 나눈 폭으로 정의된다. 이러한 점진적 보상영역(SG1, SG2)에서, 보상값(b1~e1, b1'~e1')은 중앙 보상영역(C1)에 가까운 구간으로부터 정상 표시면의 비중첩면에 가까운 구간으로 갈수록 점진적으로 작은 값으로 자동 결정된다. 다시 말하여, 점진적 보상영역(SG1, SG2)의 각 구간들에 적용되는 보상값(b1~e1, b1'~e1')은 중앙 보상영역(C1)의 보상값(a1)이 결정되면 그 보상값(a1)과 '0' 사이에서 자동적으로 결정되며, 완전한 좌우 대칭을 만족한다. 점진적 보상영역(SG1, SG2)의 구간 수는 중앙 보상영역(C1)의 보상값(a1)이 높을수록 많아지고, 중앙 보 상영역(C1)의 보상값(a1)이 낮을수록 작아진다.
도 2는 면 결함의 휘도차와 그 면 결함에 부여되는 보상값을 나타낸다.
도 2를 참조하면, 면 결함의 휘도는 면 결함의 폭방향(x축 방향)의 중앙에 존재하는 중앙 보상영역(C2)에서 가장 어둡고 정상 표시면과의 경계부에 해당하는 점진적 보상영역(SG3)에서 정상 표시면에 가까울수록 휘도가 점진적으로 높아진다. 중앙 보상영역(C2)은 면 결함의 대부분을 차지하며 정상 표시면의 휘도와 중첩되지 않기 때문에 면 결함 내에서 가장 어둡게 보이며 면 결함면 내에서 보상값(a2)이 가장 높게 적용된다. 중앙 보상영역(C2)의 보상값(a2)은 중앙 보상영역(C2)의 휘도와 정상 표시면의 휘도차를 휘도 측정장비나 육안으로 느끼는 주관적 휘도차를 근거로 하여 중앙 보상영역(C2)과 정상 표시면의 휘도차를 육안으로 느낄 수 없는 값으로 결정된다.
점진적 보상영역(SG3)은 중앙 보상영역(C2)의 휘도와 정상 표시면의 휘도가 중첩되는 면으로써 중앙 보상영역(C2)에 가까운 위치일수록 중앙 보상영역(C1)의 휘도와 근접하는 휘도로 보이고 또한, 정상 표시면의 비중첩면으로 갈수록 정상 표시면의 휘도와 가까운 휘도로 보인다. 즉, 점진적 보상영역(SG3)은 중앙 보상영역(C2)에 가까울수록 어둡고 정상 표시면의 비중첩면으로 갈수록 밝게 보인다. 점진적 보상영역(SG3)은 다수의 구간으로 나뉘어진다. 여기서, 구간들 각각의 폭은 점진적 보상영역(SG3)의 폭방향 길이(x)를 화소 수로 환산하고, 그 환산 길이를 4의 배수로 나눈 폭으로 정의된다. 이러한 점진적 보상영역(SG3)에서, 보상값(b2~i2)은 중앙 보상영역(C2)에 가까운 구간으로부터 정상 표시면의 비중첩면에 가까운 구간으로 갈수록 점진적으로 작은 값으로 자동 결정된다. 다시 말하여, 점진적 보상영역(SG3)의 각 구간들에 적용되는 보상값(b2~i2)은 중앙 보상영역(C2)의 보상값(a2)이 결정되면 그 보상값(a2)과 '0' 사이에서 자동적으로 결정된다.
도 3은 면/선 혼합결함의 휘도차와 그 면/선 혼합결함에 부여되는 보상값을 나타낸다.
도 3을 참조하면, 면/선 혼합결함(MR1)은 면/선 혼합결함에서 대부분을 차지하는중앙 보상영역(C3), 중앙 보상영역(C3)와 휘도와 정상 표시면의 휘도가 중첩되어 중앙 보상영역(C3)과 정상 표시면 사이의 경계에서 나타나는 약 흑선(BL) 및 약 휘선(WL)을 포함한다.
중앙 보상영역(C3)은 면/선 혼합결함에서 면 결함 부분에 해당하며 정상 표시면의 휘도와 중첩되지 않기 때문에 면/선 혼합결함 내에서 가장 어둡게 보이며 면 결함면 내에서 보상값이 가장 높게 적용된다. 중앙 보상영역(C3)의 보상값은 중앙 보상영역의 휘도와 정상 표시면의 휘도차를 휘도 측정장비나 육안으로 느끼는 주관적 휘도차를 근거로 하여 중앙 보상영역(C3)과 정상 표시면의 휘도차를 육안으로 느낄 수 없는 값으로 결정된다.
면/선 혼합결함(MR1)의 점진적 보상영역(SG4)은 중앙 보상영역(C3)의 휘도와 정상 표시면의 휘도가 중첩되는 면으로써 중앙 보상영역(C3)에 가까운 위치일수록 중앙 보상영역(C1)의 휘도와 근접하는 휘도로 보이고 또한, 정상 표시면의 비중첩면으로 갈수록 정상 표시면의 휘도와 가까운 휘도로 보인다. 즉, 점진적 보상영역(SG4)은 중앙 보상영역(C3)에 가까울수록 어둡고 정상 표시면의 비중첩면으로 갈 수록 밝게 보인다. 점진적 보상영역(SG4)은 다수의 구간으로 나뉘어진다. 여기서, 구간들 각각의 폭은 점진적 보상영역(SG4)의 폭방향 길이(x)를 화소 수로 환산하고, 그 환산 길이를 4의 배수로 나눈 폭으로 정의된다. 이러한 점진적 보상영역(SG4)에서, 보상값은 중앙 보상영역(C3)에 가까운 구간으로부터 정상 표시면의 비중첩면에 가까운 구간으로 갈수록 점진적으로 작은 값으로 자동 결정된다. 다시 말하여, 점진적 보상영역(SG4)의 각 구간들에 적용되는 보상값은 중앙 보상영역(C3)의 보상값이 결정되면 그 보상값과 '0' 사이에서 자동적으로 결정된다.
전술한 선 결함, 면 결함, 면/선 혼합결함의 보상값들은 표시패널에 공급되는 데이터전압의 감마특성과 육안으로 느끼는 휘도 및 색도의 시인성을 고려하여 계조 단위로 다르게 최적화된다. 도 4는 계조 단위로 최적화된 보상값과, 그 보상값에 대응하는 데이터 구동회로로부터 출력되는 데이터 전압을 보여 준다.
도 4를 참조하면, 본 발명은 전체 계조를 상위, 중위 및 하위의 3 개 계조구간으로 분할하여 각 계조구간 단위로 보상값을 최적화한다. 표시패널에서 표현할 수 있는 최고 휘도 즉, 피크 화이트의 휘도를 100%라 할 때, 본 발명은 상위 계조구간을 피크 화이트 대비 약 55%~100% 휘도의 계조구간, 중위 계조구간을 피크 화이트 대비 약 20%~55% 휘도의 계조구간, 하위 계조구간을 피크 화이트 대비 약 20% 이하의 계조구간으로 전체 계조들을 3 개의 구간으로 분할한다. 예컨대, 1 픽셀의 디지털 비디오 데이터가 R, G, B 각각 8 비트로 구성되어 256 계조들을 표현할 때 본 발명은 약 '140' 이상의 상위 계조들로 상위 계조구간을 , '51~140'의 중위 계조들로 중위 계조구간을, 약 '50' 이하의 하위 계조들로 하위 계조구간을 설정한 다.
상위 계조구간에서는 정상 표시면과 표시결함의 휘도차에 대한 유의차가 중위 계조구간에 대한 유의차 보다 시각적으로 적게 느껴진다. 유의차는 시각적으로 휘도 및 색감 차이를 느낄 수 있는 임계값으로 정의된다. 상위 계조구간 내에서 계조간에 유의차는 작다. 이 때문에 상위 계조는 넓은 계조범위를 포함한다. 상위 계조구간 중에서 251 이상의 계조범위는 보상값에 제한이 있고 그 보상값을 부여해도 시간적으로 휘도 및 색감차를 거의 느끼지 못하기 때문에 보상값을 부여할 필요가 없다. 보상값은 휘도 및 색감의 역전이 발생하지 않도록 중위 계조구간보다 상위 계조구간에서 더 높게 되어야 한다.
중위 계조구간은 유의차가 상위 계조구간보다 크게 느껴지나 상위 계조구간의 보상값보다 낮은 보상값이 부여된다. 이 중위 계조구간은 서로 다른 보상값들이 부여되는 다수의 소구간들로 나뉘어진다. 이 소구간들은 중위 계조구간에서 계조들 간의 휘도변화가 선형적이므로 등간격으로 나뉘어질 수 있다. 도 4의 예는 중위 계조구간은 서로 다른 보상값이 각각 부여되는 3 개의 소구간들로 분할되고, 소구간들 각각은 30 계조들을 포함한다.
하위 계조구간은 계조들 간의 휘도변화에 대응한 기울기가 급경사를 이루기 때문에 상위 계조구간과 중위 계조구간의 소구간들에 비하여 분할하여야 할 소구간들의 계조범위가 좁다. 계조값 '30' 이하의 최하위 계조들 즉, 피크 화이트의 휘도 대비 약 12% 이하의 최저 계조들에서는 중위 계조에서 표시결함이 보이는 정도에 따라 보상값이 부여될 필요가 없다. 예컨대, 계조값 '127' 기준에서 볼 때 표 시결함이 강하게 보이면 계조값 '30' 이하의 최하위 계조들에서도 표시결함이 보일 수 있다. 따라서, 계조값 '127' 기준에서 볼 때 표시결함이 강하게 보이면 계조값 '30' 이하의 최하위 계조들에도 보상값이 부여된다. 반면에, 계조값 '127' 기준에서 표시결함이 약하게 보이면 계조값 '30' 이하에서는 표시결함이 거의 보이지 않으므로 이 경우에는, 계조값 '30' 이하의 최하위 계조들에 보상값이 부여될 필요가 없다.
아래의 표 1 내지 표 8은 도 4의 보상값을 만족하는 실예로써, 도 1과 같은 선 결함을 보상하기 위한 보상값이다. 표 1 내지 표 8의 보상값은 적용 모델이나 표시결함의 불량정도에 따라 달라질 수 있다. 이 보상값의 예는 도 4와 같이 하위 계조구간을 보상값이 다르게 적용되는 소구간들을 2 개로 분할한 예이다. 하위 계조구간들 중에서, 제1 소구간은 계조 '30~39'을 포함하고, 제2 소구간은 계조 '40~50'을 포함한다. 중위 계조구간은 보상값이 다르게 적용되는 소구간들이 3 개로 분할된다. 중위 계조구간들 중에서, 제1 소구간은 계조 '51~80'을, 제2 소구간은 계조 '81~110'을, 그리고 제3 소구간은 계조 '111~140'을 각각 포함한다. 상위 계조구간은 분할되지 않고 계조 '141' 이상의 계조들을 포함한다.
계조 e1 d1 c1 b1 a1 b1' c1' d1' e1'
30~39
0 0 0 0 0 0 0 0 0
40~50
0 0 0 0 0 0 0 0 0
51~80
0 0 0 0 0 0 0 0 0
81~110
0 0 0 1/8 1/8 1/8 0 0 0
111~140
0 0 1/8 1/8 2/8 1/8 1/8 0 0
141~250
0 1/8 1/8 2/8 3/8 2/8 1/8 1/8 0
계조 e1 d1 c1 b1 a1 b1' c1' d1' e1'
30~39
0 0 0 0 0 0 0 0 0
40~50
0 0 0 0 0 0 0 0 0
51~80
0 0 0 1/8 1/8 1/8 0 0 0
81~110
0 0 1/8 1/8 2/8 1/8 1/8 0 0
111~140
0 1/8 1/8 2/8 3/8 2/8 1/8 1/8 0
141~250
1/8 1/8 2/8 3/8 4/8 3/8 2/8 1/8 1/8
계조 e1 d1 c1 b1 a1 b1' c1' d1' e1'
30~39
0 0 0 0 0 0 0 0 0
40~50
0 0 0 1/8 1/8 1/8 0 0 0
51~80
0 0 1/8 1/8 2/8 1/8 1/8 0 0
81~110
0 1/8 1/8 2/8 3/8 2/8 1/8 1/8 0
111~140
1/8 1/8 2/8 3/8 4/8 3/8 2/8 1/8 1/8
141~250
1/8 2/8 3/8 4/8 5/8 4/8 3/8 2/8 1/8
계조 e1 d1 c1 b1 a1 b1' c1' d1' e1'
30~39
0 0 0 1/8 1/8 1/8 0 0 0
40~50
0 0 1/8 1/8 2/8 1/8 1/8 0 0
51~80
0 1/8 1/8 2/8 3/8 2/8 1/8 1/8 0
81~110
1/8 1/8 2/8 3/8 4/8 3/8 2/8 1/8 1/8
111~140
1/8 2/8 3/8 4/8 5/8 4/8 3/8 2/8 1/8
141~250
1/8 3/8 4/8 5/8 6/8 5/8 4/8 3/8 1/8
계조 e1 d1 c1 b1 a1 b1' c1' d1' e1'
30~39
0 0 0 1/8 1/8 1/8 0 0 0
40~50
0 1/8 1/8 2/8 3/8 2/8 1/8 1/8 0
51~80
1/8 1/8 2/8 3/8 4/8 3/8 2/8 1/8 1/8
81~110
1/8 2/8 3/8 4/8 5/8 4/8 3/8 2/8 1/8
111~140
1/8 3/8 4/8 5/8 6/8 5/8 4/8 3/8 1/8
141~250
2/8 4/8 5/8 6/8 7/8 6/8 5/8 4/8 2/8
계조 e1 d1 c1 b1 a1 b1' c1' d1' e1'
30~39
0 0 1/8 1/8 2/8 1/8 1/8 0 0
40~50
1/8 1/8 2/8 3/8 4/8 3/8 2/8 1/8 1/8
51~80
1/8 2/8 3/8 4/8 5/8 4/8 3/8 2/8 1/8
81~110
1/8 3/8 4/8 5/8 6/8 5/8 4/8 3/8 1/8
111~140
2/8 4/8 5/8 6/8 7/8 6/8 5/8 4/8 2/8
141~250
2/8 4/8 5/8 7/8 8/8 7/8 5/8 4/8 2/8
계조 e1 d1 c1 b1 a1 b1' c1' d1' e1'
20~29 0 0 0 1/8 1/8
1/8 0 0 0
30~39
0 0 1/8 1/8 2/8 1/8 1/8 0 0
40~50
1/8 1/8 2/8 3/8 4/8 3/8 2/8 1/8 1/8
51~80
1/8 3/8 4/8 5/8 6/8 5/8 4/8 3/8 1/8
81~110
2/8 4/8 5/8 6/8 7/8 6/8 5/8 4/8 2/8
111~140
2/8 4/8 5/8 7/8 8/8 7/8 5/8 4/8 2/8
141~250
2/8 4/8 6/8 8/8 9/8 8/8 6/8 4/8 2/8
계조 e1 d1 c1 b1 a1 b1' c1' d1' e1'
10~19
0 0 0 1/8 1/8 1/8 0 0 0
20~29 0 0 1/8 1/8 2/8
1/8 1/8 0 0
30~39
0 1/8 1/8 2/8 3/8 2/8 1/8 1/8 0
40~50
1/8 2/8 3/8 4/8 5/8 4/8 3/8 2/8 1/8
51~80
2/8 4/8 5/8 6/8 7/8 6/8 5/8 4/8 2/8
81~110
2/8 4/8 5/8 7/8 8/8 7/8 5/8 4/8 2/8
111~140
2/8 4/8 6/8 8/8 9/8 8/8 6/8 4/8 2/8
141~250
2/8 4/8 6/8 8/8 10/8 8/8 6/8 4/8 2/8
보상값들은 표 1 내지 표 8에서 보는 바와 같이 기준 계조값 '127'에서 중앙 보상영역(C1)의 불량수준에 따라 각 계조구간들에 독립적으로 부여된다. 중앙 보상영역(C1)의 보상값은 기준 계조값 '127'을 포함한 기준 계조구간 '111~140'을 기준으로 하여 그 보다 높은 최상위 계조구간에서 '1/8' 계조만큼 더 높은 값으로 설정되고, 기준 계조구간 '111~140'보다 낮은 하위 계조구간들에서 '1/8' 또는 '2/8' 계조 간격으로 단계적으로 낮은 값으로 설정된다. 중앙 보상영역(C1)의 불량수준이 높아 그 중앙 보상영역(C1)의 보상값이 8/8 계조로 설정되면, 본 발명은 보상값이 부여되는 새로운 최하위 계조구간 "20~29"를 추가하고 그 최하위 계조 구간에서 중앙 보상영역(C1)의 보상값으로 '1/8' 계조를 설정한다. 중앙 보상영역(C1)의 불량수준이 더 높아져 그 중앙 보상영역(C1)의 보상값이 9/8 계조로 설정되면, 본 발명은 보상값이 부여되는 새로운 최하위 계조구간 "20~29"과 "10~19"를 추가하고 그 최하위 계조 구간에서 중앙 보상영역(C1)의 보상값으로 계조구간 "20~29"에서 '2/8' 계조를, 계조구간 "10~19"에서 '1/8' 계조를 각각 설정한다.
점진적 보상영역(SG1, SG2)의 구간들에 부여되는 보상값들(a1~e1, a1'~e1')은 각 계조구간들에서 중앙 보상영역(C1)의 보상값과 '0' 사이에서 단계적인 차이를 가지는 값으로 설정되며 중앙 보상영역(C1)의 좌/우측에서 완전한 대칭성을 만족한다.
보상값들은 정상 표시면의 휘도에 비하여 낮은 휘도로 보이는 표시결함을 보상하기 위한 보상값들로써 표시결함에 표시될 디지털 비디오 데이터에 가산된다. 한편, 표시결함은 전술한 선 결함, 면 결함, 및 면/선 혼합결함에서 정상 표시면보다 어둡게 보이는 결함을 중심으로 설명되었지만, 정상 표시면에 비하여 더 밝게 보이는 표시결함도 포함한다. 이렇게 밝게 보이는 표시결함의 휘도를 보상하기 위한 보상값들은 전술한 실시예들과 같이 선 결함, 면 결함, 면/선 혼합결함의 보상값과 같이 표시결함의 불량수준에 따라 그리고, 기준 계조구간과 중앙 보상영역을 기준으로 정상 표시면과 표시결함의 휘도차를 줄이는 방향으로 결정되며 밝게 보이는 표시결함에 표시될 디지털 비디오 데이터에 감산된다.
이러한 보상값들은 정수+1 미만의 소수로 결정될 수 있고, 정수값의 보상값은 일반적인 비트 가산기 또는 감산기를 이용하여 디지털 비디오 데이터에 가감되고, 소수값의 보상값은 디더패턴(Dither pattern)을 이용한 프레임 레이트 콘트롤(Frame rate control; 이하, "FRC"라 함) 방법으로 디지털 비디오 데이터에 가감된다.
도 5는 본 발명의 실시예에 따른 평판표시장치의 제조방법을 단계적으로 설명하기 위한 흐름도이다. 도 6은 도 5의 제조방법에서 이용되는 표시결함의 분석 및 보상값 결정 시스템을 나타낸다.
도 5 및 도 6을 참조하면, 본 발명의 실시예에 따른 평판표시장치의 제조방법은 상판 및 하판을 각각 제작한 후에, 상/하판을 실재(Sealant)나 프릿글라스(Frit glass)로 합착한다.(S1, S2, S3) 상판과 하판은 표시패널(40)에 따라 여러 형태로 제작될 수 있다. 예컨대, 액정표시패널의 경우에 상판에는 컬러필터, 블랙 매트릭스, 공통전극, 상부 배향막 등이 형성될 수 있고, 하판에는 데이터라인, 게이트라인, TFT, 화소전극, 하부 배향막, 컬럼 스페이서 등이 형성될 수 있다. 플라즈마 디스플레이 패널의 경우에 하판에는 어드레스전극, 하부 유전체, 격벽, 형광체 등이 형성될 수 있고, 상판에는 상부 유전체, MgO 보호막, 서스테인전극쌍이 형성될 수 있다.
이어서, 평판표시장치의 검사공정에서 각 계조의 테스트 데이터를 표시패널(40)에 인가하여 각 계조별로 테스트 데이터를 표시하고 그 테스트 데이터의 표시상태에 대하여 도 6과 같은 감지장치(42)를 이용한 전기적인 검사 및/또는 육안검사를 통해 표시면 전체의 휘도 및 색도를 측정한다.(S4) 그리고 검사공정에서 평판표시장치에 표시결함이 발견되면(S5), 그 표시결함과 정상 표시면의 휘도차 및 색감차를 육안 분석의 주관적 판단을 중심으로 분석한다.(S6)
이어서, 본 발명은 표시결함 내의 각 픽셀을 지시하는 위치 데이터와 전술한 실시예와 같은 방법으로 계조구간 단위로 최적화된 보상값을 결정한다.(S7)
그리고 본 발명은 표시결함의 각 픽셀별 위치를 지시하는 위치 데이터와, 표시결함의 보상값들을 유저 커넥터(User connector)와 롬기록기(ROM writer)를 통해 메모리에 저장한다.(S8)
S5 단계에서 표시면 전체에서 표시결함이 보이지 않으면 그 평판표시장치는 양품으로 판정되어 출하된다.(S9)
표시결함의 분석 및 보상값 결정 시스템은 도 6과 같이 표시패널(40)의 휘도와 색도를 감지하기 위한 감지장치(42), 표시패널(40)에 데이터를 공급하고 감지장치(42)의 출력신호로부터 표시패널(40)의 휘도와 색도를 분석하는 컴퓨터(44), 및 컴퓨터(44)에 의해 결정된 표시결함의 위치 데이터와 보상값이 저장되는 메모리(46)를 구비한다.
감지장치(42)는 카메라 및/또는 광센서를 포함하여 표시패널(40)에 표시된 테스트 화상의 휘도 및 색도를 감지하여 전압 또는 전류를 발생한 후, 그 전압 또는 전류를 디지털 감지 데이터로 변환하여 컴퓨터(44)에 공급한다.
컴퓨터(44)는 각 계조별로 테스트 데이터를 표시패널의 구동회로에 공급하고, 감지장치(42)로부터 입력되는 디지털 감지 데이터에 따라 각 계조별로 표시패널(40)의 전 표시면에 대하여 테스트 화상의 휘도 및 색도를 판정한다. 이 컴퓨터(44)는 표시패널(40)에서 감지장비(42)에 의해 표시결함이 감지되거나 혹은, 관리자에 의해 주관적인 평가로 표시결함에 대한 정보가 입력되면 보상값을 바꿔가면서 그 보상값을 표시결함에 표시될 테스트 데이터에 가감하여 보상값으로 가감된 테스트 데이터를 표시패널(40)에 공급한다. 그리고 컴퓨터(44)는 표시결함의 휘도 및 색도 변화를 관찰하고 그 결과 표시결함의 휘도와 정상 표시면의 휘도가 미리 설정된 임계값 이하로 판정되면 그 때의 보상값을 최적화된 보상값으로써 위치 데이터와 함께 메모리(46)에 저장한다. 여기서, 임계값은 동일 계조에서 육안으로 볼 때 표시결함과 정상 표시면의 휘도 차이가 보이지 않는 실험적으로 결정된 값이다.
메모리(46)는 컴퓨터(44)의 제어에 의해 표시결함의 위치 데이터와 각 계조별 보상값을 저장하고 표시패널의 구동회로에 추가된다.
도 7은 전술한 보상값들 중에서 '1' 미만의 미세 보상값을 표현하는 FRC의 디더패턴 예를 나타낸다.
도 7을 참조하면, FRC는 8 픽셀×8 픽셀 크기를 가지며 보상값에 따라 '1'이 가산되는 픽셀들의 개수가 다르게 설정되어 1 미만의 소수 계조에 해당하는 보상값을 표현하는 1/8 디더패턴 내지 8/7 디더패턴을 이용한다.
1/8 디더패턴은 64 개의 픽셀들 중에서 '1'이 가산되는 8 개의 픽셀들을 설정하여 1/8(=0.125) 계조에 해당하는 보상값을 표현하고, 2/8 디더패턴은 64 개의 픽셀들 중에서 '1'이 가산되는 16 개의 픽셀들을 설정하여 2/8(=0.250) 계조에 해당하는 보상값을 표현하고, 3/8 디더패턴은 64 개의 픽셀들 중에서 '1'이 가산되는 24 개의 픽셀들을 설정하여 3/8(=0.375) 계조에 해당하는 보상값을 표현한다. 4/8 디더패턴은 64 개의 픽셀들 중에서 '1'이 가산되는 32 개의 픽셀들을 설정하여 4/8(=0.500) 계조에 해당하는 보상값을 표현하고, 5/8 디더패턴은 64 개의 픽셀들 중에서 '1'이 가산되는 40 개의 픽셀들을 설정하여 5/8(=0.625) 계조에 해당하는 보상값을 표현하고, 6/8 디더패턴은 64 개의 픽셀들 중에서 '1'이 가산되는 48 개의 픽셀들을 설정하여 6/8(=0.750) 계조에 해당하는 보상값을 표현한다. 그리고 7/8 디더패턴은 64 개의 픽셀들 중에서 '1'이 가산되는 56 개의 픽셀들을 설정하여 7/8(=0.875) 계조에 해당하는 보상값을 표현한다. 이러한 디더패턴들 각각은 프레임기간마다 '1'이 가산되는 픽셀들의 위치를 변경한다.
도 8은 본 발명의 실시예에 따른 평판표시장치를 나타낸다. 이 평판표시장치에 대하여 액정표시장치를 예로 들어 설명하기로 한다.
도 8을 참조하면, 본 발명의 평판표시장치는 데이터라인들(106)과 게이트라인들(108)이 교차하고 그 교차부에 액정셀들(Clc)을 구동하기 위한 TFT들이 형성된 표시패널(103); 미리 저장된 보상값을 이용하여 흑선에 표시될 디지털 비디오 데이터(Ri/Gi/Bi)를 변조하는 보상회로(105); 데이터라인들(106)에 변조된 데이터(Rc/Gc/Bc)를 공급하는 데이터 구동회로(101); 게이트라인들(106)에 스캔신호를 공급하는 게이트 구동회로(102); 및 구동회로들(101, 102)을 제어하는 타이밍 콘트롤러(104)를 구비한다.
액정표시패널(103)은 두 장의 기판(TFT 기판, 컬러필터 기판)의 사이에 액정분자들이 주입된다. TFT 기판 상에 형성된 데이터라인들(106)과 게이트라인들(108)은 상호 직교한다. 데이터라인들(106)과 게이트라인들(108)의 교차부에 형성된 TFT는 게이트라인(108)으로부터의 스캔신호에 응답하여 데이터라인(106)을 경유하여 공급되는 데이터전압을 액정셀(Clc)의 픽셀전극에 공급한다. 칼라필터 기판 에는 도시하지 않은 블랙매트릭스, 컬러필터 등이 형성된다. 공통전압(Vcom)이 공급되는 공통전극은 IPS(In-plain Switching) 모드나 FFS(Fringe Field Switching) 모드 등에서 TFT 기판상에 형성되고, TN(Twisted Nematic) 모드, OCB(optically compensated bent) 모드, VA(Vertically Alignment) 모드 등에서 컬러필터 기판에 형성된다. 이러한 TFT 기판과 컬러필터 기판에는 서로 수직한 광 흡수축을 가지는 편광판이 각각 부착된다.
보상회로(105)는 시스템 인터페이스(System Interface)로부터 입력데이터(Ri/Gi/Bi)를 공급받아 흑선의 각 픽셀들에 표시될 디지털 비디오 데이터(Ri/Gi/Bi)에 미리 저장된 흑선 보상값으로 가산하여 상향 조정된 디지털 비디오 데이터(Rc/Gc/Bc)와 기준면에 표시될 미 변조 데이터(Ri/Gi/Bi)를 출력한다. 또한, 보상회로(105)는 백선의 각 픽셀들에 표시될 디지털 비디오 데이터(Ri/Gi/Bi)에 미리 저장된 백선 보상값으로 감산하여 하향 조정된 디지털 비디오 데이터(Rc/Gc/Bc)를 출력한다.
타이밍 콘트롤러(104)는 보상회로(105)로부터의 디지털 비디오 데이터(Rc/Gc/Bc, Ri/Gi/Bi)를 도트 클럭(DCLK)에 맞추어 데이터 구동회로(101)에 공급함과 아울러 수직/수평 동기 신호(Vsync, Hsync), 데이터 인에이블 신호(DE) 및 도트 클럭(DCLK)을 이용하여 게이트 구동회로(102)를 제어하기 위한 게이트 제어신호(GDC), 데이터 구동회로(101)를 제어하기 위한 데이터 제어신호(DDC)를 발생한다. 이러한 보상회로(105)와 타이밍 콘트롤러(104)는 하나의 칩으로 집적될 수 있다.
데이터 구동회로(101)는 타이밍 콘트롤러(104)로부터 공급되는 디지털 비디오 데이터(Rc/Gc/Bc, Ri/Gi/Bi)를 아날로그 감마보상전압으로 변환하고 그 아날로그 감마보상전압을 데이터전압으로써 데이터라인들(106)에 공급한다.
게이트 구동회로(102)는 데이터전압이 공급될 수평라인을 선택하는 스캔신호를 게이트라인들(108)에 순차적으로 공급한다.
도 9는 보상회로(105)를 상세히 나타낸다.
도 9를 참조하면, 본 발명의 실시예에 따른 보상회로(105)는 FRC 제어부(111), EEPROM(112), 레지스터(113) 및 인터페이스회로(114)를 구비한다.
FRC 제어부(111)는 수직 및 수평 동기신호(Vsync, Hsync), 데이터 인에이블신호(DE), 도트클럭(DCLK)에 따라 디지털 비디오 데이터(Ri, Bi, Gi)의 표시위치를 판단하고, 그 위치 판단결과와 EEPROM(112)으로부터의 위치정보(PD)를 비교하여 흑선과 백선에 표시될 디지털 비디오 데이터(Ri/Bi/Gi)를 검출한다. 그리고 FRC 제어부(111)는 흑선과 백선에 표시될 디지털 비디오 데이터(Ri, Bi, Gi)를 리드 어드레스로 하여 EEPROM(112)에 공급하고, 그 리드 어드레스에 응답하여 EEPROM(112)으로부터 출력된 보상값들(CD)을 흑선과 백선에 표시될 디지털 비디오 데이터(Ri/Bi/Gi)에 가산 및 감산한다. 여기서, FRC 제어부(111)는 도 7과 같이 미리 결정된 디더패턴에 따라 보상값을 시간적 및 공간적으로 분산시켜 디더패턴 단위로 1 계조 미만의 보상값을 디지털 비디오 데이터(Ri/Bi/Gi)에 가감하고, 1 계조 이상의 정수 보상값을 디지털 비디오 데이터에 각 픽셀 단위로 가감한다.
EEPROM(112)은 표시결함의 각 픽셀들을 지시하는 위치 데이터(PD)와 보상값(CD)을 룩업 테이블 형태로 저장한 메모리이다. 이 EEPROM(112)에 저장된 위치데이터(PD)와 보상값(CD)은 인터페이스회로(114)를 통해 외부 컴퓨터(44)로부터 인가되는 전기적 신호에 의해 갱신될 수 있다.
인터페이스회로(114)는 보상회로(105)와 외부 시스템 간의 통신을 위한 구성으로써 이 인터페이스회로(114)는 I2C 등의 통신 표준 프로토콜 규격에 맞춰 설계된다. EEPROM(112)에 저장된 위치데이터(PD)와 보상값(CD)은 공정변화, 적용 모델간 차이 등과 같은 이유에 의해 갱신이 요구되며, 사용자는 갱신하고자 하는 사용자 위치데이터(UPD)와 사용자 보상값(UCD)을 외부 시스템을 통해 입력한다. 컴퓨터(44)는 위와 같은 요구가 있을 때 인터페이스회로(114)를 통해 EEPROM(112)에 저장된 데이터를 읽어들이거나 수정할 수 있다.
레지스터(113)에는 EEPROM(112)에 저장된 위치데이터(PD) 및 보상데이터(CD)를 갱신하기 위하여 인터페이스회로(114)를 통해 전송되는 사용자 데이터들(UPD, CD)이 임시 저장된다.
이러한 액정표시장치는 다른 평판표시장치에도 큰 변경없이 적용될 수 있다. 예컨대, 액정표시패널(103)은 전계 방출 표시소자, 플라즈마 디스플레이 패널 및 유기발광다이오드 표시소자 등으로 대신될 수 있다.
상술한 바와 같이, 본 발명의 실시예에 따른 평판표시장치의 표시결함 보상방법 및 장치는 공정오차에 의해 나타나는 표시결함에 표시될 디지털 비디오 데이터 각각에 대하여 보상값을 가감하여 표시결함을 전기적으로 보상하여 공정적인 해법만으로는 불가능한 표시결함의 화질불량을 양품 기준수준 이상으로 향상시킬 수 있다. 나아가, 본 발명의 실시예에 따른 평판표시장치의 표시결함 보상방법 및 장치는 시각적으로 휘도 및 색감 차이를 느낄 수 있는 임계값(유의차)을 고려하여 상기 보상값을 계조구간 단위로 최적화하여 모든 계조에서 표시결함면의 화질을 향상시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (20)

  1. 표시패널에서 표시결함을 감지하는 단계;
    상기 표시결함의 불량수준을 분석하는 단계;
    전체 계조를 다수의 계조 구간들로 나누고 중위 계조구간에서 상기 표시결함의 불량수준에 따라 상기 계조 구간들의 수를 조정하는 단계;
    상기 계조 구간들 각각에 상기 표시결함의 불량수준을 보상하기 위한 보상값들을 각각 부여하는 단계;
    상기 보상값들과 함께 상기 표시결함의 위치를 지시하는 위치 데이터를 메모리에 저장하는 단계; 및
    상기 메모리에 저장된 보상값들과 위치 데이터를 이용하여 상기 표시결함에 표시될 디지털 비디오 데이터를 변조하여 상기 표시패널에 화상을 표시하는 단계를 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상방법.
  2. 제 1 항에 있어서,
    상기 보상값이 각각 부여되는 계조구간들은 상기 중위 계조구간의 계조들보다 낮은 계조들을 포함한 하위 계조구간, 상기 중위 계조구간의 계조들보다 높은 계조들을 상위 계조구간을 포함하고,
    상기 표시패널에서 표현할 수 있는 피크 화이트의 휘도를 100%라 할 때, 상기 상위 계조구간의 계조들은 상기 피크 화이트 대비 55%~100% 휘도, 상기 중위 계조구간의 계조들은 상기 피크 화이트 대비 20%~55% 휘도, 상기 하위 계조구간의 계조들은 피크 화이트 대비 20% 이하의 휘도를 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상방법.
  3. 제 2 항에 있어서,
    상기 전체 계조가 256 개의 계조들을 포함할 표현할 때 상기 상위 계조구간은 '140' 이상의 상위 계조들을 포함하고, 상기 중위 계조구간은 '51~140'의 계조들을 포함하고, 상기 하위 계조구간은 '50' 이하의 계조들을 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상방법.
  4. 제 2 항에 있어서,
    상기 상위 계조구간의 보상값은 상기 중위 계조구간보다 높고, 상기 중위 계조구간은 상기 하위 계조구간의 보상값보다 높은 것을 특징으로 하는 평판표시장치의 표시결함 보상방법.
  5. 제 2 항에 있어서,
    상기 중위 계조구간은 보상값들이 각각 부여되는 다수의 소구간들을 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상방법.
  6. 제 5 항에 있어서,
    상기 소구간들은 상기 중위 계조구간에서 등간격으로 나뉘어지는 것을 특징으로 하는 평판표시장치의 표시결함 보상방법.
  7. 제 6 항에 있어서,
    상기 소구간들 각각은 30 계조들을 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상방법.
  8. 제 2 항에 있어서,
    상기 하위 계조구간은 보상값들이 각각 부여되는 다수의 소구간들을 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상방법.
  9. 제 8 항에 있어서,
    상기 하위 계조구간에서 상기 보상값이 부여되는 상기 피크 화이트의 휘도 대비 12% 이상의 계조들을 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상방법.
  10. 제 8 항에 있어서,
    상기 중위 계조구간에서 가장 높은 값으로 설정되는 보상값에 따라 상기 하위 계조구간에서 상기 보상값이 부여되는 상기 피크 화이트의 휘도 대비 12% 이하의 계조들을 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상방법.
  11. 표시패널;
    전체 계조를 다수의 계조 구간들로 나누고 중위 계조구간에서 상기 표시패널의 표시결함의 불량수준에 따라 분할되는 개수가 조정 가능한 계조 구간들 각각에 부여되어 상기 표시결함을 보상하기 위한 보상값들과, 상기 표시결함의 위치를 지시하는 위치 데이터들이 저장되는 메모리;
    디지털 비디오 데이터들을 입력받아 상기 표시결함에 표시될 디지털 비디오 데이터의 계조에 따라 상기 계조구간 단위로 부여되는 보상값으로 상기 표시결함에 표시될 디지털 비디오 데이터를 조정하는 보상부; 및
    상기 보상값들에 의해 조정된 디지털 비디오 데이터를 상기 표시패널에 표시하는 구동부를 구비하는 것을 특징으로 하는 평판표시장치의 표시결함 보상장치.
  12. 제 11 항에 있어서,
    상기 보상값이 각각 부여되는 계조구간들은 상기 중위 계조구간의 계조들보다 낮은 계조들을 포함한 하위 계조구간, 상기 중위 계조구간의 계조들보다 높은 계조들을 상위 계조구간을 포함하고,
    상기 표시패널에서 표현할 수 있는 피크 화이트의 휘도를 100%라 할 때, 상기 상위 계조구간의 계조들은 상기 피크 화이트 대비 55%~100% 휘도, 상기 중위 계조구간의 계조들은 상기 피크 화이트 대비 20%~55% 휘도, 상기 하위 계조구간의 계조들은 피크 화이트 대비 20% 이하의 휘도를 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상장치.
  13. 제 12 항에 있어서,
    상기 전체 계조가 256 개의 계조들을 포함할 표현할 때 상기 상위 계조구간은 '140' 이상의 상위 계조들을 포함하고, 상기 중위 계조구간은 '51~140'의 계조들을 포함하고, 상기 하위 계조구간은 '50' 이하의 계조들을 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상장치.
  14. 제 12 항에 있어서,
    상기 상위 계조구간의 보상값은 상기 중위 계조구간보다 높고, 상기 중위 계조구간은 상기 하위 계조구간의 보상값보다 높은 것을 특징으로 하는 평판표시장치의 표시결함 보상장치.
  15. 제 12 항에 있어서,
    상기 중위 계조구간은 보상값들이 각각 부여되는 다수의 소구간들을 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상장치.
  16. 제 15 항에 있어서,
    상기 소구간들은 상기 중위 계조구간에서 등간격으로 나뉘어지는 것을 특징 으로 하는 평판표시장치의 표시결함 보상장치.
  17. 제 16 항에 있어서,
    상기 소구간들 각각은 30 계조들을 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상장치.
  18. 제 12 항에 있어서,
    상기 하위 계조구간은 보상값들이 각각 부여되는 다수의 소구간들을 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상장치.
  19. 제 18 항에 있어서,
    상기 하위 계조구간에서 상기 보상값이 부여되는 상기 피크 화이트의 휘도 대비 12% 이상의 계조들을 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상장치.
  20. 제 18 항에 있어서,
    상기 중위 계조구간에서 가장 높은 값으로 설정되는 보상값에 따라 상기 하위 계조구간에서 상기 보상값이 부여되는 상기 피크 화이트의 휘도 대비 12% 이하의 계조들을 포함하는 것을 특징으로 하는 평판표시장치의 표시결함 보상장치.
KR1020060117880A 2006-11-27 2006-11-27 평판표시장치의 표시결함 보상방법 및 장치 KR101232178B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060117880A KR101232178B1 (ko) 2006-11-27 2006-11-27 평판표시장치의 표시결함 보상방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060117880A KR101232178B1 (ko) 2006-11-27 2006-11-27 평판표시장치의 표시결함 보상방법 및 장치

Publications (2)

Publication Number Publication Date
KR20080047892A KR20080047892A (ko) 2008-05-30
KR101232178B1 true KR101232178B1 (ko) 2013-02-13

Family

ID=39664202

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060117880A KR101232178B1 (ko) 2006-11-27 2006-11-27 평판표시장치의 표시결함 보상방법 및 장치

Country Status (1)

Country Link
KR (1) KR101232178B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104217701A (zh) * 2014-08-22 2014-12-17 京东方科技集团股份有限公司 一种显示面板的控制方法、装置以及时序控制器
CN107886920A (zh) * 2017-11-28 2018-04-06 深圳市华星光电技术有限公司 一种获得正确Mura补偿数据的方法及系统
WO2020000702A1 (zh) * 2018-06-27 2020-01-02 深圳市华星光电半导体显示技术有限公司 液晶显示面板Mura补偿优化方法及优化系统

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101323457B1 (ko) * 2008-12-10 2013-10-29 엘지디스플레이 주식회사 평판표시장치의 표시결함 보상방법 및 장치
CN102682732B (zh) * 2012-06-05 2014-04-02 深圳市华星光电技术有限公司 液晶面板中信号补偿的方法、转换电路以及液晶显示装置
CN107342064B (zh) * 2017-08-31 2019-11-26 深圳市华星光电技术有限公司 显示面板的灰阶值补偿方法,系统及显示面板
KR102385633B1 (ko) * 2017-11-30 2022-04-11 엘지디스플레이 주식회사 표시장치와 표시장치의 화질 보상 장치
CN109147685B (zh) * 2018-07-30 2020-01-31 深圳市华星光电半导体显示技术有限公司 Mura补偿方法
CN112581904B (zh) * 2019-09-30 2021-10-08 华中科技大学 一种oled屏亮度灰阶图像的摩尔纹补偿方法
CN115691390B (zh) * 2022-11-02 2023-09-26 上海傲显科技有限公司 一种显示面板补偿方法、装置及显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06334897A (ja) * 1993-05-20 1994-12-02 Fujitsu General Ltd 画像信号処理回路
JP2002366103A (ja) 2000-05-25 2002-12-20 Seiko Epson Corp 画像表示装置に供給される画像データの処理

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06334897A (ja) * 1993-05-20 1994-12-02 Fujitsu General Ltd 画像信号処理回路
JP2002366103A (ja) 2000-05-25 2002-12-20 Seiko Epson Corp 画像表示装置に供給される画像データの処理

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104217701A (zh) * 2014-08-22 2014-12-17 京东方科技集团股份有限公司 一种显示面板的控制方法、装置以及时序控制器
CN107886920A (zh) * 2017-11-28 2018-04-06 深圳市华星光电技术有限公司 一种获得正确Mura补偿数据的方法及系统
CN107886920B (zh) * 2017-11-28 2020-06-09 深圳市华星光电技术有限公司 一种获得正确Mura补偿数据的方法及系统
WO2020000702A1 (zh) * 2018-06-27 2020-01-02 深圳市华星光电半导体显示技术有限公司 液晶显示面板Mura补偿优化方法及优化系统
US11004419B1 (en) 2018-06-27 2021-05-11 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Mura compensation optimization method and system for liquid crystal display panel

Also Published As

Publication number Publication date
KR20080047892A (ko) 2008-05-30

Similar Documents

Publication Publication Date Title
KR101264718B1 (ko) 평판표시장치의 표시결함 보상방법 및 장치
KR101232178B1 (ko) 평판표시장치의 표시결함 보상방법 및 장치
KR101182324B1 (ko) 평판표시장치의 화질제어 방법
US9064438B2 (en) Method and an apparatus of compensating for display defect of flat panel display
US9378684B2 (en) Method of compensating for pixel data and liquid crystal display
KR101127829B1 (ko) 평판표시장치와 그 제조방법, 제조장치, 화질 제어장치 및화질 제어방법
US10147365B2 (en) Liquid crystal display device and method of performing local dimming of the same
KR101319341B1 (ko) 영상 표시 장치의 결함 보상 영역 생성 방법
US10186218B2 (en) Drive circuit and liquide crystal display device with the drive circuit
KR101286515B1 (ko) 평판표시장치의 가로선 보상방법 및 장치
KR101274691B1 (ko) 평판표시장치의 표시결함 보상방법
KR101362145B1 (ko) 메모리 인터페이스 장치와 이를 이용한 평판표시장치 및 그구동방법
KR20120010009A (ko) 얼룩 보상을 위한 영상 표시 장치
KR20080001179A (ko) 평판표시장치의 데이터 보상방법 및 장치
KR101213859B1 (ko) 평판표시장치의 데이터 보상방법 및 장치
KR101346980B1 (ko) 평판표시장치의 흑선 보상방법 및 장치
KR20090094694A (ko) 액정표시장치의 검사장치 및 방법
KR101232177B1 (ko) 평판표시장치의 선 결함 보상방법 및 장치
KR20160129183A (ko) 액정표시장치와 이의 구동방법
KR101286537B1 (ko) 표시 결함을 보상하기 위한 영상 표시 장치
KR101748697B1 (ko) 액정표시장치 검사방법
KR20080061913A (ko) 액정표시장치의 감마 설정 방법
KR20070063247A (ko) 평판표시장치 및 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160128

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170116

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190114

Year of fee payment: 7