KR20070063247A - 평판표시장치 및 이의 구동방법 - Google Patents

평판표시장치 및 이의 구동방법 Download PDF

Info

Publication number
KR20070063247A
KR20070063247A KR1020050123277A KR20050123277A KR20070063247A KR 20070063247 A KR20070063247 A KR 20070063247A KR 1020050123277 A KR1020050123277 A KR 1020050123277A KR 20050123277 A KR20050123277 A KR 20050123277A KR 20070063247 A KR20070063247 A KR 20070063247A
Authority
KR
South Korea
Prior art keywords
voltage
driving
output
comparator
driving circuit
Prior art date
Application number
KR1020050123277A
Other languages
English (en)
Inventor
강경
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050123277A priority Critical patent/KR20070063247A/ko
Publication of KR20070063247A publication Critical patent/KR20070063247A/ko

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/165Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
    • G01R19/16566Circuits and arrangements for comparing voltage or current with one or several thresholds and for indicating the result not covered by subgroups G01R19/16504, G01R19/16528, G01R19/16533
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation

Abstract

본 발명은 인접한 구동회로간의 출력전압편차에 의해 발생하는 줄무늬 불량을 없앰으로써 시인성이 개선된 평판표시창치 및 이의 구동방법에 관한 것이다.
본 발명은 화상을 표시하는 표시패널과; 상기 표시패널을 구동하는 구동회로간의 출력전압편차를 비교하는 구동회로부를 포함하는 것을 특징으로 하는 평판표시장치 및 이의 구동방법에 관한 것이다.
시인성, 줄무늬 불량, 게이트블록, 데이타블록, 비교기

Description

평판표시장치 및 이의 구동방법{FLAT PANEL DISPLAY AND DRIVING METHOD THEREOF}
도1은 본 발명의 실시예에 따른 액정표시장치를 나타낸 블록도이다.
도2는 도1의 액정표시장치를 개략적으로 나타낸 평면도이다.
도3은 본 발명의 실시예에 따른 비교기를 나타낸 블록도이다.
도4는 도3의 감산기를 나타낸 회로도이다.
도5는 도3의 제1측정기를 나타낸 회로도이다.
<도면의 주요부분에 대한 부호설명>
10 : 액정표시장치 20 : 액정표시패널
30 : 칼라필터기판 40 : 박막트랜지스터기판
70 : 게이트구동회로 80 : 구동회로부
90 : 커넥터 100 : 직류-직류변환부
110 : 감마전압/공통전압생성부 120 : 타이밍제어부
130 : 데이타구동회로 140 : 데이타TCP
150 : 비교기 160 : 감산기
170 : 제1측정기 180 : 제2측정기
본 발명은 평판표시장치 및 이의 구동방법에 관한 것으로, 특히 인접한 구동회로간의 출력전압편차에 의해 발생하는 줄무늬 불량을 없앰으로써 시인성이 개선된 평판표시창치 및 이의 구동방법에 관한 것이다.
현재 대표적인 표시장치로는 CRT(Cathode Ray Tube)가 있다. 그러나, CRT는 경박단소화에 어려움이 있기 때문에 이의 대체수단으로 액정표시장치(Liquid Crystal Display, LCD), 플라즈마디스플레이패널(Plasma Display Panel, PDP), 유기발광다이오드(Organic Light Emitting Diodes, OLED) 등과 같은 평판표시장치(Flat Panel Display, FPD)가 개발되어 사용되고 있다. 그 중 고해상도를 가지며 대면적화가 가능한 액정표시장치가 최근에 가장 널리 사용되고 있는 추세이다. 따라서, 이하에서는 액정표시장치를 예로 들어 설명한다.
액정표시장치는 액정의 광투과율을 조절하므로써 화상을 표시하는 장치이다. 이러한 액정표시장치는 화상을 표시하는 액정표시패널과, 액정표시패널에 광을 제공하는 백라이트유닛과, 액정표시패널을 구동하는 구동회로부를 포함하고 있다.
상기의 구성을 갖는 종래의 액정표시장치는 구동회로부의 게이트구동회로간 또는 데이타구동회로간의 출력전압편차에 의해 게이트블록 또는 데이타블록 등과 같은 줄무늬 불량이 발생하게 되며 시인성이 저하된다. 여기서, 줄무늬 불량이란 예를 들어, 1개의 액정표시장치 내에서 인접한 데이타구동회로간의 출력전압편차에 의해 동일 그레이 표현 시 액정표시장치의 화상이 데이타구동회로 간격으로 블록 모양을 띄는 불량을 말한다.
이러한 줄무늬 불량은 특히 256계조를 표현할 수 있는 액정표시장치에서 더 심하게 발생된다. 이는 256계조를 표현할 수 있는 액정표시장치의 인접계조간 평균전압차이는 10mV 이하인 경우도 있어서 동일 그레이의 아날로그계조전압이 입력된다 하더라도 그 출력은 다른 계조로 표현될 수 있기 때문이다.
이러한 출력전압편차의 절감은 액정표시장치가 고화질을 갖도록 하는 필수적인 항목이지만 회로, 레이아웃, 공정, 테스트 등 모든 면에서의 현실적인 한계를 안고 있는 과제이다.
따라서, 본 발명의 목적은 인접한 구동회로간의 출력전압편차에 의해 발생하는 줄무늬 불량을 없앰으로써 시인성이 개선된 평판표시창치 및 이의 구동방법을 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명은 화상을 표시하는 표시패널과; 상기 표시패널을 구동하는 구동회로간의 출력전압편차를 비교하는 구동회로부를 포함하 는 것을 특징으로 하는 평판표시장치를 제공한다.
상기 구동회로는 상기 표시패널의 게이트선을 구동하는 게이트구동회로 및 상기 표시패널의 데이타선을 구동하는 데이타구동회로 중 적어도 어느 하나인 것을 특징으로 한다.
상기 구동회로부는 상기 구동회로간의 상기 출력전압편차를 비교하는 비교기를 포함하는 것을 특징으로 한다.
상기 비교기는 어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압과 상기 어느 하나의 상기 구동회로와 인접한 상기 구동회로에서 처음으로 출력되는 아날로그계조전압을 비교하는 것을 특징으로 한다.
상기 비교기는 입력전압을 감산하여 출력하는 감산기와; 상기 감산기의 출력을 입력받는 제1 및 제2측정기와; 상기 제1 및 제2측정기의 출력을 입력받는 NOR게이트를 포함하는 것을 특징으로 한다.
상기 제1측정기는 어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압을 상기 제1측정기의 제1입력전압으로 입력받고, 상기 어느 하나의 상기 구동회로와 인접한 상기 구동회로에서 처음으로 출력되는 아날로그계조전압을 상기 제1측정기의 제1하이전압으로 입력받고, 상기 감산기로부터의 출력전압을 상기 제1측정기의 제1로우전압으로 입력받는 것을 특징으로 한다.
상기 제1측정기는 상기 제1입력전압이 상기 제1로우전압과 상기 제1하이전압 사이의 값일 때는 1을 출력하고, 상기 제1입력전압이 상기 제1하이전압보다 크거나 같을 경우는 0을 출력하는 것을 특징으로 한다.
상기 제2측정기는 어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압을 상기 제2측정기의 제2하이전압으로 입력받고, 상기 어느 하나의 상기 구동회로와 인접한 상기 구동회로에서 처음으로 출력되는 아날로그계조전압을 상기 제2측정기의 제2입력전압으로 입력받고, 상기 감산기로부터의 출력전압을 상기 제2측정기의 제2로우전압으로 입력받는 것을 특징으로 한다.
상기 제2측정기는 상기 제2입력전압이 상기 제2로우전압과 상기 제2하이전압 사이의 값일 때는 1을 출력하고, 상기 제2입력전압이 상기 제2하이전압보다 크거나 같을 경우는 0을 출력하는 것을 특징으로 한다.
상기 목적을 달성하기 위하여 본 발명은 표시패널을 구동하는 구동회로간의 출력전압편차를 비교기에서 비교하여 상기 표시패널로 출력하는 단계를 포함하는 평판표시장치의 구동방법을 제공한다.
상기 비교기는 상기 표시패널의 게이트선을 구동하는 게이트구동회로 및 상기 표시패널의 데이타선을 구동하는 데이타구동회로 중 적어도 어느 하나와 접속된 상기 비교기인 것을 특징으로 한다.
상기 구동회로간의 상기 출력전압편차를 상기 비교기에서 비교하여 상기 표시패널로 출력하는 단계는 어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압과 상기 어느 하나의 상기 구동회로와 인접한 상기 구동회로에서 처음으로 출력되는 아날로그계조전압을 비교하여 상기 표시패널로 출력하는 단계인 것을 특징으로 하는 한다.
상기 구동회로간의 상기 출력전압편차를 상기 비교기에서 비교하여 상기 표 시패널로 출력하는 단계는 어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압을 입력받아 이를 감산하여 출력하는 상기 비교기의 감산기를 구동하는 단계와; 상기 어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압을 제1입력전압으로 입력받고, 상기 어느 하나의 상기 구동회로와 인접한 상기 구동회로에서 처음으로 출력되는 아날로그계조전압을 제1하이전압으로 입력받고, 상기 감산기로부터의 출력전압을 제1로우전압으로 입력받는 상기 비교기의 제1측정기를 구동하는 단계와; 상기 어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압을 제2하이전압으로 입력받고, 상기 어느 하나의 상기 구동회로와 인접한 상기 구동회로에서 처음으로 출력되는 아날로그계조전압을 제2입력전압으로 입력받고, 상기 감산기로부터의 상기 출력전압을 제2로우전압으로 입력받는 상기 비교기의 제2측정기를 구동하는 단계와; 상기 제1 및 제2측정기의 출력을 입력받는 상기 비교기의 NOR게이트를 구동하는 단계를 포함하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다. 이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예에 대하여 설명한다.
도1은 본 발명의 실시예에 따른 액정표시장치를 나타낸 블록도이고, 도2는 도1의 액정표시장치를 개략적으로 나타낸 평면도이다.
도1 및 도2를 참조하면, 본 발명의 실시예에 따른 액정표시장치(10)는 화상을 표시하는 액정표시패널(20)과, 액정표시패널(20)을 구동하는 구동회로부(80)를 포함하고 있다.
액정표시패널(20)은 액정을 사이에 두고 합착된 칼라필터기판(30) 및 박막트랜지스터기판(40)을 포함하고 있다.
액정은 칼라필터기판(30)의 공통전극으로부터의 공통전압(VCOM)과 박막트랜지스터기판(40)의 화소전극으로부터의 화소전압의 차이에 의해 회전하여 광투과량을 조절한다. 이를 위해, 액정은 유전율 이방성 및 굴절률 이방성을 갖는 물질로 이루어진다.
칼라필터기판(30)은 유리나 플라스틱 같은 절연기판 상에 빛샘 방지를 위한 블랙매트릭스와, 색구현을 위한 칼라필터와, 액정에 공통전압(VCOM)을 인가하기 위한 공통전극과, 셀갭을 유지하기 위한 컬럼스페이서를 포함하고 있다.
블랙매트릭스는 외부광 차단 및 박막트랜지스터(TFT)의 광누설전류를 막기 위해 광을 차단할 수 있는 검은색을 띠는 금속 또는 유기물질로 형성된다.
칼라필터는 적, 녹, 청색칼라필터를 구비하며 이들 각각은 특정 파장의 광을 투과 또는 흡수하는 적, 녹, 청색안료를 포함하고 있다. 칼라필터는 적, 녹, 청색칼라필터 각각을 통과한 적, 녹, 청색광의 가법혼색을 통해 색을 구현한다.
공통전극은 액정에 공통전압(VCOM)을 인가하기 위해 ITO(Indium Tin Oxide) 또는 IZO(Indium Zinc Oxide)와 같은 투명한 도전성 금속으로 형성된다.
컬럼스페이서는 유기물질로 형성되어 있으며 셀갭을 유지한다.
박막트랜지스터기판(40)은 유리나 플라스틱 같은 절연기판 상에 게이트선(G1 내지 GN) 및 데이타선(D11 내지 D1M, D21 내지 D2M, DL1 내지 DLM)의 교차로 인해 정의된 화소영역에 형성된 박막트랜지스터(TFT)와, 박막트랜지스터(TFT)와 접속된 화소전극 및 스토리지전극과, 게이트선과 접속된 게이트구동회로(70)를 포함하고 있다.
박막트랜지스터(TFT)는 게이트선(G1 내지 GN) 및 데이타선(D11 내지 D1M, D21 내지 D2M, DL1 내지 DLM)과 접속되어 형성되어 있다. 이러한 박막트랜지스터(TFT)는 게이트선(G1 내지 GN)으로부터 공급되는 게이트온/오프전압(VON/VOFF)에 응답하여 데이타선(D11 내지 D1M, D21 내지 D2M, DL1 내지 DLM)으로부터 공급되는 아날로그계조전압(VR, VG, VB)을 화소전극에 전달한다.
화소전극은 자신에게 충전된 아날로그계조전압(VR, VG, VB)을 사용하여 액정에 화소전압을 인가한다. 이를 위해, 화소전극은 ITO 또는 IZO와 같은 투명한 도전성 금속으로 형성된다. 이러한 화소전극과 액정, 공통전극으로 인해 액정셀(Clc)이 형성된다.
스토리지전극은 자신과 접속된 스토리지선으로부터의 공통전압(VCOM)을 사용하여 화소전극의 화소전압을 한 프레임동안 유지시킨다. 이러한 스토리지전극과 화소전극, 스토리지전극과 화소전극 사이의 적어도 하나의 절연막으로 인해 스토리지캐패시터(Cst)가 형성된다.
게이트구동회로(70)는 화상이 실제적으로 표시되는 않는 영역인 비표시영역에 집적(integration)되어 있다. 게이트구동회로(70)는 타이밍제어부(120)로부터의 게이트제어신호(GCS)에 응답하여 게이트온/오프전압(VON/VOFF)을 게이트선(G1 내지 GN)에 순차적으로 공급한다. 여기서, 게이트구동회로(70)는 박막트랜지스터기판(40)에 집적되지 않고 게이트TCP(Tape Carrier Package)에 실장된 상태로 박막트랜지스터기판(40)의 게이트선(G1 내지 GN)과 접속될 수 있다.
구동회로부(80)는 시스템본체(240)로부터 구동전압(VDD), 디지탈영상신호(R, G, B), 입력제어신호(TCS)를 입력받는 커넥터(90)와, 게이트온/오프전압(VON/VOFF)을 생성하여 게이트구동회로(70)에 공급함과 아울러 아날로그구동전압(AVDD)을 생성하여 감마전압/공통전압생성부(110)에 공급하는 직류-직류변환부(100)와, 감마전압(GMA) 및 공통전압(VCOM)을 생성하여 감마전압(GMA) 및 공통전압(VCOM) 각각을 데이타구동회로(130) 및 액정표시패널(20) 각각에 공급하는 감마전압/공통전압생성부(110)와, 게이트구동회로(70) 및 데이타구동회로(130)를 제어하는 타이밍제어부(120)와, 데이타선(D11 내지 D1M, D21 내지 D2M, DL1 내지 DLM)을 구동하는 데이타구동회로(130)와, 인접한 데이타구동회로(130)간의 출력전압편차를 비교하는 비교기(150)를 포함하고 있다.
커넥터(90)는 시스템본체(240)로부터 입력된 구동전압(VDD)을 직류-직류변환부(100)로 공급함과 아울러 디지탈회로를 포함하는 타이밍제어부(120)와 데이타구동회로(130) 각각에 공급한다. 타이밍제어부(120)와 데이타구동회로(130) 각각에 공급된 구동전압(VDD)은 자신들을 구동하는 디지탈구동전압으로 이용된다. 또한, 커넥터(90)는 시스템본체(240)로부터 입력된 디지탈영상신호(R, G, B) 및 입력제어 신호(TCS)를 타이밍제어부(120)로 공급한다. 여기서, 입력제어신호(TCS)는 수직동기신호(Vsync), 수평동기신호(Hsync), 메인클록(MCLK), 데이타인에이블신호(DE) 등을 포함한다.
직류-직류변환부(100)는 커넥터(90)로부터 공급된 구동전압(VDD)에 의해 구동한다. 직류-직류변환부(100)는 커넥터(90)로부터 공급된 구동전압(VDD)을 사용하여 아날로그구동전압(AVDD)을 생성하며, 생성된 아날로그구동전압(AVDD)을 감마전압/공통전압생성부(110)로 공급한다. 또한, 직류-직류변환부(100)는 커넥터(90)로부터 공급된 구동전압(VDD)을 사용하여 게이트온/오프전압(VON/VOFF)을 생성하며, 생성된 게이트온/오프전압(VON/VOFF)을 게이트구동회로(70)로 공급한다.
감마전압/공통전압생성부(110)는 직류-직류변환부(100)로부터 공급된 아날로그구동전압(AVDD)을 분압하여 공통전압(VCOM)과 계조별로 다른 전압레벨을 갖는 다수의 감마전압(GMA)을 생성하고, 다수의 감마전압(GMA)은 데이타구동회로(130)로, 공통전압(VCOM)은 데이타구동회로(130)를 경유하여 액정표시패널(20)로 공급한다.
타이밍제어부(120)는 커넥터(90)로부터 공급된 구동전압(VDD)에 의해 구동한다. 타이밍제어부(120)는 커넥터(90)로부터 공급된 디지탈영상신호(R, G, B) 및 입력제어신호(TCS)를 변환하여 디지탈영상신호(R, G, B), 게이트제어신호(GCS), 데이타제어신호(DCS)를 생성하며, 게이트제어신호(GCS)를 게이트구동회로(70)에 공급하고 디지탈영상신호(R, G, B) 및 데이타제어신호(DCS)를 데이타구동회로(130)에 공급한다.
데이타구동회로(130)는 커넥터(90)로부터 공급된 구동전압(VDD)에 의해 구동 하며 데이타TCP(140)에 실장된 상태로 박막트랜지스터기판(40)의 데이타선과 접속된다. 데이타구동회로(130)는 타이밍제어부(120)로부터의 데이타제어신호(DCS)에 응답하여 감마전압/공통전압생성부(110)로부터의 감마전압(GMA)을 사용하여 타이밍제어부(120)로부터의 디지탈영상신호(R, G, B)에 대응하는 아날로그계조전압(VR, VG, VB)을 생성한다. 데이타구동회로(130)는 자신으로부터 생성된 아날로그계조전압(VR, VG, VB)을 타이밍제어부(120)로부터의 데이타제어신호(DCS)에 응답하여 게이트선(G1 내지 GN)에 게이트온전압(VON)이 공급될 때마다 데이타선(D11 내지 D1M, D21 내지 D2M, DL1 내지 DLM)에 공급한다. 여기서, 아날로그계조전압(VR, VG, VB) 중 일부는 비교기(150)를 거쳐 출력된다.
비교기(150)는 인접한 데이타구동회로(130)간의 출력전압편차를 비교한다. 예를 들어, 비교기(150)는 첫번째 데이타구동회로(130)에서 마지막으로 출력된 아날로그계조전압(VR, VG, VB 중 어느 하나)과 두번째 데이타구동회로(130)에서 처음으로 출력된 아날로그계조전압(VR, VG, VB 중 어느 하나)간의 출력전압편차를 비교한다. 이를 위해, 비교기(150)는 첫번째 데이타구동회로(130)에서 마지막으로 출력된 아날로그계조전압(VR, VG, VB 중 어느 하나)이 공급되는 데이타선(D1M)과 두번째 데이타구동회로(130)에서 처음으로 출력된 아날로그계조전압(VR, VG, VB 중 어느 하나)이 공급되는 데이타선(D21)과 접속되어 있다. 여기서, 비교기(150)는 데이타구동회로(130) 내부에 형성되거나 별도의 칩 형태로 형성되어 인쇄회로기판(75) 상에 실장될 수 있다. 이러한 비교기(150)에 대해 도3을 참조하여 보다 구체적으로 설명 한다.
도3은 본 발명의 실시예에 따른 비교기를 나타낸 블록도이다.
도3을 참조하면, 본 발명의 실시예에 따른 비교기(150)는 두개의 입력전압(V1M, V1M)을 감산하여 한개의 출력전압(V1M-V1M)을 출력하는 감산기(160)와, 감산기(160)와 각각 접속된 제1 및 제2측정기(170, 180)와, 제1 및 제2측정기(170, 180)와 접속된 NOR게이트(190)를 포함하고 있다.
감산기(160)는 제1 및 제2측정기(170, 180)의 정상적인 동작을 위해 첫번째 데이타구동회로(130)에서 마지막으로 출력된 아날로그계조전압(V1M, V1M 은 VR, VG, VB 중 어느 하나이다.)을 두개의 입력전압(V1M, V1M)으로 한다. 감산기(160)의 두개의 입력전압(V1M, V1M)의 차전압인 출력전압(V1M-V1M)은 제1 및 제2측정기(170, 180) 각각의 제1 및 제2로우전압(VL1, VL2)으로 공급된다.
제1측정기(170)는 제1입력전압(VIN1)으로써 첫번째 데이타구동회로(130)에서 마지막으로 출력된 아날로그계조전압(V1M)을 입력받는다. 또한, 제1측정기(170)는 제1하이전압(VH1)으로써 두번째 데이타구동회로(130)에서 처음으로 출력된 아날로그계조전압(V21, V21 VR, VG, VB 중 어느 하나이다.)을 입력받음과 아울러 제1로우전압(VL1)으로써 감산기(160)로부터의 출력전압(V1M-V1M)을 입력받는다.
제1측정기(170)는 자신에게 입력된 제1입력전압(VIN1)을 제1하이전압(VH1) 및 제1로우전압(VL1)과 비교한 후 그 출력전압(VOUT1)을 NOR게이트(190)로 공급한다. 구체적으로, [표1]에 도시된 바와 같이, 제1입력전압(VIN1)이 제1로우전압(VL1)과 제1하이전압(VH1) 사이에 포함된다면 제1측정기(170)의 출력값(VOUT1)은 "1"이 된다. 그러나, 제1입력전압(VIN1)이 제1하이전압(VH1)보다 더 크거나 같게 되면 제1측정기(170)의 출력값(VOUT1)은 "0"이 된다. 여기서, [표1]은 입력값에 따른 제1 및 제2측정기와 비교기의 출력값을 나타낸 표이다.
V1M<V21 V1M>V21 V1M=V21
VOUT1 1 0 0
VOUT2 0 1 0
VOUT 0 0 1
제2측정기(180)는 제2입력전압(VIN2)으로써 두번째 데이타구동회로(130)에서 처음으로 출력된 아날로그계조전압(V21)을 입력받는다. 또한, 제2측정기(180)는 제2하이전압(VH2)으로써 첫번째 데이타구동회로(130)에서 마지막으로 출력된 아날로그계조전압(V1M)을 입력받음과 아울러 제2로우전압(VL2)으로써 감산기(160)로부터의 출력전압(V1M-V1M)을 입력받는다.
제2측정기(180)는 자신에게 입력된 제2입력전압(VIN2)을 제2하이전압(VH2) 및 제2로우전압(VL2)과 비교한 후 그 출력값(VOUT2)을 NOR게이트(190)로 공급한다. 구체적으로, [표1]에 도시된 바와 같이, 제2입력전압(VIN2)이 제2로우전압(VL2)과 제2하이전압(VH2) 사이에 포함된다면 제2측정기(180)의 출력값(VOUT2)은 "1"이 된다. 그러나, 제2입력전압(VIN2)이 제2하이전압(VH2)보다 더 크거나 같게 되면 제2측정기(180)의 출력값(VOUT2)은 "0"이 된다.
NOR게이트(190)는 제1측정기(170)의 출력값(VOUT1)과 제2측정기(180)의 출력값(VOUT2)을 자신의 두개의 입력값으로 하기 때문에 [표1]에 도시된 바와 같이, 제1측정기(170)의 출력값(VOUT1)과 제2측정기(180)의 출력값(VOUT2) 중 어느 하나라도 "1"이라면 NOR게이트(190)의 출력값(VOUT) 즉, 비교기(150)의 출력값(VOUT)은 "0"이 되며 나머지 경우는 "1"이 된다. 여기서, 비교기(150)의 출력값(VOUT)이 "0"이란 의미는 첫번째 데이타구동회로(130)에서 마지막으로 출력된 아날로그계조전압(V1M)과 두번째 데이타구동회로(130)에서 처음으로 출력된 아날로그계조전압(V21)간에 출력전압편차가 발생했다라는 의미이며, 비교기(150)의 출력값(VOUT)이 "1"이란 의미는 첫번째 데이타구동회로(130)에서 마지막으로 출력된 아날로그계조전압(V1M)과 두번째 데이타구동회로(130)에서 처음으로 출력된 아날로그계조전압(V21)간에 출력전압편차가 발생하지 않았다라는 의미이다.
만약, 비교기(150)의 출력값(VOUT)이 "0"이 되면 첫번째 데이타구동회로(130)에서 마지막으로 출력된 아날로그계조전압(V1M)과 두번째 데이타구동회로(130)에서 처음으로 출력된 아날로그계조전압(V21)이 동일해지도록 두번째 데이타구동회로(130)의 기준전압을 셋업해준다. 여기서, 기준전압은 공통전압일 수 있다. 또한, 비교기(150)의 출력값(VOUT)이 "1"이 되면 두번째 데이타구동회로(130)에서 처음으로 출력된 아날로그계조전압(V21)을 변화없이 그대로 출력하여 첫번째 데이타구동회로(130)와 두번째데이타구동회로(130)간의 그레이별 전압에 차이가 없게 한다.
이러한 비교기(150)로 인해 인접한 데이타구동회로(130)간의 출력전압편차를 없앰으로써 데이타블록 같은 줄무늬 불량을 방지할 수 있다.
도4는 도3의 감산기를 나타낸 회로도이다.
도4에 도시된 감산기(160)는 구동전압(VDD)과 그라운드 사이에 직렬 접속되어됨과 아울러 게이트 입력으로 첫번째 데이타구동회로(130)에서 마지막으로 출력된 아날로그계조전압(V1M)을 각각 갖는 제1 및 제2NMOS트랜지스터(N1, N2)를 포함하고 있다. 여기서, 제1 및 제2NMOS트랜지스터(N1, N2) 사이의 노드(a)의 전압이 감산기(160)의 출력전압(V1M-V1M) 즉, 예를 들어, 제1측정기(170)의 제1로우전압(VL1)이 된다.
도5는 도3의 제1측정기를 나타낸 회로도이고, 제2측정기(180)의 회로도는 제1측정기(170)의 회로도와 동일하므로 상세한 설명은 생략한다.
도5에 도시된 제1측정기(170)는 첫번째 데이타구동회로(130)에서 마지막으로 출력된 아날로그계조전압(V1M) 즉, 제1입력전압(VIN1)을 각각 입력받는 제1 및 제2차동증폭기(200, 210)와, 제2차동증폭기(210)의 출력을 입력받는 인버터(220)와, 제1차동증폭기(200)의 출력과 인버터(220)의 출력을 입력받는 AND게이트(230)를 포함하고 있다.
제1차동증폭기(200)는 바이어스전류를 공급하는 전류공급원(Is)과, 전류공급원(Is)에 접속되며 게이트전압으로 제1입력전압(VIN1) 및 제1로우전압(VL1) 각각을 입력받는 제1 및 제2PMOS트랜지스터(P1, P2)와, 제1 및 제2PMOS트랜지스터(P1, P2) 각각에 직렬 접속되며 출력노드(b)에 걸린 전압을 게이트전압으로 하는 제3 및 제4NMOS트랜지스터(N3, N4)를 포함하고 있으며, 제2PMOS트랜지스터(P2)와 제4NMOS트랜지스터(N4) 사이의 노드(c)의 전압이 AND게이트(230)로 입력된다.
제2차동증폭기(210)는 바이어스전류를 공급하는 전류공급원(Is)과, 전류공급원(Is)에 접속되며 게이트전압으로 제1입력전압(VIN1) 및 제1하이전압(VH1) 각각을 입력받는 제5 및 제6NMOS트랜지스터(N5, N6)와, 제5 및 제6NMOS트랜지스터(N5, N6) 각각에 직렬 접속되며 출력노드(d)에 걸린 전압을 게이트전압으로 하는 제3 및 제4PMOS트랜지스터(P3, P4)를 포함하고 있으며, 제4PMOS트랜지스터(P4)와 제6NMOS트랜지스터(N6) 사이의 노드(e)의 전압이 인버터(220)로 입력된다.
인버터(220)는 제2차동증폭기(210)의 제4PMOS트랜지스터(P4)와 제6NMOS트랜지스터(N6) 사이의 노드(e)의 전압을 입력받아 이를 반전시켜 AND게이트(230)로 출력한다.
AND게이트(230)는 자신에게 입력된 두개의 입력전압을 비교하여 모든 입력전압이 "1"일 경우에만 "1"을 출력하고 나머지 경우에는 "0"을 출력한다.
한편, 본 발명의 실시예에 따른 비교기를 통한 데이타블록의 방지는 인접한 게이트구동회로간의 출력전압편차에 기인한 게이트블록의 방지에도 적용할 수 있으며, 액정표시장치 이외의 다른 평판표시장치에도 적용할 수 있다.
상술한 본 발명의 평판표시장치 및 이의 구동방법은 인접한 구동회로 간의 출력전압편차에 기인한 줄무늬 불량을 방지하기 위해 비교기를 포함하고 있다. 이 비교기는 인접한 구동회로간의 출력전압편차 발생 시 인접한 구동회로 중 나중에 출력되는 구동회로의 기준전압을 셋업해주어 인접한 구동회로간의 출력전압편차를 없앤다. 또한, 비교기는 인접한 구동회로간의 출력전압편차 미발생 시 인접한 구동회로 중 나중에 출력되는 구동회로의 출력데이타를 그대로 출력하도록 한다. 이러한 비교기로 인해 인접한 구동회로간의 줄무늬 불량을 방지할 수 있으며 평판표시장치의 시인성을 좋게 할 수 있다. 또한, 이 비교기로 인해 고화질의 평판표시장치를 제조할 수 있다.
이상에서 설명한 본 발명의 상세한 설명에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.

Claims (13)

  1. 화상을 표시하는 표시패널과;
    상기 표시패널을 구동하는 구동회로간의 출력전압편차를 비교하는 구동회로부를 포함하는 것을 특징으로 하는 평판표시장치.
  2. 제1항에 있어서,
    상기 구동회로는 상기 표시패널의 게이트선을 구동하는 게이트구동회로 및 상기 표시패널의 데이타선을 구동하는 데이타구동회로 중 적어도 어느 하나인 것을 특징으로 하는 평판표시장치.
  3. 제1항에 있어서,
    상기 구동회로부는 상기 구동회로간의 상기 출력전압편차를 비교하는 비교기를 포함하는 것을 특징으로 하는 평판표시장치.
  4. 제3항에 있어서,
    상기 비교기는 어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압과 상기 어느 하나의 상기 구동회로와 인접한 상기 구동회로에서 처음으로 출력되는 아날로그계조전압을 비교하는 것을 특징으로 하는 평판표시장치.
  5. 제3항에 있어서,
    상기 비교기는 입력전압을 감산하여 출력하는 감산기와;
    상기 감산기의 출력을 입력받는 제1 및 제2측정기와;
    상기 제1 및 제2측정기의 출력을 입력받는 NOR게이트를 포함하는 것을 특징으로 하는 평판표시장치.
  6. 제5항에 있어서,
    상기 제1측정기는 어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압을 상기 제1측정기의 제1입력전압으로 입력받고,
    상기 어느 하나의 상기 구동회로와 인접한 상기 구동회로에서 처음으로 출력되는 아날로그계조전압을 상기 제1측정기의 제1하이전압으로 입력받고,
    상기 감산기로부터의 출력전압을 상기 제1측정기의 제1로우전압으로 입력받는 것을 특징으로 하는 평판표시장치.
  7. 제6항에 있어서,
    상기 제1측정기는 상기 제1입력전압이 상기 제1로우전압과 상기 제1하이전압 사이의 값일 때는 1을 출력하고,
    상기 제1입력전압이 상기 제1하이전압보다 크거나 같을 경우는 0을 출력하는 것을 특징으로 하는 평판표시장치.
  8. 제5항에 있어서,
    상기 제2측정기는 어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압을 상기 제2측정기의 제2하이전압으로 입력받고,
    상기 어느 하나의 상기 구동회로와 인접한 상기 구동회로에서 처음으로 출력되는 아날로그계조전압을 상기 제2측정기의 제2입력전압으로 입력받고,
    상기 감산기로부터의 출력전압을 상기 제2측정기의 제2로우전압으로 입력받는 것을 특징으로 하는 평판표시장치.
  9. 제8항에 있어서,
    상기 제2측정기는 상기 제2입력전압이 상기 제2로우전압과 상기 제2하이전압 사이의 값일 때는 1을 출력하고,
    상기 제2입력전압이 상기 제2하이전압보다 크거나 같을 경우는 0을 출력하는 것을 특징으로 하는 평판표시장치.
  10. 표시패널을 구동하는 구동회로간의 출력전압편차를 비교기에서 비교하여 상기 표시패널로 출력하는 단계를 포함하는 평판표시장치의 구동방법.
  11. 제10항에 있어서,
    상기 비교기는 상기 표시패널의 게이트선을 구동하는 게이트구동회로 및 상기 표시패널의 데이타선을 구동하는 데이타구동회로 중 적어도 어느 하나와 접속된 상기 비교기인 것을 특징으로 하는 평판표시장치의 구동방법.
  12. 제10항에 있어서,
    상기 구동회로간의 상기 출력전압편차를 상기 비교기에서 비교하여 상기 표시패널로 출력하는 단계는
    어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압과 상기 어느 하나의 상기 구동회로와 인접한 상기 구동회로에서 처음으로 출력되는 아날로그계조전압을 비교하여 상기 표시패널로 출력하는 단계인 것을 특징으로 하는 평판표시장치의 구동방법.
  13. 제10항에 있어서,
    상기 구동회로간의 상기 출력전압편차를 상기 비교기에서 비교하여 상기 표시패널로 출력하는 단계는
    어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압을 입력받아 이를 감산하여 출력하는 상기 비교기의 감산기를 구동하는 단계와;
    상기 어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압을 제1입력전압으로 입력받고, 상기 어느 하나의 상기 구동회로와 인접한 상기 구동회로에서 처음으로 출력되는 아날로그계조전압을 제1하이전압으로 입력받고, 상기 감산기로부터의 출력전압을 제1로우전압으로 입력받는 상기 비교기의 제1측정기를 구동하는 단계와;
    상기 어느 하나의 상기 구동회로에서 마지막으로 출력되는 아날로그계조전압을 제2하이전압으로 입력받고, 상기 어느 하나의 상기 구동회로와 인접한 상기 구동회로에서 처음으로 출력되는 아날로그계조전압을 제2입력전압으로 입력받고, 상기 감산기로부터의 상기 출력전압을 제2로우전압으로 입력받는 상기 비교기의 제2측정기를 구동하는 단계와;
    상기 제1 및 제2측정기의 출력을 입력받는 상기 비교기의 NOR게이트를 구동하는 단계를 포함하는 것을 특징으로 하는 평판표시장치의 구동방법.
KR1020050123277A 2005-12-14 2005-12-14 평판표시장치 및 이의 구동방법 KR20070063247A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050123277A KR20070063247A (ko) 2005-12-14 2005-12-14 평판표시장치 및 이의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050123277A KR20070063247A (ko) 2005-12-14 2005-12-14 평판표시장치 및 이의 구동방법

Publications (1)

Publication Number Publication Date
KR20070063247A true KR20070063247A (ko) 2007-06-19

Family

ID=38363317

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050123277A KR20070063247A (ko) 2005-12-14 2005-12-14 평판표시장치 및 이의 구동방법

Country Status (1)

Country Link
KR (1) KR20070063247A (ko)

Similar Documents

Publication Publication Date Title
US9182805B2 (en) Display device and method to control driving voltages based on changes in display image frame frequency
US8063876B2 (en) Liquid crystal display device
KR102170556B1 (ko) 표시장치 및 그 구동방법
US20070024565A1 (en) Display device, method of driving the same and driving device for driving the same
US9041425B2 (en) Detecting circuit for pixel electrode voltage of flat panel display device
US9389621B2 (en) Compensation circuit for common voltage according to gate voltage
EP3018651A1 (en) Liquid crystal display panel polarity inversion driving method, driving device and display device
US20100013869A1 (en) Display Device
US9927871B2 (en) Image processing method, image processing circuit, and display device using the same
US20100289839A1 (en) Liquid crystal display
KR101232178B1 (ko) 평판표시장치의 표시결함 보상방법 및 장치
KR20080042446A (ko) 액정 표시 장치 및 그의 제조 방법
US20180322844A1 (en) Display device
US9978326B2 (en) Liquid crystal display device and driving method thereof
US20130271501A1 (en) Organic light emitting diode display and operating method thereof
US8115880B2 (en) Liquid crystal display panel and display apparatus
KR20080003036A (ko) 액정표시장치
US9165523B2 (en) Driver circuit for image lines of a display device with arrangement to improve multi-level grayscale display
TWI418882B (zh) 可切換共同電壓之液晶顯示器
KR20150080118A (ko) 표시장치
KR101346980B1 (ko) 평판표시장치의 흑선 보상방법 및 장치
JP2018155964A (ja) 表示装置、及び表示装置の共通電圧調整方法
KR20070063247A (ko) 평판표시장치 및 이의 구동방법
KR20120073824A (ko) 액정표시장치
KR100963799B1 (ko) 액정표시장치의 감마전압 발생 장치 및 그 방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination