KR20090086252A - 플라즈마 디스플레이 장치의 구동 방법 - Google Patents

플라즈마 디스플레이 장치의 구동 방법 Download PDF

Info

Publication number
KR20090086252A
KR20090086252A KR1020097012222A KR20097012222A KR20090086252A KR 20090086252 A KR20090086252 A KR 20090086252A KR 1020097012222 A KR1020097012222 A KR 1020097012222A KR 20097012222 A KR20097012222 A KR 20097012222A KR 20090086252 A KR20090086252 A KR 20090086252A
Authority
KR
South Korea
Prior art keywords
scan electrode
voltage
scan
switching element
sustain
Prior art date
Application number
KR1020097012222A
Other languages
English (en)
Other versions
KR101007500B1 (ko
Inventor
노부히코 나카무라
Original Assignee
파나소닉 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파나소닉 주식회사 filed Critical 파나소닉 주식회사
Publication of KR20090086252A publication Critical patent/KR20090086252A/ko
Application granted granted Critical
Publication of KR101007500B1 publication Critical patent/KR101007500B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • G09G3/2932Addressed by writing selected cells that are in an OFF state
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

플라즈마 디스플레이 장치의 구동 방법은, 제 1 주사 전극군에 속하는 주사 전극에서 기입 방전을 발생시키는 제 1 기입 기간에 제 3 스위칭 소자를 오프로 하여 제 1 주사 전극 구동부의 기준 전압과 제 2 주사 전극 구동부의 기준 전압에 서로 다른 전압을 플라즈마 디스플레이 패널에 인가하고, 제 2 주사 전극군에 속하는 주사 전극에서 기입 방전을 발생시키는 제 2 기입 기간에 제 3 스위칭 소자를 온으로 하여 제 1 주사 전극 구동부의 기준 전압과 제 2 주사 전극 구동부의 기준 전압에 공통의 전압을 플라즈마 디스플레이 패널에 인가하고, 복수의 주사 전극에 유지 펄스를 인가하여 방전 셀에서 유지 방전을 발생시키는 유지 기간에 제 3 스위칭 소자를 온으로 한다.

Description

플라즈마 디스플레이 장치의 구동 방법{PLASMA DISPLAY DEVICE DRIVE METHOD}
본 발명은, 플라즈마 디스플레이 패널을 이용한 플라즈마 디스플레이 장치의 구동 방법에 관한 것이다.
플라즈마 디스플레이 패널(이하, 「패널」이라고 약기함)로서 대표적인 교류 면방전형 패널은, 대향 배치된 전면판과 배면판의 사이에 다수의 방전 셀이 형성되어 있다.
전면판에는 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍이 유리제의 전면 기판상에 서로 평행하게 복수 쌍 형성되고, 배면판에는 데이터 전극이 유리제의 배면 기판상에 평행하게 복수로 형성되어 있다. 그리고, 표시 전극쌍과 데이터 전극이 입체 교차하도록 전면판과 배면판이 대향 배치되어 밀봉되고, 내부의 방전 공간에는 방전 가스가 봉입되어 있다. 여기서 표시 전극쌍과 데이터 전극의 대향하는 부분에 방전 셀이 형성된다.
패널을 구동하는 방법으로서는, 서브필드법, 즉, 1필드 기간을 복수의 서브 필드로 분할한 뒤에, 발광시킬 서브필드의 조합에 의해 계조 표시를 행하는 방법이 일반적으로 이용되고 있다. 각 서브필드는, 초기화 기간, 기입 기간 및 유지 기간을 갖는다. 초기화 기간에는 초기화 방전이 발생하고, 계속되는 기입 동작에 필요한 벽전하가 각 전극상에 형성된다. 기입 기간에는, 주사 전극의 각각에 주사 펄스를 순차적으로 인가함과 아울러 표시를 행해야할 방전 셀의 데이터 전극에 선택적으로 기입 펄스를 인가하여 기입 방전이 발생한다. 그리고 유지 기간에는, 표시 전극쌍에 교대로 유지 펄스를 인가하여, 기입 방전을 일으킨 방전 셀에서 유지 방전을 발생시켜 발광시킴으로써 화상 표시가 행해진다.
그러나 서브필드법을 이용하여 패널을 구동하는 경우에, 주사 전극에 주사 펄스를 인가하지 않더라도 데이터 전극에 기입 펄스를 인가하는 것만으로 기입 동작에 필요한 벽전하가 감소되어, 정상적인 기입 방전이 발생하지 않는 경우가 있다. 이 과제를 해결하기 위한 구동 방법이, 예컨대, 특허 문헌 1에 개시되어 있다. 특허 문헌 1은, 주사 전극을 4개의 주사 전극군으로 분할함과 아울러, 각 주사 전극군에 속하는 주사 전극에 주사 펄스를 순차적으로 인가하는 4개의 기간으로 기입 기간을 분할하고, 주사 펄스를 인가하지 않는 주사 전극군에는, 주사 펄스를 인가하는 주사 전극군보다 높은 전압을 인가하는 구동 방법이다.
그러나, 상기 구동 방법에 의하면, 서로 이웃하는 주사 전극의 전압차가 과대해지는 타이밍이 생겨, 패널의 전극 단자 사이나 프린트 기판의 배선 패턴 사이에서 스파크가 발생하거나, 또는 마이그레이션에 의해 패널의 주사 전극 인출 부분에서 단락되는 등의 가능성이 있다. 또한, 주사 전극군의 각각에 대응한 주사 전 극 구동 회로로부터 구동 전압이 공급되므로, 주사 전극군마다 구동 전압 파형에 근소한 차이가 생겨, 주사 전극군의 경계에 대응하는 화상 표시 영역에 윤곽이 발생하여 화상 표시 품질이 저하되는 등의 과제가 있다. 또한 주사 전극군의 각각에 대응한 주사 전극 구동 회로를 독립적으로 마련하므로 회로 규모가 커져, 그들의 제어도 복잡해진다고 하는 과제가 있다.
(특허 문헌 1) 일본 특허 공개 제 2003-43989 호 공보
본 발명은, 스파크나 단락이 생길 우려가 없고, 벽전하의 감소를 막아 안정한 기입 방전을 발생시킬 수 있고, 또한 주사 전극군의 각각에 대응한 주사 전극 구동 회로의 일부를 공유화하여 회로 구성을 간략화한 플라즈마 디스플레이 장치의 구동 방법을 제공한다.
플라즈마 디스플레이 장치의 구동 방법은, 복수의 주사 전극을 갖고 복수의 방전 셀을 배치한 플라즈마 디스플레이 패널을 이용한 플라즈마 디스플레이 장치의 구동 방법으로서, 복수의 주사 전극을 제 1 주사 전극군과 제 2 주사 전극군으로 나누고, 플라즈마 디스플레이 장치는, 제 1 주사 전극군에 속하는 주사 전극을 구동하는 제 1 주사 전극 구동부와, 제 2 주사 전극군에 속하는 주사 전극을 구동하는 제 2 주사 전극 구동부와, 복수의 주사 전극에 인가하는 유지 펄스를 발생시키는 유지 펄스 발생부와, 제 1 주사 전극 구동부의 기준 전압에 유지 펄스를 중첩하는 제 1 스위칭 소자와, 제 2 주사 전극 구동부의 기준 전압에 유지 펄스를 중첩하는 제 2 스위칭 소자와, 제 1 주사 전극 구동부의 기준 전압과 제 2 주사 전극 구동부의 기준 전압을 접속하는 제 3 스위칭 소자를 구비하고, 방전 셀에서 초기화 방전을 발생시키는 초기화 기간과, 제 1 주사 전극군에 속하는 주사 전극에서 기입 방전을 발생시키는 제 1 기입 기간과, 제 2 주사 전극군에 속하는 주사 전극에서 기입 방전을 발생시키는 제 2 기입 기간과, 복수의 주사 전극에 유지 펄스를 인가하여 방전 셀에서 유지 방전을 발생시키는 유지 기간을 갖는 서브필드를 복수로 배치하여 1필드 기간을 구성하고, 제 1 기입 기간에 제 3 스위칭 소자를 오프로 하여, 제 1 주사 전극 구동부의 기준 전압과 제 2 주사 전극 구동부의 기준 전압에 서로 다른 전압을 인가하고, 제 2 기입 기간에 제 3 스위칭 소자를 온으로 하여, 제 1 주사 전극 구동부의 기준 전압과 제 2 주사 전극 구동부의 기준 전압에 공통의 전압을 인가하고, 유지 기간에 제 1 스위칭 소자 및 제 2 스위칭 소자를 온으로 하여, 제 1 주사 전극 구동부의 기준 전압과 제 2 주사 전극 구동부의 기준 전압에 유지 펄스를 중첩함과 아울러, 제 3 스위칭 소자도 온으로 한다.
도 1은 본 발명의 실시 형태에 있어서의 패널의 구조를 나타내는 분해 사시도,
도 2는 본 발명의 실시 형태에 있어서의 패널의 전극 배열도,
도 3은 본 발명의 실시 형태에 있어서의 플라즈마 디스플레이 장치의 회로 블록도,
도 4는 본 발명의 실시 형태에 있어서의 패널의 각 전극에 인가하는 구동 전압 파형을 나타내는 도면,
도 5는 본 발명의 실시 형태에 있어서의 주사 전극 구동 회로의 회로도,
도 6은 본 발명의 실시 형태에 있어서의 주사 전극 구동 회로의 동작을 나타내는 도면이다.
도면의 주요 부분에 대한 부호의 설명
10 : 패널 22 : 주사 전극
23 : 유지 전극 24 : 표시 전극쌍
32 : 데이터 전극 41 : 화상 신호 처리 회로
42 : 데이터 전극 구동 회로 43 : 주사 전극 구동 회로
44 : 유지 전극 구동 회로 45 : 타이밍 발생 회로
51 : 유지 펄스 발생부 53 : 상승 경사 전압 발생부
60 : 제 1 주사 전극 구동부(홀수 주사 전극 구동부)
61 : 하강 경사 전압 발생부 62 : 주사 펄스 전압 인가부
63 : 전압 비교부 71 : 신호 지연부
80 : 제 2 주사 전극 구동부(짝수 주사 전극 구동부)
81 : 신호 전달부 90 : 복합 스위치부
100 : 플라즈마 디스플레이 장치
이하, 본 발명의 실시 형태에 있어서의 패널의 구동 방법 및 플라즈마 디스플레이 장치에 대하여, 도면을 이용하여 설명한다.
(실시 형태)
도 1은, 본 발명의 실시 형태에 있어서의 패널(10)의 구조를 나타내는 분해 사시도이다. 유리제의 전면 기판(21)상에는, 주사 전극(22)과 유지 전극(23)으로 이루어지는 표시 전극쌍(24)이 복수로 형성되어 있다. 그리고 주사 전극(22)과 유지 전극(23)을 덮도록 유전체층(25)이 형성되고, 그 유전체층(25)상에 보호층(26)이 형성되어 있다. 배면 기판(31)상에는 데이터 전극(32)이 복수로 형성되고, 데이터 전극(32)을 덮도록 유전체층(33)이 형성되고, 또한 그 위에 우물 정(井) 형상의 격벽(34)이 형성되어 있다. 그리고, 격벽(34)의 측면 및 유전체층(33)상에는 적색, 녹색 및 청색의 각 색으로 발광하는 형광체층(35)이 마련되어 있다.
이들 전면 기판(21)과 배면 기판(31)은, 미소한 방전 공간을 사이에 두고 표시 전극쌍(24)과 데이터 전극(32)이 교차하도록 대향 배치되고, 그 외주부는 유리 플릿 등의 봉인재에 의해 봉인되어 있다. 그리고 방전 공간에는, 예컨대, 네온과 제논의 혼합 가스가 방전 가스로서 봉입되어 있다. 방전 공간은 격벽(34)에 의해 복수의 구획으로 나뉘어 있고, 표시 전극쌍(24)과 데이터 전극(32)이 교차하는 부분에 방전 셀이 형성되어 있다. 그리고 이들 방전 셀이 방전, 발광함으로써 화상이 표시된다.
또, 패널(10)의 구조는 상술한 것에 한정되는 것이 아니고, 예컨대, 스트라 이프 형상의 격벽을 구비한 것이더라도 좋다.
도 2는, 본 발명의 실시 형태에 있어서의 패널(10)의 전극 배열도이다. 패널(10)에는, 행 방향으로 긴 n개(n은 짝수)의 주사 전극 SC1~SCn(도 1의 주사 전극(22)) 및 n개의 유지 전극 SU1~SUn(도 1의 유지 전극(23))이 배열되고, 열 방향으로 긴 m개의 데이터 전극 D1~Dm(도 1의 데이터 전극(32))이 배열되어 있다. 그리고, 1쌍의 주사 전극 SCi(i=1~n) 및 유지 전극 SUi와 하나의 데이터 전극 Dj(j=1~m)가 교차한 부분에 방전 셀이 형성되어, 방전 셀은 방전 공간 내에 m×n개 형성되어 있다.
또, 본 실시 형태에 있어서는 n을 짝수로 하고, 홀수번째의 주사 전극 SC1, SC3, …, SCn-1이 제 1 주사 전극군에 속하고, 짝수번째의 주사 전극 SC2, SC4, …, SCn이 제 2 주사 전극군에 속하는 것으로 하여 설명한다.
도 3은, 본 발명의 실시 형태에 있어서의 플라즈마 디스플레이 장치(100)의 회로 블록도이다. 플라즈마 디스플레이 장치(100)는, 패널(10), 화상 신호 처리 회로(41), 데이터 전극 구동 회로(42), 주사 전극 구동 회로(43), 유지 전극 구동 회로(44), 타이밍 발생 회로(45) 및 각 회로 블록에 필요한 전원을 공급하는 전원부(도시하지 않음)를 구비하고 있다.
화상 신호 처리 회로(41)는, 입력된 화상 신호를 서브필드마다의 발광ㆍ비발광을 나타내는 화상 데이터로 변환한다. 데이터 전극 구동 회로(42)는 서브필드마다의 화상 데이터를 각 데이터 전극 D1~Dm에 대응하는 신호로 변환하여 각 데이터 전극 D1~Dm을 구동한다.
타이밍 발생 회로(45)는 수평 동기 신호 및 수직 동기 신호를 바탕으로 하여 각 회로 블록의 동작을 제어하는 각종 타이밍 신호를 발생시켜, 각각의 회로 블록에 공급한다. 주사 전극 구동 회로(43)는 타이밍 신호에 근거하여 각 주사 전극 SC1~SCn을 각각 구동하고, 유지 전극 구동 회로(44)는 타이밍 신호에 근거하여 유지 전극 SU1~SUn을 구동한다.
다음으로, 패널(10)을 구동하기 위한 구동 전압 파형과 그 동작에 대하여 설명한다. 플라즈마 디스플레이 장치(100)는, 서브필드법, 즉, 1필드 기간을 복수의 서브필드로 분할하여, 서브필드마다 각 방전 셀의 발광ㆍ비발광을 제어함으로써 계조 표시를 행한다. 각각의 서브필드는 초기화 기간, 기입 기간 및 유지 기간을 갖는다. 초기화 기간에는 초기화 방전을 발생시켜, 계속되는 기입 방전에 필요한 벽전하가 각 전극상에 형성된다. 기입 기간에는, 발광시켜야할 방전 셀에서 선택적으로 기입 방전을 발생시켜 벽전하가 형성된다. 그리고 유지 기간에는, 기입 방전을 발생시킨 방전 셀에서 유지 방전을 발생시켜 발광시킨다.
또, 본 실시 형태에 있어서는, 기입 기간을, 제 1 주사 전극군에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 제 1 기입 기간과, 제 2 주사 전극군에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 제 2 기입 기간으로 분할한다. 그리고, 제 1 주사 전극군에 속하는 주사 전극은 홀수번째의 주사 전극 SC1, SC3, …, SCn-1이며, 제 2 주사 전극군에 속하는 주사 전극은 짝수번째의 주사 전극 SC2, SC4, …, SCn이다. 그래서 이하, 제 1 기입 기간을 「홀수 기간」, 제 2 기입 기간을 「짝수 기간」이라고 약기한다.
다음으로, 패널(10)을 구동하기 위한 구동 전압 파형과 그 동작에 대하여 설명한다. 도 4는 본 발명의 실시 형태에 있어서의 패널(10)의 각 전극에 인가하는 구동 전압 파형을 나타내는 도면이다. 1필드 기간은, 예컨대, 10서브필드로 구성되어 있지만, 도 4에는 2개의 서브필드의 구동 전압 파형을 나타내고 있다.
제 1 서브필드의 초기화 기간의 전반부에는, 데이터 전극 D1~Dm에 기입 펄스 전압 Vw가 인가되고, 유지 전극 SU1~SUn에 전압 0(V)이 인가된다. 도 4에서는, 전압 0(V)을 「GND」라고 기재하고 있다. 주사 전극 SC1~SCn에는, 유지 전극 SU1~SUn에 대하여 방전 개시 전압 이하의 전압 Vi1로부터, 방전 개시 전압을 넘는 전압 Vi2를 향하여 완만하게 상승하는 경사 파형 전압이 인가된다. 이 경사 파형 전압이 상승하는 사이에, 주사 전극 SC1~SCn과 유지 전극 SU1~SUn, 데이터 전극 D1~Dm의 사이에서 각각 미약한 초기화 방전이 일어난다. 그리고, 주사 전극 SC1~SCn상에 부의 벽전압이 축적됨과 아울러, 데이터 전극 D1~Dm상 및 유지 전극 SU1~SUn상에는 정의 벽전압이 축적된다. 여기서, 전극상의 벽전압이란 전극을 덮는 유전체층상, 보호층상, 형광체층상 등에 축적된 벽전하에 의해 생기는 전압을 나타낸다.
초기화 기간의 후반부에는, 데이터 전극 D1~Dm에 전압 0(V)이 인가되고, 유지 전극 SU1~SUn에 정의 전압 Ve1이 인가된다. 주사 전극 SC1~SCn에는, 유지 전극 SU1~SUn에 대하여 방전 개시 전압 이하가 되는 전압 Vi3으로부터 방전 개시 전압을 넘는 전압 Vi4를 향하여 완만하게 하강하는 경사 파형 전압이 인가된다. 이 사이에, 주사 전극 SC1~SCn과 유지 전극 SU1~SUn, 데이터 전극 D1~Dm의 사이에서 각각 미약한 초기화 방전이 일어난다. 그리고, 주사 전극 SC1~SCn상의 부의 벽전압 및 유지 전극 SU1~SUn상의 정의 벽전압이 약해지고, 데이터 전극 D1~Dm상의 정의 벽전압은 기입 동작에 적합한 값으로 조정된다.
또, 1필드를 구성하는 서브필드 중, 몇 개의 서브필드에서는 초기화 기간의 전반부를 생략하더라도 좋다. 그 경우에는, 직전의 서브필드에서 유지 방전을 행한 방전 셀에 대하여 선택적으로 초기화 동작이 행해진다. 도 4에는, 제 1 서브필드의 초기화 기간에는 전반부 및 후반부를 갖는 초기화 동작, 제 2 서브필드 및 그 이후의 초기화 기간에는 후반부만을 갖는 초기화 동작을 행하는 구동 전압 파형을 나타내고 있다.
계속되는 기입 기간의 홀수 기간에는, 유지 전극 SU1~SUn에 전압 Ve2가 인가되고, 홀수번째의 주사 전극 SC1, SC3, …, SCn-1의 각각에는 제 2 전압 Vs2가 인가되고, 짝수번째의 주사 전극 SC2, SC4, …, SCn의 각각에는 제 4 전압 Vs4가 인가된다. 여기서, 제 4 전압 Vs4는 제 2 전압 Vs2보다 높은 전압이다.
다음으로, 1번째의 주사 전극 SC1에 부의 주사 펄스를 인가하기 위해 주사 펄스 전압 Vad가 인가된다. 그리고, 데이터 전극 D1~Dm 중 1행째에 발광시켜야할 방전 셀의 데이터 전극 Dk(k=1~m)에 정의 기입 펄스 전압 Vw가 인가된다. 이때 본실시 형태에 있어서는, 주사 전극 SC1에 인접하는 주사 전극, 즉, 2번째의 주사 전극 SC2에 제 4 전압 Vs4보다 낮은 제 3 전압 Vs3이 인가된다. 이것은 인접하는 주사 전극 SC1과 주사 전극 SC2의 사이에 과대한 전압차가 인가되는 것을 막기 위해서이다.
그렇게 하면 기입 펄스 전압 Vw를 인가한 방전 셀의 데이터 전극 Dk상과 주사 전극 SC1상의 교차부의 전압차는, 외부 인가 전압의 차 (Vw-Vad)에 데이터 전극 Dk상의 벽전압과 주사 전극 SC1상의 벽전압의 차가 가산된 것이 되어 방전 개시 전압을 넘는다. 그리고, 데이터 전극 Dk와 주사 전극 SC1의 사이 및 유지 전극 SU1과 주사 전극 SC1의 사이에 기입 방전이 일어나, 주사 전극 SC1상에 정의 벽전압이 축적되고, 유지 전극 SU1상에 부의 벽전압이 축적되고, 데이터 전극 Dk상에도 부의 벽전압이 축적된다. 이렇게 하여, 1행째에 발광시켜야할 방전 셀에서 기입 방전을 일으켜 각 전극상에 벽전압을 축적하는 기입 동작이 행해진다. 한편, 기입 펄스 전압 Vw를 인가하지 않은 데이터 전극 D1~Dm과 주사 전극 SC1의 교차부의 전압은 방전 개시 전압을 넘지 않으므로, 기입 방전은 발생하지 않는다.
다음으로, 3번째의 주사 전극 SC3에 주사 펄스 전압 Vad가 인가됨과 아울러, 데이터 전극 D1~Dm 중 3행째에 발광시켜야할 방전 셀의 데이터 전극 Dk에 정의 기입 펄스 전압 Vw가 인가된다. 이때 주사 전극 SC3에 인접하는 2번째의 주사 전극 SC2 및 4번째의 주사 전극 SC4에도 제 3 전압 Vs3이 인가된다. 그렇게 하면, 그 방전 셀의 데이터 전극 Dk와 주사 전극 SC3의 사이 및 유지 전극 SU3과 주사 전극 SC3의 사이에 기입 방전이 일어나, 각 전극상에 벽전압을 축적하는 기입 동작이 행해진다.
이하, 홀수번째의 주사 전극 SC5, SC7, …, SCn-1에 대해서도 마찬가지로 기입 동작이 행해진다. 그리고 이때 기입 동작을 행하는 홀수번째의 주사 전극 SCp+1(p=짝수, 1<p<n)에 인접하는 짝수번째의 주사 전극 SCp 및 주사 전극 SCp+2에 도 제 3 전압 Vs3이 인가된다.
계속되는 기입 기간의 짝수 기간에는, 홀수번째의 주사 전극 SC1, SC3, …, SCn-1에 제 2 전압 Vs2가 인가된 채로, 짝수번째의 주사 전극 SC2, SC4, …, SCn에도 제 2 전압 Vs2가 인가된다.
다음으로, 2번째의 주사 전극 SC2에 부의 주사 펄스를 인가하기 위해 주사 펄스 전압 Vad가 인가됨과 아울러, 데이터 전극 D1~Dm 중 2행째에 발광시켜야할 방전 셀의 데이터 전극 Dk에 정의 기입 펄스 전압 Vw가 인가된다. 그렇게 하면 그 방전 셀의 데이터 전극 Dk와 주사 전극 SC2의 교차부의 전압차는 방전 개시 전압을 넘어, 2행째에 발광시켜야할 방전 셀에서 기입 방전을 일으켜 각 전극상에 벽전압을 축적하는 기입 동작이 행해진다.
다음으로, 4번째의 주사 전극 SC4에 주사 펄스 전압 Vad가 인가됨과 아울러, 4행째에 발광시켜야할 방전 셀의 데이터 전극 Dk에 정의 기입 펄스 전압 Vw가 인가된다. 그렇게 하면 그 방전 셀에서 기입 방전이 일어난다.
이하 마찬가지로, 짝수번째의 주사 전극 SC6, SC8, …, SCn에 대해서도 마찬가지로 주사 펄스 전압 Vad가 인가되어 기입 동작이 행해진다.
이와 같이 구동함으로써, 전압 (Vs3-Vad)를 넘는 전압차를 인접하는 주사 전극 사이에 인가하는 경우는 없으므로, 절연 파괴나 마이그레이션이 발생할 우려가 없다. 또한 홀수 기간에 있어서 홀수번째의 주사 전극의 기입 동작을 이미 끝내고 있으므로, 가령 짝수 기간에 있어서 홀수번째의 주사 전극의 벽전하가 감소했다고 하더라도, 화상 표시 품질을 손상할 우려가 없다.
계속되는 유지 기간에는, 우선 주사 전극 SC1~SCn에 정의 유지 펄스 전압 Vm이 인가됨과 아울러 유지 전극 SU1~SUn에 전압 0(V)이 인가된다. 그렇게 하면, 기입 방전을 일으킨 방전 셀에서는, 주사 전극 SCi상과 유지 전극 SUi상의 전압차가 유지 펄스 전압 Vm에 주사 전극 SCi상의 벽전압과 유지 전극 SUi상의 벽전압의 차가 가산된 것이 되어 방전 개시 전압을 넘는다. 그리고, 주사 전극 SCi와 유지 전극 SUi의 사이에 유지 방전이 일어나, 이때 발생한 자외선에 의해 형광체층(35)이 발광한다. 그리고 주사 전극 SCi상에 부의 벽전압이 축적되고, 유지 전극 SUi상에 정의 벽전압이 축적된다. 또한 데이터 전극 Dk상에도 정의 벽전압이 축적된다. 기입 기간에 있어서 기입 방전이 일어나지 않은 방전 셀에서는 유지 방전은 발생하지 않고, 초기화 기간의 종료시에 있어서의 벽전압이 유지된다.
계속해서, 주사 전극 SC1~SCn에는 전압 0(V)이, 유지 전극 SU1~SUn에는 유지 펄스 전압 Vm이 각각 인가된다. 그렇게 하면, 유지 방전을 일으킨 방전 셀에서는, 유지 전극 SUi상과 주사 전극 SCi상의 전압차가 방전 개시 전압을 넘으므로 다시 유지 전극 SUi와 주사 전극 SCi의 사이에 유지 방전이 일어난다. 그렇게 하여, 유지 전극 SUi상에 부의 벽전압이 축적되고 주사 전극 SCi상에 정의 벽전압이 축적된다. 이후 마찬가지로, 주사 전극 SC1~SCn과 유지 전극 SU1~SUn에 교대로 휘도 가중치에 따른 수의 유지 펄스가 인가되고, 표시 전극쌍(24)의 전극 사이에 전위차가 주어짐으로써, 기입 기간에 있어서 기입 방전을 일으킨 방전 셀에서 유지 방전이 계속하여 행해진다.
그리고, 유지 기간의 최후에는 전압 Vr을 향하여 완만하게 상승하는 경사 파 형 전압이 주사 전극 SC1~SCn에 인가되고, 데이터 전극 Dk상의 정의 벽전압을 남긴 채로, 주사 전극 SCi상 및 유지 전극 SUi상의 벽전압을 약하게 된다. 이렇게 해서 유지 기간에 있어서의 유지 동작이 종료된다.
다음으로, 주사 전극 구동 회로(43)의 상세한 구성에 대하여 설명한다. 또 본 실시 형태에 있어서는, 제 2 전압 Vs2와 주사 펄스 전압 Vad의 차가, 제 4 전압 Vs4와 제 3 전압 Vs3의 차와 같다고 하여 설명한다. 이 전압의 차를 이하, 전압 Vscn이라고 적는다. 즉, (Vs2-Vad)=(Vs4-Vs3)=Vscn이다.
도 5는, 본 발명의 실시 형태에 있어서의 주사 전극 구동 회로(43)의 회로도이다. 주사 전극 구동 회로(43)는, 유지 펄스 발생부(51), 상승 경사 전압 발생부(53), 제 1 주사 전극 구동부(60), 제 2 주사 전극 구동부(80), 복합 스위치부(90)를 구비하고 있다. 또, 본 실시 형태에 있어서는, 제 1 주사 전극 구동부(60)는 홀수번째의 주사 전극을 구동하므로, 이하 「홀수 주사 전극 구동부(60)」라고 적고, 제 2 주사 전극 구동부(80)는 짝수번째의 주사 전극을 구동하므로, 이하 「짝수 주사 전극 구동부(80)」라고 기재한다.
유지 펄스 발생부(51)는, 유지 펄스 전압 Vm을 출력하는 스위칭 소자, 전압 0(V)을 출력하는 스위칭 소자 및 전력을 회수하기 위한 회로를 구비하고, 유지 기간에 있어서 주사 전극 SC1~SCn에 인가하는 유지 펄스를 발생시킨다. 도 5에는 전압 0(V)을 출력하는 스위칭 소자 Q51만을 나타내고 있다. 상승 경사 전압 발생부(53)는 초기화 기간의 전반부 및 유지 기간의 최후에 주사 전극 SC1~SCn에 인가하는 완만하게 상승하는 경사 파형 전압을 발생시킨다.
홀수 주사 전극 구동부(60)는, 하강 경사 전압 발생부(61)와, 주사 펄스 전압 인가부(62)와, 전압 비교부(63)와, 신호 지연부(71)와, 제 1 플로팅 전원 VSCN1(이하, 간단히 「전원 VSCN1」이라고 약기함)과, 제 1 출력부(이하, 간단히 「출력부」라고 약기함) 72(1), 72(3), …, 72(n-1)을 구비하고 있다.
하강 경사 전압 발생부(61)는, 초기화 기간의 후반부에 있어서 홀수 주사 전극 구동부(60)의 기준 전압을 완만하게 저하시킨다. 주사 펄스 전압 인가부(62)는 스위칭 소자 Q62를 갖고, 기입 기간에 있어서 홀수 주사 전극 구동부(60)의 기준 전압을 주사 펄스 전압 Vad에 접속한다.
전압 비교부(63)는 비교기 CP63을 갖고, 초기화 기간의 후반부에 있어서 홀수 주사 전극 구동부(60)의 기준 전압과 전압 Vi4를 비교한다.
신호 지연부(71)는 저항 R71, R72, 다이오드 D71, 콘덴서 C71을 갖고, 신호 전달부(81)의 지연 시간과 동등한 시간만큼 전압 비교부(63)의 출력을 지연하여 홀수 주사 전극 구동부(60)에 전달한다.
전원 VSCN1은 전압 Vscn의 전원이며, 그 저전압측이 홀수 주사 전극 구동부(60)의 기준 전압에 접속되어 있다. 출력부 72(1), 72(3), …, 72(n-1)의 각각은, 전원 VSCN1의 저전압측의 전압 또는 고압측의 전압을 홀수번째의 주사 전극 SC1, SC3, …, SCn-1의 각각에 인가한다. 출력부 72(1), 72(3), …, 72(n-1)은, 전원 VSCN1의 고압측의 전압을 출력하는 스위칭 소자 Q72(1), Q72(3), …, Q72(n-1)과, 전원 VSCN1의 저압측의 기준 전압을 출력하는 스위칭 소자 Q73(1), Q73(3), …, Q73(n-1)을 갖는다.
짝수 주사 전극 구동부(80)는, 신호 전달부(81)와, 제 2 플로팅 전원 VSCN2(이하, 간단히 「전원 VSCN2」라고 약기함)와, 제 2 출력부(이하, 간단히 「출력부」라고 약기함) 82(2), 82(4), …, 82(n)을 구비하고 있다.
신호 전달부(81)는 포토커플러 PC81을 갖고, 전압 비교부(63)의 출력을 짝수 주사 전극 구동부(80)에 전달한다.
전원 VSCN2는 전압 Vscn의 전원이며, 그 저전압측이 짝수 주사 전극 구동부(80)의 기준 전압에 접속되어 있다. 출력부 82(2), 82(4), …, 82(n)의 각각은, 전원 VSCN2의 저전압측의 전압 또는 고압측의 전압을 짝수번째의 주사 전극 SC2, SC4, …, SCn의 각각에 인가한다. 출력부 82(2), 82(4), …, 82(n)은, 전원 VSCN2의 고압측의 전압을 출력하는 스위칭 소자 Q82(2), Q82(4), …, Q82(n)과, 전원 VSCN2의 저압측의 기준 전압을 출력하는 스위칭 소자 Q83(2), Q83(4), …, Q83(n)을 갖는다.
복합 스위치부(90)는, 제 1 스위칭 소자 Q91과 제 2 스위칭 소자 Q96과 제 3 스위칭 소자 Q99를 구비한다. 제 1 스위칭 소자 Q91은, 유지 펄스 발생부(51) 또는 상승 경사 전압 발생부(53)의 출력을 홀수 주사 전극 구동부(60)의 기준 전압에 중첩한다. 제 2 스위칭 소자 Q96은, 유지 펄스 발생부(51) 또는 상승 경사 전압 발생부(53)의 출력을 짝수 주사 전극 구동부(80)의 기준 전압에 중첩한다. 제 3 스위칭 소자 Q99는, 홀수 주사 전극 구동부(60)의 기준 전압과 짝수 주사 전극 구동부(80)의 기준 전압을 접속한다.
또, 제 1 스위칭 소자 Q91, 제 2 스위칭 소자 Q96, 제 3 스위칭 소자 Q99의 각각을, 이하, 간단히 「스위칭 소자 Q91」, 「스위칭 소자 Q96」, 「스위칭 소자 Q99」라고 약기한다.
또, 전원 VSCN1, 전원 VSCN2는, 예컨대, DC-DC 컨버터 등을 이용하여 구성하더라도 좋지만, 다이오드와 콘덴서를 갖는 부트스트랩 회로를 이용하여 간단히 구성할 수 있다. 본 실시 형태에 있어서는, 전원 VSCN1 및 전원 VSCN2의 전압은 모두 전압 Vscn이므로, 제 2 전압 Vs2는 (Vad+Vscn)이며, 제 4 전압 Vs4는 (Vs3+Vscn)이다. 또한, 주사 펄스 전압 Vad는 -140(V), 전압 Vscn은 150(V), 제 3 전압 Vs3은 0(V)이다. 그러나 이들의 전압은 일례이며, 패널의 특성 등에 맞춰 최적의 값으로 설정하는 것이 바람직하다.
본 실시 형태에 있어서는, 도 5에 나타낸 바와 같이, 주사 펄스 전압 인가부(62), 하강 경사 전압 발생부(61) 및 전압 비교부(63)는, 홀수 주사 전극 구동부(60)의 기준 전압에 중첩하도록 마련되어 있지만, 이들의 기능을 갖는 회로를 짝수 주사 전극 구동부(80)에는 마련하고 있지 않다. 그러나 본 실시 형태는, 홀수 주사 전극 구동부(60)의 기준 전압과 짝수 주사 전극 구동부(80)의 기준 전압을 접속하는 스위칭 소자 Q99를 통해서, 초기화 기간의 후반부에 있어서 짝수 주사 전극 구동부(80)의 기준 전압을 완만하게 저하시키고, 기입 기간에 있어서 짝수 주사 전극 구동부(80)의 기준 전압에 주사 펄스 전압 Vad를 중첩하고 있다. 이와 같이 구성함으로써, 홀수 주사 전극 구동부(60) 및 짝수 주사 전극 구동부(80)의 양쪽에 주사 펄스 전압 인가부, 하강 경사 전압 발생부 및 전압 비교부를 마련할 필요가 없으므로, 회로 구성을 간략화할 수 있다.
다음으로, 주사 전극 구동 회로(43)의 동작에 대하여 설명한다. 도 6은, 본 발명의 실시 형태에 있어서의 주사 전극 구동 회로(43)의 동작을 나타내는 도면이며, 초기화 기간의 후반부로부터 유지 기간에 걸친 타이밍차트이다.
초기화 기간의 후반부에는, 시각 t10에 있어서, 스위칭 소자 Q91과 스위칭 소자 Q96을 오프로 하여, 유지 펄스 발생부(51) 및 상승 경사 전압 발생부(53)의 출력은 홀수 주사 전극 구동부(60) 및 짝수 주사 전극 구동부(80)의 기준 전압으로부터 분리된다. 또한, 스위칭 소자 Q62를 오프로 하여, 주사 펄스 전압 Vad는 홀수 주사 전극 구동부(60)의 기준 전압으로부터 분리된다. 그리고 스위칭 소자 Q99를 온으로 하여, 홀수 주사 전극 구동부(60)의 기준 전압과 짝수 주사 전극 구동부(80)의 기준 전압이 접속된다.
다음으로, 하강 경사 전압 발생부(61)를 동작시켜, 홀수 주사 전극 구동부(60) 및 짝수 주사 전극 구동부(80)의 기준 전압이 완만하게 저하된다. 이때 출력부 72(1), 72(3), …, 72(n-1), 82(2), 82(4), …, 82(n)은, 전원 VSCN1 및 전원 VSCN2의 고압측의 전압을 출력하는 스위칭 소자 Q72(1), Q72(3), …, Q72(n-1), Q82(2), Q82(4), …, Q82(n)을 오프시키고, 저압측의 기준 전압을 출력하는 스위칭 소자 Q73(1), Q73(3), …, Q73(n-1), Q83(2), Q83(4), …, Q83(n)을 온시켜, 주사 전극 SC1~SCn에 하강 경사 파형 전압을 인가한다.
시각 t11에 있어서, 홀수 주사 전극 구동부(60)의 기준 전원이 전압 Vi4 이하가 되면 전압 비교부(63)의 출력은 로우 레벨이 된다. 그리고 그 신호는 신호 전달부(81)를 통해서 짝수 주사 전극 구동부(80)의 출력부 82(2), 82(4), …, 82(n)에 전해짐과 아울러, 신호 지연부(71)를 통해서 홀수 주사 전극 구동부(60)의 출력부 72(1), 72(3), …, 72(n-1)에도 전해진다.
그리고 시각 t12에 있어서, 전원 VSCN1 및 전원 VSCN2의 고압측의 전압을 출력하는 스위칭 소자 Q72(1), Q72(3), …, Q72(n-1), Q82(2), Q82(4), …, Q82(n)을 온으로 하고, 저압측의 기준 전압을 출력하는 스위칭 소자 Q73(1), Q73(3), …, Q73(n-1), Q83(2), Q83(4), …, Q83(n)을 오프로 하여, 주사 전극 SC1~SCn에 인가하는 전압은 상승된다.
다음으로 기입 기간의 홀수 기간에는, 시각 t20에 있어서, 스위칭 소자 Q62를 온으로 하여, 홀수 주사 전극 구동부(60)의 기준 전압은 주사 펄스 전압 Vad에 고정된다. 따라서, 홀수번째의 주사 전극 SC1, SC3, …, SCn-1에는 제 2 전압 (Vad+Vscn)이 인가된다. 또한 스위칭 소자 Q99를 오프로 함과 아울러 스위칭 소자 Q96을 온으로 하여, 유지 펄스 발생부(51)의 출력에 짝수 주사 전극 구동부(80)의 기준 전압이 접속된다. 이때 유지 펄스 발생부(51)의 스위칭 소자 Q51은 온이 되어 있어, 짝수 주사 전극 구동부(80)의 기준 전압은 제 3 전압 0(V)이 된다. 따라서 짝수번째의 주사 전극 SC2, SC4, …, SCn에는 제 4 전압 (Vs3+Vscn)이 인가된다.
그리고 시각 t21에 있어서, 출력부 72(1)의 스위칭 소자 Q72(1)을 오프, 스위칭 소자 Q73(1)을 온으로 하여, 주사 전극 SC1에 주사 펄스 전압 Vad가 인가된다. 또한 출력부 82(2)의 스위칭 소자 Q82(2)를 오프, 스위칭 소자 Q83(2)를 온으로 하여, 주사 전극 SC2에 제 3 전압 0(V)이 인가된다.
다음으로 시각 t22에 있어서, 출력부 72(1)의 스위칭 소자 Q72(1)을 온, 스위칭 소자 Q73(1)을 오프로 되돌리고, 출력부 72(3)의 스위칭 소자 Q72(3)을 오프, 스위칭 소자 Q73(3)을 온으로 하여, 주사 전극 SC3에 주사 펄스 전압 Vad가 인가된다. 또한 출력부 82(4)의 스위칭 소자 Q82(4)를 오프, 스위칭 소자 Q83(4)를 온으로 하여, 주사 전극 SC4에 제 3 전압 0(V)이 인가된다.
이하, 마찬가지로 하여 홀수번째의 주사 전극 SC1, SC3, …, SCn-1에 주사 펄스가 순차적으로 인가됨과 아울러, 주사 펄스 전압 Vad를 인가하고 있는 주사 전극에 인접하는 주사 전극에는, 제 3 전압 0(V)이 인가된다.
다음으로 기입 기간의 짝수 기간에는, 시각 t30에 있어서, 스위칭 소자 Q96을 오프로 함과 아울러, 스위칭 소자 Q99를 온으로 하여, 짝수 주사 전극 구동부(80)의 기준 전압은 홀수 주사 전극 구동부(60)의 기준 전압과 같은 주사 펄스 전압 Vad가 된다.
그리고 시각 t31에 있어서, 출력부 82(2)의 스위칭 소자 Q82(2)를 오프, 스위칭 소자 Q83(2)를 온으로 하여, 주사 전극 SC2에 주사 펄스 전압 Vad가 인가된다.
다음으로 시각 t32에 있어서, 출력부 82(2)의 스위칭 소자 Q82(2)를 온, 스위칭 소자 Q83(2)를 오프로 되돌리고, 출력부 82(4)의 스위칭 소자 Q82(4)를 오프, 스위칭 소자 Q83(4)를 온으로 하여, 주사 전극 SC4에 주사 펄스 전압 Vad가 인가된다.
이하, 마찬가지로 하여 짝수번째의 주사 전극 SC2, SC4, …, SCn에 주사 펄 스가 순차적으로 인가된다. 또, 기입 기간에 있어서 출력부 72(1), 72(3), …, 72(n-1), 82(2), 82(4), …, 82(n)을 제어하는 신호는 타이밍 발생 회로(45)로부터 공급된다.
다음 유지 기간에는, 시각 t40에 있어서, 전원 VSCN1 및 전원 VSCN2의 고압측의 전압을 출력하는 스위칭 소자 Q72(1), Q72(3), …, Q72(n-1), Q82(2), Q82(4), …, Q82(n)은 오프됨과 아울러, 스위칭 소자 Q62는 오프된다. 그리고 스위칭 소자 Q91, Q96을 온하여, 유지 펄스 발생부(51)의 출력은 홀수 주사 전극 구동부(60) 및 짝수 주사 전극 구동부(80)의 기준 전압에 접속된다. 이때 스위칭 소자 Q99도 온으로 한다. 또한, 전원 VSCN1 및 전원 VSCN2의 저압측의 기준 전압을 출력하는 스위칭 소자 Q73(1), Q73(3), …, Q73(n-1), Q83(2), Q83(4), …, Q83(n)은 온된다.
그리고 그 후, 유지 펄스 발생부(51)에서 발생시킨 유지 펄스는 스위칭 소자 Q91, 스위칭 소자 Q73(1)을 통해서 홀수번째의 주사 전극 SC1에 인가된다. 주사 전극 SC3, …, SCn-1에 대해서도 같다. 또한 유지 펄스 발생부(51)에서 발생시킨 유지 펄스는 스위칭 소자 Q96, 스위칭 소자 Q83(2)를 통해서 짝수번째의 주사 전극 SC2에 인가된다. 주사 전극 SC4, …, SCn에 대해서도 같다.
이와 같이, 본 실시 형태에 있어서의 플라즈마 디스플레이 장치는, 주사 펄스를 인가하지 않는 주사 전극군에는, 주사 펄스를 인가하는 주사 전극군보다 높은 전압을 인가하여 벽전하의 감소를 억제하고 있다. 또한, 전압 Vscn을 넘는 전압차를 인접하는 주사 전극 사이에 인가하는 경우는 없으므로, 절연 파괴나 마이그레이 션이 발생할 우려가 없다. 더구나, 홀수 주사 전극 구동부(60) 및 짝수 주사 전극 구동부(80)의 양쪽에 주사 펄스 전압 인가부, 하강 경사 전압 발생부 및 전압 비교부를 마련할 필요가 없으므로, 회로 구성을 간략화할 수 있다.
또한 본 실시 형태는, 홀수 주사 전극 구동부(60) 및 짝수 주사 전극 구동부(80)의 기준 전압을 잇는 스위칭 소자 Q99를 유지 기간에도 온시키고 있다. 따라서, 유지 기간에 있어서, 유지 펄스 발생부(51)로부터 스위칭 소자 Q91 및 홀수 주사 전극 구동부(60)를 통해서 홀수번째의 주사 전극 SC1, SC3, …, SCn-1에 유지 펄스가 공급된다. 또한, 유지 펄스 발생부(51)로부터 스위칭 소자 Q96 및 짝수 주사 전극 구동부(80)를 통해서 짝수번째의 주사 전극 SC2, SC4, …, SCn에 유지 펄스가 공급된다. 그 때문에, 스위칭 소자 Q99를 온하지 않더라도 화상 표시를 행하는 것은 가능하다. 그러나, 유지 기간에 스위칭 소자 Q99를 온으로 함으로써, 유지 펄스 발생부(51)로부터 주사 전극 SC1~SCn까지의 임피던스를 저하시킬 수 있다. 또한 홀수번째의 주사 전극 SC1, SC3, …, SCn-1에 인가하는 전압 파형과 짝수번째의 주사 전극 SC2, SC4, …, SCn에 인가하는 전압 파형의 차를 작게 할 수 있다. 그 때문에, 홀수 주사 전극 구동부(60)의 부하와 짝수 주사 전극 구동부(80)의 부하에 큰 차가 생기는 화상을 표시하는 경우에도, 휘도 얼룩, 색 얼룩 등의 발생을 억제하여, 품질이 높은 화상을 표시할 수 있다.
또한 본 실시 형태에 있어서는, 제 1 주사 전극군에 속하는 주사 전극을 홀수번째의 주사 전극 SC1, SC3, …, SCn-1로 하고, 제 1 기입 기간을 홀수 기간으로 하고, 제 2 주사 전극군에 속하는 주사 전극을 짝수번째의 주사 전극 SC2, SC4, …, SCn으로 하고, 제 2 기입 기간을 짝수 기간으로 했다. 그러나, 제 1 주사 전극군에 속하는 주사 전극을 짝수번째의 주사 전극 SC2, SC4, …, SCn으로 하고, 제 1 기입 기간을 짝수 기간으로 하고, 제 2 주사 전극군에 속하는 주사 전극을 홀수번째의 주사 전극 SC1, SC3, …, SCn-1으로 하고, 제 2 기입 기간을 홀수 기간으로 하더라도 좋다. 또한 이들을, 예컨대, 필드마다 전환하더라도 좋다.
또, 본 실시 형태에 있어서 이용한 구체적인 수치 등은 단지 일례를 든 것에 지나지 않고, 패널의 특성이나 플라즈마 디스플레이 장치의 수단 등에 맞춰, 적절히 최적의 값으로 설정하는 것이 바람직하다.
이상의 설명으로부터 명백하듯이, 본 발명은, 스파크나 단락이 생길 우려가 없고, 벽전하의 감소를 막아 안정한 기입 방전을 발생시킬 수 있고, 또한 주사 전극군의 각각에 대응한 주사 전극 구동 회로의 일부를 공유화하여 회로 구성을 간략화한 플라즈마 디스플레이 장치의 구동 방법을 제공하는 것이 가능하다.
본 발명은, 스파크나 단락이 생길 우려가 없고, 벽전하의 감소를 막아 안정한 기입 방전을 발생시킬 수 있고, 또한 주사 전극군의 각각에 대응한 주사 전극 구동 회로의 일부를 공유화하여 회로 구성을 간략화할 수 있으므로, 플라즈마 디스플레이 장치의 구동 방법으로서 유용하다.

Claims (2)

  1. 복수의 주사 전극을 갖고 복수의 방전 셀을 배치한 플라즈마 디스플레이 패널을 이용한 플라즈마 디스플레이 장치의 구동 방법으로서,
    상기 복수의 주사 전극을 제 1 주사 전극군과 제 2 주사 전극군으로 나누고,
    상기 플라즈마 디스플레이 장치는,
    상기 제 1 주사 전극군에 속하는 주사 전극을 구동하는 제 1 주사 전극 구동부와,
    상기 제 2 주사 전극군에 속하는 주사 전극을 구동하는 제 2 주사 전극 구동부와,
    상기 복수의 주사 전극에 인가하는 유지 펄스를 발생시키는 유지 펄스 발생부와,
    상기 제 1 주사 전극 구동부의 기준 전압에 상기 유지 펄스를 중첩하는 제 1 스위칭 소자와,
    상기 제 2 주사 전극 구동부의 기준 전압에 상기 유지 펄스를 중첩하는 제 2 스위칭 소자와,
    상기 제 1 주사 전극 구동부의 기준 전압과 상기 제 2 주사 전극 구동부의 기준 전압을 접속하는 제 3 스위칭 소자
    를 구비하고,
    상기 방전 셀에서 초기화 방전을 발생시키는 초기화 기간과,
    상기 제 1 주사 전극군에 속하는 주사 전극에서 기입 방전을 발생시키는 제 1 기입 기간과,
    상기 제 2 주사 전극군에 속하는 주사 전극에서 기입 방전을 발생시키는 제 2 기입 기간과,
    상기 복수의 주사 전극에 상기 유지 펄스를 인가하여 상기 방전 셀에서 유지 방전을 발생시키는 유지 기간
    을 갖는 서브필드를 복수로 배치하여 1필드 기간을 구성하고,
    상기 제 1 기입 기간에 상기 제 3 스위칭 소자를 오프로 하여, 상기 제 1 주사 전극 구동부의 기준 전압과 상기 제 2 주사 전극 구동부의 기준 전압에 서로 다른 전압을 인가하고,
    상기 제 2 기입 기간에 상기 제 3 스위칭 소자를 온으로 하여, 상기 제 1 주사 전극 구동부의 기준 전압과 상기 제 2 주사 전극 구동부의 기준 전압에 공통의 전압을 인가하고,
    상기 유지 기간에 상기 제 1 스위칭 소자 및 상기 제 2 스위칭 소자를 온으로 하여, 상기 제 1 주사 전극 구동부의 기준 전압과 상기 제 2 주사 전극 구동부의 기준 전압에 상기 유지 펄스를 중첩함과 아울러, 상기 제 3 스위칭 소자도 온으로 하는
    플라즈마 디스플레이 장치의 구동 방법.
  2. 제 1 항에 있어서,
    상기 초기화 기간에 상기 제 3 스위칭 소자를 온으로 하는 플라즈마 디스플레이 장치의 구동 방법.
KR1020097012222A 2007-04-25 2008-04-14 플라즈마 디스플레이 장치의 구동 방법 KR101007500B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007115180A JP2008268794A (ja) 2007-04-25 2007-04-25 プラズマディスプレイ装置の駆動方法
JPJP-P-2007-115180 2007-04-25

Publications (2)

Publication Number Publication Date
KR20090086252A true KR20090086252A (ko) 2009-08-11
KR101007500B1 KR101007500B1 (ko) 2011-01-12

Family

ID=39925276

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020097012222A KR101007500B1 (ko) 2007-04-25 2008-04-14 플라즈마 디스플레이 장치의 구동 방법

Country Status (5)

Country Link
US (1) US7969387B2 (ko)
JP (1) JP2008268794A (ko)
KR (1) KR101007500B1 (ko)
CN (1) CN101641728B (ko)
WO (1) WO2008132804A1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5023791B2 (ja) * 2007-04-25 2012-09-12 パナソニック株式会社 プラズマディスプレイ装置
KR101009069B1 (ko) * 2009-01-06 2011-01-18 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
TWI456554B (zh) * 2011-08-16 2014-10-11 Acer Inc 液晶顯示裝置及其控制方法

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6373452B1 (en) * 1995-08-03 2002-04-16 Fujiitsu Limited Plasma display panel, method of driving same and plasma display apparatus
US6184848B1 (en) * 1998-09-23 2001-02-06 Matsushita Electric Industrial Co., Ltd. Positive column AC plasma display
JP3511495B2 (ja) * 2000-03-13 2004-03-29 富士通株式会社 Ac型pdpの駆動方法および駆動装置
JP2002215088A (ja) * 2001-01-19 2002-07-31 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ及びその駆動方法
JP2002351398A (ja) * 2001-05-28 2002-12-06 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP5109216B2 (ja) 2001-07-31 2012-12-26 パナソニック株式会社 プラズマディスプレイ装置
TWI261216B (en) * 2002-04-19 2006-09-01 Fujitsu Hitachi Plasma Display Predrive circuit, drive circuit and display device
JP2004127825A (ja) * 2002-10-04 2004-04-22 Pioneer Electronic Corp 表示装置及び表示パネルの駆動方法
JP2005037604A (ja) * 2003-07-18 2005-02-10 Matsushita Electric Ind Co Ltd プラズマディスプレイ装置
KR100521489B1 (ko) * 2003-10-06 2005-10-12 삼성에스디아이 주식회사 플라즈마 표시 패널의 구동 장치와 구동 방법 및 플라즈마표시 장치
KR100578802B1 (ko) * 2003-11-27 2006-05-11 삼성에스디아이 주식회사 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법 및구동 장치
KR100551051B1 (ko) * 2003-11-27 2006-02-09 삼성에스디아이 주식회사 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
JP4046092B2 (ja) * 2004-03-08 2008-02-13 松下電器産業株式会社 プラズマディスプレイパネルの駆動方法
KR100726634B1 (ko) * 2004-04-27 2007-06-12 엘지전자 주식회사 플라즈마 표시 패널의 구동 방법
KR100582205B1 (ko) * 2004-05-06 2006-05-23 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
KR20060024215A (ko) * 2004-09-13 2006-03-16 엘지전자 주식회사 플라즈마 디스플레이 패널의 데이터 제어방법 및 장치
US20060290599A1 (en) * 2005-06-24 2006-12-28 Lg Electronics Inc. Plasma display apparatus and driving method thereof
KR100658344B1 (ko) * 2005-06-24 2006-12-15 엘지전자 주식회사 플라즈마 디스플레이 패널의 에너지 회수장치
JP4222396B2 (ja) * 2006-09-11 2009-02-12 ソニー株式会社 アクティブマトリクス表示装置
JP4297169B2 (ja) * 2007-02-21 2009-07-15 ソニー株式会社 表示装置及びその駆動方法と電子機器

Also Published As

Publication number Publication date
CN101641728B (zh) 2012-04-11
JP2008268794A (ja) 2008-11-06
CN101641728A (zh) 2010-02-03
US20100315404A1 (en) 2010-12-16
KR101007500B1 (ko) 2011-01-12
US7969387B2 (en) 2011-06-28
WO2008132804A1 (ja) 2008-11-06

Similar Documents

Publication Publication Date Title
KR100918357B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR20070000418A (ko) 플라즈마 디스플레이 패널 구동 방법
KR101007500B1 (ko) 플라즈마 디스플레이 장치의 구동 방법
WO2007069687A1 (ja) プラズマディスプレイパネルおよびプラズマディスプレイ装置ならびにプラズマディスプレイパネルの駆動方法
JP5023791B2 (ja) プラズマディスプレイ装置
KR101088288B1 (ko) 플라즈마 디스플레이 장치
JP2008268615A (ja) プラズマディスプレイ装置
JP5067374B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
KR20100119822A (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
JP5245281B2 (ja) プラズマディスプレイ装置の駆動方法
KR101067083B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR101019777B1 (ko) 플라즈마 디스플레이 패널 표시 장치와 그 구동 방법
KR20120028369A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
JP5167683B2 (ja) プラズマディスプレイ装置の駆動方法
WO2011089886A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP5130673B2 (ja) プラズマディスプレイ装置
JP2009145546A (ja) プラズマディスプレイ装置
KR20090086251A (ko) 플라즈마 디스플레이 패널의 구동 방법
JP2008268686A (ja) プラズマディスプレイパネルの駆動方法
JP2009192590A (ja) プラズマディスプレイパネルの駆動方法
JP2007078945A (ja) プラズマディスプレイパネルの駆動方法
JP2010197906A (ja) プラズマディスプレイ装置
JP2008170751A (ja) プラズマディスプレイ装置の駆動方法
JP2010175668A (ja) プラズマディスプレイ装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee