KR101067083B1 - 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR101067083B1
KR101067083B1 KR1020097012808A KR20097012808A KR101067083B1 KR 101067083 B1 KR101067083 B1 KR 101067083B1 KR 1020097012808 A KR1020097012808 A KR 1020097012808A KR 20097012808 A KR20097012808 A KR 20097012808A KR 101067083 B1 KR101067083 B1 KR 101067083B1
Authority
KR
South Korea
Prior art keywords
scan
voltage
electrodes
electrode
scan electrode
Prior art date
Application number
KR1020097012808A
Other languages
English (en)
Other versions
KR20090086259A (ko
Inventor
겐지 오가와
게이지 아카마츠
야스히로 아라이
Original Assignee
파나소닉 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파나소닉 주식회사 filed Critical 파나소닉 주식회사
Publication of KR20090086259A publication Critical patent/KR20090086259A/ko
Application granted granted Critical
Publication of KR101067083B1 publication Critical patent/KR101067083B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Abstract

본 발명의 플라즈마 디스플레이 패널의 구동 방법은, 플라즈마 디스플레이 패널의 주사 전극(SC1~SCn)을 2개의 주사 전극군으로 분할하고, 서브필드의 기입 기간을 2개의 주사 전극군에 대응하는 2개의 기입 기간으로 분할하고, 적어도 한쪽의 기입 기간에 있어서, 한쪽의 주사 전극군에 속하는 주사 전극(SC1, SC3, …)에는, 주사 펄스 전압(Vad)보다 높은 제 2 전압(Vs2)으로부터 상기 주사 펄스 전압(Vad)으로 천이하고 다시 상기 제 2 전압(Vs2)으로 천이하는 주사 펄스를 순차적으로 인가하고, 다른 쪽의 주사 전극군에 속하는 주사 전극(SC2, SC4, …)에는, 상기 주사 펄스 전압(Vad)보다 높은 제 3 전압(Vs3)과, 상기 제 2 전압(Vs2) 및 상기 제 3 전압(Vs3)보다 높은 제 4 전압(Vs4)의 어느 한쪽의 전압을 인가하고, 적어도 인접하는 주사 전극(SC1, SC3, …)에 상기 주사 펄스 전압(Vad)이 인가되고 있는 동안은 상기 제 3 전압(Vs3)을 인가한다.

Description

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치{METHOD FOR DRIVING PLASMA DISPLAY PANEL, AND PLASMA DISPLAY DEVICE}
본 발명은, 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치에 관한 것이다.
플라즈마 디스플레이 패널(이하, 「패널」이라고 약기함)로서 대표적인 교류 면방전형 패널은, 대향 배치된 전면판과 배면판의 사이에 다수의 방전 셀이 형성되어 있다.
전면판에는 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍이 전면 유리 기판상에 서로 평행하게 복수 쌍 형성되고, 배면판에는 데이터 전극이 배면 유리 기판상에 평행하게 복수로 형성되어 있다. 그리고, 표시 전극쌍과 데이터 전극이 입체 교차하도록 전면판과 배면판이 대향 배치되어 밀봉되고, 내부의 방전 공간에는 방전 가스가 봉입되어 있다. 여기서 표시 전극쌍과 데이터 전극의 대향하는 부분에 방전 셀이 형성된다.
패널을 구동하는 방법으로서는, 서브필드법, 즉, 1필드 기간을 복수의 서브 필드로 분할한 뒤에, 발광시킬 서브필드의 조합에 의해 계조 표시를 행하는 방법이 일반적으로 이용되고 있다. 각 서브필드는, 초기화 기간, 기입 기간 및 유지 기간을 갖는다. 초기화 기간에는 초기화 방전이 발생하고, 계속되는 기입 동작에 필요한 벽전하가 각 전극상에 형성된다. 기입 기간에는, 주사 전극의 각각에 주사 펄스를 순차적으로 인가함과 아울러 표시를 행해야할 방전 셀의 데이터 전극에 선택적으로 기입 펄스를 인가하여 기입 방전이 발생된다. 그리고 유지 기간에는, 표시 전극쌍에 교대로 유지 펄스를 인가하여, 기입 방전을 일으킨 방전 셀에서 유지 방전을 발생시켜 발광시킴으로써 화상 표시가 행해진다.
서브필드법 중에서도, 주사 전극을 복수의 주사 전극군으로 나눠, 주사 전극군의 각각에 대하여 기입 방전을 발생시키는 타이밍을 겹치지 않게 한 구동 방법이 몇 개인가 제안되어 있다. 예컨대, 특허 문헌 1에는, 제 1 주사 전극군에 주사 펄스를 인가하고 있는 사이에 제 2 주사 전극군에 비교적 낮은 전압인 제 2 전압을 인가하고, 그 후 제 3 전압까지 점진적으로 하강하는 셋다운(set down) 펄스를 인가하는 구동 방법이 개시되어 있다. 그러나 하나의 주사 전극군에 주사 펄스를 인가하고 있는 사이에 다른 주사 전극군에 낮은 전압을 인가하면, 낮은 전압을 인가한 주사 전극군에서는 기입 동작에 필요한 벽전하가 감소하여, 정상적인 기입 방전이 발생하지 않는 경우가 있다.
그러나 서브필드법을 이용하여 패널을 구동하는 경우에, 주사 전극에 주사 펄스를 인가하지 않더라도 데이터 전극에 기입 펄스를 인가하는 것만으로 기입 동작에 필요한 벽전하가 감소하여, 정상적인 기입 방전이 발생하지 않는 경우가 있 다. 이 과제를 해결하는 방법으로서, 예컨대, 특허 문헌 2에는, 주사 전극을 4개의 주사 전극군으로 분할함과 아울러, 각 주사 전극군에 속하는 주사 전극에 주사 펄스를 순차적으로 인가하는 4개의 기간으로 기입 기간을 분할하여, 주사 펄스를 인가하지 않는 주사 전극군에는, 주사 펄스를 인가하는 주사 전극군보다 높은 전압을 인가하는 구동 방법이 개시되어 있다.
그러나, 상기 구동 방법에 의하면, 서로 이웃하는 주사 전극의 전압차가 과대해지는 타이밍이 생겨, 패널의 전극 단자 사이나 프린트 기판의 배선 패턴 사이에서 스파크가 발생한다. 또는 마이그레이션에 의해 패널의 주사 전극 인출 부분에서 단락하는 등의 가능성이 있다. 또한, 주사 전극군의 각각에 대응한 주사 전극 구동 회로로부터 구동 전압이 공급되므로, 주사 전극군마다 구동 전압 파형에 근소한 차이가 생겨, 주사 전극군의 경계에 대응하는 화상 표시 영역에 윤곽이 발생하여 화상 표시 품질이 저하되는 등의 과제가 있다.
(특허 문헌 1) 일본 특허 공개 제 2007-65671 호 공보
(특허 문헌 2) 일본 특허 공개 제 2003-43989 호 공보
본 발명은, 스파크나 단락이 생길 우려가 없고, 또한 화상 표시 품질을 저하시키는 일 없이, 벽전하의 감소를 막아 안정한 기입 방전을 발생시킬 수 있는 패널의 구동 방법 및 플라즈마 디스플레이 장치를 제공한다.
플라즈마 디스플레이 패널의 구동 방법은, 복수의 주사 전극과 복수의 유지 전극과 복수의 데이터 전극을 구비한 플라즈마 디스플레이 패널의 구동 방법으로서, 복수의 주사 전극을 제 1 주사 전극군과 제 2 주사 전극군으로 나누고, 1필드 기간을, 제 1 주사 전극군에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 제 1 기입 기간과, 제 2 주사 전극군에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 제 2 기입 기간을 갖는 복수의 서브필드로 구성하고, 제 1 기입 기간 및 제 2 기입 기간의 적어도 한쪽에 있어서, 주사 펄스를 인가하는 주사 전극군에 속하는 주사 전극에는, 주사 펄스 전압보다 높은 제 2 전압으로부터 주사 펄스 전압으로 천이하고 다시 제 2 전압으로 천이하는 주사 펄스를 순차적으로 인가하고, 주사 펄스를 인가하지 않는 주사 전극군에 속하는 주사 전극에는, 주사 펄스 전압보다 높은 제 3 전압과, 제 2 전압 및 제 3 전압보다 높은 제 4 전압의 어느 한쪽의 전압을 인가하고, 적어도 인접하는 주사 전극에 주사 펄스 전압이 인가되고 있는 동안은 제 3 전압을 인가한다.
플라즈마 디스플레이 장치는, 복수의 주사 전극과 복수의 유지 전극과 복수의 데이터 전극을 갖는 플라즈마 디스플레이 패널과, 복수의 주사 전극을 제 1 주사 전극군과 제 2 주사 전극군으로 나누고, 1필드 기간을 구성하는 서브필드의 제 1 기입 기간에 있어서 제 1 주사 전극군에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하고, 제 2 기입 기간에 있어서 제 2 주사 전극군에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 주사 전극 구동 회로를 구비하고, 주사 전극 구동 회로는, 제 1 기입 기간 및 제 2 기입 기간의 적어도 한쪽에 있어서, 주사 펄스를 인가하는 주사 전극군에 속하는 주사 전극에는, 주사 펄스 전압보다 높은 제 2 전압으로부터 주사 펄스 전압으로 천이하고 다시 제 2 전압으로 천이하는 주사 펄스를 순차적으로 인가하고, 주사 펄스를 인가하지 않는 주사 전극군에 속하는 주사 전극에는, 주사 펄스 전압보다 높은 제 3 전압과, 제 2 전압 및 제 3 전압보다 높은 제 4 전압의 어느 한쪽의 전압을 인가하고, 적어도 인접하는 주사 전극에 주사 펄스 전압이 인가되고 있는 동안은 제 3 전압을 인가한다.
도 1은 본 발명의 실시 형태 1에 있어서의 패널의 구조를 나타내는 분해 사시도,
도 2는 본 발명의 실시 형태 1에 있어서의 패널의 전극 배열도,
도 3은 본 발명의 실시 형태 1에 있어서의 플라즈마 디스플레이 장치의 회로 블록도,
도 4는 본 발명의 실시 형태 1에 있어서의 패널의 각 전극에 인가하는 구동 전압 파형을 나타내는 도면,
도 5는 본 발명의 실시 형태 1에 있어서의 플라즈마 디스플레이 장치의 주사 펄스 발생부의 구성을 나타내는 회로도,
도 6은 본 발명의 실시 형태 1의 기입 기간에 있어서 주사 전극에 인가하는 구동 전압 파형을 나타내는 도면,
도 7은 본 발명의 실시 형태 1에 있어서의 전면 기판의 주사 전극, 유지 전 극 및 그들의 전극 단자의 배치를 나타내는 모식도,
도 8은 본 발명의 실시 형태 1에 있어서의 전극 단자의 상세를 나타내는 확대도,
도 9는 본 발명의 실시 형태 2의 기입 기간에 있어서 주사 전극에 인가하는 구동 전압 파형을 나타내는 도면이다.
도면의 주요 부분에 대한 부호의 설명
10 : 패널 22 : 주사 전극
23 : 유지 전극 24 : 표시 전극쌍
32 : 데이터 전극 41 : 화상 신호 처리 회로
42 : 데이터 전극 구동 회로 43 : 주사 전극 구동 회로
44 : 유지 전극 구동 회로 45 : 타이밍 발생 회로
50 : 주사 펄스 발생부 53 : 홀수 전극 출력부
54, 57 : 스위치 56 : 짝수 전극 출력부
60(1)~60(n) : 출력부 70(1)~70(n), 80(1)~80(n) : 스위칭 소자
92, 93 : 인출선 97, 98 : 전극 단자
100 : 플라즈마 디스플레이 장치
이하, 본 발명의 실시 형태에 있어서의 패널의 구동 방법 및 플라즈마 디스 플레이 장치에 대하여, 도면을 이용하여 설명한다.
(실시 형태 1)
도 1은, 본 발명의 실시 형태 1에 있어서의 패널(10)의 구조를 나타내는 분해 사시도이다. 유리제의 전면 기판(21)상에는, 주사 전극(22)과 유지 전극(23)으로 이루어지는 표시 전극쌍(24)이 복수로 형성되어 있다. 그리고 주사 전극(22)과 유지 전극(23)을 덮도록 유전체층(25)이 형성되고, 그 유전체층(25)상에 보호층(26)이 형성되어 있다. 배면 기판(31)상에는 데이터 전극(32)이 복수로 형성되고, 데이터 전극(32)을 덮도록 유전체층(33)이 형성되고, 또한 그 위에 우물 정(井) 형상의 격벽(34)이 형성되어 있다. 그리고, 격벽(34)의 측면 및 유전체층(33)상에는 적색, 녹색 및 청색의 각 색으로 발광하는 형광체층(35)이 마련되어 있다.
이들 전면 기판(21)과 배면 기판(31)은, 미소한 방전 공간을 사이에 두고 표시 전극쌍(24)과 데이터 전극(32)이 교차하도록 대향 배치되고, 그 외주부는 유리 플릿 등의 밀봉재에 의해 밀봉되어 있다. 그리고 방전 공간에는, 예컨대, 네온과 제논의 혼합 가스가 방전 가스로서 봉입되어 있다. 방전 공간은 격벽(34)에 의해 복수의 구획으로 구분되어 있고, 표시 전극쌍(24)과 데이터 전극(32)이 교차하는 부분에 방전 셀이 형성되어 있다. 그리고 이들 방전 셀이 방전, 발광함으로써 화상이 표시된다.
또, 패널(10)의 구조는 상술한 것에 한정되는 것은 아니고, 예컨대, 스트라이프 형상의 격벽을 구비한 것이더라도 좋다.
도 2는, 본 발명의 실시 형태 1에 있어서의 패널(10)의 전극 배열도이다. 패널(10)에는, 행 방향으로 긴 n개(n은 짝수)의 주사 전극 SC1~SCn(도 1의 주사 전극(22)) 및 n개의 유지 전극 SU1~SUn(도 1의 유지 전극(23))이 배열되고, 열 방향으로 긴 m개의 데이터 전극 D1~Dm(도 1의 데이터 전극(32))이 배열되어 있다. 그리고, 1쌍의 주사 전극 SCi(i=1~n) 및 유지 전극 SUi와 하나의 데이터 전극 Dj(j=1~m)가 교차한 부분에 방전 셀이 형성되어, 방전 셀은 방전 공간 내에 m×n개 형성되어 있다.
또, 실시 형태 1에 있어서는 n을 짝수로 하여, 홀수번째의 주사 전극 SC1, SC3, …, SCn-1이 제 1 주사 전극군에 속하고, 짝수번째의 주사 전극 SC2, SC4, …, SCn이 제 2 주사 전극군에 속하는 것으로 하여 설명한다.
도 3은, 본 발명의 실시 형태 1에 있어서의 플라즈마 디스플레이 장치(100)의 회로 블록도이다. 플라즈마 디스플레이 장치(100)는, 패널(10), 화상 신호 처리 회로(41), 데이터 전극 구동 회로(42), 주사 전극 구동 회로(43), 유지 전극 구동 회로(44), 타이밍 발생 회로(45) 및 각 회로 블록에 필요한 전원을 공급하는 전원부(도시하지 않음)를 구비하고 있다.
화상 신호 처리 회로(41)는, 입력된 화상 신호를 서브필드마다의 발광ㆍ비발광을 나타내는 화상 데이터로 변환한다. 데이터 전극 구동 회로(42)는 서브필드마다의 화상 데이터를 각 데이터 전극 D1~Dm에 대응하는 신호로 변환하여 각 데이터 전극 D1~Dm을 구동한다.
타이밍 발생 회로(45)는 수평 동기 신호 및 수직 동기 신호를 바탕으로 하여 각 회로 블록의 동작을 제어하는 각종 타이밍 신호를 발생시켜, 각각의 회로 블록에 공급한다. 주사 전극 구동 회로(43)는, 기입 기간에 있어서 주사 전극 SC1~SCn에 인가하는 각종 전압 및 주사 펄스를 발생시키기 위한 주사 펄스 발생부(50)를 갖고, 타이밍 신호에 근거하여 각 주사 전극 SC1~SCn을 각각 구동한다. 유지 전극 구동 회로(44)는 타이밍 신호에 근거하여 유지 전극 SU1~SUn을 구동한다.
다음으로, 패널(10)을 구동하기 위한 구동 전압 파형과 그 동작에 대하여 설명한다. 플라즈마 디스플레이 장치(100)는, 서브필드법, 즉, 1필드 기간을 복수의 서브필드로 분할하고, 서브필드마다 각 방전 셀의 발광ㆍ비발광을 제어함으로써 계조 표시를 행한다. 각각의 서브필드는 초기화 기간, 기입 기간 및 유지 기간을 갖는다. 초기화 기간에는 초기화 방전이 발생되고, 계속되는 기입 방전에 필요한 벽전하가 각 전극상에 형성된다.
기입 기간에는, 발광시켜야할 방전 셀에서 선택적으로 기입 방전이 발생하여 벽전하가 형성된다. 그리고 유지 기간에는, 기입 방전이 발생한 방전 셀에서 유지 방전을 발생시켜 발광시킨다.
또, 실시 형태 1에 있어서는, 기입 기간을, 제 1 주사 전극군에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 제 1 기입 기간과, 제 2 주사 전극군에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 제 2 기입 기간으로 분할한다. 그리고, 제 1 주사 전극군에 속하는 주사 전극은 홀수번째의 주사 전극 SC1, SC3, …, SCn-1이며, 제 2 주사 전극군에 속하는 주사 전극은 짝수번째의 주사 전극 SC2, SC4, …, SCn이다. 그래서 이하, 제 1 기입 기간을 「홀수 기간」, 제 2 기입 기간을 「짝수 기간」이라고 약기한다.
다음으로, 패널(10)을 구동하기 위한 구동 전압 파형과 그 동작에 대하여 설명한다. 도 4는 본 발명의 실시 형태 1에 있어서의 패널(10)의 각 전극에 인가하는 구동 전압 파형을 나타내는 도면이다. 1필드 기간은, 예컨대, 10서브필드로 구성되어 있지만, 도 4에는 2개의 서브필드의 구동 전압 파형을 나타내고 있다.
제 1 서브필드의 초기화 기간의 전반부에는, 데이터 전극 D1~Dm에 기입 펄스 전압 Vw가 인가되고, 유지 전극 SU1~SUn에 0(V)이 인가된다. 그렇게 하여, 주사 전극 SC1~SCn에는, 유지 전극 SU1~SUn에 대하여 방전 개시 전압 이하의 전압 Vi1로부터, 방전 개시 전압을 넘는 전압 Vi2를 향하여 완만하게 상승하는 경사 파형 전압이 인가된다. 이 경사 파형 전압이 상승하는 동안에, 주사 전극 SC1~SCn과 유지 전극 SU1~SUn, 데이터 전극 D1~Dm의 사이에서 각각 미약한 초기화 방전이 일어난다. 그리고, 주사 전극 SC1~SCn상에 부의 벽전압이 축적됨과 아울러, 데이터 전극 D1~Dm상 및 유지 전극 SU1~SUn상에는 정의 벽전압이 축적된다. 여기서, 전극상의 벽전압이란 전극을 덮는 유전체층상, 보호층상, 형광체층상 등에 축적된 벽전하에 의해 생기는 전압을 나타낸다.
초기화 기간의 후반부에는, 유지 전극 SU1~SUn에 정의 전압 Ve1이 인가된다. 그렇게 하여, 주사 전극 SC1~SCn에는, 유지 전극 SU1~SUn에 대하여 방전 개시 전압 이하가 되는 전압 Vi3으로부터 방전 개시 전압을 넘는 전압 Vi4를 향하여 완만하게 하강하는 경사 파형 전압이 인가된다. 이 사이에, 주사 전극 SC1~SCn과 유지 전극 SU1~SUn, 데이터 전극 D1~Dm의 사이에서 각각 미약한 초기화 방전이 일어난다. 그 리고, 주사 전극 SC1~SCn상의 부의 벽전압 및 유지 전극 SU1~SUn상의 정의 벽전압이 약해지고, 데이터 전극 D1~Dm상의 정의 벽전압은 기입 동작에 적합한 값으로 조정된다.
또, 1필드를 구성하는 서브필드 중, 몇 개의 서브필드에서는 초기화 기간의 전반부를 생략하더라도 좋다. 그 경우에는, 직전의 서브필드에서 유지 방전을 행한 방전 셀에 대하여 선택적으로 초기화 동작이 행해진다. 도 4에는, 제 1 서브필드의 초기화 기간에는 전반부 및 후반부를 갖는 초기화 동작, 제 2 서브필드 및 그 이후의 초기화 기간에는 후반부만을 갖는 초기화 동작을 행하는 구동 전압 파형을 나타내고 있다.
계속되는 기입 기간의 홀수 기간에는, 유지 전극 SU1~SUn에 전압 Ve2가 인가된다. 홀수번째의 주사 전극 SC1, SC3, …, SCn-1의 각각에는 제 2 전압 Vs2가, 짝수번째의 주사 전극 SC2, SC4, …, SCn의 각각에는 제 4 전압 Vs4가 각각 인가된다. 여기서, 제 4 전압 Vs4는 제 2 전압 Vs2보다 높은 전압이다.
다음으로, 1번째의 주사 전극 SC1에 부의 주사 펄스를 인가하기 위해 주사 펄스 전압 Vad가 인가된다. 그리고, 데이터 전극 D1~Dm 중 1행째에 발광시켜야할 방전 셀의 데이터 전극 Dk(k=1~m)에 정의 기입 펄스 전압 Vw가 인가된다. 이때 실시 형태 1에 있어서는, 주사 전극 SC1에 인접하는 주사 전극, 즉, 2번째의 주사 전극 SC2에 제 4 전압 Vs4보다 낮은 제 3 전압 Vs3이 인가된다. 이것은 인접하는 주사 전극 SC1과 주사 전극 SC2의 사이에 과대한 전압차가 인가되는 것을 막기 위해서이다.
그렇게 하면 기입 펄스 전압 Vw를 인가한 방전 셀의 데이터 전극 Dk상과 주사 전극 SC1상의 교차부의 전압차는, 외부 인가 전압의 차 (Vw-Vad)에 데이터 전극 Dk상의 벽전압과 주사 전극 SC1상의 벽전압의 차가 가산된 것이 되어 방전 개시 전압을 넘는다. 그리고, 데이터 전극 Dk와 주사 전극 SC1의 사이 및 유지 전극 SU1과 주사 전극 SC1의 사이에 기입 방전이 일어나, 주사 전극 SC1상에 정의 벽전압이 축적되고, 유지 전극 SU1상에 부의 벽전압이 축적되고, 데이터 전극 Dk상에도 부의 벽전압이 축적된다. 이렇게 하여, 1행째에 발광시켜야할 방전 셀에서 기입 방전을 일으켜 각 전극상에 벽전압을 축적하는 기입 동작이 행해진다. 한편, 기입 펄스 전압 Vw를 인가하지 않은 데이터 전극 D1~Dm과 주사 전극 SC1의 교차부의 전압은 방전 개시 전압을 넘지 않으므로, 기입 방전은 발생하지 않는다.
다음으로, 3번째의 주사 전극 SC3에 주사 펄스 전압 Vad가 인가됨과 아울러, 데이터 전극 D1~Dm 중 3행째에 발광시켜야할 방전 셀의 데이터 전극 Dk에 정의 기입 펄스 전압 Vw가 인가된다. 이때 주사 전극 SC3에 인접하는 2번째의 주사 전극 SC2 및 4번째의 주사 전극 SC4에도 제 3 전압 Vs3이 인가된다. 그렇게 하면 그 방전 셀의 데이터 전극 Dk와 주사 전극 SC3의 사이 및 유지 전극 SU3과 주사 전극 SC3의 사이에 기입 방전이 일어나, 각 전극상에 벽전압을 축적하는 기입 동작이 행해진다.
이하, 홀수번째의 주사 전극 SC5, SC7, …, SCn-1에 대해서도 마찬가지로 기입 동작을 행한다. 그리고 이때 기입 동작을 행하는 홀수번째의 주사 전극 SCp+1(p=짝수, 1<p<n)에 인접하는 짝수번째의 주사 전극 SCp 및 주사 전극 SCp+2에 도 제 3 전압 Vs3이 인가된다.
계속되는 짝수 기간에는, 짝수번째의 주사 전극 SC2, SC4, …, SCn에 제 2 전압 Vs2가, 홀수번째의 주사 전극 SC1, SC3, …, SCn-1에 제 4 전압 Vs4가 인가된다.
다음으로, 2번째의 주사 전극 SC2에 부의 주사 펄스를 인가하기 위해 주사 펄스 전압 Vad가 인가됨과 아울러, 데이터 전극 D1~Dm 중 2행째에 발광시켜야할 방전 셀의 데이터 전극 Dk에 정의 기입 펄스 전압 Vw가 인가된다. 이때 2번째의 주사 전극 SC2에 인접하는 주사 전극, 즉, 1번째의 주사 전극 SC1 및 3번째의 주사 전극 SC3에 제 4 전압 Vs4보다 낮은 제 3 전압 Vs3이 인가된다.
그렇게 하면 그 방전 셀의 데이터 전극 Dk와 주사 전극 SC2의 교차부의 전압차는 방전 개시 전압을 넘어, 2행째에 발광시켜야할 방전 셀에서 기입 방전을 일으켜 각 전극상에 벽전압을 축적하는 기입 동작이 행해진다.
다음으로, 4번째의 주사 전극 SC4에 주사 펄스 전압 Vad가 인가됨과 아울러, 4행째에 발광시켜야할 방전 셀의 데이터 전극 Dk에 정의 기입 펄스 전압 Vw가 인가된다. 이때 주사 전극 SC4에 인접하는 3번째의 주사 전극 SC3 및 5번째의 주사 전극 SC5에 제 3 전압 Vs3이 인가된다. 그렇게 하면 그 방전 셀에서 기입 방전이 일어난다.
이하 마찬가지로, 짝수번째의 주사 전극 SC6, SC8, …, SCn에 대해서도 마찬가지로 기입 동작을 행한다. 그리고 이때 기입 동작을 행하는 짝수번째의 주사 전극 SCp에 인접하는 홀수번째의 주사 전극 SCp-1 및 주사 전극 SCp+1에 제 3 전압 Vs3이 인가된다.
계속되는 유지 기간에는, 우선 주사 전극 SC1~SCn에 정의 유지 펄스 전압 Vm이 인가됨과 아울러 유지 전극 SU1~SUn에 0(V)이 인가된다. 그렇게 하면 기입 방전을 일으킨 방전 셀에서는, 주사 전극 SCi상과 유지 전극 SUi상의 전압차가 유지 펄스 전압 Vm에 주사 전극 SCi상의 벽전압과 유지 전극 SUi상의 벽전압의 차가 가산된 것이 되어 방전 개시 전압을 넘는다. 그리고, 주사 전극 SCi와 유지 전극 SUi의 사이에 유지 방전이 일어나, 이때 발생한 자외선에 의해 형광체층(35)이 발광한다. 그리고 주사 전극 SCi상에 부의 벽전압이 축적되고, 유지 전극 SUi상에 정의 벽전압이 축적된다. 또한 데이터 전극 Dk상에도 정의 벽전압이 축적된다. 기입 기간에 있어서 기입 방전이 일어나지 않은 방전 셀에서는 유지 방전은 발생하지 않고, 초기화 기간의 종료시에 있어서의 벽전압이 유지된다.
계속해서, 주사 전극 SC1~SCn에는 0(V)이, 유지 전극 SU1~SUn에는 유지 펄스 전압 Vm이 각각 인가된다. 그렇게 하면, 유지 방전을 일으킨 방전 셀에서는, 유지 전극 SUi상과 주사 전극 SCi상의 전압차가 방전 개시 전압을 넘으므로 다시 유지 전극 SUi와 주사 전극 SCi의 사이에 유지 방전이 일어난다. 그렇게 하여, 유지 전극 SUi상에 부의 벽전압이 축적되고 주사 전극 SCi상에 정의 벽전압이 축적된다. 이후 마찬가지로, 주사 전극 SC1~SCn과 유지 전극 SU1~SUn에 교대로 휘도 가중치에 따른 수의 유지 펄스가 인가되고, 표시 전극쌍(24)의 전극 사이에 전위차를 줌으로써, 기입 기간에 있어서 기입 방전을 일으킨 방전 셀에서 유지 방전이 계속하여 행해진다.
그리고, 유지 기간의 최후에는 전압 Vr을 향하여 완만하게 상승하는 경사 파형 전압이 주사 전극 SC1~SCn에 인가되고, 데이터 전극 Dk상의 정의 벽전압을 남긴 채로, 주사 전극 SCi상 및 유지 전극 SUi상의 벽전압이 소거된다. 이렇게 해서 유지 기간에 있어서의 유지 동작이 종료된다.
다음으로, 주사 펄스 발생부(50)의 상세한 구성에 대하여 설명한다. 또 실시 형태 1에 있어서는, 제 2 전압 Vs2와 주사 펄스 전압 Vad의 차가, 제 4 전압 Vs4와 제 3 전압 Vs3의 차와 같다고 하여 설명한다. 이 전압의 차를 이하, 전압 Vscn이라고 적는다. 즉, (Vs2-Vad)=(Vs4-Vs3)=Vscn이다.
도 5는, 본 발명의 실시 형태 1에 있어서의 플라즈마 디스플레이 장치(100)의 주사 펄스 발생부(50)의 구성을 나타내는 회로도이다. 도 5에는 패널(10) 및 유지 전극 구동 회로(44)도 나타내고 있다. 주사 펄스 발생부(50)는, 홀수번째의 주사 전극 SC1, SC3, …, SCn-1에 인가하는 구동 전압을 출력하는 홀수 전극 출력부(53)와, 짝수번째의 주사 전극 SC2, SC4, …, SCn에 인가하는 구동 전압을 출력하는 짝수 전극 출력부(56)를 구비하고 있다. 또, 초기화 기간 및 유지 기간에 있어서의 구동 전압 파형을 발생하는 회로는 생략했다.
홀수 전극 출력부(53)는, 전압 Vscn의 플로팅 전원 VSCN1과, 스위치(54)와, 출력부(60(1), 60(3), …, 60(n-1))를 구비하고 있다. 스위치(54)는, 플로팅 전원 VSCN1의 저전압측을 주사 펄스 전압 Vad 또는 제 3 전압 Vs3에 접속한다. 출력부(60(1), 60(3), …, 60(n-1))는, 플로팅 전원 VSCN1의 저전압측의 전압 또는 고압측의 전압을 홀수번째의 주사 전극 SC1, SC3, …, SCn-1의 각각에 인가한다. 출 력부(60(1))는, 플로팅 전원 VSCN1의 고압측의 전압을 출력하는 스위칭 소자(70(1))와, 플로팅 전원 VSCN1의 저압측의 전압을 출력하는 스위칭 소자(80(1))를 갖는다. 출력부(60(3))도 마찬가지로 스위칭 소자(70(3))와 스위칭 소자(80(3))를 갖는다. 출력부(60(5), 60(7), …, 60(n-1))에 대해서도 마찬가지이다.
짝수 전극 출력부(56)는, 전압 Vscn의 플로팅 전원 VSCN2와, 스위치(57)와, 출력부(60(2), 60(4), …, 60(n))를 구비하고 있다. 스위치(57)는, 플로팅 전원 VSCN2의 저전압측을 주사 펄스 전압 Vad 또는 제 3 전압 Vs3에 접속한다. 출력부(60(2), 60(4), …, 60(n))는, 플로팅 전원 VSCN2의 저전압측의 전압 또는 고압측의 전압을 짝수번째의 주사 전극 SC2, SC4, …, SCn의 각각에 인가한다. 출력부(60(2))는, 플로팅 전원 VSCN2의 고압측의 전압을 출력하는 스위칭 소자(70(2))와, 플로팅 전원 VSCN2의 저압측의 전압을 출력하는 스위칭 소자(80(2))를 갖는다. 출력부(60(4), 60(6), …, 60(n))에 대해서도 마찬가지이다.
또, 전원 VSCN1, 전원 VSCN2는, 예컨대, DC-DC 컨버터 등을 이용하여 구성하더라도 좋지만, 다이오드와 콘덴서를 갖는 부트스트랩 회로를 이용하여 간단히 구성할 수 있다. 실시 형태 1에 있어서는, 플로팅 전원 VSCN1 및 플로팅 전원 VSCN2의 전압은 모두 전압 Vscn이므로, 제 2 전압 Vs2는 (Vad+Vscn)이며, 제 4 전압 Vs4는 (Vs3+Vscn)이다. 또한, 전압 Vad는 -140(V), 전압 Vscn은 150(V), 제 3 전압 Vs3은 0(V)이다. 그러나 이들 전압은 일례이며, 패널의 특성 등에 맞춰 최적의 값으로 설정하는 것이 바람직하다.
다음으로 기입 기간에 있어서의 주사 펄스 발생부(50)의 동작의 상세에 대하여 설명한다. 도 6은, 본 발명의 실시 형태 1의 기입 기간에 있어서 주사 전극 SC1~SCn에 인가하는 구동 전압 파형을 나타내는 도면이다.
우선 홀수 기간의 처음의 시각 t11에 있어서, 홀수 전극 출력부(53)의 스위치(54)는 주사 펄스 전압 Vad에 접속하고, 출력부(60(1), 60(3), …, 60(n-1))의 스위칭 소자(70(1), 70(3), …, 70(n-1))를 온, 스위칭 소자(80(1), 80(3), …, 80(n-1))를 오프로 하여, 홀수번째의 주사 전극 SC1, SC3, …, SCn-1에 제 2 전압 (Vad+Vscn)을 인가한다. 또한 짝수 전극 출력부(56)의 스위치(57)는 제 3 전압 Vs3에 접속하고, 출력부(60(2), 60(4), 60(6), …, 60(n))의 스위칭 소자(70(2), 70(4), …, 70(n))를 온, 스위칭 소자(80(2), 80(4), …, 80(n))를 오프로 하여, 짝수번째의 주사 전극 SC2, SC4, …, SCn에 제 4 전압 (Vs3+Vscn)을 인가한다.
다음으로 시각 t12에 있어서, 출력부(60(1))의 스위칭 소자(70(1))를 오프, 스위칭 소자(80(1))를 온으로 하여 주사 전극 SC1에 주사 펄스 전압 Vad가 인가된다. 또한, 출력부(60(2))의 스위칭 소자(70(2))를 오프, 스위칭 소자(80(2))를 온으로 하여, 주사 전극 SC2에 제 3 전압 Vs3이 인가된다. 이와 같이 구동함으로써, 주사 전극 SC1에 주사 펄스 전압 Vad를 인가함과 아울러, 주사 전극 SC1에 인접하는 주사 전극 SC2의 전압차를 낮은 값 (Vs3-Vad)로 유지할 수 있다.
다음으로 시각 t12로부터 시간 Tw 후의 시각 t13에 있어서, 출력부(60(1))의 스위칭 소자(70(1))를 온, 스위칭 소자(80(1))를 오프로 되돌림과 아울러, 출력부(60(3))의 스위칭 소자(70(3))를 오프, 스위칭 소자(80(3))를 온으로 하여 주사 전극 SC3에 주사 펄스 전압 Vad가 인가된다. 또한, 출력부(60(4))의 스위칭 소자(70(4))를 오프, 스위칭 소자(80(4))를 온으로 하여, 주사 전극 SC4에 제 3 전압 Vs3이 인가된다. 이와 같이 구동하여, 주사 전극 SC3에 주사 펄스 전압 Vad를 인가함과 아울러, 주사 전극 SC3에 인접하는 주사 전극 SC2 및 주사 전극 SC4의 전압차를 낮게 유지할 수 있다.
다음으로 시각 t13으로부터 시간 Tw 후의 시각 t14에 있어서, 출력부(60(3))의 스위칭 소자(70(3))를 온, 스위칭 소자(80(3))를 오프로 되돌리고, 출력부(60(5))의 스위칭 소자(70(5))를 오프, 스위칭 소자(80(5))를 온으로 하여 주사 전극 SC5에 주사 펄스 전압 Vad가 인가된다. 또한, 출력부(60(2))의 스위칭 소자(70(2))를 온, 스위칭 소자(80(2))를 오프로 되돌림과 아울러, 출력부(60(6))의 스위칭 소자(70(6))를 오프, 스위칭 소자(80(6))를 온으로 하여, 주사 전극 SC6에 제 3 전압 Vs3이 인가된다. 이와 같이 구동하여, 주사 전극 SC5에 주사 펄스 전압 Vad를 인가함과 아울러, 그에 인접하는 주사 전극 SC4 및 주사 전극 SC6의 전압차를 낮게 유지할 수 있다.
이하 마찬가지로 구동하여, 홀수번째의 주사 전극 SC7, SC9, …, SCn-1에 펄스폭 Tw의 주사 펄스 전압 Vad가 순차적으로 인가된다. 그리고, 이때 홀수번째의 주사 전극 SCp+1에 인접하는 짝수번째의 주사 전극 SCp 및 SCp+2에 제 3 전압 Vs3을 인가하여, 주사 펄스 전압 Vad를 인가하는 주사 전극과, 그에 인접하는 주사 전극의 전압차를 낮게 유지하고 있다.
계속되는 짝수 기간의 시각 t21에는, 홀수 전극 출력부(53)의 스위치(54)는 제 3 전압 Vs3에 접속하고, 출력부(60(1), 60(3), …, 60(n-1))의 스위칭 소자(70(1), 70(3), …, 70(n-1))를 온, 스위칭 소자(80(1), 80(3), …, 80(n-1))를 오프로 하여, 홀수번째의 주사 전극 SC1, SC3, …, SCn-1에 제 4 전압 (Vs3+Vscn)이 인가된다. 그리고, 짝수 전극 출력부(56)의 스위치(57)는 주사 펄스 전압 Vad에 접속하고, 출력부(60(2), 60(4), …, 60(n))의 스위칭 소자(70(2), 70(4), …, 70(n))를 온, 스위칭 소자(80(2), 80(4), …, 80(n))를 오프로 하여, 짝수번째의 주사 전극 SC2, SC4, …, SCn에 제 2 전압 (Vad+Vscn)이 인가된다.
다음으로 시각 t21로부터 시간 Tw 후의 시각 t22에 있어서, 출력부(60(2))의 스위칭 소자(70(2))를 오프, 스위칭 소자(80(2))를 온으로 하여 주사 전극 SC2에 주사 펄스 전압 Vad가 인가된다. 또한, 출력부(60(1))의 스위칭 소자(70(1)) 및 출력부(60(3))의 스위칭 소자(70(3))를 오프, 스위칭 소자(80(1)) 및 스위칭 소자(80(3))를 온으로 하여, 주사 전극 SC1 및 주사 전극 SC3에 제 3 전압 Vs3이 인가된다. 이와 같이 구동함으로써, 주사 전극 SC2에 주사 펄스 전압 Vad를 인가함과 아울러, 그에 인접하는 주사 전극 SC1 및 주사 전극 SC3의 전압차를 낮은 전위차 (Vs3-Vad)로 유지할 수 있다. 그 때문에 주사 전극 SC1과 주사 전극 SC2의 사이, 및 주사 전극 SC2와 주사 전극 SC3의 사이에서 방전이 발생하는 일은 없다. 또한 주사 전극 SC1 및 주사 전극 SC3 이외의 홀수번째의 주사 전극에는 제 2 전압 Vs2 및 제 3 전압 Vs3보다 높은 제 4 전압 Vs4가 인가되어 있다. 그 때문에, 이 사이에 기입 동작에 필요한 벽전하가 감소할 우려는 없다.
다음으로 시각 t22로부터 시간 Tw 후의 시각 t23에 있어서, 출력부(60(2))의 스위칭 소자(70(2))를 온, 스위칭 소자(80(2))를 오프로 되돌림과 아울러, 출력부(60(4))의 스위칭 소자(70(4))를 오프, 스위칭 소자(80(4))를 온으로 하여 주사 전극 SC4에 주사 펄스 전압 Vad가 인가된다. 또한, 출력부(60(1))의 스위칭 소자(70(1))를 온, 스위칭 소자(80(1))를 오프로 되돌림과 아울러 출력부(60(5))의 스위칭 소자(70(5))를 오프, 스위칭 소자(80(5))를 온으로 하여, 주사 전극 SC3 및 주사 전극 SC5에 제 3 전압 Vs3이 인가된다. 이와 같이 구동하여, 주사 펄스 전압 Vad를 인가하는 주사 전극 SC4와, 그에 인접하는 주사 전극 SC3 및 주사 전극 SC5의 전압차를 낮게 유지할 수 있다.
이하 마찬가지로 구동하여, 짝수번째의 주사 전극 SC6, SC8, …, SCn에 펄스폭 Tw의 주사 펄스 전압 Vad가 순차적으로 인가된다. 그리고, 이때 짝수번째의 주사 전극 SCp에 인접하는 홀수번째의 주사 전극 SCp-1 및 SCp+1에 제 3 전압 Vs3을 인가하여, 주사 펄스 전압 Vad를 인가하는 주사 전극과, 그에 인접하는 주사 전극의 전압차를 낮게 유지하고 있다.
도 7은, 본 발명의 실시 형태 1에 있어서의 전면 기판(21)의 주사 전극(22), 유지 전극(23) 및 그들의 전극 단자의 배치를 나타내는 모식도이다. 주사 전극(22)의 각각은, 인출선(92)에 의해, 화상 표시 영역 밖의 우측의 주변부에 마련된 주사 전극용 전극 단자(97)의 각각에 접속되어 있다. 마찬가지로, 유지 전극(23)의 각각은, 인출선(93)에 의해, 화상 표시 영역 밖의 좌측 주변부에 마련된 유지 전극용 전극 단자(98)의 각각에 접속되어 있다. 이 전극 단자(97, 98)는, 패널(10)의 각 전극에 구동 전압을 인가하기 위한 가요성 배선 기판을 접속하기 위 해, 각각 복수개씩 그룹핑되어 배치되어 있다. 또, 도 7에는 24개의 주사 전극(22) 및 유지 전극(23)과, 8개씩 그룹핑된 24개의 주사 전극용 전극 단자(97) 및 유지 전극용 전극 단자(98)를 나타내고 있지만, 이들의 수치는 도면을 보기 쉽게 하기 위한 것이다. 실시 형태 1에 있어서는, 예컨대, 주사 전극(22) 및 유지 전극(23)은 각각 1080개이며, 주사 전극용 전극 단자(97)는 134개 또는 136개씩 그룹핑되어 있다.
도 8은, 본 발명의 실시 형태 1에 있어서의 전극 단자(97)의 상세를 나타내는 확대도이며, 전면 기판(21)의 전극 단자(97)를 윗면으로부터 본 도면이다. 실시 형태 1에 있어서는 주사 전극용 전극 단자(97)는, 예컨대, 그 폭이 150㎛, 길이가 4㎜의 가늘고 긴 띠 형상이며, 그들이 390㎛의 피치로 배열되어 있다. 이와 같이, 전극 단자(97)는, 그 간격을 충분히 넓게 설계할 여유가 없으므로, 전극 단자 사이에 과대한 전압을 인가하면 절연 파괴가 발생할 우려가 있다. 혹은 장시간에 걸쳐 전극 단자 사이에 과대한 전압을 인가하면, 전극을 형성하고 있는 금속 입자가 이동하여 전극 단자 사이를 단락하는, 이른바, 마이그레이션이 발생할 우려가 있었다.
그러나 실시 형태 1에 있어서는, 상술한 바와 같이 주사 펄스 전압 Vad를 인가하는 주사 전극과 그에 인접하는 주사 전극의 전압의 차는 전압 (Vs3-Vad)이며, 큰 전압차를 인접하는 주사 전극 사이에 인가하는 일은 없다. 따라서, 간격이 좁은 전극 단자(97)의 사이라도, 절연 파괴나 마이그레이션이 발생할 우려는 없고, 또한 가요성 배선 기판의 배선 사이 및 회로 기판의 배선 사이에서도 절연 파괴나 마이그레이션이 발생할 우려가 없다.
또한, 실시 형태 1에 있어서는, 홀수번째의 주사 전극을 제 1 주사 전극군, 짝수번째의 주사 전극을 제 2 주사 전극군으로 하고 있다. 그 때문에, 홀수 전극 출력부(53)와 짝수 전극 출력부(56)의 회로 부품 및 배선의 배치의 차이 등에 의해 구동 전압 파형에 근소한 차이가 생긴 경우라도, 홀수번째의 주사 전극과 짝수번째의 주사 전극은 교대로 배열되어 있으므로, 그 경계에 윤곽이 발생하는 일도 없다.
또, 실시 형태 1에 있어서는, 제 1 기입 기간 및 제 2 기입 기간의 양쪽에 있어서, 주사 펄스를 인가하는 주사 전극군에 속하는 주사 전극에는, 주사 펄스 전압보다 높은 제 2 전압 Vs2로부터 주사 펄스 전압 Vad로 천이하고 다시 제 2 전압 Vs2로 천이하는 주사 펄스를 순차적으로 인가하고 있는 것으로 하여 설명했다. 그렇게 하여, 주사 펄스를 인가하지 않는 주사 전극군에 속하는 주사 전극에는, 주사 펄스 전압 Vad보다 높은 제 3 전압 Vs3과, 제 2 전압 Vs2 및 제 3 전압 Vs3보다 높은 제 4 전압 Vs4의 어느 한쪽의 전압을 인가하고, 적어도 인접하는 주사 전극에 주사 펄스 전압 Vad가 인가되고 있는 동안은 제 3 전압 Vs3을 인가하는 것으로 하여 설명했다. 그러나 실시 형태 1은 이것에 한정되는 것이 아니다. 예컨대, 제 1 기입 기간에 있어서만 상술한 구동 방법을 적용하더라도 좋다.
또한 실시 형태 1에 있어서는, 주사 펄스를 인가하지 않는 주사 전극군에 속하는 주사 전극에는, 인접하는 주사 전극에 주사 펄스 전압 Vad가 인가되고 있는 동안에만 제 3 전압 Vs3을 인가하고 그 이외에는 제 4 전압 Vs4를 인가하는 예에 대하여 설명했다. 그러나, 본 발명은 이것에 한정되는 것이 아니다. 다음으로, 이러한 다른 실시 형태에 대하여 설명한다.
(실시 형태 2)
도 9는, 본 발명의 실시 형태 2의 기입 기간에 있어서 주사 전극 SC1~SCn에 인가하는 구동 전압 파형을 나타내는 도면이다. 제 1 기입 기간인 홀수 기간에 있어서는, 주사 펄스를 인가하는 주사 전극군에 속하는 주사 전극에는, 주사 펄스 전압보다 높은 제 2 전압 Vs2로부터 주사 펄스 전압 Vad로 천이하고 다시 제 2 전압 Vs2로 천이하는 주사 펄스가 순차적으로 인가된다. 그렇게 하여, 주사 펄스를 인가하지 않는 주사 전극군에 속하는 주사 전극에는, 주사 펄스 전압 Vad보다 높은 제 3 전압 Vs3과, 제 2 전압 Vs2 및 제 3 전압 Vs3보다 높은 제 4 전압 Vs4의 어느 한쪽의 전압이 인가된다. 적어도 인접하는 주사 전극에 주사 펄스 전압 Vad가 인가되고 있는 시간을 포함하는 4Tw의 시간에 제 3 전압 Vs3이 인가됨과 아울러, 그 이외의 시간에는 제 2 전압 Vs2 및 제 3 전압 Vs3보다 큰 제 4 전압 Vs4가 인가된다.
한편, 제 2 기입 기간인 짝수 기간에 있어서는, 홀수 전극 출력부(53)의 스위치(54)는 주사 펄스 전압 Vad에 접속한 채로, 짝수 전극 출력부(56)의 스위치(57)는 주사 펄스 전압 Vad에 접속한다. 그렇게 하여, 스위칭 소자(70(1)~70(n))를 온, 스위칭 소자(80(1)~80(n))를 오프로 하여, 주사 전극 SC1~SCn에 제 2 전압 (Vad+Vscn)이 인가된다.
그 후, 출력부(60(2))의 스위칭 소자(70(2))를 오프, 스위칭 소자(80(2))를 온으로 하여 주사 전극 SC2에 주사 펄스 전압 Vad가 인가된다. 시간 Tw 후, 출력 부(60(2))의 스위칭 소자(70(2))를 온, 스위칭 소자(80(2))를 오프로 되돌림과 아울러, 출력부(60(4))의 스위칭 소자(70(4))를 오프, 스위칭 소자(80(4))를 온으로 하여, 주사 전극 SC4에 주사 펄스 전압 Vad가 인가된다. 이하 마찬가지로 구동하여, 짝수번째의 주사 전극 SC6, SC8, …, SCn에 펄스폭 Tw의 주사 펄스 전압 Vad가 순차적으로 인가된다.
이와 같이 구동하더라도, 전압 Vscn을 넘는 전압차를 인접하는 주사 전극 사이에 인가하는 일은 없으므로, 절연 파괴나 마이그레이션이 발생할 우려가 없다. 또한, 홀수 기간에 있어서 홀수번째의 주사 전극의 기입 동작을 이미 끝내고 있으므로, 짝수 기간에 있어서 홀수번째의 주사 전극의 벽전하가 비록 감소했다고 해도, 화상 표시 품질을 손상할 우려가 없다.
그런데, 실시 형태 1에서의 설명에 사용한 도 1, 2, 3, 4, 5, 7, 8은 실시 형태 2에 있어서도 마찬가지이므로, 그들의 상세한 설명은 생략한다.
또 실시 형태 2에 있어서는, 홀수번째의 주사 전극이 제 1 주사 전극군에 속하고 짝수번째의 주사 전극이 제 2 주사 전극군에 속하는 것으로 하여 설명했다. 그러나, 홀수번째의 주사 전극이 제 2 주사 전극군에 속하고 짝수번째의 주사 전극이 제 1 주사 전극군에 속하는 것으로 하더라도 좋다. 또한, 예컨대, 필드마다 제 1 주사 전극군과 제 2 주사 전극군을 교체하는 구성이더라도 좋다.
또한 본 발명은, 서브필드의 수나 각 서브필드의 휘도 가중치, 펄스폭 T의 시간이 특정한 값에 한정되는 것이 아니다. 또한 상술한 실시 형태 1 및 실시 형태 2에 있어서 이용한 구체적인 수치 등은, 단지 일례를 든 것에 지나지 않고, 패 널의 특성이나 플라즈마 디스플레이 장치의 수단 등에 맞춰, 적절히 최적의 값으로 설정하는 것이 바람직하다.
이상의 기재로부터 분명하듯이, 본 발명에 따르면, 스파크나 단락이 생길 우려가 없고, 또한 화상 표시 품질을 저하시키는 일 없이, 벽전하의 감소를 막아 안정한 기입 방전을 발생시킬 수 있는 패널의 구동 방법을 제공하는 것이 가능해진다.
또한 본 발명에 따르면, 2개의 플로팅 전원의 전압을 같게 할 수 있다.
본 발명은, 스파크나 단락이 생길 우려가 없고, 또한 화상 표시 품질을 저하시키는 일 없이, 벽전하의 감소를 막아 안정한 기입 방전을 발생시킬 수 있으므로, 패널의 구동 방법으로서 유용하다.

Claims (4)

  1. 복수의 주사 전극과 복수의 유지 전극과 복수의 데이터 전극을 구비한 플라즈마 디스플레이 패널의 구동 방법으로서,
    상기 복수의 주사 전극을 제 1 주사 전극군과 제 2 주사 전극군으로 나누고,
    1필드 기간을, 상기 제 1 주사 전극군에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 제 1 기입 기간과, 상기 제 2 주사 전극군에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 제 2 기입 기간을 갖는 복수의 서브필드로 구성하고,
    상기 제 1 기입 기간 및 상기 제 2 기입 기간의 적어도 한쪽에 있어서,
    주사 펄스를 인가하는 주사 전극군에 속하는 주사 전극에는, 주사 펄스 전압보다 높은 제 2 전압으로부터 상기 주사 펄스 전압으로 천이하고 다시 상기 제 2 전압으로 천이하는 주사 펄스를 순차적으로 인가하고,
    주사 펄스를 인가하지 않는 주사 전극군에 속하는 주사 전극에는, 상기 주사 펄스 전압보다 높고 상기 제 2 전압보다 낮은 제 3 전압과, 상기 제 2 전압 및 상기 제 3 전압보다 높은 제 4 전압의 어느 한쪽의 전압을 인가하고,
    상기 주사 펄스 전압이 인가되고 있는 기간을 포함한 기간보다 긴 기간 동안에, 인접하는 주사 전극에 상기 제 3 전압을 인가하는
    플라즈마 디스플레이 패널의 구동 방법.
  2. 제 1 항에 있어서,
    홀수번째의 주사 전극이 상기 제 1 주사 전극군에 속하고 짝수번째의 주사 전극이 상기 제 2 주사 전극군에 속하든지, 또는 홀수번째의 주사 전극이 상기 제 2 주사 전극군에 속하고 짝수번째의 주사 전극이 상기 제 1 주사 전극군에 속하는 플라즈마 디스플레이 패널의 구동 방법.
  3. 제 1 항에 있어서,
    상기 제 4 전압과 상기 제 3 전압의 차는, 상기 제 2 전압과 상기 주사 펄스 전압의 차와 같은 플라즈마 디스플레이 패널의 구동 방법.
  4. 복수의 주사 전극과 복수의 유지 전극과 복수의 데이터 전극을 갖는 플라즈마 디스플레이 패널과,
    상기 복수의 주사 전극을 제 1 주사 전극군과 제 2 주사 전극군으로 나누고, 1필드 기간을 구성하는 서브필드의 제 1 기입 기간에 있어서 상기 제 1 주사 전극군에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하고, 제 2 기입 기간에 있어서 상기 제 2 주사 전극군에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 주사 전극 구동 회로
    를 구비하고,
    상기 주사 전극 구동 회로는,
    상기 제 1 기입 기간 및 상기 제 2 기입 기간의 적어도 한쪽에 있어서,
    주사 펄스를 인가하는 주사 전극군에 속하는 주사 전극에는, 주사 펄스 전압보다 높은 제 2 전압으로부터 상기 주사 펄스 전압으로 천이하고 다시 상기 제 2 전압으로 천이하는 주사 펄스를 순차적으로 인가하고,
    주사 펄스를 인가하지 않는 주사 전극군에 속하는 주사 전극에는, 상기 주사 펄스 전압보다 높고 상기 제 2 전압보다 낮은 제 3 전압과, 상기 제 2 전압 및 상기 제 3 전압보다 높은 제 4 전압의 어느 한쪽의 전압을 인가하고,
    상기 주사 펄스 전압이 인가되고 있는 기간을 포함한 기간보다 긴 기간 동안에, 인접하는 주사 전극에 상기 제 3 전압을 인가하는 것
    을 특징으로 하는 플라즈마 디스플레이 장치.
KR1020097012808A 2007-03-28 2008-03-27 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치 KR101067083B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2007083720 2007-03-28
JPJP-P-2007-083720 2007-03-28

Publications (2)

Publication Number Publication Date
KR20090086259A KR20090086259A (ko) 2009-08-11
KR101067083B1 true KR101067083B1 (ko) 2011-09-22

Family

ID=39788282

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020097012808A KR101067083B1 (ko) 2007-03-28 2008-03-27 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치

Country Status (5)

Country Link
US (1) US8232983B2 (ko)
JP (1) JPWO2008117540A1 (ko)
KR (1) KR101067083B1 (ko)
CN (1) CN101647052B (ko)
WO (1) WO2008117540A1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002215088A (ja) 2001-01-19 2002-07-31 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ及びその駆動方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3263310B2 (ja) 1996-05-17 2002-03-04 富士通株式会社 プラズマディスプレイパネル駆動方法及びこの駆動方法を用いたプラズマディスプレイ装置
JP3087840B2 (ja) * 1997-09-22 2000-09-11 日本電気株式会社 プラズマディスプレイの駆動方法
JP3492300B2 (ja) * 2000-08-21 2004-02-03 義信 伊澤 水処理用タンク及び水処理装置
JP5109216B2 (ja) 2001-07-31 2012-12-26 パナソニック株式会社 プラズマディスプレイ装置
US7737916B2 (en) 2005-08-30 2010-06-15 Lg Electronics Inc. Plasma display apparatus and driving method thereof to yield a stable address discharge
CN1975831A (zh) * 2006-04-19 2007-06-06 乐金电子(南京)等离子有限公司 等离子显示装置及等离子显示面板的驱动方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002215088A (ja) 2001-01-19 2002-07-31 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ及びその駆動方法

Also Published As

Publication number Publication date
US8232983B2 (en) 2012-07-31
KR20090086259A (ko) 2009-08-11
CN101647052A (zh) 2010-02-10
WO2008117540A1 (ja) 2008-10-02
JPWO2008117540A1 (ja) 2010-07-15
CN101647052B (zh) 2012-07-11
US20100033454A1 (en) 2010-02-11

Similar Documents

Publication Publication Date Title
KR20110114719A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
JPWO2007069687A1 (ja) プラズマディスプレイパネルおよびプラズマディスプレイ装置ならびにプラズマディスプレイパネルの駆動方法
KR101088288B1 (ko) 플라즈마 디스플레이 장치
KR101007500B1 (ko) 플라즈마 디스플레이 장치의 구동 방법
KR101168553B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
JP5023791B2 (ja) プラズマディスプレイ装置
KR101067083B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR100996785B1 (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
EP2282305A1 (en) Method for driving plasma display panel and plasma display device
JP5067374B2 (ja) プラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法
JP5245281B2 (ja) プラズマディスプレイ装置の駆動方法
KR101178704B1 (ko) 플라즈마 디스플레이 장치 및 그 구동 방법
KR101019777B1 (ko) 플라즈마 디스플레이 패널 표시 장치와 그 구동 방법
JP5167683B2 (ja) プラズマディスプレイ装置の駆動方法
KR101061703B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
WO2011089886A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR101139117B1 (ko) 플라즈마 디스플레이 패널의 구동 장치, 구동 방법 및 플라즈마 디스플레이 장치
JP2008268686A (ja) プラズマディスプレイパネルの駆動方法
JP2009192590A (ja) プラズマディスプレイパネルの駆動方法
JP2007078945A (ja) プラズマディスプレイパネルの駆動方法
JP2010197906A (ja) プラズマディスプレイ装置
KR20100121959A (ko) 플라즈마 디스플레이 장치
KR20090048070A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee