KR20080022625A - 어레이 기판 및 이를 갖는 표시장치 - Google Patents

어레이 기판 및 이를 갖는 표시장치 Download PDF

Info

Publication number
KR20080022625A
KR20080022625A KR1020060085997A KR20060085997A KR20080022625A KR 20080022625 A KR20080022625 A KR 20080022625A KR 1020060085997 A KR1020060085997 A KR 1020060085997A KR 20060085997 A KR20060085997 A KR 20060085997A KR 20080022625 A KR20080022625 A KR 20080022625A
Authority
KR
South Korea
Prior art keywords
storage
wiring
thin film
array substrate
electrically connected
Prior art date
Application number
KR1020060085997A
Other languages
English (en)
Other versions
KR101349092B1 (ko
Inventor
김동규
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060085997A priority Critical patent/KR101349092B1/ko
Priority to US11/849,130 priority patent/US7777820B2/en
Priority to EP07017276A priority patent/EP1898254B1/en
Priority to TW096133236A priority patent/TWI418907B/zh
Priority to CN2007101492094A priority patent/CN101140943B/zh
Priority to JP2007232130A priority patent/JP5522892B2/ja
Publication of KR20080022625A publication Critical patent/KR20080022625A/ko
Application granted granted Critical
Publication of KR101349092B1 publication Critical patent/KR101349092B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal (AREA)

Abstract

시야각을 향상시킨 어레이 기판 및 이를 갖는 표시패널이 개시된다. 어레이 기판은 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제1 화소전극, 제2 화소전극 및 스토리지 배선을 포함한다. 제1 박막 트랜지스터는 서로 교차되는 게이트 배선 및 데이터 배선과 전기적으로 연결된다. 제2 박막 트랜지스터는 게이트 배선 및 데이터 배선과 전기적으로 연결된다. 제1 화소전극은 제1 박막 트랜지스터와 전기적으로 연결된다. 제2 화소전극은 제2 박막 트랜지스터와 전기적으로 연결된다. 스토리지 배선은 데이터 배선과 평행하게 형성되고, 제1 및 제2 화소전극 각각과 서로 다른 면적으로 중첩된다. 이와 같이, 스토리지 배선이 제1 및 제2 화소전극 각각과 서로 다른 면적으로 중첩됨에 따라, 제1 및 제2 화소전극에 서로 다른 전압이 인가되어 시야각을 보다 향상시킬 수 있다.
스토리지 메인배선, 스토리지 서브배선, 제1 화소전극, 제2 화소전극

Description

어레이 기판 및 이를 갖는 표시장치{ARRAY SUBSTRATE AND DISPLAY APPARATUS HAVING THE SAME}
도 1은 본 발명의 일 실시예에 따른 표시장치를 도시한 사시도이다.
도 2는 도 1의 표시장치 중 어레이 기판의 배치관계를 개념적으로 평면도이다.
도 3은 도 2의 일부를 확대해서 도시한 평면도이다.
도 4는 도 3의 I-I'선을 따라 절단한 단면도이다.
도 5는 도 3의 단위화소를 단순화시켜 도시한 평면도이다.
도 6은 도 5의 단위화소의 전기적인 연결관계를 도시한 회로도이다.
도 7은 도 1의 표시장치의 전기적인 연결관계를 개념적으로 도시한 평면도이다.
도 8은 도 7에서 제1 스토리지 전압에 따른 제1 및 제2 화소전극에 충전되는 전압을 나타낸 파형도이다.
도 9는 도 7에서 제2 스토리지 전압에 따른 제1 및 제2 화소전극에 충전되는 전압을 나타낸 파형도이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : 어레이 기판 110 : 게이트 배선
120 : 데이터 배선 130 : 화소부
140 : 투명기판 150 : 스토리지 모배선
152 : 제1 스토리지 메인배선 154 : 제2 스토리지 메인배선
160 : 제1 절연층 170 : 스토리지 자배선
172 : 제1 스토리지 서브배선 174 : 제2 스토리지 서브배선
180 : 제2 절연층 190 : 구동유닛
196 : 제1 스토리지전압 발생부 198 : 제2 스토리지전압 발생부
TFT1 : 제1 박막 트랜지스터 TFT2 : 제2 박막 트랜지스터
HP : 제1 화소전극 LP : 제2 화소전극
CE1 : 제1 연결전극 CE2 : 제2 연결전극
200 : 대향 기판 300 : 액정층
본 발명은 어레이 기판 및 이를 갖는 표시장치에 관한 것으로, 보다 상세하게는 시야각을 향상시킨 어레이 기판 및 이를 갖는 표시장치에 관한 것이다.
일반적으로, 액정 표시장치는 액정의 광투과율을 이용하여 영상을 표시하는 평판 표시장치로, 광을 이용하여 영상을 표시하는 액정 표시패널(liquid crystal display panel) 및 상기 액정 표시패널로 광을 제공하는 백라이트 어셈블리(back-light assembly)를 포함한다.
상기 액정 표시패널은 어레이 기판, 상기 어레이 기판과 대향되는 컬러필터 기판 및 상기 어레이 기판과 상기 컬러필터 기판 사이에 개재된 액정층을 포함한다. 이때, 상기 어레이 기판은 게이트 배선, 상기 게이트 배선과 교차되는 데이터 배선, 상기 게이트 및 데이터 배선에 의해 정의된 단위화소 내에 형성된 화소전극, 및 상기 게이트 및 데이터 배선과 전기적으로 연결되어 상기 화소전극에 구동전압을 인가하는 박막 트랜지스터를 포함하고, 상기 컬러필터 기판은 컬러필터 및 공통전극을 포함한다.
한편, 상기 액정 표시패널은 상기 액정층 내의 액정들의 배열에 따라 TN모드(Twist Nematic mode), VA모드(Vertical Alignment mode), IPS모드(In Plane Switching mode) 등으로 구동된다. 특히 최근에는 상기 VA모드 중 PVA모드(Patterned Vertical Alignment mode)로 구동되는 액정 표시패널이 개발되어 있다. 상기 PVA모드 액정 표시패널에는 시야각이 증가시키기 위해 상기 화소전극이 및 상기 공통전극이 패턴되어 있다.
그러나, 상기 PVA모드 액정 표시패널은 다른 모드에 비해서는 넓은 시야각을 갖는 장점이 있기는 하지만, 상기 단위화소 내에 형성된 상기 화소전극에 단일 전압이 인가되기 때문에 근본적으로 보다 넓은 시야각을 갖기에는 한계점이 있다.
따라서, 본 발명의 기술적 과제는 이러한 종래의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 분리된 화소전극에 서로 다른 전압을 인가하여 시야각을 향상시킨 어레이 기판을 제공하는 것이다.
본 발명의 다른 목적은 상기한 어레이 기판을 갖는 표시장치를 제공하는 것이다.
상기한 본 발명의 목적을 달성하기 위한 일 실시예에 따른 어레이 기판은 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제1 화소전극, 제2 화소전극 및 스토리지 배선을 포함한다.
상기 제1 박막 트랜지스터는 서로 교차되는 게이트 배선 및 데이터 배선과 전기적으로 연결된다. 상기 제2 박막 트랜지스터는 상기 게이트 배선 및 상기 데이터 배선과 전기적으로 연결된다. 상기 제1 화소전극은 상기 제1 박막 트랜지스터와 전기적으로 연결된다. 상기 제2 화소전극은 상기 제2 박막 트랜지스터와 전기적으로 연결된다. 상기 스토리지 배선은 상기 데이터 배선과 평행하게 형성되고, 상기 제1 및 제2 화소전극 각각과 서로 다른 면적으로 중첩된다.
여기서, 상기 제1 박막 트랜지스터의 게이트 전극 및 소스 전극은 상기 제2 박막 트랜지스터의 게이트 전극 및 소스 전극과 전기적으로 연결되고, 상기 제1 박막 트랜지스터의 드레인 전극은 상기 제2 박막 트랜지스터의 드레인 전극과 전기적으로 분리된 것이 바람직하다.
한편, 상기 스토리지 배선은 상기 제1 화소전극과 제1 중첩면적으로 중첩되고, 상기 제2 화소전극과 제2 중첩면적으로 중첩되며, 상기 제1 중첩면적은 상기 제2 중첩면적보다 큰 것이 바람직하다. 일례로, 상기 제1 중첩면적은 상기 제2 중첩면적의 두 배이다.
상기한 본 발명의 다른 목적을 달성하기 위한 일 실시예에 따른 표시장치는 어레이 기판, 상기 어레이 기판과 대향하는 대향 기판, 상기 어레이 기판과 상기 대향 기판 사이에 개재된 액정층 및 상기 어레이 기판과 전기적으로 연결된 구동유닛을 포함한다.
상기 어레이 기판은 서로 교차되는 게이트 배선 및 데이터 배선과 전기적으로 연결된 제1 박막 트랜지스터와, 상기 게이트 배선 및 상기 데이터 배선과 전기적으로 연결된 제2 박막 트랜지스터와, 상기 제1 박막 트랜지스터와 전기적으로 연결된 제1 화소전극과, 상기 제2 박막 트랜지스터와 전기적으로 연결된 제2 화소전극과, 상기 데이터 배선과 평행하게 형성되고, 상기 제1 및 제2 화소전극 각각과 서로 다른 면적으로 중첩되는 스토리지 배선을 포함한다.
상기 게이트 배선은 복수개가 제1 방향으로 형성되고, 상기 데이터 배선은 복수개가 상기 제1 방향과 수직한 제2 방향으로 형성되며, 상기 제1 및 제2 화소전극은 상기 게이트 배선들 및 상기 데이터 배선들에 의해 정의된 복수의 단위화소들 내에 각각 형성된다.
선택적으로, 상기 스토리지 배선은 상기 제1 및 제2 화소전극들 중 홀수 번째 열에 배치된 제1 및 제2 화소전극들과 중첩되도록 배치된 제1 스토리지 서브배선과, 상기 제1 및 제2 화소전극들 중 짝수 번째 열에 배치된 제1 및 제2 화소전극들과 중첩되도록 배치된 제2 스토리지 서브배선을 포함할 수 있다.
또한, 상기 어레이 기판은 상기 제1 스토리지 서브배선의 일단과 전기적으로 연결된 제1 스토리지 메인배선과, 상기 제2 스토리지 서브배선의 일단과 전기적으 로 연결된 제2 스토리지 메인배선을 더 포함할 수 있다.
한편, 상기 구동유닛은 제1 스토리지 전압을 발생시켜, 상기 제1 스토리지 메인배선으로 인가하는 제1 스토리지전압 발생부와, 상기 제1 스토리지 전압과 다른 제2 스토리지 전압을 발생시켜, 상기 제2 스토리지 메인배선으로 인가하는 제2 스토리지전압 발생부를 포함할 수 있다.
이때, 상기 제1 및 제2 스토리지 전압은 소정의 진폭으로 진동하는 직사각형파이고, 바람직하게 서로 진폭은 같으나 위상이 반대인 직사각형파이다.
이러한 본 발명에 따르면, 스토리지 배선이 단위화소 내에 서로 분리되도록 형성된 제1 및 제2 화소전극과 서로 다른 면적으로 중첩됨에 따라, 제1 및 제2 화소전극에 서로 다른 전압이 인가되어 표시장치의 시야각을 보다 향상시킬 수 있다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 표시장치를 도시한 사시도이다.
도 1을 참조하면, 본 실시예에 의한 표시장치(600)는 어레이 기판(100), 대향 기판(200), 액정층(300), 인쇄회로기판(400) 및 연성회로기판(500)을 포함하고, 광을 이용하여 영상을 외부로 표시한다.
어레이 기판(100)은 매트릭스(matrix) 형태로 배치된 복수의 화소전극(pixel electrode)들, 상기 각 화소전극에 구동전압을 인가하는 박막 트랜지스터(Thin Film Transistor)들, 상기 박막 트랜지스터들을 각각 작동시키기 위한 신호선(signal line)들을 포함한다.
대향 기판(200)은 어레이 기판(100)과 마주보도록 배치된다. 대향 기판(200)은 선택적으로, 상기 화소전극들과 마주보는 곳에 배치된 컬러필터(color filter)들을 포함할 수 있다. 상기 컬러필터들에는 적색 컬러필터, 녹색 컬러필터 및 청색 컬러필터 등이 있다.
액정층(300)은 어레이 기판(100) 및 대향 기판(200)의 사이에 개재되며, 상기 화소전극 및 상기 공통전극의 사이에 형성된 전기장에 의하여 재배열된다. 재배열된 액정층(300)은 외부에서 인가된 광의 광투과율을 조절하고, 광투과율이 조절된 광은 상기 컬러필터들을 통과함으로써 영상을 외부로 표시한다.
인쇄회로기판(400)은 어레이 기판(100)과 전기적으로 연결되어, 어레이 기판으로 구동신호를 제공한다. 인쇄회로기판(400)은 데이터측 인쇄회로기판과 게이트측 인쇄회로기판을 포함할 수 있다.
연성회로기판(500)은 인쇄회로기판(400)과 어레이 기판(100)을 전기적으로 연결하여, 인쇄회로기판(400)에서 발생된 상기 구동신호를 어레이 기판(100)으로 제공한다. 연성회로기판(500)은 예를 들어, 테이프 캐리어 패키지(Tape Carrier Package : TCP) 또는 칩 온 필름(Chip On Film : COF)일 수 있다.
한편, 인쇄회로기판(400) 중 상기 게이트 인쇄회로기판은 어레이 기판(100) 및 연성회로기판(500)에 별도의 신호 배선을 형성함으로써, 제거될 수 있다. 도 1에서는 상기 게이트 인쇄회로기판이 생략된 것을 일례로 도시하였다.
도 2는 도 1의 표시장치 중 어레이 기판의 배치관계를 개념적으로 평면도이다.
도 2를 참조하면, 어레이 기판(100)은 게이트 배선(110), 데이터 배선(120) 및 화소부(130)를 포함한다. 이때, 화소부(130)는 게이트 배선(110) 및 데이터 배선(120)과 전기적으로 연결된 박막 트랜지스터 및 상기 박막 트랜지스터와 전기적으로 연결된 화소전극을 포함한다.
우선, 게이트 배선(110)은 제1 방향을 따라 복수개가 형성되고, 데이터 배선(120)은 제1 방향과 수직한 제2 방향을 따라 복수개가 형성된다. 일례로, 도 2에서는 9개의 게이트 배선들(GL1, GL2, ... , GL9) 및 7개의 데이터 배선들(DL1, DL2, ... , DL7)이 형성된 것을 도시하였다. 상기 게이트 배선들(GL1, GL2, ... , GL9)은 게이트 구동부(미도시)와 전기적으로 연결되어 게이트 신호들을 인가받고, 상기 데이터 배선들(DL1, DL2, ... , DL7)은 데이터 구동부(미도시)와 전기적으로 연결되어 데이터 신호들을 인가받는다.
상기 게이트 배선들(GL1, GL2, ... , GL9)과 상기 데이터 배선들(DL1, DL2, ... , DL7)이 서로 수직하게 교차됨에 따라, 어레이 기판(100) 상에는 복수의 단위화소들이 정의된다. 상기 각 단위화소 내에는 화소부(130)가 형성되고, 그로 인해 화소부(130)는 어레이 기판(100)에 매트릭스 형태로 복수개가 배치된다.
상기 각 단위화소는 제2 방향보다 제1 방향이 긴 직사각형 형상을 갖는 것이 바람직하고, 그 결과 상기 각 단위화소 내에 형성된 화소부(130)도 제1 방향으로 긴 형상을 갖는다.
한편, 화소부(130)의 박막 트랜지스터는 데이터 배선(120)들 중 어느 하나를 기준으로 좌측 및 우측에 제2 방향을 따라 번갈아 가며 형성되어, 상기 어느 하나 의 데이터 배선(120)과 전기적으로 연결된다. 일례로, 상기 박막 트랜지스터는 제2 방향을 따라 상기 어느 하나의 데이터 배선(120)의 좌측, 우측, 좌측, 우측 등의 순서로 배치되거나, 상기 어느 하나의 데이터 배선(120)의 좌측, 좌측, 우측, 우측 등의 순서로 배치될 수도 있다. 도 2에서는 상기 박막 트랜지스터는 상기 어느 하나의 데이터 배선(120)의 좌측 및 우측을 한번씩 번갈아가며 배치된 것을 도시하였다.
보다 구체적으로 예를 들어 설명하면, 상기 데이터 배선들(DL1, DL2, ... , DL7) 중 좌측 최단부에 배치된 데이터 배선(DL1)은 짝수 번째 행의 화소부(130)와 전기적으로 연결되고, 상기 데이터 배선들(DL1, DL2, ... , DL7) 중 우측 최단부에 배치된 데이터 배선(DL7)은 홀수 번째 행의 화소부(130)들과 전기적으로 연결된다. 상기 데이터 배선들(DL1, DL2, ... , DL7) 중 나머지 데이터 배선들(DL2, ... , DL6)은 제2 방향으로 따라 좌측 및 우측을 번갈아가며 화소부(130)들과 전기적으로 연결된다.
한편, 상기 데이터 배선들(DL1, DL2, ... , DL7)의 각각에는 수직반전(vertical inversion)을 위한 데이터 신호들이 인가되는 것이 바람직하다. 구체적으로 예를 들어 설명하면, 한 프레임 동안 네 번째 데이터 배선(D4)에는 양 전압(+)의 데이터 신호가 인가되고, 네 번째 데이터 배선(D4)과 이웃하는 세 번째 및 다섯 번째 데이터 배선(DL3, DL4)에는 음 전압(-)의 데이터 신호가 인가된다. 반면, 그 다음 프레임 동안에는 네 번째 데이터 배선(D4)에는 음 전압(-)의 데이터 신호가 인가되고, 세 번째 및 다섯 번째 데이터 배선(DL3, DL4)에는 양 전압(+)의 데이터 신호가 인가된다. 그 결과, 화소부(130)들의 각 화소전극은 각 프레임마다 도트 반전(dot inversion)을 한다.
도 3은 도 2의 일부를 확대해서 도시한 평면도이고, 도 4는 도 3의 I-I'선을 따라 절단한 단면도이다.
도 3 및 도 4를 참조하면, 어레이 기판(100)은 투명기판(140), 게이트 배선(110), 스토리지 모배선(150), 제1 절연층(160), 데이터 배선(120), 스토리지 자배선(170), 제1 박막 트랜지스터(TFT1), 제2 박막 트랜지스터(TFT2), 제2 절연층(180), 제1 화소전극(HP), 제2 화소전극(LP), 제1 연결전극(CE1) 및 제2 연결전극(CE2)을 포함한다.
투명기판(140)은 플레이트 형상을 갖고, 투명한 물질로 이루어진다. 일례로, 제1 투명기판(110)은 유리, 석영 및 투명한 합성수지로 이루어진다.
게이트 배선(110)은 투명기판(140) 상에 제1 방향으로 형성되고, 제2 방향을 따라 복수개가 병렬로 형성된다.
스토리지 모배선(150)은 투명기판(140) 상에 게이트 배선(140)과 평행하게 형성된다. 스토리지 모배선(150)은 게이트 배선(140)으로부터 제2 방향으로 소정거리 이격된 위치에 형성된다. 일례로, 스토리지 모배선(150)은 게이트 배선(140)의 상측에 형성된다.
스토리지 모배선(150)은 제1 스토리지 메인배선(152) 및 제2 스토리지 메인배선(154)을 포함한다. 제1 스토리지 메인배선(152) 및 제2 스토리지 메인배선(154)은 제2 방향으로 소정거리 이격되어, 서로 평행하게 형성된다. 이때, 제1 스토리지 메인배선(152)에는 제1 스토리지 전압이 인가되고, 제2 스토리지 메인배선(154)에는 제2 스토리지 전압이 인가된다.
제1 절연층(160)은 게이트 배선(110) 및 스토리지 모배선(150)을 덮도록 투명기판(140) 상에 형성된다. 이때, 제1 절연층(160)은 질화실리콘(SiNx) 또는 산화실리콘(SiOx) 등을 포함할 수 있다.
데이터 배선(120)은 게이트 배선(110)과 교차되도록 제1 절연층(160) 상에 제2 방향으로 형성되고, 제1 방향을 따라 복수개가 병렬로 형성된다. 이와 같이, 게이트 배선(110) 및 데이터 배선(120)이 복수개가 서로 수직하게 교차됨에 따라, 복수의 단위화소들이 정의된다. 이러한 단위화소들은 평면적으로 보았을 때, 매트릭스 형태로 형성된다.
스토리지 자배선(170)은 제1 절연층(160) 상에 데이터 배선(120)과 평행하게 형성되고, 제1 방향을 따라 복수개가 형성된다. 스토리지 자배선(170)은 서로 이웃하는 데이터 배선(120)들 사이에 형성되고, 바람직하게 서로 이웃하는 데이터 배선(120)들의 중앙에 형성된다.
스토리지 자배선(170)은 스토리지 모배선과 전기적으로 연결되고, 제1 스토리지 서브배선(172) 및 제2 스토리지 서브배선(174)을 포함한다.
제1 스토리지 서브배선(172)은 상기 단위화소들 중 홀수 번째 열에 형성된 단위화소들을 가로지르도록 형성된다. 제1 스토리지 서브배선(172)의 일단부는 제1 스토리지 메인배선(152)과 전기적으로 연결된다.
제2 스토리지 서브배선(174)은 상기 단위화소들 중 짝수 번째 열에 형성된 단위화소들을 가로지르도록 형성된다. 제2 스토리지 서브배선(174)의 일단부는 제2 스토리지 메인배선(154)과 전기적으로 연결된다.
제1 박막 트랜지스터(TFT1) 및 제2 박막 트랜지스터(TFT2)는 상기 단위화소들 내에 각각 형성된다. 제1 박막 트랜지스터(TFT1) 및 제2 박막 트랜지스터(TFT2)는 게이트 배선(110) 및 데이터 배선(129)과 전기적으로 연결된다. 제1 박막 트랜지스터(TFT1) 및 제2 박막 트랜지스터(TFT2)는 데이터 배선(120)들 중 어느 하나를 기준으로 좌측 및 우측에 제2 방향을 따라 번갈아 가며 형성된다.
제2 절연층(180)은 데이터 배선(120), 스토리지 자배선(170), 제1 박막 트랜지스터(TFT1) 및 제2 박막 트랜지스터(TFT2)를 덮도록 제1 절연층(160) 상에 형성된다. 이때, 제2 절연층(180)은 제1 절연층(160)과 동일하게 질화실리콘(SiNx) 또는 산화실리콘(SiOx) 등을 포함할 수 있다.
제1 화소전극(HP) 및 제2 화소전극(LP)은 상기 단위화소들 내에 각각 형성된다. 제1 화소전극(HP) 및 제2 화소전극(LP)은 투명한 도전성 물질로 이루어지며, 일례로, 산화주석인듐(Indium Tin Oxide, ITO), 산화아연인듐(Indium Zinc Oxide, IZO), 아몰퍼스 산화주석인듐(amorphous Indium Tin Oxide, a-ITO)으로 이루어진다.
제1 화소전극(HP)은 제1 박막 트랜지스터(TFT1)와 전기적으로 연결되어, 제1 박막 트랜지스터(TFT1)로부터 제1 구동전압을 인가받아 충전된다. 제1 화소전극(HP)은 스토리지 자배선(170)의 일부와 중첩된다. 제1 화소전극(HP)은 서로 이웃하는 데이터 배선(120)들의 중앙에 배치된 스토리지 자배선(170)을 기준으로 대칭 형상을 갖는 것이 바람직하다.
제2 화소전극(LP)은 제2 박막 트랜지스터(TFT2)와 전기적으로 연결되어, 제2 박막 트랜지스터(TFT2)로부터 제2 구동전압을 인가받아 충전된다. 제2 화소전극(LP)은 제1 화소전극(HP)과 소정거리 이격되고, 바람직하게 제1 화소전극(HP)을 감싸는 형상을 갖는다. 이때, 제2 화소전극(LP)의 면적은 제1 화소전극(HP)의 면적보다 큰 것이 바람직하고, 일례로 제1 화소전극(HP)의 면적의 두 배이다.
제2 화소전극(LP)은 스토리지 자배선(170)의 일부와 중첩된다. 제2 화소전극(LP)은 서로 이웃하는 데이터 배선(120)들의 중앙에 배치된 스토리지 자배선(170)을 기준으로 대칭 형상을 갖는 것이 바람직하다.
제1 연결전극(CE1)은 제2 절연층(180) 상에 형성되고, 제1 콘택홀(CH1) 및 제2 콘택홀(CH2)을 통해 제1 스토리지 서브배선(172)과 제1 스토리지 메인배선(152)을 서로 전기적으로 연결시킨다.
이때, 제1 콘택홀(CH1)은 제1 스토리지 서브배선(172)의 일단이 노출되도록 제2 절연층(180)에 이 형성되고, 제2 콘택홀(CH2)은 제1 스토리지 메인배선(152)의 일부가 노출되도록 제1 절연층(160) 및 제2 절연층(180)에 이 형성된다.
제2 연결전극(CE2)은 제2 절연층(180) 상에 형성되고, 제3 콘택홀(CH3) 및 제4 콘택홀(CH4)을 통해 제2 스토리지 서브배선(174)과 제2 스토리지 메인배선(154)을 서로 전기적으로 연결시킨다.
이때, 제3 콘택홀(CH3)은 제2 스토리지 서브배선(174)의 일단이 노출되도록 제2 절연층(180)에 이 형성되고, 제4 콘택홀(CH4)은 제2 스토리지 메인배선(154)의 일부가 노출되도록 제1 절연층(150) 및 제2 절연층(180)에 이 형성된다.
도 5는 도 3의 단위화소를 단순화시켜 도시한 평면도이다.
도 5를 참조하여, 어레이 기판(100) 중 제1 박막 트랜지스터(TFT1), 제2 박막 트랜지스터(TFT2), 제1 화소전극(HP), 제2 화소전극(LP) 및 스토리지 자배선(170)에 대하여 보다 자세하게 설명하기로 한다.
제1 박막 트랜지스터(TFT1)는 제1 게이트 전극(G1), 제1 채널패턴(C1), 제1 소스 전극(S1) 및 제1 드레인 전극(D1)을 포함하고, 제2 박막 트랜지스터(TFT2)는 제2 게이트 전극(G2), 제2 채널패턴(C2), 제2 소스 전극(S2) 및 제2 드레인 전극(D2)을 포함한다.
제1 게이트 전극(D1) 및 제2 게이트 전극(D2)은 게이트 배선(110)으로부터 제2 방향으로 소정의 길이로 돌출되어 형성된다. 제1 게이트 전극(D1) 및 제2 게이트 전극(D2)은 전기적으로 서로 연결된다.
제1 채널패턴(C1)은 제1 게이트 전극(D1)과 대응되도록 제1 절연층(160) 상에 형성되고, 제2 채널패턴(C2)은 제2 게이트 전극(D2)과 대응되도록 제1 절연층(160) 상에 형성된다. 제1 채널패턴(C1) 및 제2 채널패턴(C2)은 서로 연결될 수 있지만, 바람직하게 서로 이격되어 형성된다.
제1 소스 전극(S1) 및 제2 소스 전극(S2)은 데이터 배선(120)으로부터 제1 방향으로 소정의 길이로 돌출되어 형성된다. 제1 소스 전극(S1)은 제1 채널패턴(C1)의 일부와 중첩되도록 제2 절연층(180) 상에 형성되고, 일례로 평면상으로 보았을 때 U-자 형상을 갖는다. 제2 소스 전극(S2)은 제2 채널패턴(C2)의 일부와 중첩되도록 제2 절연층(180) 상에 형성되고, 일례로 평면상으로 보았을 때 U-자 형상을 갖는다. 한편, 제1 소스 전극(S1) 및 제2 소스 전극(S2)은 서로 전기적으로 연결된다.
제1 드레인 전극(D1)은 제1 채널패턴(C1)의 일부와 중첩되도록 제2 절연층(180) 상에 형성되고, 제1 소스 전극(S1)으로부터 소정거리 이격되어 형성된다. 제1 드레인 전극(D1)은 제1 화소전극(HP)의 일부와 중첩되도록 소정의 길이로 연장된다.
제2 드레인 전극(D2)은 제2 채널패턴(C2)의 일부와 중첩되도록 제2 절연층(180) 상에 형성되고, 제2 소스 전극(S2)으로부터 소정거리 이격되어 형성된다. 제2 드레인 전극(D2)은 제2 화소전극(LP)의 일부와 중첩되도록 소정의 길이로 연장된다.
한편, 제1 드레인 전극(D1) 및 제2 드레인 전극(D2)은 서로 전기적으로 분리된다. 이와 같이, 제1 게이트 전극(D1) 및 제2 게이트 전극(D2)이 서로 전기적으로 연결되고, 제1 소스 전극(S1) 및 제2 소스 전극(S2)이 서로 전기적으로 연결되는 반면, 제1 드레인 전극(D1) 및 제2 드레인 전극(D2)은 서로 전기적으로 분리된다.
제1 화소전극(HP)은 제2 절연층(180)에 형성된 제1 화소 콘택홀(PCH1)을 통해 제1 드레인 전극(D1)의 일단부와 전기적으로 연결되고, 제2 화소전극(LP)은 제2 절연층(180)에 형성된 제2 화소 콘택홀(PCH2)을 통해 제2 드레인 전극(D2)의 일단부와 전기적으로 연결된다.
제1 화소전극(HP) 및 제2 화소전극(LP)은 서로 이격되어 배치되고, 바람직하 게 제2 화소전극(LP)의 면적이 제1 화소전극(HP)의 면적보다 크다. 일례로, 제2 화소전극(LP)의 면적은 제1 화소전극(HP)의 면적의 두 배이다.
스토리지 자배선(170)은 데이터 배선(120)과 평행하게 제1 방향으로 형성되어, 제1 화소전극(HP)의 일부 및 제2 화소전극(LP)의 일부와 중첩된다. 스토리지 자배선(170)은 서로 이웃하는 데이터 배선(120)들 사이에 형성되고, 바람직하게 서로 이웃하는 데이터 배선(120)들의 중앙에 형성된다.
스토리지 자배선(170)은 제1 화소전극(HP)과 제1 중첩영역(OA1)에서 중첩되고, 제2 화소전극(LP)과 제2 중첩영역(OA2)에서 중첩된다. 제1 중첩영역(OA1)의 면적은 제2 중첩영역(OA2)의 면적과 서로 다르다. 예를 들어 본 실시예에서는, 제1 중첩영역(OA1)의 면적은 제2 중첩영역(OA2)의 면적보다 크고, 바람직하게 제2 중첩영역(OA2)의 면적의 두 배이다.
한편, 제1 화소전극(HP)과 중첩되는 스토리지 자배선(170)의 제1 폭(W1)은 제2 화소전극(LP)과 중첩되는 스토리지 자배선의 제2 폭(W2)보다 큰 것이 바람직하다.
도 6은 도 5의 단위화소의 전기적인 연결관계를 도시한 회로도이다.
도 6을 참조하여 단위화소 내에서의 전기적인 연결관계를 설명하기로 한다.
우선, 게이트 배선(110) 및 데이터 배선(120)이 서로 수직하게 교차되어 배치된다.
제1 박막 트랜지스터(TFT1)의 게이트 전극은 게이트 배선(110)과 전기적으로 연결되고, 제1 박막 트랜지스터(TFT1)의 소스 전극은 데이터 배선(120)과 전기적으 로 연결된다. 제2 박막 트랜지스터(TFT2)의 게이트 전극은 게이트 배선(110)과 전기적으로 연결되고, 제2 박막 트랜지스터(TFT2)의 소스 전극은 데이터 배선(120)과 전기적으로 연결된다. 결과적으로, 제1 박막 트랜지스터(TFT1)의 게이트 전극은 제2 박막 트랜지스터(TFT2)의 게이트 전극과 전기적으로 연결되고, 제1 박막 트랜지스터(TFT1)의 소스 전극은 제2 박막 트랜지스터(TFT2)의 소스 전극과 전기적으로 연결된다.
제1 박막 트랜지스터(TFT1)의 드레인 전극은 제1 화소전극(HP)과 전기적으로 연결된다. 이때, 제1 화소전극(HP)은 대향 기판(200)의 공통전극(Vcom)과의 사이에서 제1 액정 커패시터(Clc1)가 정의되고, 스토리지 자배선(170)과의 사이에서 제1 스토리지 커패시터(Cst1)가 정의된다.
한편, 제2 박막 트랜지스터(TFT2)의 드레인 전극은 제2 화소전극(LP)과 전기적으로 연결된다. 이때, 제2 화소전극(LP)은 대향 기판(200)의 공통전극(Vcom)과의 사이에서 제2 액정 커패시터(Clc2)가 정의되고, 스토리지 자배선(170)과의 사이에서 제2 스토리지 커패시터(Cst2)가 정의된다.
도 7은 도 1의 표시장치의 전기적인 연결관계를 개념적으로 도시한 평면도이다.
도 7을 참조하여 본 실시예에 의한 표시장치의 전기적인 연결관계를 설명하기로 한다.
본 실시예에 의한 표시장치는 게이트 배선(110), 데이터 배선(120), 제1 스토리지 메인배선(152), 제2 스토리지 메인배선(154), 제1 스토리지 서브배선(172), 제2 스토리지 서브배선(174) 및 구동유닛(190)을 포함한다. 이때, 구동유닛(190)은 게이트 구동부(192), 데이터 구동부(194), 제1 스토리지전압 발생부(196) 및 제2 스토리지전압 발생부(198)를 포함한다.
게이트 배선(110) 및 데이터 배선(120)은 복수개가 서로 수직하게 교차되어 배치되고, 그 결과 복수의 단위화소들이 정의된다.
제1 스토리지 메인배선(152) 및 제2 스토리지 메인배선(154)은 일례로, 게이트 배선(110)으로부터 소정거리 이격되어 게이트 배선(110)의 상측에 형성된다. 제1 스토리지 메인배선(152) 및 제2 스토리지 메인배선(154)은 서로 소정거리 이격되어 형성되고, 게이트 배선(110)과 평행하게 형성된다.
제1 스토리지 서브배선(172) 및 제2 스토리지 서브배선(174)은 서로 이웃하는 데이터 배선(120)들 사이에 형성되고, 바람직하게 서로 이웃하는 데이터 배선(120)들의 중앙에 형성된다.
제1 스토리지 서브배선(172)은 상기 단위화소들 중 홀수 번째 열에 형성된 단위화소들을 가로지르도록 형성된다. 제1 스토리지 서브배선(172)의 일단부는 제1 스토리지 메인배선(152)과 전기적으로 연결된다.
제2 스토리지 서브배선(174)은 상기 단위화소들 중 짝수 번째 열에 형성된 단위화소들을 가로지르도록 형성된다. 제2 스토리지 서브배선(174)의 일단부는 제2 스토리지 메인배선(154)과 전기적으로 연결된다.
게이트 구동부(192)는 게이트 배선(110)과 전기적으로 연결되고, 게이트 배선(110)으로 게이트 신호를 인가한다. 게이트 구동부(192)는 일례로, 홀수 번째 열 의 게이트 배선들의 좌측단부와 전기적으로 연결된 제1 게이트 구동부과, 짝수 번째 열의 게이트 배선들의 우측단부와 전기적으로 연결된 제2 게이트 구동부로 구성될 수 있다.
데이터 구동부(194)는 데이터 배선(120)과 전기적으로 연결되고, 데이터 배선(120)으로 데이터 신호를 인가한다. 한편, 데이터 구동부(194)는 제1 스토리지 서브배선(172) 및 제2 스토리지 서브배선(174)의 상측에 형성되는 것이 바람직하다.
제1 스토리지전압 발생부(196)는 제1 스토리지 메인배선(152)과 전기적으로 연결된다. 제1 스토리지전압 발생부(196)는 제1 스토리지 전압을 발생하여, 제1 스토리지 메인배선(152)으로 상기 제1 스토리지 전압을 인가한다. 그 결과, 상기 제1 스토리지 전압은 제1 스토리지 메인배선(152)을 경유하여, 제1 스토리지 서브배선(172)으로 인가된다.
제2 스토리지전압 발생부(198)는 제2 스토리지 메인배선(154)과 전기적으로 연결된다. 제2 스토리지전압 발생부(198)는 제2 스토리지 전압을 발생하여, 제2 스토리지 메인배선(154)으로 상기 제2 스토리지 전압을 인가한다. 그 결과, 상기 제2 스토리지 전압은 제2 스토리지 메인배선(154)을 경유하여, 제2 스토리지 서브배선(174)으로 인가된다.
도 8은 도 7에서 제1 스토리지 전압에 따른 제1 및 제2 화소전극에 충전되는 전압을 나타낸 파형도이다.
도 7 및 도 8을 참조하여 제1 스토리지 전압(Vst1)에 따른 제1 화소전극(HP) 및 제2 화소전극(LP)에 충전되는 전압에 대하여 설명하기로 한다.
우선, 제1 스토리지 전압(Vst1)은 소정의 진폭으로 진동하는 직사각형파이다. 이때, 제1 스토리지 전압(Vst1)의 진폭(Vp)의 크기는 일례로, 3V ~ 7V의 범위를 갖고, 바람직하게 약 5V이다.
한편, 제1 스토리지 메인배선(152)과 중첩되는 제1 화소전극(HP) 및 제2 화소전극(LP)에는 일례로, 공통전압(Vvom)을 기준으로 양 전압이 인가된다. 이때, 제1 화소전극(HP)에 충전된 전압 및 제2 화소전극(LP)에 충전된 전압은 제1 스토리지 전압(Vst1)이 공통전압(Vvom)과 동일하게 0V일 경우, 제1 기준전압(Vb1)을 갖는다. 제1 기준전압(Vb1)은 일례로, 약 2V이다.
그러나, 본 실시예서와 같이 제1 스토리지 전압(Vst1)이 소정의 진폭으로 진동하는 직사각형파일 경우, 제1 화소전극(HP)에 충전된 전압 및 제2 화소전극(LP)에 충전된 전압은 제1 스토리지 전압(Vst1)에 의해 변동된다.
구체적으로 설명하면, 제1 스토리지 전압(Vst1)이 높은 전압을 가질 때, 제1 화소전극(HP)에 충전된 전압은 제1 변동전압(VH)만큼 상승하고, 제2 화소전극(LP)에 충전된 전압은 제2 변동전압(VL)만큼 상승한다. 반면, 제1 스토리지 전압(Vst1)이 낮은 전압을 가질 때, 제1 화소전극(HP)에 충전된 전압 및 제2 화소전극(LP)에 충전된 전압은 제1 기준전압(Vb1)과 거의 동일한 전압을 갖는다.
도 5를 다시 참조하면, 스토리지 자배선(170)과 제1 화소전극(HP) 사이의 제1 중첩영역(OA1)의 면적이 스토리지 자배선(170)과 제2 화소전극(LP) 사이의 제2 중첩영역(OA2)의 면적보다 크다. 이와 같이, 제1 중첩영역(OA1)의 면적이 제2 중첩 영역(OA2)의 면적보다 클 경우, 제1 변동전압(VH)은 제2 변동전압(VL)보다 크다. 일례로, 제1 중첩영역(OA1)의 면적이 제2 중첩영역(OA2)의 면적의 두 배일 경우, 제1 변동전압(VH)은 제2 변동전압(VL)의 두 배이다. 그 결과, 제1 화소전극(HP)에 충전된 전압은 제2 화소전극(LP)에 충전된 전압보다 크다.
도 9는 도 7에서 제2 스토리지 전압에 따른 제1 및 제2 화소전극에 충전되는 전압을 나타낸 파형도이다.
도 7, 도 8 및 도 9를 참조하여 제2 스토리지 전압(Vst2)에 따른 제1 화소전극(HP) 및 제2 화소전극(LP)에 충전되는 전압에 대하여 설명하기로 한다.
우선, 제2 스토리지 전압(Vst2)은 소정의 진폭으로 진동하는 직사각형파이다. 이때, 제2 스토리지 전압(Vst2)은 제1 스토리지 전압(Vst1)과 동일한 진폭은 같으나 위상이 반대인 직사각형파이다.
한편, 제2 스토리지 메인배선(154)과 중첩되는 제1 화소전극(HP) 및 제2 화소전극(LP)에는 일례로, 공통전압(Vvom)을 기준으로 음 전압이 인가된다. 이때, 제1 화소전극(HP)에 충전된 전압 및 제2 화소전극(LP)에 충전된 전압은 제2 스토리지 전압(Vst2)이 공통전압(Vvom)과 동일하게 0V일 경우, 제2 기준전압(Vb2)을 갖는다. 제2 기준전압(Vb1)은 일례로, 약 -2V이다.
그러나, 본 실시예서와 같이 제2 스토리지 전압(Vst2)이 소정의 진폭으로 진동하는 직사각형파일 경우, 제1 화소전극(HP)에 충전된 전압 및 제2 화소전극(LP)에 충전된 전압은 제2 스토리지 전압(Vst2)에 의해 변동된다.
구체적으로 설명하면, 제2 스토리지 전압(Vst2)이 낮은 전압을 가질 때, 제1 화소전극(HP)에 충전된 전압은 제1 변동전압(VH)만큼 하강하고, 제2 화소전극(LP)에 충전된 전압은 제2 변동전압(VL)만큼 하강한다. 반면, 제2 스토리지 전압(Vst2)이 높은 전압을 가질 때, 제1 화소전극(HP)에 충전된 전압 및 제2 화소전극(LP)에 충전된 전압은 제2 기준전압(Vb2)과 거의 동일한 전압을 갖는다.
도 5를 또 다시 참조하면, 제1 중첩영역(OA1)의 면적이 제2 중첩영역(OA2)의 면적보다 크므로, 제1 변동전압(VH)은 제2 변동전압(VL)보다 크다. 일례로, 제1 중첩영역(OA1)의 면적이 제2 중첩영역(OA2)의 면적의 두 배일 경우, 제1 변동전압(VH)은 제2 변동전압(VL)의 두 배이다. 그 결과, 제1 화소전극(HP)에 충전된 전압은 제2 화소전극(LP)에 충전된 전압보다 낮다.
한편 도 6을 다시 참조하면, 제1 변동전압(VH)은 제1 스토리지 전압(Vst1)의 진폭(Vp), 제1 액정 커패시터(Clc1) 및 제1 스토리지 커패시터(Cst1)에 의해 결정된다. 구체적으로, 제1 변동전압(VH)은 아래의 <수식 1>에 의해 결정된다.
<수식 1> VH = Vp {Clc1/(Cst1 + Clc1)}
따라서, 제1 스토리지 전압(Vst1)의 진폭(Vp)이 5V 이고, 제1 액정 커패시터(Clc1)가 1pF 이며, 제1 스토리지 커패시터(Cst1)가 4pF 이면, 제1 변동전압(VH)은 4V 값을 갖는다.
또한, 제2 변동전압(VL)은 제2 스토리지 전압(Vst2)의 진폭(Vp), 제2 액정 커패시터(Clc2) 및 제2 스토리지 커패시터(Cst2)에 의해 결정된다. 구체적으로, 제2 변동전압(VL)은 아래의 <수식 2>에 의해 결정된다.
<수식 2> VL = Vp {Clc2/(Cst2 + Clc2)}
따라서, 제2 스토리지 전압(Vst1, Vst2)의 진폭(Vp)이 5V 이고, 제2 액정 커패시터(Clc1)가 2pF 이며, 제2 스토리지 커패시터(Cst2)가 2pF 이면, 제2 변동전압(VH)은 2.5V 값을 갖는다.
한편 본 실시예에서, 제1 액정 커패시터(Clc1)가 1pF 값을 갖고, 제2 액정 커패시터(Clc1)가 2pF 값을 갖는 이유는 제2 화소전극(LP)의 면적이 제1 화소전극(HP)의 면적의 두 배이기 때문이다.
또한, 제1 스토리지 커패시터(Cst1)가 4pF 값을 갖고, 제2 스토리지 커패시터(Cst2)가 2pF 값을 갖는 이유는 제1 중첩영역(OA1)의 면적이 제2 중첩영역(OA2)의 면적의 두 배이기 때문이다.
이와 같이, 본 실시예에 따르면, 스토리지 자배선(170)이 상기 각 단위화소 내에 서로 분리되도록 형성된 제1 화소전극(HP) 및 제2 화소전극(LP)과 서로 다른 면적으로 중첩됨에 따라, 제1 스토리지 커패시터(Cst1) 및 제2 스토리지 커패시터(Cst2)가 서로 달라진다.
그 결과, 제1 화소전극(HP) 및 제2 화소전극(LP)에 동일한 구동전압이 인가되더라도, 제1 스토리지 커패시터(Cst1) 및 제2 스토리지 커패시터(Cst2)의 차이에 의해 제1 화소전극(HP)에 충전되는 전압과 제2 화소전극(LP)에 충전되는 전압이 서로 달라진다.
결국, 제1 화소전극(HP)에 충전되는 전압과 제2 화소전극(LP)에 충전되는 전압이 서로 달라질 경우, 표시장치(600)의 시야각은 보다 향상될 수 있다.
이와 같은 본 발명에 의하면, 스토리지 주배선이 단위화소 내에 서로 분리되도록 형성된 제1 화소전극 및 제2 화소전극과 서로 다른 면적으로 중첩됨에 따라, 제1 스토리지 커패시터 및 제2 스토리지 커패시터가 서로 달라지고, 그 결과 제1 화소전극 및 제2 화소전극에 서로 다른 전압이 인가되어 표시장치의 시야각을 보다 향상시킬 수 있다.
앞서 설명한 본 발명의 상세한 설명에서는 본 발명의 바람직한 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (24)

  1. 서로 교차되는 게이트 배선 및 데이터 배선과 전기적으로 연결된 제1 박막 트랜지스터;
    상기 게이트 배선 및 상기 데이터 배선과 전기적으로 연결된 제2 박막 트랜지스터;
    상기 제1 박막 트랜지스터와 전기적으로 연결된 제1 화소전극;
    상기 제2 박막 트랜지스터와 전기적으로 연결된 제2 화소전극; 및
    상기 데이터 배선과 평행하게 형성되고, 상기 제1 및 제2 화소전극 각각과 서로 다른 면적으로 중첩되는 스토리지 배선을 포함하는 것을 특징으로 하는 어레이 기판.
  2. 제1항에 있어서, 상기 제1 박막 트랜지스터의 게이트 전극 및 소스 전극은 상기 제2 박막 트랜지스터의 게이트 전극 및 소스 전극과 전기적으로 연결되고,
    상기 제1 박막 트랜지스터의 드레인 전극은 상기 제2 박막 트랜지스터의 드레인 전극과 전기적으로 분리된 것을 특징으로 하는 어레이 기판.
  3. 제1항에 있어서, 상기 스토리지 배선은 상기 제1 화소전극과 제1 중첩면적으로 중첩되고, 상기 제2 화소전극과 제2 중첩면적으로 중첩되며,
    상기 제1 중첩면적은 상기 제2 중첩면적보다 큰 것을 특징으로 하는 어레이 기판.
  4. 제3항에 있어서, 상기 제1 중첩면적은 상기 제2 중첩면적의 두 배인 것을 특징으로 하는 어레이 기판.
  5. 제3항에 있어서, 상기 제1 화소전극과 중첩되는 상기 스토리지 배선의 폭은 상기 제2 화소전극과 중첩되는 상기 스토리지 배선의 폭보다 큰 것을 특징으로 하는 어레이 기판.
  6. 제3항에 있어서, 상기 제2 화소전극은 상기 제1 화소전극을 감싸는 형상을 갖는 것을 특징으로 하는 어레이 기판.
  7. 제6항에 있어서, 상기 제2 화소전극은 상기 제1 화소전극의 면적의 두 배인 것을 특징으로 하는 어레이 기판.
  8. 제1항에 있어서, 상기 게이트 배선은 복수개가 제1 방향으로 형성되고, 상기 데이터 배선은 복수개가 상기 제1 방향과 수직한 제2 방향으로 형성되며,
    상기 제1 및 제2 화소전극은 상기 게이트 배선들 및 상기 데이터 배선들에 의해 정의된 복수의 단위화소들 내에 각각 형성되는 것을 특징으로 하는 어레이 기판.
  9. 제8항에 있어서, 상기 스토리지 배선은
    상기 제1 및 제2 화소전극들 중 홀수 번째 열에 배치된 제1 및 제2 화소전극들과 중첩되도록 배치되고, 제1 스토리지 전압이 인가되는 제1 스토리지 서브배선; 및
    상기 제1 및 제2 화소전극들 중 짝수 번째 열에 배치된 제1 및 제2 화소전극들과 중첩되도록 배치되고, 상기 제1 스토리지 전압과 다른 제2 스토리지 전압이 인가되는 제2 스토리지 서브배선을 포함하는 것을 특징으로 하는 어레이 기판.
  10. 제9항에 있어서, 상기 제1 스토리지 서브배선의 일단과 전기적으로 연결되어, 상기 제1 스토리지 서브배선으로 상기 제1 스토리지 전압을 제공하는 제1 스토리지 메인배선; 및
    상기 제2 스토리지 서브배선의 일단과 전기적으로 연결되어, 상기 제2 스토리지 서브배선으로 상기 제2 스토리지 전압을 제공하는 제2 스토리지 메인배선을 더 포함하는 것을 특징으로 하는 어레이 기판.
  11. 제10항에 있어서, 상기 제1 및 제2 스토리지 메인배선은 상기 게이트 배선과 동일층에 형성되고, 상기 게이트 배선과 평행하도록 상기 제1 방향으로 형성된 것을 특징으로 하는 어레이 기판.
  12. 제11항에 있어서, 상기 제1 및 제2 스토리지 메인배선의 상부에는 제1 절연층이 형성되고, 상기 제1 절연층 상에는 상기 제1 및 제2 스토리지 서브배선이 형성되며, 상기 제1 및 제2 스토리지 서브배선의 상부에는 제2 절연층이 형성되는 것을 특징으로 하는 어레이 기판.
  13. 제12항에 있어서, 상기 제1 스토리지 서브배선의 일단이 노출되도록 상기 제2 절연층에 제1 콘택홀이 형성되고, 상기 제1 스토리지 메인배선의 일부가 노출되도록 상기 제1 및 제2 절연층에 제2 콘택홀이 형성되며,
    상기 제2 스토리지 서브배선의 일단이 노출되도록 상기 제2 절연층에 제3 콘택홀이 형성되고, 상기 제2 스토리지 메인배선의 일부가 노출되도록 상기 제1 및 제2 절연층에 제4 콘택홀이 형성되는 것을 특징으로 하는 어레이 기판.
  14. 제13항에 있어서, 상기 제2 절연층 상에 형성되고, 상기 제1 및 제2 콘택홀을 통해 상기 제1 스토리지 서브배선 및 상기 제1 스토리지 메인배선과 전기적으로 연결되는 제1 연결전극; 및
    상기 제2 절연층 상에 형성되고, 상기 제3 및 제4 콘택홀을 통해 상기 제2 스토리지 서브배선 및 상기 제2 스토리지 메인배선과 전기적으로 연결되는 제2 연결전극을 포함하는 것을 특징으로 하는 어레이 기판.
  15. 제14항에 있어서, 상기 제1 및 제2 연결전극은 상기 화소전극과 동일층에 형 성되고, 투명한 도전성 물질로 이루어진 것을 특징으로 하는 어레이 기판.
  16. 제8항에 있어서, 상기 단위화소들은 상기 제2 방향보다 상기 제1 방향으로 긴 직사각형 형상을 갖는 것을 특징으로 하는 어레이 기판.
  17. 제16항에 있어서, 상기 제1 및 제2 박막 트랜지스터는 상기 데이터 배선을 기준으로 좌측 및 우측에 상기 제2 방향을 따라 번갈아 가며 형성된 것을 특징으로 하는 어레이 기판.
  18. 어레이 기판, 상기 어레이 기판과 대향하는 대향 기판, 상기 어레이 기판과 상기 대향 기판 사이에 개재된 액정층 및 상기 어레이 기판과 전기적으로 연결된 구동유닛을 포함하는 표시장치에 있어서,
    상기 어레이 기판은
    서로 교차되는 게이트 배선 및 데이터 배선과 전기적으로 연결된 제1 박막 트랜지스터;
    상기 게이트 배선 및 상기 데이터 배선과 전기적으로 연결된 제2 박막 트랜지스터;
    상기 제1 박막 트랜지스터와 전기적으로 연결된 제1 화소전극;
    상기 제2 박막 트랜지스터와 전기적으로 연결된 제2 화소전극; 및
    상기 데이터 배선과 평행하게 형성되고, 상기 제1 및 제2 화소전극 각각과 서로 다른 면적으로 중첩되는 스토리지 배선을 포함하는 것을 특징으로 하는 표시장치.
  19. 제18항에 있어서, 상기 게이트 배선은 복수개가 제1 방향으로 형성되고, 상기 데이터 배선은 복수개가 상기 제1 방향과 수직한 제2 방향으로 형성되며,
    상기 제1 및 제2 화소전극은 상기 게이트 배선들 및 상기 데이터 배선들에 의해 정의된 복수의 단위화소들 내에 각각 형성되는 것을 특징으로 하는 표시장치.
  20. 제19항에 있어서, 상기 스토리지 배선은
    상기 제1 및 제2 화소전극들 중 홀수 번째 열에 배치된 제1 및 제2 화소전극들과 중첩되도록 배치된 제1 스토리지 서브배선; 및
    상기 제1 및 제2 화소전극들 중 짝수 번째 열에 배치된 제1 및 제2 화소전극들과 중첩되도록 배치된 제2 스토리지 서브배선을 포함하는 것을 특징으로 하는 표시장치.
  21. 제20항에 있어서, 상기 어레이 기판은
    상기 제1 스토리지 서브배선의 일단과 전기적으로 연결된 제1 스토리지 메인배선; 및
    상기 제2 스토리지 서브배선의 일단과 전기적으로 연결된 제2 스토리지 메인배선을 더 포함하는 것을 특징으로 하는 표시장치.
  22. 제21항에 있어서, 상기 구동유닛은
    제1 스토리지 전압을 발생시켜, 상기 제1 스토리지 메인배선으로 인가하는 제1 스토리지전압 발생부; 및
    상기 제1 스토리지 전압과 다른 제2 스토리지 전압을 발생시켜, 상기 제2 스토리지 메인배선으로 인가하는 제2 스토리지전압 발생부를 포함하는 것을 특징으로 하는 표시장치.
  23. 제22항에 있어서, 상기 제1 및 제2 스토리지 전압은 소정의 진폭으로 진동하는 직사각형파인 것을 특징으로 하는 표시장치.
  24. 제23항에 있어서, 상기 제1 및 제2 스토리지 전압은 서로 진폭은 같으나 위상이 반대인 직사각형파인 것을 특징으로 하는 표시장치.
KR1020060085997A 2006-09-07 2006-09-07 어레이 기판 및 이를 갖는 표시장치 KR101349092B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020060085997A KR101349092B1 (ko) 2006-09-07 2006-09-07 어레이 기판 및 이를 갖는 표시장치
US11/849,130 US7777820B2 (en) 2006-09-07 2007-08-31 Array substrate and display apparatus having the same
EP07017276A EP1898254B1 (en) 2006-09-07 2007-09-04 Array substrate and display apparatus having the same
TW096133236A TWI418907B (zh) 2006-09-07 2007-09-06 陣列基材及具有該基材之顯示裝置
CN2007101492094A CN101140943B (zh) 2006-09-07 2007-09-07 阵列基底及具有该阵列基底的显示装置
JP2007232130A JP5522892B2 (ja) 2006-09-07 2007-09-07 アレイ基板及びこれを有する表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060085997A KR101349092B1 (ko) 2006-09-07 2006-09-07 어레이 기판 및 이를 갖는 표시장치

Publications (2)

Publication Number Publication Date
KR20080022625A true KR20080022625A (ko) 2008-03-12
KR101349092B1 KR101349092B1 (ko) 2014-01-09

Family

ID=38606685

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060085997A KR101349092B1 (ko) 2006-09-07 2006-09-07 어레이 기판 및 이를 갖는 표시장치

Country Status (6)

Country Link
US (1) US7777820B2 (ko)
EP (1) EP1898254B1 (ko)
JP (1) JP5522892B2 (ko)
KR (1) KR101349092B1 (ko)
CN (1) CN101140943B (ko)
TW (1) TWI418907B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100023530A (ko) * 2008-08-22 2010-03-04 삼성전자주식회사 액정 표시 장치
US8358295B2 (en) 2009-03-05 2013-01-22 Samsung Display Co., Ltd. Vertical alignment display device with enhanced contrast

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100024140A (ko) * 2008-08-25 2010-03-05 삼성전자주식회사 액정 표시 장치
US8520157B2 (en) * 2008-09-19 2013-08-27 Sharp Kabushiki Kaisha Display device
KR101575175B1 (ko) * 2008-12-24 2015-12-09 삼성디스플레이 주식회사 박막 트랜지스터 기판
US8570453B2 (en) * 2009-02-03 2013-10-29 Sharp Kabushiki Kaisha Active matrix substrate, liquid crystal panel, liquid crystal display unit, liquid crystal display device and television receiver
WO2010089922A1 (ja) 2009-02-03 2010-08-12 シャープ株式会社 アクティブマトリクス基板、液晶パネル、液晶表示装置、液晶表示ユニット、テレビジョン受像機
TWI412855B (zh) * 2009-04-09 2013-10-21 Wintek Corp 液晶顯示裝置及其驅動方法
WO2011078173A1 (ja) 2009-12-25 2011-06-30 シャープ株式会社 液晶表示装置
JP5116903B2 (ja) * 2010-07-09 2013-01-09 シャープ株式会社 液晶表示装置
KR20120017244A (ko) * 2010-08-18 2012-02-28 삼성전기주식회사 다층 전도체 라인 형성 방법과 이를 이용한 전자종이 패널
KR101833498B1 (ko) * 2010-10-29 2018-03-02 삼성디스플레이 주식회사 액정 표시 장치
KR101874106B1 (ko) * 2011-02-28 2018-07-04 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US10191342B2 (en) 2013-10-30 2019-01-29 Sakai Display Products Corporation Display panel
US9182643B1 (en) * 2014-05-27 2015-11-10 Apple Inc. Display having pixel circuits with adjustable storage capacitors
CN107369694B (zh) 2017-08-30 2019-10-01 京东方科技集团股份有限公司 一种阵列基板及其制备方法、驱动方法、显示装置
US10522102B2 (en) 2018-02-09 2019-12-31 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display panel and liquid crystal display with enhanced viewing-angle color deviation and improved display quality
CN108254951B (zh) * 2018-02-09 2020-10-09 深圳市华星光电半导体显示技术有限公司 一种显示面板以及液晶显示器
CN113593497B (zh) * 2021-07-30 2022-04-19 惠科股份有限公司 显示面板、驱动方法和显示装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2803677B2 (ja) * 1989-07-27 1998-09-24 株式会社日立製作所 液晶表示装置
JP3346493B2 (ja) * 1993-01-14 2002-11-18 富士通株式会社 液晶表示装置
JPH0713191A (ja) * 1993-06-28 1995-01-17 Casio Comput Co Ltd アクティブマトリックス液晶表示素子
JP3011072B2 (ja) 1994-09-21 2000-02-21 松下電器産業株式会社 液晶表示装置
US6014190A (en) * 1995-11-30 2000-01-11 Samsung Electronics Co., Ltd. In-plane switching liquid crystal display and a manufacturing method thereof
JP2001281690A (ja) * 2000-03-31 2001-10-10 Fujitsu Ltd 液晶表示装置及びその修復方法
KR100338012B1 (ko) 2000-07-27 2002-05-24 윤종용 스윙 공통 전극을 이용한 액정 표시 장치 및 이의 구동 방법
JP3845763B2 (ja) * 2000-08-08 2006-11-15 カシオ計算機株式会社 液晶表示装置
JP2005506575A (ja) * 2001-09-26 2005-03-03 サムスン エレクトロニクス カンパニー リミテッド 薄膜トランジスタ基板及びその製造方法と液晶表示装置
KR20030075046A (ko) * 2002-03-15 2003-09-22 엘지.필립스 엘시디 주식회사 액정 표시 장치 및 그 제조 방법
US7206048B2 (en) * 2003-08-13 2007-04-17 Samsung Electronics Co., Ltd. Liquid crystal display and panel therefor
JP4467334B2 (ja) * 2004-03-04 2010-05-26 シャープ株式会社 液晶表示装置
KR101004415B1 (ko) 2004-08-12 2010-12-28 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
JP4387278B2 (ja) * 2004-09-29 2009-12-16 シャープ株式会社 液晶パネル及び液晶表示装置
JP4571845B2 (ja) * 2004-11-08 2010-10-27 シャープ株式会社 液晶表示装置用基板及びそれを備えた液晶表示装置及びその駆動方法
KR101240642B1 (ko) * 2005-02-11 2013-03-08 삼성디스플레이 주식회사 액정 표시 장치
KR101186878B1 (ko) 2005-08-26 2012-10-02 엘지디스플레이 주식회사 브이에이 모드 액정표시장치 및 그 구동방법

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20100023530A (ko) * 2008-08-22 2010-03-04 삼성전자주식회사 액정 표시 장치
US9091890B2 (en) 2008-08-22 2015-07-28 Samsung Display Co., Ltd. Liquid crystal display
US8358295B2 (en) 2009-03-05 2013-01-22 Samsung Display Co., Ltd. Vertical alignment display device with enhanced contrast
US8854287B2 (en) 2009-03-05 2014-10-07 Samsung Display Co., Ltd. Vertical alignment display device with enhanced contrast

Also Published As

Publication number Publication date
CN101140943B (zh) 2010-10-27
US7777820B2 (en) 2010-08-17
JP2008065334A (ja) 2008-03-21
EP1898254B1 (en) 2012-01-11
TW200817802A (en) 2008-04-16
JP5522892B2 (ja) 2014-06-18
KR101349092B1 (ko) 2014-01-09
TWI418907B (zh) 2013-12-11
US20080062108A1 (en) 2008-03-13
EP1898254A1 (en) 2008-03-12
CN101140943A (zh) 2008-03-12

Similar Documents

Publication Publication Date Title
KR101349092B1 (ko) 어레이 기판 및 이를 갖는 표시장치
US8471974B2 (en) Array substrate, display panel having the same and method of manufacturing the same
KR101439268B1 (ko) 횡전계 방식 액정표시장치용 어레이 기판
JP5602575B2 (ja) 表示基板、それの製造方法、及びそれを有する表示装置
JP5590764B2 (ja) 液晶表示装置
US6762815B2 (en) In-plane switching LCD with a redundancy structure for an opened common electrode and a high storage capacitance
KR100634950B1 (ko) 액정 표시 장치
KR20080009796A (ko) 어레이 기판 및 이를 갖는 표시패널
CN102478736A (zh) 液晶显示器的阵列基板和包括该阵列基板的液晶显示器
US9897870B2 (en) Liquid crystal display
JP4082493B2 (ja) 液晶表示装置
KR20190020878A (ko) 표시 장치
US20090091672A1 (en) Liquid crystal display device
JP4466708B2 (ja) 液晶装置
KR101376067B1 (ko) 표시기판, 이를 갖는 표시패널 및 이의 구동방법
JP4812839B2 (ja) Tft基板およびそれを備える液晶表示パネルならびに液晶表示装置、tft基板の製造方法
KR102076841B1 (ko) 보조 공통 배선을 구비한 평판 표시장치용 박막 트랜지스터 기판
KR20080050704A (ko) 어레이 기판 및 이를 갖는 표시패널
KR20070047861A (ko) 표시 기판과, 이를 구비한 액정표시패널 및 표시 장치
KR20070076622A (ko) 어레이 기판, 이를 갖는 표시패널 및 표시장치
KR101320499B1 (ko) 액정표시소자
JP2008233142A (ja) 電気光学装置、電気光学装置の製造方法及び電子機器
JP4112599B2 (ja) 液晶表示装置
JP6936750B2 (ja) 液晶表示装置
KR102371386B1 (ko) 수평 전계형 액정 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
E902 Notification of reason for refusal
B701 Decision to grant
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee