KR20060081561A - 반도체 소자의 자기정렬 콘택 플러그 형성 방법 - Google Patents
반도체 소자의 자기정렬 콘택 플러그 형성 방법 Download PDFInfo
- Publication number
- KR20060081561A KR20060081561A KR1020050002051A KR20050002051A KR20060081561A KR 20060081561 A KR20060081561 A KR 20060081561A KR 1020050002051 A KR1020050002051 A KR 1020050002051A KR 20050002051 A KR20050002051 A KR 20050002051A KR 20060081561 A KR20060081561 A KR 20060081561A
- Authority
- KR
- South Korea
- Prior art keywords
- region
- forming
- conductive layer
- layer
- contact plug
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 97
- 239000004065 semiconductor Substances 0.000 title claims abstract description 69
- 239000010410 layer Substances 0.000 claims abstract description 174
- 238000005530 etching Methods 0.000 claims abstract description 54
- 239000011229 interlayer Substances 0.000 claims abstract description 50
- 239000000758 substrate Substances 0.000 claims abstract description 46
- 230000004888 barrier function Effects 0.000 claims abstract description 37
- 238000002161 passivation Methods 0.000 claims abstract description 19
- 230000001681 protective effect Effects 0.000 claims abstract description 18
- 239000000463 material Substances 0.000 claims description 23
- 150000004767 nitrides Chemical class 0.000 claims description 15
- 239000002002 slurry Substances 0.000 claims description 14
- CETPSERCERDGAM-UHFFFAOYSA-N ceric oxide Chemical compound O=[Ce]=O CETPSERCERDGAM-UHFFFAOYSA-N 0.000 claims description 7
- 229910000422 cerium(IV) oxide Inorganic materials 0.000 claims description 7
- 239000011241 protective layer Substances 0.000 claims description 7
- RTZKZFJDLAIYFH-UHFFFAOYSA-N Diethyl ether Chemical compound CCOCC RTZKZFJDLAIYFH-UHFFFAOYSA-N 0.000 claims description 6
- 238000005498 polishing Methods 0.000 claims description 6
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 6
- 229920005591 polysilicon Polymers 0.000 claims description 6
- 239000005380 borophosphosilicate glass Substances 0.000 claims description 4
- 229910003481 amorphous carbon Inorganic materials 0.000 claims description 3
- 238000004140 cleaning Methods 0.000 claims description 3
- 229920000412 polyarylene Polymers 0.000 claims description 3
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 claims description 2
- 238000004380 ashing Methods 0.000 claims description 2
- 239000011521 glass Substances 0.000 claims description 2
- 239000005368 silicate glass Substances 0.000 claims description 2
- 229920003209 poly(hydridosilsesquioxane) Polymers 0.000 claims 2
- 238000000151 deposition Methods 0.000 claims 1
- 230000005389 magnetism Effects 0.000 abstract 1
- 125000006850 spacer group Chemical group 0.000 description 8
- 238000004519 manufacturing process Methods 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 4
- 238000001459 lithography Methods 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- MCMNRKCIXSYSNV-UHFFFAOYSA-N Zirconium dioxide Chemical compound O=[Zr]=O MCMNRKCIXSYSNV-UHFFFAOYSA-N 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 230000009969 flowable effect Effects 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 229910021332 silicide Inorganic materials 0.000 description 2
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 2
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- 238000004377 microelectronic Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- TXEYQDLBPFQVAA-UHFFFAOYSA-N tetrafluoromethane Chemical compound FC(F)(F)F TXEYQDLBPFQVAA-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76897—Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
-
- E—FIXED CONSTRUCTIONS
- E06—DOORS, WINDOWS, SHUTTERS, OR ROLLER BLINDS IN GENERAL; LADDERS
- E06B—FIXED OR MOVABLE CLOSURES FOR OPENINGS IN BUILDINGS, VEHICLES, FENCES OR LIKE ENCLOSURES IN GENERAL, e.g. DOORS, WINDOWS, BLINDS, GATES
- E06B3/00—Window sashes, door leaves, or like elements for closing wall or like openings; Layout of fixed or moving closures, e.g. windows in wall or like openings; Features of rigidly-mounted outer frames relating to the mounting of wing frames
- E06B3/70—Door leaves
- E06B3/7001—Coverings therefor; Door leaves imitating traditional raised panel doors, e.g. engraved or embossed surfaces, with trim strips applied to the surfaces
-
- E—FIXED CONSTRUCTIONS
- E06—DOORS, WINDOWS, SHUTTERS, OR ROLLER BLINDS IN GENERAL; LADDERS
- E06B—FIXED OR MOVABLE CLOSURES FOR OPENINGS IN BUILDINGS, VEHICLES, FENCES OR LIKE ENCLOSURES IN GENERAL, e.g. DOORS, WINDOWS, BLINDS, GATES
- E06B3/00—Window sashes, door leaves, or like elements for closing wall or like openings; Layout of fixed or moving closures, e.g. windows in wall or like openings; Features of rigidly-mounted outer frames relating to the mounting of wing frames
- E06B3/70—Door leaves
- E06B3/82—Flush doors, i.e. with completely flat surface
-
- E—FIXED CONSTRUCTIONS
- E06—DOORS, WINDOWS, SHUTTERS, OR ROLLER BLINDS IN GENERAL; LADDERS
- E06B—FIXED OR MOVABLE CLOSURES FOR OPENINGS IN BUILDINGS, VEHICLES, FENCES OR LIKE ENCLOSURES IN GENERAL, e.g. DOORS, WINDOWS, BLINDS, GATES
- E06B7/00—Special arrangements or measures in connection with doors or windows
- E06B7/16—Sealing arrangements on wings or parts co-operating with the wings
- E06B7/22—Sealing arrangements on wings or parts co-operating with the wings by means of elastic edgings, e.g. elastic rubber tubes; by means of resilient edgings, e.g. felt or plush strips, resilient metal strips
- E06B7/23—Plastic, sponge rubber, or like strips or tubes
- E06B7/2305—Plastic, sponge rubber, or like strips or tubes with an integrally formed part for fixing the edging
- E06B7/2307—Plastic, sponge rubber, or like strips or tubes with an integrally formed part for fixing the edging with a single sealing-line or -plane between the wing and the part co-operating with the wing
-
- E—FIXED CONSTRUCTIONS
- E05—LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
- E05Y—INDEXING SCHEME ASSOCIATED WITH SUBCLASSES E05D AND E05F, RELATING TO CONSTRUCTION ELEMENTS, ELECTRIC CONTROL, POWER SUPPLY, POWER SIGNAL OR TRANSMISSION, USER INTERFACES, MOUNTING OR COUPLING, DETAILS, ACCESSORIES, AUXILIARY OPERATIONS NOT OTHERWISE PROVIDED FOR, APPLICATION THEREOF
- E05Y2800/00—Details, accessories and auxiliary operations not otherwise provided for
- E05Y2800/40—Physical or chemical protection
- E05Y2800/422—Physical or chemical protection against vibration or noise
-
- E—FIXED CONSTRUCTIONS
- E05—LOCKS; KEYS; WINDOW OR DOOR FITTINGS; SAFES
- E05Y—INDEXING SCHEME ASSOCIATED WITH SUBCLASSES E05D AND E05F, RELATING TO CONSTRUCTION ELEMENTS, ELECTRIC CONTROL, POWER SUPPLY, POWER SIGNAL OR TRANSMISSION, USER INTERFACES, MOUNTING OR COUPLING, DETAILS, ACCESSORIES, AUXILIARY OPERATIONS NOT OTHERWISE PROVIDED FOR, APPLICATION THEREOF
- E05Y2900/00—Application of doors, windows, wings or fittings thereof
- E05Y2900/10—Application of doors, windows, wings or fittings thereof for buildings or parts thereof
- E05Y2900/112—Application of doors, windows, wings or fittings thereof for buildings or parts thereof for restrooms
Landscapes
- Engineering & Computer Science (AREA)
- Civil Engineering (AREA)
- Structural Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Memories (AREA)
Abstract
반도체 기판상의 자기정렬 콘택 형성 예정 영역에 보호막 패턴을 형성하고, 자기정렬 콘택 플러그를 형성하지 않는 나머지 영역에만 층간절연막을 형성함으로써 콘택 플러그 형성 예정 영역에서의 층간절연막 에칭 공정이 생략된 반도체 소자의 자기정렬 콘택 플러그 형성 방법에 관하여 개시한다. 본 발명에 따른 반도체 소자의 자기정렬 콘택 플러그 형성 방법에서는 콘택 플러그 형성 예정 영역인 제1 영역과 상기 제1 영역을 제외한 나머지 영역인 제2 영역을 포함하는 반도체 기판을 준비한다. 상기 반도체 기판상에 에칭 장벽층에 의하여 그 상면 및 측벽이 덮인 제1 도전층을 형성한다. 상기 반도체 기판상의 상기 제1 영역 위에만 상기 에칭 장벽층 및 상기 반도체 기판의 표면을 덮는 보호막 패턴을 형성한다. 상기 반도체 기판의 제2 영역 위에만 선택적으로 평탄화된 층간절연막을 형성한다. 상기 보호막 패턴을 제거하여 상기 제1 영역에서 상기 제1 도전층 및 에칭 장벽층 사이로 반도체 기판의 표면을 노출시킨다. 상기 제1 영역에서 노출된 반도체 기판의 표면 위에 상기 제1 도전층 및 에칭 장벽층에 의하여 자기정렬되는 콘택 플러그를 형성한다.
자기정렬 콘택, 희생막, PAE, CMP
Description
도 1 내지 도 8은 본 발명의 바람직한 실시예에 따른 반도체 소자의 자기정렬 콘택 플러그 형성 방법을 설명하기 위하여 공정 순서에 따라 도시한 단면도들이다.
<도면의 주요 부분에 대한 부호의 설명>
10: 반도체 기판, 12: 소자분리 영역, 20: 도전층, 22: 도핑된 폴리실리콘층, 24: 금속 실리사이드층, 32: 마스크층, 34: 절연 스페이서, 50: 보호막, 50a: 보호막 패턴, 60: 층간절연막, 60a: 펑탄화된 층간절연막, 70: 플러그 형성용 도전층, 70a: 콘택 플러그.
본 발명은 반도체 소자의 제조 방법에 관한 것으로, 특히 도전층에 의하여 자기정렬되는 콘택 플러그를 형성하는 데 있어서 CMP (chemical mechanical polishing) 공정이 이용되는 반도체 소자의 자기정렬 콘택 플러그 형성 방법에 관한 것이다.
반도체 소자가 고집적화됨에 따라 하부 배선층과 상부 배선층을 연결시키는 콘택홀과 그 주변 배선과의 간격이 감소하고, 또한 상기 콘택홀의 아스펙트 비(aspect ratio)가 증가한다. 따라서, 다층 배선 구조를 채용하는 고집적 반도체 소자에서 리소그래피(lithography) 공정을 이용하여 콘택홀을 형성할 때 정확하고 엄격한 공정 조건이 요구되며, 특히 디자인 룰(design rule)이 0.25μm 이하인 소자를 제조하는 데 있어서 현재의 리소그래피 기술로는 원하는 공정을 재현성있게 실현하는 데 한계가 있다.
그에 따라, 콘택홀을 형성할 때 리소그래피 공정의 한계를 극복하기 위하여 자기정렬 방법으로 콘택홀을 형성하고, 상기 콘택홀에 도전 물질을 채워 콘택 플러그를 형성하는 기술이 개발되었다. 자기정렬 방법으로 콘택홀을 형성하는 데 있어서 통상적으로 도전막을 덮고 있는 질화막을 에칭 장벽층으로 사용한다.
종래 기술에서는, 질화막을 에칭 장벽층으로 하여 자기정렬 방법으로 콘택홀을 형성하기 위하여, 먼저 통상의 포토리소그래피 공정을 이용한 패터닝 방법에 의하여 반도체 기판상에 그 상면 및 측벽이 각각 에칭 장벽층으로 덮인 소정의 하부 구조물, 예를 들면 게이트 전극과 같은 도전층을 형성한 후, 그 위에 산화막으로 이루어지는 층간절연막을 형성한다. 그 후, 콘택홀 영역으로 예정된 부분 위의 층간절연막을 노출시키는 포토레지스트 패턴을 형성하고, 상기 노출된 층간절연막을 에칭하여 자기정렬 콘택홀을 형성한다. 이 때, 상기 층간절연막과 에칭 장벽층인 질화막간의 에칭 선택비 차이가 큰 조건으로 상기 층간절연막을 에칭하여 콘택홀을 형성하며, 에칭 공정시 에칭 선택비를 증가시키기 위하여 다량의 폴리머를 발생시 키는 과탄소 탄화불소가스(carbon rich carbon fluoride gases), 예를 들면 C4F8, C5F8 등을 사용한다. 따라서, 에칭 선택비를 증가시키는 조건으로 에칭 공정을 행하면 폴리머 생성량이 증가하여 콘택홀이 형성되기 전에 에칭이 정지되는 문제점이 생긴다. 한편, 층간절연막과 질화막 에칭 장벽층과의 사이의 에칭 선택비 차이를 작게 하면 콘택홀 형성 전에 에칭 정지되는 문제는 생기지 않으나 층간절연막 에칭시 상기 질화막의 소모량이 많아져서 에칭 후 남아 있는 질화막으로는 상기 도전층 주위에서 필요로 하는 최소한의 절연 길이를 확보하기 어렵다. 그 결과, 상기 콘택홀 내에 형성되는 자기정렬 콘택과 상기 도전층간에 단락이 발생하기 쉽다. 따라서, 고집적 반도체 소자 제조를 위한 자기정렬 콘택홀 형성시 최적 공정 조건의 공정 마진이 적고, 소자 제조 공정의 재현성이 저하될 뿐 만 아니라 소자 동작의 신뢰성이 저하된다.
또한, 자기정렬 콘택홀 형성을 위하여 층간절연막을 에칭할 때 오버에칭이 수반됨에 따라 웨이퍼 상에서 자기정렬 콘택을 형성하지 않는 영역에 비하여 자기정렬 콘택을 형성하는 영역에서 상기 도전층의 상면을 덮고 있는 질화막 소모량이 많아진다. 따라서, 자기정렬 콘택홀을 형성하는 영역과 형성하지 않는 영역간에 상기 도전층 상면에서의 질화막 에칭 장벽층의 높이 차이가 커지게 된다. 그 결과, 상기 자기정렬 콘택홀 내에 도전 물질을 채운 후 각각의 콘택 패드 분리를 위한 CMP 공정을 행할 때 각각의 콘택 패드의 미분리 지점이 발생된다. 또한, 콘택 패드의 전 영역을 완전히 분리하기 위하여 CMP 진행 시간을 증가시킬 경우, 질화막 에 칭 장벽층의 소모량이 많아져서 상기 도전층 주위에서 필요로 하는 최소한의 절연 길이를 확보하기 어렵기 때문에 콘택 패드 분리를 위한 CMP 공정시 공정 마진이 감소되는 문제가 있다.
본 발명은 상기한 종래 기술에서의 문제점을 극복하기 위하여 제안된 것으로, 본 발명의 목적은 도전층을 덮고 있는 에칭 장벽층의 소모량을 줄이고 자기정렬 콘택홀을 형성하는 영역과 형성하지 않는 영역간에 상기 도전층 상면에서의 에칭 장벽층 높이 차이가 발생하는 것을 억제함으로써 CMP 공정 마진을 증가시키고 도전층간의 단락 발생을 방지함으로써 신뢰성을 향상시킬 수 있는 반도체 소자의 자기정렬 콘택 플러그 형성 방법을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명에 따른 반도체 소자의 자기정렬 콘택 플러그 형성 방법에서는 콘택 플러그 형성 예정 영역인 제1 영역과 상기 제1 영역을 제외한 나머지 영역인 제2 영역을 포함하는 반도체 기판을 준비한다. 상기 반도체 기판상에 에칭 장벽층에 의하여 그 상면 및 측벽이 덮인 제1 도전층을 형성한다. 상기 반도체 기판상의 상기 제1 영역 위에만 상기 에칭 장벽층 및 상기 반도체 기판의 표면을 덮는 보호막 패턴을 형성한다. 상기 반도체 기판의 제2 영역 위에만 선택적으로 평탄화된 층간절연막을 형성한다. 상기 보호막 패턴을 제거하여 상기 제1 영역에서 상기 제1 도전층 및 에칭 장벽층 사이로 반도체 기판의 표면을 노출시킨다. 상기 제1 영역에서 노출된 반도체 기판의 표면 위에 상기 제1 도전층 및 에칭 장벽층에 의하여 자기정렬되는 콘택 플러그를 형성한다.
상기 보호막 패턴은 PAE (polyarylene ether)계 재료, ACL (amorphous carbon layer), 및 SiOC로 이루어지는 군에서 선택되는 하나의 물질로 형성될 수 있다.
상기 제2 영역에만 평탄화된 층간절연막을 형성하기 위한 예시적인 방법에 있어서, 먼저 상기 제2 영역 및 상기 보호막 패턴을 동시에 덮는 층간절연막을 형성한다. 그 후, 상기 보호막 패턴의 상면이 노출될 때까지 상기 층간절연막을 그 상면으로부터 소정 두께 만큼 제거한다.
상기 콘택 플러그를 형성하기 위한 예시적인 방법에 있어서, 먼저 상기 반도체 기판의 노출된 표면 위에서 상기 제1 도전층 사이에 존재하는 갭 영역을 채우는 동시에 상기 제1 도전층 위의 에칭 장벽층을 덮도록 제2 도전층을 형성한다. 그 후, 상기 제1 도전층을 덮고 있는 에칭 장벽층이 노출될 때까지 상기 제2 도전층을 그 상면으로부터 일부 제거한다. 상기 제2 도전층을 그 상면으로부터 일부 제거하기 위하여 상기 제2 도전층을 에치백한다. 또한, 상기 제2 도전층을 에치백한 후, 상기 에치백에 의하여 일부 소모된 상기 평탄화된 층간절연막의 상면을 버핑(buffing) CMP 공정에 의하여 평탄화하는 단계를 더 포함할 수 있다.
상기 콘택 플러그를 형성하기 위한 다른 예시적인 방법으로서, 먼저 상기 반도체 기판의 노출된 표면 위에서 상기 제1 도전층 사이에 존재하는 갭(gap) 영역을 채우고 상기 제1 도전층 위의 에칭 장벽층을 덮도록 제2 도전층을 형성한 후, 상기 제1 도전층을 덮고 있는 에칭 장벽층이 노출될 때까지 상기 평탄화된 층간절연막 및 상기 제2 도전층을 동시에 연마할 수도 있다.
본 발명에 의하면, 도전층 상부에 형성된 에칭 장벽층의 손실을 줄일 수 있어 도전층 주위에서 충분한 절연 길이를 확보할 수 있다. 또한, 웨이퍼상에서 자기정렬 콘택 플러그 형성 예정 영역과 콘택 플러그가 형성되지 않는 다른 영역과의 사이에 도전층 상면에서의 에칭 장벽층의 높이가 균일하게 됨으로써 자기정렬 콘택 플러그 형성을 위한 CMP 공정시 CMP 공정 마진이 증가될 수 있으며, 공정 소요 시간을 줄일 수 있다.
다음에, 본 발명의 바람직한 실시예에 대하여 첨부 도면을 참조하여 상세히 설명한다.
도 1 내지 도 8은 본 발명의 바람직한 실시예에 따른 반도체 소자의 자기정렬 콘택 플러그 형성 방법을 설명하기 위하여 공정 순서에 따라 도시한 단면도들이다.
도 1을 참조하면, 소자분리 영역(12)에 의하여 활성 영역이 한정된 반도체 기판(10), 예를 들면 실리콘 기판상에 복수의 도전층(20)을 형성한다. 상기 도전층(20)은 도 1에 예시된 바와 같이 도핑된 폴리실리콘층(22) 및 금속 실리사이드층(24)이 차례로 적층된 구조를 가지는 게이트 전극을 구성한다. 상기 게이트 전극에서 상기 도핑된 폴리실리콘층(22) 대신 금속층을 채용할 수도 있다. 상기 도전층(20)의 상면 및 측벽은 각각 질화막으로 구성되는 마스크층(32) 및 절연 스페이서(34)로 덮여 있다. 상기 마스크층(32) 및 절연 스페이서(34)는 상기 도전층(20)의 절연 길이를 확보하기 위한 에칭 장벽층(32, 34)을 구성한다.
도 2를 참조하면, 상기 반도체 기판(10)상에 상기 도전층(20) 사이의 갭 영역을 완전히 채우도록 보호막(50)을 형성한다. 상기 보호막(50)은 화학식 1로 표시되는 PAE (polyarylene ether)계 재료로 구성되는 것이 바람직하다.
화학식 1에서, Y는 O, S, CO, 또는 SO2 이고, n은 반복 단위를 나타내는 정수이다.
예를 들면, 상기 PAE계 재료로서 FLARE (AlliedSignal Inc., Advanced Microelectronic Materials 제품) 또는 SiLK (Dow Chemical Co. 제품)를 사용할 수 있다. 상기 PAE계 재료는 유전 상수(k)가 약 2.6 ∼ 2.8인 저유전상수 (low-k) 물질이다. PAE계 재료는 약 450℃까지의 공정 온도에서 안정적인 특성을 나타내어 반도체 소자 제조 공정에 적용하는 데 있어서 열 안정성 측면에서 매우 유리하다.
다른 예로서, 상기 보호막(50)을 ACL (amorphous carbon layer), 또는 SiOC와 같은 저유전상수(low-k) 물질로 형성할 수도 있다.
상기 반도체 기판(10)상에서 상기 보호막(50)의 두께 편차가 발생한 경우에는 필요에 따라 상기 보호막(50) 표면을 CMP 방법에 의하여 연마하는 평탄화 공정을 추가할 수 있다.
도 3을 참조하면, 소정의 마스크 패턴(도시 생략)을 이용하여 상기 보호막(50)을 패터닝하여 상기 보호막(50) 중 자기정렬 콘택을 형성하지 않는 영역에 있는 부분을 제거한다. 상기 보호막(50)의 나머지 부분은 상기 반도체 기판(10)상에서 자기정렬 콘택 형성 예정 부분을 덮는 보호막 패턴(50a)으로 남게 된다.
도 4를 참조하면, 상기 반도체 기판(10) 위에서 자기정렬 콘택을 형성하지 않는 영역에 갭 영역을 채우는 동시에 상기 도전층(20)의 마스크층(32)을 덮는 층간절연막(60)을 형성한다.
상기 층간절연막(60)은 갭필링(gap-filling) 특성이 우수한 물질을 이용하여 형성하는 것이 바람직하다. 예를 들면, 상기 층간절연막(60)을 구성하는 재료로서 HDP (high density plasma) 산화물, PE-TEOS (plasma-enhanced tetraethyl orthosilicate), BPSG (borophosphosilicate glass), USG (undoped silicate glass), FOX (flowable oxide) 또는 HSQ (hydrosilsesquioxane)를 사용할 수 있다. 또는, 상기 층간절연막(60)을 구성하는 재료로서 TOSZ와 같은 SOG (spin on glass) 계열의 물질을 사용할 수도 있다.
상기 보호막 패턴(50a)이 PAE계 재료로 구성된 경우, PAE계 재료는 약 450℃까지 열 안정성을 나타내므로, 상기 층간절연막(60)을 구성하는 산화막은 상온 ∼ 450℃의 온도에서 증착되는 것이 바람직하다.
도 5를 참조하면, 상기 보호막 패턴(50a)의 상면이 노출될 때까지 상기 층간절연막(60)을 그 상면으로부터 소정 두께 만큼 CMP 방법에 의하여 연마한다. 이 때, 상기 보호막 패턴(50a)의 상면 만을 노출시키고 하부의 질화막으로 구성되는 마 스크층(32) 및 절연 스페이서(34)가 노출되지 않도록 할 수 있으며, 이 경우 층간절연막(60)을 구성하는 산화막의 상기 보호막 패턴(50a)에 대한 식각 선택비가 약 10:1 또는 그 이상이 되는 슬러리를 사용하는 것이 바람직하다. 또한, 상기 절연막(60) 및 보호막 패턴(60a)을 동시에 연마하여 하부의 질화막으로 구성되는 마스크층(32) 및 절연 스페이서(34)가 노출되도록 할 수 있으며, 이 경우 상기 층간절연막(60)을 구성하는 산화막의 상기 보호막 패턴(50a)에 대한 식각 선택비가 약 10:1 또는 그 이하가 되고, 상기 질화막에 대한 식각 선택비가 약 10:1 또는 그 이상이 되는 슬러리를 사용하는 것이 바람직하다. 예를 들면, 상기 보호막 패턴(50a)이 PAE계 재료로 구성된 경우, 실리카 슬러리를 사용하여 CMP 공정을 행할 때, 상기 보호막 패턴(50a)을 연마 정지층으로 하여 산화막으로 구성되는 상기 층간절연막(60)이 선택적으로 제거될 수 있다. 또한, 상기 보호막 패턴(50a)이 PAE계 재료로 구성된 경우, 세리아 슬러리를 사용하여 CMP 공정을 진행할 때, 상기 질화막으로 구성되는 마스크층(32) 및 절연 스페이서(34)를 연마 정지층으로 하여 상기 절연막 및 보호막을 동시에 연마할 수 있다. 그 결과, 상기 반도체 기판(10)상에는 상기 보호막 패턴(50a)과 대략 동일 레벨의 상면을 가지는 평탄화된 층간절연막(60a)이 남아 있게 된다. 상기 층간절연막(60) 및 보호막 패턴(50a)을 연마하기 위한 슬러리로서 세리아 슬러리, 실리카 슬러리, 알루미나 슬러리, 지르코니아 슬러리, 또는 ZnO2 슬러리를 사용할 수 있다.
도 6을 참조하면, 상기 보호막 패턴(50a)을 선택적으로 제거하여, 상기 반도 체 기판(10)상의 자기정렬 콘택 형성 예정 영역에서 상기 반도체 기판(10)의 표면을 노출시킨다.
상기 보호막 패턴(50a)이 PAE계 재료로 구성된 경우, 상기 보호막 패턴(50a)은 애싱(ashing) 및 스트립(strip) 공정에 의하여 용이하게 제거될 수 있다. 상기 보호막 패턴(50a) 제거를 위한 스트립 공정 후, 필요에 따라 오믹 콘택 형성을 위한 추가의 에칭 공정 및 세정 공정이 부가될 수 있다.
도 7을 참조하면, 자기정렬 콘택 형성 예정 영역에서 노출되어 있는 상기 반도체 기판(10) 표면 위에서 상기 도전층(20) 사이에 존재하는 갭 영역을 채우는 동시에 상기 도전층(20) 위의 마스크층(32)을 덮도록 상기 반도체 기판(10)상에 플러그 형성용 도전층(70)을 형성한다. 예를 들면, 상기 플러그 형성용 도전층(70)은 도핑된 폴리실리콘층으로 이루어질 수 있다.
도 8을 참조하면, 상기 플러그 형성용 도전층(70) 및 상기 평탄화된 층간절연막(60a)의 상면으로부터 일부를 제거하여, 상기 반도체 기판(10)상에서 자기정렬 콘택 형성 예정 영역에서는 상기 도전층(20)의 상면을 덮고 있는 마스크층(32)의 상면과 상기 마스크층(32)들 사이에서 상기 도전층(20) 및 절연 스페이서(34)에 의하여 자기정렬되어 있는 콘택 플러그(70a)가 노출되고, 그 외의 영역에서는 평탄화된 층간절연막(60a)의 상면이 노출되도록 한다.
이를 위한 예시적인 하나의 방법으로서, 먼저 상기 마스크층(32)의 상면이 노출될 때까지 상기 플러그 형성용 도전층(70)을 에치백한다. 그 결과, 상기 플러그 형성용 도전층(70)의 에치백 공정과 동시에 상기 평탄화된 층간절연막(60a)의 상면으로부터 일부가 소모된다. 그 후, 상기 평탄화된 층간절연막(60a)의 노출된 부분을 버핑(buffing) CMP 공정에 의하여 연마한다. 상기 버핑 CMP 공정시 산화막의 효과적인 연마를 위하여 상기 마스크층(32)에 대한 식각 선택비가 큰 세리아 슬러리를 사용하는 것이 바람직하다. 그 결과, 원하는 바와 같이 상기 반도체 기판(10)상의 자기정렬 콘택 형성 예정 영역에서는 각각 분리되어 있는 복수의 콘택 플러그(70a)와 상기 마스크층(32)의 상면이 노출되고, 그 외의 영역에서는 평탄화된 층간절연막(60a)의 상면이 노출된다.
도 8에 도시된 바와 같이 상기 마스크층(32)들 사이에서 상기 도전층(20) 및 절연 스페이서(34)에 의하여 자기정렬되어 있는 콘택 플러그(70a)를 형성하기 위한 다른 예시적인 방법으로서, 오직 CMP 공정 만을 이용하는 것도 가능하다. 이 경우에는 상기 플러그 형성용 도전층(70)을 구성하는 폴리실리콘과 상기 평탄화된 층간절연막(60a)을 구성하는 산화막과의 제거율 차이가 비교적 작고, 상기 마스크층(32)에 대한 식각 선택비가 큰 슬러리를 이용하여 CMP 공정을 행하는 것이 바람직하다. 이를 위하여, 예를 들면 세리아 슬러리를 이용할 수 있다.
상기 예시한 본 발명에 따른 반도체 소자의 자기정렬 콘택 플러그 형성 방법에서는 반도체 기판(10)상의 자기정렬 콘택 플러그 형성 예정 영역에서 층간절연막을 에칭하는 공정이 생략되어 있다. 따라서, 자기정렬 콘택홀을 형성하기 위하여 콘택 플러그 형성 예정 영역에서 질화막을 에칭 장벽층으로 하여 층간절연막을 에칭하여야 하는 종래 기술과는 달리, 도전층(20)을 덮는 마스크층(32)의 손실을 줄일 수 있으며, 따라서 도전층(20) 주위에서 충분한 절연 길이를 확보할 수 있다. 또한, 반도체 기판(10)상에서 도전층(20)에 의하여 자기정렬되는 콘택 플러그(70a) 형성 예정 영역과 콘택 플러그(70a)가 형성되지 않는 다른 영역과의 사이에 마스크층(32)의 높이가 균일하게 됨으로써 자기정렬 콘택 플러그(70a) 형성을 위한 CMP 공정시 CMP 공정 마진이 증가될 수 있다.
본 예에서는 게이트 전극에 의하여 자기정렬되는 콘택 플러그를 형성하는 방법에 대하여 설명하였으나, 본 발명은 이에 한정되는 것은 아니며, 이 기술분야에 숙련된 자이면 비트 라인 또는 다른 도전층에 의하여 자기정렬되는 콘택 플러그를 형성하는 경우에도 본 발명의 사상이 마찬가지로 적용될 수 있음을 잘 알 수 있을 것이다. 즉, 상기 도전층(20)은 게이트 전극에만 제한되는 것은 아니며 비트 라인 또는 반도체 소자를 구성하는 다른 도전층이 될 수도 있다.
본 발명에 따른 반도체 소자의 자기정렬 콘택 플러그 형성 방법에서는 반도체 기판상의 자기정렬 콘택 형성 예정 영역에 보호막 패턴을 형성하고, 자기정렬 콘택 플러그를 형성하지 않는 나머지 영역에만 층간절연막을 형성한다. 따라서, 반도체 기판상의 자기정렬 콘택 플러그 형성 예정 영역에서 도전층을 덮는 질화막을 에칭 장벽층으로 하여 층간절연막을 에칭할 때 발생되는 에칭 장벽층의 손실을 줄일 수 있으며, 도전층 주위에서 충분한 절연 길이를 확보할 수 있다. 또한, 웨이퍼상에서 자기정렬 콘택 플러그 형성 예정 영역과 콘택 플러그가 형성되지 않는 다른 영역과의 사이에 도전층 상면에서의 에칭 장벽층의 높이가 균일하게 됨으로써 자기정렬 콘택 플러그 형성을 위한 CMP 공정시 CMP 공정 마진이 증가될 수 있고 공정 소요 시간이 줄어 들어 고집적 반도체 소자의 제조시에도 유리하게 적용될 수 있다.
이상, 본 발명을 바람직한 실시예를 들어 상세하게 설명하였으나, 본 발명은 상기 실시예에 한정되지 않고, 본 발명의 기술적 사상 및 범위 내에서 당 분야에서 통상의 지식을 가진 자에 의하여 여러가지 변형 및 변경이 가능하다.
Claims (20)
- 콘택 플러그 형성 예정 영역인 제1 영역과 상기 제1 영역을 제외한 나머지 영역인 제2 영역을 포함하는 반도체 기판을 준비하는 단계와,상기 반도체 기판상에 에칭 장벽층에 의하여 그 상면 및 측벽이 덮인 제1 도전층을 형성하는 단계와,상기 반도체 기판상의 상기 제1 영역 위에만 상기 에칭 장벽층 및 상기 반도체 기판의 표면을 덮는 보호막 패턴을 형성하는 단계와,상기 반도체 기판의 제2 영역 위에만 선택적으로 평탄화된 층간절연막을 형성하는 단계와,상기 보호막 패턴을 제거하여 상기 제1 영역에서 상기 제1 도전층 및 에칭 장벽층 사이로 반도체 기판의 표면을 노출시키는 단계와,상기 제1 영역에서 노출된 반도체 기판의 표면 위에 상기 제1 도전층 및 에칭 장벽층에 의하여 자기정렬되는 콘택 플러그를 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제1항에 있어서,상기 에칭 장벽층은 질화막으로 이루어지는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제1항에 있어서,상기 보호막 패턴은 PAE (polyarylene ether)계 재료, ACL (amorphous carbon layer), 및 SiOC로 이루어지는 군에서 선택되는 하나의 물질로 형성되는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제1항에 있어서,상기 평탄화된 층간절연막은 HDP (high density plasma) 산화물, PE-TEOS (plasma-enhanced tetraethyl orthosilicate), BPSG (borophosphosilicate glass), USG (undoped silicate glass), FOX (flowable oxide), HSQ (hydrosilsesquioxane), 및 SOG (spin on glass) 계열의 물질로 이루어지는 군에서 선택되는 적어도 하나의 재료를 포함하는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제1항에 있어서,상기 제2 영역에만 평탄화된 층간절연막을 형성하는 단계는상기 제2 영역 및 상기 보호막 패턴을 동시에 덮는 층간절연막을 형성하는 단계와,상기 보호막 패턴의 상면이 노출될 때까지 상기 층간절연막을 그 상면으로부터 소정 두께 만큼 제거하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제6항에 있어서,상기 층간절연막을 형성하기 위하여 상온 ∼ 450℃의 온도하에서 산화물을 증착하는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제6항에 있어서,상기 층간절연막을 소정 두께 만큼 제거하기 위하여 CMP 공정을 이용하는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제8항에 있어서,상기 CMP 공정시 세리아 슬러리를 사용하는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제1항에 있어서,상기 콘택 플러그를 형성하는 단계는상기 반도체 기판의 노출된 표면 위에서 상기 제1 도전층 사이에 존재하는 갭 영역을 채우는 동시에 상기 제1 도전층 위의 에칭 장벽층을 덮도록 제2 도전층을 형성하는 단계와,상기 제1 도전층을 덮고 있는 에칭 장벽층이 노출될 때까지 상기 제2 도전층을 그 상면으로부터 일부 제거하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제10항에 있어서,상기 제2 도전층을 그 상면으로부터 일부 제거하기 위하여 상기 제2 도전층을 에치백하는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제11항에 있어서,상기 제2 도전층을 에치백한 후, 상기 에치백에 의하여 일부 소모된 상기 평탄화된 층간절연막의 상면을 평탄화하는 단계를 더 포함하는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제12항에 있어서,상기 일부 소모된 평탄화된 층간절연막의 상면을 평탄화하는 단계는 버핑(buffing) CMP 공정에 의하여 행해지는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제13항에 있어서,상기 버핑 CMP 공정은 세리아 슬러리를 사용하여 행해지는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제1항에 있어서,상기 콘택 플러그를 형성하는 단계는상기 반도체 기판의 노출된 표면 위에서 상기 제1 도전층 사이에 존재하는 갭(gap) 영역을 채우고 상기 제1 도전층 위의 에칭 장벽층을 덮도록 제2 도전층을 형성하는 단계와,상기 제1 도전층을 덮고 있는 에칭 장벽층이 노출될 때까지 상기 평탄화된 층간절연막 및 상기 제2 도전층을 동시에 연마하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제15항에 있어서,상기 평탄화된 층간절연막 및 상기 제2 도전층을 연마하기 위하여 세리아 슬러리를 사용하는 CMP 공정을 행하는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제1항에 있어서,상기 제1 도전층은 게이트 전극 또는 비트 라인을 구성하는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제1항에 있어서,상기 보호막 패턴은 애싱(ashing) 및 스트립(strip) 공정에 의하여 제거되는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제18항에 있어서,상기 보호막 패턴을 제거한 후 노출된 반도체 기판 표면을 에칭하는 단계와,상기 에칭된 표면을 세정하는 단계를 더 포함하는 것을 특징으로 하는 반도 체 소자의 자기정렬 콘택 플러그 형성 방법.
- 제1항에 있어서,상기 콘택 플러그는 도핑된 폴리실리콘으로 이루어지는 것을 특징으로 하는 반도체 소자의 자기정렬 콘택 플러그 형성 방법.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050002051A KR100640628B1 (ko) | 2005-01-10 | 2005-01-10 | 반도체 소자의 자기정렬 콘택 플러그 형성 방법 |
US11/293,126 US20060154460A1 (en) | 2005-01-10 | 2005-12-05 | Self-aligned contact method |
JP2006001780A JP2006196895A (ja) | 2005-01-10 | 2006-01-06 | 自己整列コンタクトの形成方法 |
CNA2006100058031A CN1825541A (zh) | 2005-01-10 | 2006-01-10 | 自-对准的接触方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050002051A KR100640628B1 (ko) | 2005-01-10 | 2005-01-10 | 반도체 소자의 자기정렬 콘택 플러그 형성 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060081561A true KR20060081561A (ko) | 2006-07-13 |
KR100640628B1 KR100640628B1 (ko) | 2006-10-31 |
Family
ID=36653817
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050002051A KR100640628B1 (ko) | 2005-01-10 | 2005-01-10 | 반도체 소자의 자기정렬 콘택 플러그 형성 방법 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20060154460A1 (ko) |
KR (1) | KR100640628B1 (ko) |
CN (1) | CN1825541A (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113964088A (zh) * | 2021-09-29 | 2022-01-21 | 长鑫存储技术有限公司 | 半导体结构的形成方法及半导体结构 |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100505062B1 (ko) * | 2003-02-22 | 2005-07-29 | 삼성전자주식회사 | 반도체 소자의 제조방법 |
US7563702B2 (en) * | 2006-04-28 | 2009-07-21 | Hynix Semiconductor Inc. | Method for fabricating semiconductor device |
JP4205734B2 (ja) * | 2006-05-25 | 2009-01-07 | エルピーダメモリ株式会社 | 半導体装置の製造方法 |
KR20080086692A (ko) * | 2007-03-23 | 2008-09-26 | 주식회사 하이닉스반도체 | 반도체 소자의 제조 방법 |
US8435898B2 (en) * | 2007-04-05 | 2013-05-07 | Freescale Semiconductor, Inc. | First inter-layer dielectric stack for non-volatile memory |
KR101406888B1 (ko) * | 2007-12-13 | 2014-06-30 | 삼성전자주식회사 | 반도체 소자의 제조 방법 |
KR101587601B1 (ko) * | 2009-01-14 | 2016-01-25 | 삼성전자주식회사 | 비휘발성 메모리 장치의 제조 방법 |
CN102891085B (zh) * | 2011-07-20 | 2016-08-03 | 联华电子股份有限公司 | 具有金属栅极的半导体元件及其制作方法 |
US8367509B1 (en) * | 2011-09-21 | 2013-02-05 | Nanya Technology Corporation | Self-aligned method for forming contact of device with reduced step height |
KR102591632B1 (ko) * | 2016-12-09 | 2023-10-20 | 삼성전자주식회사 | 반도체 소자의 제조 방법 |
US10600687B2 (en) * | 2017-04-19 | 2020-03-24 | Tokyo Electron Limited | Process integration techniques using a carbon layer to form self-aligned structures |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6010935A (en) * | 1997-08-21 | 2000-01-04 | Micron Technology, Inc. | Self aligned contacts |
JP4765157B2 (ja) * | 1999-11-17 | 2011-09-07 | 株式会社デンソー | 半導体基板の製造方法 |
US6503827B1 (en) * | 2000-06-28 | 2003-01-07 | International Business Machines Corporation | Method of reducing planarization defects |
US7126198B2 (en) * | 2002-09-03 | 2006-10-24 | Agere Systems Inc. | Protruding spacers for self-aligned contacts |
US6653202B1 (en) * | 2003-01-17 | 2003-11-25 | Advanced Micro Devices, Inc. | Method of shallow trench isolation (STI) formation using amorphous carbon |
US6680521B1 (en) * | 2003-04-09 | 2004-01-20 | Newport Fab, Llc | High density composite MIM capacitor with reduced voltage dependence in semiconductor dies |
US7132306B1 (en) * | 2003-12-08 | 2006-11-07 | Advanced Micro Devices, Inc. | Method of forming an interlevel dielectric layer employing dielectric etch-back process without extra mask set |
-
2005
- 2005-01-10 KR KR1020050002051A patent/KR100640628B1/ko not_active IP Right Cessation
- 2005-12-05 US US11/293,126 patent/US20060154460A1/en not_active Abandoned
-
2006
- 2006-01-10 CN CNA2006100058031A patent/CN1825541A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113964088A (zh) * | 2021-09-29 | 2022-01-21 | 长鑫存储技术有限公司 | 半导体结构的形成方法及半导体结构 |
CN113964088B (zh) * | 2021-09-29 | 2024-05-17 | 长鑫存储技术有限公司 | 半导体结构的形成方法及半导体结构 |
Also Published As
Publication number | Publication date |
---|---|
CN1825541A (zh) | 2006-08-30 |
KR100640628B1 (ko) | 2006-10-31 |
US20060154460A1 (en) | 2006-07-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100640628B1 (ko) | 반도체 소자의 자기정렬 콘택 플러그 형성 방법 | |
US6861347B2 (en) | Method for forming metal wiring layer of semiconductor device | |
TWI249774B (en) | Forming method of self-aligned contact for semiconductor device | |
KR101546995B1 (ko) | 쓰루 실리콘 비아 및 이의 제작 방법 | |
US6573168B2 (en) | Methods for forming conductive contact body for integrated circuits using dummy dielectric layer | |
JPH10335333A (ja) | 半導体集積回路装置およびその製造方法ならびに設計方法 | |
US7807564B2 (en) | Method and structure for low-k interlayer dielectric layer | |
US6649503B2 (en) | Methods of fabricating integrated circuit devices having spin on glass (SOG) insulating layers and integrated circuit devices fabricated thereby | |
US6551901B1 (en) | Method for preventing borderless contact to well leakage | |
US6723655B2 (en) | Methods for fabricating a semiconductor device | |
KR100827498B1 (ko) | 다마신을 이용한 금속 배선의 제조 방법 | |
KR100558008B1 (ko) | 반도체 소자의 배선 방법 | |
US6498081B2 (en) | Method of manufacturing self-aligned contact hole | |
KR100414731B1 (ko) | 반도체소자의 콘택플러그 형성방법 | |
JP4401156B2 (ja) | 半導体素子の製造方法 | |
KR100640625B1 (ko) | 반도체 소자의 평탄화된 금속층간절연막 형성 방법 | |
KR101021176B1 (ko) | 반도체 소자의 금속배선 형성방법 | |
KR100555479B1 (ko) | 미세 패턴 사이의 좁은 갭를 갖는 반도체 소자의 층간 절연막형성 방법 | |
KR100576462B1 (ko) | 반도체 소자의 콘택홀 형성방법 | |
CN118076106A (zh) | 存储器结构的形成方法 | |
US7964488B2 (en) | Semiconductor device and method for fabricating the same | |
KR20060002182A (ko) | 반도체소자의 형성방법 | |
KR20060072383A (ko) | 반도체 소자의 컨택 플러그 형성방법 | |
KR20060070068A (ko) | 반도체 소자의 컨택 플러그 형성방법 | |
KR20040042562A (ko) | 얕은 트렌치 격리 공정 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |