KR20050013250A - 시그마 델타 변조기 - Google Patents
시그마 델타 변조기Info
- Publication number
- KR20050013250A KR20050013250A KR10-2004-7021215A KR20047021215A KR20050013250A KR 20050013250 A KR20050013250 A KR 20050013250A KR 20047021215 A KR20047021215 A KR 20047021215A KR 20050013250 A KR20050013250 A KR 20050013250A
- Authority
- KR
- South Korea
- Prior art keywords
- comparator
- input terminal
- latch
- integrator
- output
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/322—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M3/324—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/02—Delta modulation, i.e. one-bit differential modulation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/39—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
- H03M3/412—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
- H03M3/422—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
- H03M3/43—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a single bit one
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/39—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
- H03M3/436—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type
- H03M3/438—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the order of the loop filter, e.g. error feedback type the modulator having a higher order loop filter in the feedforward path
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
Description
Claims (7)
- 아날로그 신호에 연결하기 위한 제1 입력단자와, 기준 전압에 연결하기 위한 제2 입력단자를 갖는 적분기와;상기 적분기의 출력단자에 연결되는 제1 입력단자와, 상기 기준 전압에 연결하기 위한 제2 입력단자를 가지며 상기 제1 및 제2 입력단자에서의 신호들의 상대적 크기에 따른 로직 상태를 갖는 신호를 생성하는 비교기로서, 상기 로직 상태가 상기 비교기에 제공되는 일련의 래치 펄스에 있어서의 래치 전이구간들(latching transitions) 도중에 상기 비교기의 출력에 래치되는 상기 비교기와;제공받는 일련의 클럭펄스들의 샘플링 전이구간들에 있어서 상기 비교기의 출력의 상태를 저장하는 1비트 양자화기를 포함하여 구성되며,상기 일련의 클럭펄스들과 상기 일련의 래치펄스들은 각각 서로 동기화되며,상기 래치 전이구간들은 각각 상기 샘플링 전이구간들 이전에 발생되는 것을 특징으로 하는 시그마 델타 변조기.
- 제1항에 있어서,상기 양자화기의 출력단자와 상기 적분기의 상기 제1 입력단자 사이에 연결된 버퍼를 포함하는 것을 특징으로 하는 시그마 델타 변조기.
- 제2항에 있어서,상기 버퍼에 전력을 제공하는 전압을 생성하는 전압조정기를 포함하며, 상기 기준 전압은 상기 버퍼를 위해 상기 전압조정기에 의해 생성된 상기 전압을 나눈 일부에 해당하는 것을 특징으로 하는 시그마 델타 변조기.
- 제1항에 있어서,상기 제1 적분기의 출력에 연결되는 제1 입력단자와, 상기 기준 전압에 연결하기 위한 제2 입력단자와, 상기 비교기의 제1 입력단자에 연결되는 출력단자를 갖는 제2 적분기를 포함하는 것을 특징으로 하는 시그마 델타 변조기.
- 제4항에 있어서,상기 제2 적분기의 제1 입력단자와 상기 양자화기의 출력단자 사이에 연결되는 제2 버퍼를 포함하는 것을 특징으로 하는 시그마 델타 변조기.
- 제2항에 있어서,상기 제2 버퍼에 전력을 제공하는 전압을 생성하는 전압조정기를 포함하며, 상기 기준 전압은 상기 제2 버퍼를 위해 상기 전압조정기에 의해 생성된 상기 전압을 나눈 일부에 해당하는 것을 특징으로 하는 시그마 델타 변조기.
- 제8항에 있어서,상기 제1 및 제2 버퍼는 각각 상기 제1 및 제2 적분기에 전하를 제공하기 위해 이용되는 CMOS 인버터인 것을 특징으로 하는 시그마 델타 변조기.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/196,343 | 2002-07-16 | ||
US10/196,343 US6696999B2 (en) | 2002-07-16 | 2002-07-16 | Sigma delta modulator |
PCT/US2003/015846 WO2004008643A1 (en) | 2002-07-16 | 2003-05-20 | Sigma delta modulator |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050013250A true KR20050013250A (ko) | 2005-02-03 |
KR101005000B1 KR101005000B1 (ko) | 2011-01-04 |
Family
ID=30115055
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020047021215A KR101005000B1 (ko) | 2002-07-16 | 2003-05-20 | 시그마 델타 변조기 |
Country Status (8)
Country | Link |
---|---|
US (1) | US6696999B2 (ko) |
EP (1) | EP1522147B1 (ko) |
JP (1) | JP4241616B2 (ko) |
KR (1) | KR101005000B1 (ko) |
DE (1) | DE60318853T2 (ko) |
MY (1) | MY131422A (ko) |
TW (1) | TWI307581B (ko) |
WO (1) | WO2004008643A1 (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7548178B2 (en) * | 2006-03-10 | 2009-06-16 | Nvidia Corporation | Method and apparatus for ADC size and performance optimization |
US9300261B2 (en) * | 2006-03-10 | 2016-03-29 | Nvidia Corporation | Method and apparatus for efficient load biasing |
US20070271052A1 (en) * | 2006-05-16 | 2007-11-22 | Abel Christopher J | Method and apparatus for measuring duty cycle based on data eye monitor |
US8085163B1 (en) * | 2006-09-25 | 2011-12-27 | Wells Kenneth A | Method of and apparatus for controlling a source of light in accordance with variations in a source of sound |
US7545301B2 (en) * | 2006-12-05 | 2009-06-09 | Electronics And Telecommunications Research Institute | Multi-bit delta-sigma modulator |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4926178A (en) * | 1988-07-13 | 1990-05-15 | Analog Devices, Inc. | Delta modulator with integrator having positive feedback |
JP3012887B2 (ja) * | 1989-03-13 | 2000-02-28 | 日本テキサス・インスツルメンツ株式会社 | 信号変換装置 |
DE58906837D1 (de) * | 1989-05-08 | 1994-03-10 | Siemens Ag | Integrierbarer Sigma-Delta-Modulator in Switched-Capacitor-Technik. |
US5012244A (en) * | 1989-10-27 | 1991-04-30 | Crystal Semiconductor Corporation | Delta-sigma modulator with oscillation detect and reset circuit |
EP0541878B1 (de) * | 1991-11-13 | 1996-04-03 | Endress + Hauser Flowtec AG | Delta-Sigma-Analog/Digital-Wandler |
US5198815A (en) * | 1991-12-12 | 1993-03-30 | Westinghouse Electric Corp. | Two loop superconducting sigma-delta analog-to-digital converters |
US5327130A (en) * | 1993-08-09 | 1994-07-05 | Westinghouse Electric Corp. | Spur-free sigma-delta modulator and multiple flux quanta feedback generator |
US6140952A (en) * | 1997-12-26 | 2000-10-31 | Rosemount Inc. | Delta sigma circuit with pulse width modulated offset |
US6232902B1 (en) * | 1998-09-22 | 2001-05-15 | Yokogawa Electric Corporation | Sigma-delta analog-to-digital converter |
JP2002064383A (ja) * | 2000-08-18 | 2002-02-28 | Yamaha Corp | Δς変調器 |
-
2002
- 2002-07-16 US US10/196,343 patent/US6696999B2/en not_active Expired - Lifetime
-
2003
- 2003-05-20 DE DE60318853T patent/DE60318853T2/de not_active Expired - Lifetime
- 2003-05-20 WO PCT/US2003/015846 patent/WO2004008643A1/en active IP Right Grant
- 2003-05-20 KR KR1020047021215A patent/KR101005000B1/ko active IP Right Grant
- 2003-05-20 JP JP2004521440A patent/JP4241616B2/ja not_active Expired - Fee Related
- 2003-05-20 EP EP03736654A patent/EP1522147B1/en not_active Expired - Lifetime
- 2003-06-06 MY MYPI20032112A patent/MY131422A/en unknown
- 2003-07-10 TW TW092118895A patent/TWI307581B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR101005000B1 (ko) | 2011-01-04 |
JP2005533434A (ja) | 2005-11-04 |
EP1522147A1 (en) | 2005-04-13 |
TWI307581B (en) | 2009-03-11 |
AU2003237896A1 (en) | 2004-02-02 |
TW200405669A (en) | 2004-04-01 |
MY131422A (en) | 2007-08-30 |
WO2004008643A1 (en) | 2004-01-22 |
JP4241616B2 (ja) | 2009-03-18 |
EP1522147B1 (en) | 2008-01-23 |
US20040012514A1 (en) | 2004-01-22 |
DE60318853D1 (en) | 2008-03-13 |
US6696999B2 (en) | 2004-02-24 |
DE60318853T2 (de) | 2009-01-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7538705B2 (en) | Offset cancellation and reduced source induced 1/f noise of voltage reference by using bit stream from over-sampling analog-to-digital converter | |
US10439634B2 (en) | Sigma delta modulator, integrated circuit and method therefor | |
JPS646572B2 (ko) | ||
US10439633B2 (en) | Sigma delta modulator, integrated circuit and method therefor | |
US4866442A (en) | Analog to digital converter employing delta-sigma modulation | |
JPH10511233A (ja) | 演算増幅器のオフセット電圧に低感度のスイッチド・コンデンサ、1ビット・ディジタル/アナログ・コンバータ | |
KR101182407B1 (ko) | 펄스 생성기 및 연속시간 시그마-델타 변조기 | |
US11271585B2 (en) | Sigma delta modulator, integrated circuit and method therefor | |
JPH1084255A (ja) | スイッチト・キャパシタ回路およびスイッチト・キャパシタ回路を用いたデルタ−シグマ変調器 | |
JPH0621824A (ja) | デルタ−シグマ変調器 | |
KR101005000B1 (ko) | 시그마 델타 변조기 | |
TWI650955B (zh) | 三角積分調變器與其信號轉換方法 | |
CN111342842A (zh) | 一种新型高速高精度模数转换器 | |
JP2006333053A (ja) | アナログデジタル変換器 | |
EP4033668A1 (en) | Techniques for linearizing digital-to-analog converters in sigma-delta analog-to-digital converters | |
US10601439B2 (en) | Sigma-delta converters and corresponding methods | |
AU2003237896B2 (en) | Sigma delta modulator | |
IL165658A (en) | Sigma delta modulator | |
CN109039339B (zh) | 三角积分调制器、集成电路和其方法 | |
KR20010030177A (ko) | 델타-시그마형 펄스 변조회로를 구비한 디지털/아날로그변환기 | |
CN211860072U (zh) | 一种新型高速高精度模数转换器 | |
Prefasi et al. | A 0.03 mm 2, 40nm CMOS 1.5 GS/s all-digital complementary PWM-GRO | |
JP2011097322A (ja) | 連続時間型多ビットδσadc回路 | |
CS276581B6 (en) | Delta-sigma modulator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E90F | Notification of reason for final refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20131129 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20141201 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20151118 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20161123 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20171117 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20181129 Year of fee payment: 9 |