KR20040050311A - 액정표시장치 및 그 제조방법 - Google Patents

액정표시장치 및 그 제조방법 Download PDF

Info

Publication number
KR20040050311A
KR20040050311A KR1020020078106A KR20020078106A KR20040050311A KR 20040050311 A KR20040050311 A KR 20040050311A KR 1020020078106 A KR1020020078106 A KR 1020020078106A KR 20020078106 A KR20020078106 A KR 20020078106A KR 20040050311 A KR20040050311 A KR 20040050311A
Authority
KR
South Korea
Prior art keywords
electrode
layer
gate
capacitor
forming
Prior art date
Application number
KR1020020078106A
Other languages
English (en)
Other versions
KR100884541B1 (ko
Inventor
김세준
박승렬
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020020078106A priority Critical patent/KR100884541B1/ko
Priority to US10/716,562 priority patent/US6912024B2/en
Publication of KR20040050311A publication Critical patent/KR20040050311A/ko
Application granted granted Critical
Publication of KR100884541B1 publication Critical patent/KR100884541B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136222Colour filters incorporated in the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명에 따른 TOC 액정표시장치 및 그 제조방법에 의하면, 컬러필터 소자와 어레이 소자를 동일 기판에 형성하기 때문에 합착 마진을 최소화하여 개구율을 높일 수 있고, 블랙매트릭스와 게이트 패턴(한 예로, 게이트 배선)을 동일 공정에서 동일 물질을 이용하여 형성하기 때문에, 공정을 단순화시킬 수 있고 원가 절감을 통해 생산수율을 높일 수 있고, 또한, 블랙매트릭스와 게이트 패턴을 동일 공정에서 형성하기 때문에, 게이트 패턴 형성부에서 블랙매트릭스 패턴을 생략할 수 있어, 개구율 향상효과를 보다 높일 수 있는 장점을 가진다.

Description

액정표시장치 및 그 제조방법{Liquid Crystal Display Device and Method for fabricating the same}
본 발명은 액정표시장치에 관한 것이며, 특히 컬러필터 기판 상에 박막트랜지스터를 포함하는 어레이 소자를 형성하는 TOC(Thin Film Transistor on Color Filter) 액정표시장치 및 그 제조방법에 관한 것이다.
일반적으로, 액정표시장치는 액정분자의 광학적 이방성과 복굴절 특성을 이용하여 화상을 표현하는 것으로, 전계가 인가되면 액정의 배열이 달라지고 달라진 액정의 배열 방향에 따라 빛이 투과되는 특성 또한 달라진다.
일반적으로, 액정표시장치는 전계 생성 전극이 각각 형성되어 있는 두 기판을 두 전극이 형성되어 있는 면이 마주 대하도록 배치하고 두 기판 사이에 액정 물질을 주입한 다음, 두 전극에 전압을 인가하여 생성되는 전기장에 의해 액정 분자를 움직이게 함으로써, 이에 따라 달라지는 빛의 투과율에 의해 화상을 표현하는 장치이다.
도 1은 일반적인 액정표시장치를 개략적으로 나타낸 도면이다.
도시한 바와 같이, 일반적인 컬러 액정표시장치(11)는 서브 컬러필터(8)와 각 서브 컬러필터(8)사이에 구성된 블랙매트릭스(6)를 포함하는 컬러필터(7)와 상기 컬러필터(8)의 상부에 증착된 공통전극(18)이 형성된 상부기판(5)과, 화소영역(P)이 정의되고 화소영역에는 화소전극(17)과 스위칭소자(T)가 구성되며, 화소영역(P)의 주변으로 어레이배선이 형성된 하부기판(22)과, 상부기판(5)과 하부기판(22) 사이에는 액정(14)이 충진되어 있다.
상기 하부기판(22)은 어레이기판(array substrate)이라고도 하며, 스위칭 소자인 박막트랜지스터(T)가 매트릭스형태(matrix type)로 위치하고, 이러한 다수의 박막트랜지스터(TFT)를 교차하여 지나가는 게이트배선(13)과 데이터배선(15)이 형성된다.
이때, 상기 화소영역(P)은 상기 게이트배선(13)과 데이터배선(15)이 교차하여 정의되는 영역이며, 상기 화소영역(P)상에는 전술한 바와 같이 투명한 화소전극(17)이 형성된다.
상기 화소전극(17)은 ITO(indium-tin-oxide)와 같이 빛의 투과율이 비교적 뛰어난 투명 도전성금속을 사용한다.
상기 화소전극(17)과 병렬로 연결된 스토리지 캐패시터(CST)가 게이트 배선(13)의 상부에 구성되며, 스토리지 캐패시터(CST)의 제 1 전극으로 게이트 배선(13)의 일부를 사용하고, 제 2 전극으로 소스 및 드레인 전극과 동일층 동일물질로 형성된 아일랜드 형상의 소스/드레인 금속층(30)을 사용한다.
이때, 상기 소스/드레인 금속층(30)은 화소전극(17)과 접촉되어 화소전극의 신호를 받도록 구성된다.
전술한 바와 같이 상부 컬러필터 기판(5)과 하부 어레이기판(22)을 합착하여액정패널을 제작하는 경우에는, 컬러필터 기판(5)과 어레이기판(22)의 합착 오차에 의한 빛샘 불량 등이 발생할 확률이 매우 높다.
이하, 도 2를 참조하여 설명한다.
도 2는 도 1의 Ⅱ-Ⅱ를 따라 절단한 단면도이다.
앞서 설명한 바와 같이, 어레이기판인 제 1 기판(22)과 컬러필터 기판인 제 2 기판(5)이 이격되어 구성되고, 제 1 및 제 2 기판(22,5)의 사이에는 액정층(14)이 위치한다.
어레이기판(22)의 상부에는 게이트 전극(32)과 액티브층(34)과 소스 전극(36)과 드레인 전극(38)을 포함하는 박막트랜지스터(T)와, 상기 박막트랜지스터(T)의 상부에는 이를 보호하는 보호막(40)이 구성된다.
화소영역(P)에는 상기 박막트랜지스터(T)의 드레인 전극(38)과 접촉하는 투명 화소전극(17)이 구성되고, 화소전극(17)과 병렬로 연결된 스토리지 캐패시터(CST)가 게이트 배선(13)의 상부에 구성된다.
상기 상부 기판(5)에는 상기 게이트 배선(13)과 데이터 배선(15)과 박막트랜지스터(T)에 대응하여 블랙매트릭스(6)가 구성되고, 하부 기판(22)의 화소영역(P)에 대응하여 컬러필터(8)가 구성된다.
이때, 일반적인 어레이기판의 구성은 수직 크로스토크(cross talk)를 방지하기 위해 데이터 배선(15)과 화소 전극(17)을 일정 간격(IIIa) 이격하여 구성하게 되고, 게이트 배선(13)과 화소 전극 또한 일정간격(IIIb) 이격하여 구성하게 된다.
데이터 배선(15) 및 게이트 배선(13)과 화소 전극(17) 사이의 이격된 공간(A,B)은 빛샘 현상이 발생하는 영역이기 때문에, 상부 컬러필터기판(5)에 구성한 블랙 매트릭스(black matrix)(6)가 이 부분을 가려주는 역할을 하게 된다.
또한, 상기 박막트랜지스터(T)의 상부에 구성된 블랙매트릭스(6)는 외부에서 조사된 빛이 보호막(40)을 지나 액티브층(34)에 영향을 주지 않도록 하기 위해 빛을 차단하는 역할을 하게 된다.
그런데, 상기 상부 기판(5)과 하부 기판(22)을 합착하는 공정 중 합착 오차(misalign)가 발생하는 경우가 있는데, 이를 감안하여 상기 블랙매트릭스(6)를 설계할 때 일정한 값의 마진(margin)을 두고 설계하기 때문에 그 만큼 개구율이 저하된다.
또한, 마진을 넘어선 합착오차가 발생할 경우, 빛샘 영역(IIIa, IIIb)이 블랙매트릭스(6)에 모두 가려지지 않는 빛샘 불량이 발생하는 경우가 종종 있다.
이러한 경우에는 상기 빛샘이 외부로 나타나기 때문에 화질이 저하되는 문제가 있다.
본 발명은 상기 문제점을 해결하기 위하여, 합착 마진을 최소화하여 투과율을 높일 수 있는 구조의 액정표시장치를 제공하는 것을 목적으로 한다.
이를 위하여, 본 발명에서는 컬러필터 기판 상에 박막트랜지스터를 포함하는 어레이 소자를 함께 형성하는 TOC 구조 액정표시장치에 대한 것이다.
특히, 본 발명에서는 공정을 단순화하기 위하여, 블랙매트릭스와 게이트 금속을 동일 공정에서 형성하고자 한다.
도 1은 일반적인 액정표시장치를 개략적으로 나타낸 도면.
도 2는 도 1의 Ⅱ-Ⅱ를 따라 절단한 단면도.
도 3은 본 발명의 제 1 실시예에 따른 TOC 구조 액정표시장치에 대한 단면도.
도 4는 본 발명의 제 2 실시예에 따른 TOC 액정표시장치용 기판의 제조 방법을 단계별로 나타낸 공정흐름도.
<도면의 주요부분에 대한 간단한 설명>
110 : 기판 112 : 블랙매트릭스
114 : 게이트 전극 116 : 제 1 캐패시터 전극
118 : 컬러필터층 120 : 오버코트층
122 : 게이트 절연막 124a : 액티브층
124b : 오믹콘택층 124 : 반도체층
126 : 소스 전극 128 : 드레인 전극
130 : 제 2 캐패시터 전극 132 : 드레인 콘택홀
134 : 캐패시터 콘택홀 136 : 보호층
138 : 화소 전극 CST: 스토리지 캐패시턴스
P : 화소 영역 T : 박막트랜지스터
상기 목적을 달성하기 위하여, 본 발명의 제 1 특징에서는 기판 상에, 광차단성 금속물질로 이루어지며, 서로 이격되게 형성된 게이트 전극을 가지는 게이트 배선 및 블랙매트릭스와; 상기 블랙매트릭스 및 게이트 배선을 덮는 영역에서, 상기 블랙매트릭스를 컬러별 경계부로 하여 형성된 컬러필터층과; 상기 컬러필터층을 덮는 영역에 형성된 오버코트층과; 상기 오버코트층 및 컬러필터층에는 상기 게이트 전극을 노출시키는 오픈부가 형성되어 있으며, 상기 오버코트층 및 오픈부를 덮는 영역에 형성된 게이트 절연막과; 상기 게이트 절연막 상부에서, 상기 게이트 전극을 덮는 영역에 형성된 반도체층과; 상기 반도체층 상부에서 서로 이격되게 위치하는 소스 전극 및 드레인 전극과, 상기 소스 전극과 연결되며, 상기 블랙매트릭스와 대응되게 위치하는 데이터 배선과; 상기 게이트 전극, 반도체층, 소스 전극 및 드레인 전극은 박막트랜지스터를 이루고, 상기 박막트랜지스터를 덮는 영역에서 상기 드레인 전극을 일부 노출시키는 드레인 콘택홀을 가지는 보호층과; 상기 보호층 상부에서, 상기 드레인 콘택홀을 통해 드레인 전극과 연결되는 화소 전극을 포함하는 TOC 액정표시장치용 기판을 제공한다.
상기 광차단성 금속물질은 비저항값이 낮은 물질에서 선택되고, 상기 비저항값이 낮은 광차단성 금속물질은, 알루미늄을 포함하는 금속층을 하부층으로 하고, 크롬을 포함하는 금속층을 상부층으로 하는 구조로 이루어지는 것을 특징으로 한다.
그리고, 상기 블랙매트릭스 및 게이트 배선과 동일 공정에서 동일 물질로 이루어진 제 1 캐패시터 전극을 포함하고, 상기 컬러필터층 및 오버코트층에는 상기 제 1 캐패시터 전극을 노출시키는 또 하나의 오픈부를 추가로 포함하며, 상기 게이트 절연막 상부에서 상기 제 1 캐패시터 전극을 덮는 위치에는 상기 데이터 배선과 동일 공정에서 동일 물질로 이루어진 제 2 캐패시터 전극이 형성되어 있고, 상기 보호층에는 상기 제 2 캐패시터 전극을 일부 노출시키는 캐패시터 콘택홀이 형성되어 있으며, 상기 캐패시터 콘택홀을 통해 화소 전극은 제 2 캐패시터 전극과 연결되고, 상기 제 1, 2 캐패시터 전극 중첩 영역은 스토리지 캐패시턴스를 이루는 것을 특징으로 한다.
본 발명의 제 2 특징에서는, 기판 상에 광차단성 금속물질을 이용하여 게이트 전극을 가지는 게이트 배선 및 블랙매트릭스를 형성하는 단계와; 상기 게이트 배선 및 블랙매트릭스를 덮는 영역에 컬러필터층 및 오버코트층을 차례대로 형성하고, 상기 컬러필터층 및 오버코트층에 게이트 전극을 노출시키는 오픈부를 형성하는 단계와; 상기 오버코트층 및 오픈부를 덮는 영역에 게이트 절연막과, 상기 게이트 절연막 상부에서 게이트 전극을 덮는 영역에 반도체층을 차례대로 형성하는 단계와; 상기 반도체층 상부에서 서로 이격되게 위치하는 소스 전극 및 드레인 전극과, 상기 소스 전극과 연결되고, 상기 블랙매트릭스와 대응되게 위치하는 데이터 배선을 형성하는 단계와; 상기 게이트 전극, 반도체층, 소스 전극 및 드레인 전극은 박막트랜지스터를 이루고, 상기 박막트랜지스터를 덮는 영역에 드레인 전극을 일부 노출시키는 드레인 콘택홀을 가지는 보호층을 형성하는 단계와; 상기 보호층 상부에, 상기 드레인 콘택홀을 통해 드레인 전극과 연결되는 화소 전극을 형성하는 단계를 포함하는 TOC 액정표시장치용 기판의 제조방법을 제공한다.
상기 광차단성 금속물질은 비저항값이 낮은 금속물질에서 선택되고, 상기 비저항값이 낮은 금속물질은, 알루미늄을 포함하는 금속층을 하부층으로 하고, 크롬을 포함하는 금속층을 상부층으로 하는 금속물질에서 선택되며, 상기 블랙매트릭스 및 게이트 배선 형성단계에서는, 제 1 캐패시터 전극을 형성하는 단계를 포함하고, 상기 컬러필터층 및 오버코트층에 오픈부를 형성하는 단계에서는, 상기 제 1 캐패시터 전극을 노출시키는 또 하나의 오픈부를 형성하는 단계를 포함하며, 상기 소스 전극 및 드레인 전극을 형성하는 단계에서는, 상기 게이트 절연막 상부에서 제 1 캐패시터 전극을 덮는 영역에 위치하는 제 2 캐패시터 전극을 형성하는 단계를 포함하며, 상기 보호층 형성단계에서는, 상기 제 2 캐패시터 전극을 일부 노출시키는 캐패시터 콘택홀을 형성하는 단계를 포함하고, 상기 화소 전극 형성단계에서는, 상기 캐패시터 콘택홀을 통해 제 2 캐패시터 전극과 화소 전극을 연결시키는 단계를포함하는 것을 특징으로 한다.
본 발명은 액정표시장치에 관한 것이며, 특히 TOC 액정표시장치 및 그 제조방법에 관한 것으로서, 블랙매트릭스와 게이트 금속(예를 들어, 게이트 전극, 게이트 배선)을 게이트 배선 겸용으로 이용함으로써 공정을 단순화시키는 것을 특징으로 한다.
-- 제 1 실시예 --
도 3은 본 발명의 제 1 실시예에 따른 TOC 구조 액정표시장치에 대한 단면도이다.
도시한 바와 같이, 기판(110) 상에 블랙매트릭스(112), 게이트 전극(114) 및 제 1 캐패시터 전극(116)이 서로 이격되게 형성되어 있고, 블랙매트릭스(112), 게이트 전극(114) 및 제 1 캐패시터 전극(116)을 덮는 영역에는 컬러필터층(118)가 형성되어 있다.
이때,상기 게이트 전극(114) 및 제 1 캐패시터 전극(116)의 주영역을 노출시키며, 상기 컬러필터층(118)은 게이트 전극(114) 및 제 1 캐패시터 전극(116)의 양측과 일정간격 중첩되게 위치한다.
상기 게이트 전극(114) 및 제 1 캐패시터 전극(116)은 블랙매트릭스(112)와 동일 공정에서 동일 물질로 이루어지므로, 광차단성 및 비저항값이 낮은 금속물질에서 선택되는 것으로, 즉 상기 게이트 전극(114) 및 제 1 캐패시터 전극(116)은 블랙매트릭스 역할을 겸하는 패턴에 해당된다. 그리고, 상기 컬러필터층(118)은 화면이 구현되는 최소 단위 영역으로 정의되는 화소 영역(P)별로 적, 녹, 청 컬러필터가 차례대로 배열되어 이루어지며, 컬러별 경계부에는 블랙매트릭스(112)가 위치하며, 게이트 패턴(게이트 전극, 게이트 배선, 게이트 패드, 제 1 캐패시터 전극)이 형성된 부분에서는 별도의 블랙매트릭스 패턴은 생략된다.
상기 컬러필터층(118)를 덮는 기판 전면에 위치하며, 게이트 전극(114) 및 제 1 캐패시터 전극(116)을 노출시키는 영역을 포함하여 오버코트층(120)이 형성되어 있고, 오버코트층(120) 상부의 게이트 전극(114) 및 제 1 캐패시터 전극(116)을 덮는 위치에 게이트 절연막(122)이 형성되어 있으며, 게이트 절연막(122) 상부의 게이트 전극(112)과 중첩되는 위치에는 반도체층(124)이 형성되어 있다.
좀 더 상세히 설명하면, 상기 반도체층(124)은 비정질 실리콘(a-Si) 물질로 이루어진 액티브층(124a)과, 불순물 비정질 실리콘(n+ a-Si) 물질로 이루어진 오믹 콘택층(124b)으로 이루어진다.
상기 반도체층(124) 상부에서 서로 일정간격 이격되게 소스 전극(126) 및 드레인 전극(128)이 형성되어 있고, 제 1 캐패시터 전극(114)을 덮는 게이트 절연막(122) 상부에는 제 2 캐패시터 전극(130)이 형성되어 있다. 그리고, 상기 소스 전극(126)과 연결되며, 상기 블랙매트릭스(112)와 대응되는 위치에 데이터 배선(127)이 형성되어 있다.
상기 게이트 전극(114), 반도체층(124), 소스 전극(126) 및 드레인 전극(128)은 박막트랜지스터(T)를 이룬다.
그리고, 상기 소스 전극(126) 및 드레인 전극(128) 사이 이격구간에는 오믹콘택층(124b)이 제거되고, 그 하부층을 이루는 액티브층(124a)이 노출되어, 노출된 액티브층(124a) 영역은 채널(ch)을 이룬다.
상기 박막트랜지스터(T) 및 제 2 캐패시터 전극(130)을 덮는 위치에는 드레인 전극(128) 및 제 2 캐패시터 전극(130)의 일부를 각각 노출시키는 드레인 콘택홀(132) 및 캐패시터 콘택홀(134)을 가지는 보호층(136)이 형성되어 있고, 보호층(136) 상부에는 드레인 콘택홀(132) 및 캐패시터 콘택홀(134)을 통해 드레인 전극(128) 및 제 2 캐패시터 전극(130)을 덮는 위치에 화소 전극(138)이 형성되어 있다.
상기 제 2 캐패시터 전극(130)은 화소 전극(138)을 통해 전기적으로 연결되어 전도체를 이루어, 게이트 절연막(122)이 개재된 상태에서 제 1, 2 캐패시터 전극(116, 130) 중첩 영역은 스토리지 캐패시턴스(CST)를 이룬다.
본 발명에 따른 TOC 구조 액정표시장치는, 게이트 패턴(게이트 전극, 게이트 배선, 게이트 패드, 제 1 캐패시터 전극)과 블랙매트릭스를 동일 공정에서 형성하기 때문에, 공정 수를 줄일 수 있고, 기존의 블랙매트릭스 게이트 패턴부를 덮는 영역에 형성되는 블랙매트릭스 영역을 생략할 수 있으며, 블랙매트릭스와 게이트 패턴 간의 중첩 마진을 제거할 수 있다.
상기 블랙매트릭스 및 게이트 패턴을 이루는 물질은 광차단성 및 비저항값이 낮은 금속물질에서 선택되는 것이 바람직하며, 한 예로 알루미늄을 포함하는 금속을 하부층으로 하고, 크롬계(Cr) 금속물질을 상부층으로 포함하는 구조의 복수층으로 구성할 수 있다.
-- 제 2 실시예 --
도 4는 본 발명의 제 2 실시예에 따른 TOC 액정표시장치용 기판의 제조 방법을 단계별로 나타낸 공정흐름도이다.
ST1에서는, 제 1 금속물질을 이용하여 서로 이격되게 게이트 배선 및 블랙매트릭스를 동시에 형성하는 단계이다.
상기 게이트 배선 형성 단계에서는, 게이트 배선에서 분기되는 게이트 전극 및 제 1 캐패시터 전극 그리고, 게이트 배선의 일끝단에 게이트 패드를 형성하는 단계를 포함한다.
상기 제 1 금속물질은, 비저항값이 낮은 광차단성 금속물질에서 선택되는 것이 바람직하며, 한 예로 알루미늄을 포함하는 금속층을 하부층으로 하고, 크롬계 금속물질을 상부층으로 하는 복수층 구조로 구성할 수 있다.
본 발명에서는, 게이트 배선과 블랙매트릭스를 동일 공정에서 동일 물질로 형성하기 때문에, 공정을 단순화시킬 수 있고, 블랙매트릭스의 형성폭을 줄일 수 있어 개구율 향상을 꾀할 수 있다.
상기 블랙매트릭스는 데이터 배선 형성부에 위치하여, 상기 게이트 배선 및 블랙매트릭스는 서로 교차되어 교차되는 영역은 화소 영역을 이룬다.
ST2에서는, 상기 게이트 배선 및 블랙매트릭스를 덮는 영역에 컬러필터층 및 오버코트층을 형성하는 단계이다.
상기 컬러필터층은, 상기 블랙매트릭스를 컬러별 경계부로 하여 적, 녹, 청 컬러필터가 차례대로 형성되어 이루어지고, 상기 오버코트층은 평탄화 및 컬러필터용 보호층 역할을 하며, 이 단계에서는 상기 컬러필터층 및 오버코트층에 게이트 전극 및 제 1 캐패시터 전극을 노출시키는 오픈부를 형성하는 단계를 포함한다.
ST3에서는, 상기 오버코트층 상부를 덮는 영역에 게이트 절연막을 형성하는 단계와, 상기 게이트 절연막 상부의 게이트 전극을 덮는 영역에 반도체층을 형성하는 단계를 포함한다.
상기 게이트 절연막은, 컬러필터 및 오버코트층의 오픈부를 통해 게이트 전극 및 제 1 캐패시터 전극과 연접되게 위치하는 것이 중요하며, 상기 반도체층은 비정질 실리콘 물질로 이루어진 액티브층과, 불순물 비정질 실리콘 물질로 이루어진 오믹콘택층으로 이루어진다.
ST4에서는, 상기 반도체층 상부에서 서로 일정간격 이격되게 위치하는 소스 전극 및 드레인 전극과, 게이트 절연막 상부의 제 1 캐패시터 전극을 덮는 제 2 캐패시터 전극과, 상기 소스 전극과 연결되며, 전술한 블랙매트릭스와 대응되는 위치에 데이터 배선을 형성하는 단계이다.
상기 제 2 캐패시터 전극은 아일랜드 패턴으로 형성된다.
상기 게이트 전극, 반도체층, 소스 전극 및 드레인 전극은 박막트랜지스터를 이룬다.
ST5에서는, 상기 박막트랜지스터를 덮는 영역에 위치하며, 상기 드레인 전극 및 제 2 캐패시터 전극을 일부 노출시키는 드레인 콘택홀 및 캐패시터 콘택홀을 가지는 보호층을 형성하는 단계이다.
ST6에서는, 상기 보호층 상부에서, 드레인 콘택홀 및 캐패시터 콘택홀을 통해 드레인 전극 및 제 2 캐패시터 전극과 연결되는 화소 전극을 형성하는 단계이다.
상기 제 2 캐패시터 전극은 화소 전극을 통해 전도체를 이루어, 게이트 절연막이 개재된 상태에서 제 1, 2 캐패시터 전극이 중첩된 영역은 스토리지 캐패시턴스를 이룬다.
이와 같이, 본 발명에 따른 TOC 액정표시장치의 제조방법에 의하면, 게이트 공정과 블랙매트릭스 공정을 동시에 진행하기 때문에 공정을 단순화시킬 수 있어 원가를 절감할 수 있는 효과를 얻게 된다.
본 발명에 따른 TOC 액정표시장치 및 그 제조방법에 의하면, 컬러필터 소자와 어레이 소자를 동일 기판에 형성하기 때문에 합착 마진을 최소화하여 개구율을 높일 수 있고, 블랙매트릭스와 게이트 패턴(한 예로, 게이트 배선)을 동일 공정에서 동일 물질을 이용하여 형성하기 때문에, 공정을 단순화시킬 수 있고 원가 절감을 통해 생산수율을 높일 수 있다.
또한, 블랙매트릭스와 게이트 패턴을 동일 공정에서 형성하기 때문에, 게이트 패턴 형성부에서 블랙매트릭스 패턴을 생략할 수 있어, 개구율 향상효과를 보다 높일 수 있다.

Claims (8)

  1. 기판 상에, 광차단성 금속물질로 이루어지며, 서로 이격되게 형성된 게이트 전극을 가지는 게이트 배선 및 블랙매트릭스와;
    상기 블랙매트릭스 및 게이트 배선을 덮는 영역에서, 상기 블랙매트릭스를 컬러별 경계부로 하여 형성된 컬러필터층과;
    상기 컬러필터층을 덮는 영역에 형성된 오버코트층과;
    상기 오버코트층 및 컬러필터층에는 상기 게이트 전극을 노출시키는 오픈부가 형성되어 있으며, 상기 오버코트층 및 오픈부를 덮는 영역에 형성된 게이트 절연막과;
    상기 게이트 절연막 상부에서, 상기 게이트 전극을 덮는 영역에 형성된 반도체층과;
    상기 반도체층 상부에서 서로 이격되게 위치하는 소스 전극 및 드레인 전극과, 상기 소스 전극과 연결되며, 상기 블랙매트릭스와 대응되게 위치하는 데이터 배선과;
    상기 게이트 전극, 반도체층, 소스 전극 및 드레인 전극은 박막트랜지스터를 이루고, 상기 박막트랜지스터를 덮는 영역에서 상기 드레인 전극을 일부 노출시키는 드레인 콘택홀을 가지는 보호층과;
    상기 보호층 상부에서, 상기 드레인 콘택홀을 통해 드레인 전극과 연결되는 화소 전극
    을 포함하는 TOC 액정표시장치용 기판.
  2. 제 1 항에 있어서,
    상기 광차단성 금속물질은 비저항값이 낮은 물질에서 선택되는 TOC 액정표시장치용 기판.
  3. 제 2 항에 있어서,
    상기 비저항값이 낮은 광차단성 금속물질은, 알루미늄을 포함하는 금속층을 하부층으로 하고, 크롬을 포함하는 금속층을 상부층으로 하는 구조로 이루어지는 TOC 액정표시장치용 기판.
  4. 제 1 항에 있어서,
    상기 블랙매트릭스 및 게이트 배선과 동일 공정에서 동일 물질로 이루어진 제 1 캐패시터 전극을 포함하고, 상기 컬러필터층 및 오버코트층에는 상기 제 1 캐패시터 전극을 노출시키는 또 하나의 오픈부를 추가로 포함하며, 상기 게이트 절연막 상부에서 상기 제 1 캐패시터 전극을 덮는 위치에는 상기 데이터 배선과 동일 공정에서 동일 물질로 이루어진 제 2 캐패시터 전극이 형성되어 있고, 상기 보호층에는 상기 제 2 캐패시터 전극을 일부 노출시키는 캐패시터 콘택홀이 형성되어 있으며, 상기 캐패시터 콘택홀을 통해 화소 전극은 제 2 캐패시터 전극과 연결되고, 상기 제 1, 2 캐패시터 전극 중첩 영역은 스토리지 캐패시턴스를 이루는 TOC 액정표시장치용 기판.
  5. 기판 상에 광차단성 금속물질을 이용하여 게이트 전극을 가지는 게이트 배선 및 블랙매트릭스를 형성하는 단계와;
    상기 게이트 배선 및 블랙매트릭스를 덮는 영역에 컬러필터층 및 오버코트층을 차례대로 형성하고, 상기 컬러필터층 및 오버코트층에 게이트 전극을 노출시키는 오픈부를 형성하는 단계와;
    상기 오버코트층 및 오픈부를 덮는 영역에 게이트 절연막과, 상기 게이트 절연막 상부에서 게이트 전극을 덮는 영역에 반도체층을 차례대로 형성하는 단계와;
    상기 반도체층 상부에서 서로 이격되게 위치하는 소스 전극 및 드레인 전극과, 상기 소스 전극과 연결되고, 상기 블랙매트릭스와 대응되게 위치하는 데이터 배선을 형성하는 단계와;
    상기 게이트 전극, 반도체층, 소스 전극 및 드레인 전극은 박막트랜지스터를 이루고, 상기 박막트랜지스터를 덮는 영역에 드레인 전극을 일부 노출시키는 드레인 콘택홀을 가지는 보호층을 형성하는 단계와;
    상기 보호층 상부에, 상기 드레인 콘택홀을 통해 드레인 전극과 연결되는 화소 전극을 형성하는 단계
    를 포함하는 TOC 액정표시장치용 기판의 제조방법.
  6. 제 5 항에 있어서,
    상기 광차단성 금속물질은 비저항값이 낮은 금속물질에서 선택되는 TOC 액정표시장치용 기판의 제조방법.
  7. 제 6 항에 있어서,
    상기 비저항값이 낮은 금속물질은, 알루미늄을 포함하는 금속층을 하부층으로 하고, 크롬을 포함하는 금속층을 상부층으로 하는 금속물질에서 선택되는 TOC 액정표시장치용 기판의 제조방법.
  8. 제 5 항에 있어서,
    상기 블랙매트릭스 및 게이트 배선 형성단계에서는, 제 1 캐패시터 전극을 형성하는 단계를 포함하고, 상기 컬러필터층 및 오버코트층에 오픈부를 형성하는 단계에서는, 상기 제 1 캐패시터 전극을 노출시키는 또 하나의 오픈부를 형성하는 단계를 포함하며, 상기 소스 전극 및 드레인 전극을 형성하는 단계에서는, 상기 게이트 절연막 상부에서 제 1 캐패시터 전극을 덮는 영역에 위치하는 제 2 캐패시터 전극을 형성하는 단계를 포함하며, 상기 보호층 형성단계에서는, 상기 제 2 캐패시터 전극을 일부 노출시키는 캐패시터 콘택홀을 형성하는 단계를 포함하고, 상기 화소 전극 형성단계에서는, 상기 캐패시터 콘택홀을 통해 제 2 캐패시터 전극과 화소 전극을 연결시키는 단계를 포함하는 TOC 액정표시장치용 기판의 제조방법.
KR1020020078106A 2002-12-10 2002-12-10 액정표시장치 및 그 제조방법 KR100884541B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020020078106A KR100884541B1 (ko) 2002-12-10 2002-12-10 액정표시장치 및 그 제조방법
US10/716,562 US6912024B2 (en) 2002-12-10 2003-11-20 Array substrate of liquid crystal display device having thin film transistor on color filter structure and method of fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020078106A KR100884541B1 (ko) 2002-12-10 2002-12-10 액정표시장치 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20040050311A true KR20040050311A (ko) 2004-06-16
KR100884541B1 KR100884541B1 (ko) 2009-02-18

Family

ID=32464562

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020078106A KR100884541B1 (ko) 2002-12-10 2002-12-10 액정표시장치 및 그 제조방법

Country Status (2)

Country Link
US (1) US6912024B2 (ko)
KR (1) KR100884541B1 (ko)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100887702B1 (ko) * 2006-04-11 2009-03-11 우 옵트로닉스 코포레이션 액정 디스플레이 제조 방법
US7858986B2 (en) 2008-01-22 2010-12-28 Samsung Electronics Co., Ltd. Thin film transistor array panel and method for manufacturing the same
KR101034744B1 (ko) * 2004-06-25 2011-05-17 엘지디스플레이 주식회사 액정표시장치의 박막트랜지스터 구조
KR101386189B1 (ko) * 2008-03-20 2014-04-17 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 이의 제조 방법
KR101451375B1 (ko) * 2008-04-30 2014-10-21 삼성디스플레이 주식회사 표시기판 및 그 제조방법
KR101472849B1 (ko) * 2008-05-09 2014-12-15 삼성디스플레이 주식회사 박막트랜지스터 기판, 이의 제조 방법 및 이를 갖는액정표시패널

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7316784B2 (en) * 2003-02-10 2008-01-08 Lg.Philips Lcd Co., Ltd. Method of patterning transparent conductive film, thin film transistor substrate using the same and fabricating method thereof
US7211825B2 (en) * 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
KR100695013B1 (ko) * 2005-07-25 2007-03-16 삼성전자주식회사 박막트랜지스터 기판과 박막트랜지스터 기판의 제조방법
JP5148086B2 (ja) * 2005-08-18 2013-02-20 三星電子株式会社 有機薄膜トランジスタ表示板
TWI305420B (en) * 2006-06-20 2009-01-11 Au Optronics Corp Thin film transistor array substrate and method for fabricating the same
KR101244898B1 (ko) * 2006-06-28 2013-03-19 삼성디스플레이 주식회사 유기 박막 트랜지스터 기판 및 그 제조 방법
KR101328628B1 (ko) * 2006-07-28 2013-11-14 삼성디스플레이 주식회사 유기 박막 트랜지스터 기판 및 그 제조 방법
KR101340727B1 (ko) * 2006-09-11 2013-12-12 엘지디스플레이 주식회사 박막 패턴의 제조방법 및 이를 이용한 액정표시패널 및 그제조방법
CN100523969C (zh) * 2006-09-22 2009-08-05 北京京东方光电科技有限公司 一种彩膜在薄膜晶体管之上的液晶显示器件及其制造方法
KR101291318B1 (ko) 2006-11-21 2013-07-30 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 그 제조방법
JP5258277B2 (ja) * 2006-12-26 2013-08-07 株式会社半導体エネルギー研究所 液晶表示装置
KR20080088782A (ko) * 2007-03-30 2008-10-06 삼성전자주식회사 박막 트랜지스터 표시판 및 그 제조 방법
KR101499237B1 (ko) * 2007-12-24 2015-03-06 삼성디스플레이 주식회사 표시판 및 그 제조 방법
CN102681243B (zh) * 2011-09-21 2014-09-17 京东方科技集团股份有限公司 一种显示器、显示模块及其制作方法
CN102569190B (zh) * 2012-02-10 2014-02-05 福建华映显示科技有限公司 画素结构及其制作方法
KR102178766B1 (ko) * 2013-03-29 2020-11-13 엘지디스플레이 주식회사 박막 트랜지스터, 박막 트랜지스터 제조 방법 및 박막 트랜지스터를 포함하는 표시 장치
CN103309106B (zh) * 2013-07-10 2015-11-11 深圳市华星光电技术有限公司 彩色滤光阵列基板及其制造方法
JP2015079227A (ja) * 2013-10-18 2015-04-23 株式会社 オルタステクノロジー 液晶表示装置及びヘッドアップディスプレイ
CN104319277B (zh) * 2014-10-15 2017-02-08 深圳市华星光电技术有限公司 一种coa基板及其制作方法
CN104991372A (zh) * 2015-07-16 2015-10-21 深圳市华星光电技术有限公司 一种阵列基板及液晶显示面板
CN105511189B (zh) * 2016-02-16 2018-10-26 深圳市华星光电技术有限公司 Va型coa液晶显示面板
CN106646969A (zh) * 2016-11-22 2017-05-10 深圳市华星光电技术有限公司 Coa型液晶面板的制作方法及coa型液晶面板
CN110993695B (zh) * 2019-11-11 2023-01-24 深圳市华星光电半导体显示技术有限公司 Gsd tft器件及其制作方法
CN112993020B (zh) * 2019-12-12 2023-05-30 群创光电股份有限公司 电子装置
CN111474774B (zh) * 2020-04-29 2022-08-12 厦门天马微电子有限公司 一种阵列基板及其制作方法、显示面板和显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0990425A (ja) * 1995-09-19 1997-04-04 Sony Corp 表示装置
JP4011645B2 (ja) * 1996-05-21 2007-11-21 東芝電子エンジニアリング株式会社 液晶表示装置
KR100262402B1 (ko) * 1997-04-18 2000-08-01 김영환 박막 트랜지스터 액정표시소자 및 그의 제조방법
JPH11326929A (ja) * 1998-05-11 1999-11-26 Toshiba Corp 液晶表示素子
JP3267271B2 (ja) * 1998-12-10 2002-03-18 日本電気株式会社 液晶表示装置およびその製造法
KR100638525B1 (ko) * 1999-11-15 2006-10-25 엘지.필립스 엘시디 주식회사 컬러 액정표시장치용 어레이기판 제조방법
KR100710151B1 (ko) * 2000-12-30 2007-04-20 엘지.필립스 엘시디 주식회사 Tft 액정패널

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101034744B1 (ko) * 2004-06-25 2011-05-17 엘지디스플레이 주식회사 액정표시장치의 박막트랜지스터 구조
US8373169B2 (en) 2004-06-25 2013-02-12 Lg Display Co., Ltd. Thin film transistor of liquid crystal display device with specified channel W/L ratio
KR100887702B1 (ko) * 2006-04-11 2009-03-11 우 옵트로닉스 코포레이션 액정 디스플레이 제조 방법
US7947525B2 (en) 2006-04-11 2011-05-24 Au Optronics Corporation Manufacturing method for a liquid crystal display
US7858986B2 (en) 2008-01-22 2010-12-28 Samsung Electronics Co., Ltd. Thin film transistor array panel and method for manufacturing the same
KR101447996B1 (ko) * 2008-01-22 2014-10-08 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 이를 제조하는 방법
KR101386189B1 (ko) * 2008-03-20 2014-04-17 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 이의 제조 방법
KR101451375B1 (ko) * 2008-04-30 2014-10-21 삼성디스플레이 주식회사 표시기판 및 그 제조방법
KR101472849B1 (ko) * 2008-05-09 2014-12-15 삼성디스플레이 주식회사 박막트랜지스터 기판, 이의 제조 방법 및 이를 갖는액정표시패널

Also Published As

Publication number Publication date
US6912024B2 (en) 2005-06-28
US20040109110A1 (en) 2004-06-10
KR100884541B1 (ko) 2009-02-18

Similar Documents

Publication Publication Date Title
KR100884541B1 (ko) 액정표시장치 및 그 제조방법
KR100857133B1 (ko) 액정표시장치용 어레이기판 및 그 제조방법
US7576824B2 (en) Liquid crystal display device and method for fabricating the same
US6078366A (en) Array substrate comprising semiconductor contact layers having same outline as signal lines
KR100955382B1 (ko) 액정표시장치 및 그 제조방법
KR101031170B1 (ko) 액정 표시 장치 및 액정 표시 장치의 제조 방법
KR100870701B1 (ko) 액정표시장치용 어레이기판과 그 제조방법
US8558958B2 (en) Array substrate for liquid crystal display device, liquid crystal display device and method of fabricating the same
KR20040057798A (ko) 액정표시장치 및 그 제조방법
JP4663069B2 (ja) 液晶表示装置
US7894010B2 (en) Liquid crystal display panel and method for fabricating the same
KR20130061969A (ko) 액정표시장치 및 이의 제조 방법
KR20040050237A (ko) 액정표시장치용 어레이기판과 그 제조방법
KR101423909B1 (ko) 표시 기판 및 이를 구비하는 액정 표시 장치
US7336333B2 (en) In-plane switching mode liquid crystal display device and fabrication method thereof
JP2009151285A (ja) 液晶表示装置及びその製造方法
KR100930918B1 (ko) 액정표시장치용 어레이기판과 그 제조방법
KR20080053804A (ko) 액정표시장치와 그 제조방법
KR100413512B1 (ko) 액정 표시 장치용 어레이 기판 및 그의 제조 방법
KR100951840B1 (ko) 액정표시장치
KR100959366B1 (ko) 씨오티 구조 액정표시장치용 기판 및 그 제조방법
JP5207947B2 (ja) 液晶表示装置及びその製造方法
KR20050038116A (ko) 액정표시장치용 기판 및 그 제조방법
US20040227892A1 (en) Liquid crystal display and fabricating method thereof
KR20010066174A (ko) 광차단막을 가지고 있는 액정 표시 장치 및 그 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121228

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20131227

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150127

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160128

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20170116

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20190114

Year of fee payment: 11