KR20030026846A - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR20030026846A
KR20030026846A KR1020020053132A KR20020053132A KR20030026846A KR 20030026846 A KR20030026846 A KR 20030026846A KR 1020020053132 A KR1020020053132 A KR 1020020053132A KR 20020053132 A KR20020053132 A KR 20020053132A KR 20030026846 A KR20030026846 A KR 20030026846A
Authority
KR
South Korea
Prior art keywords
driving circuit
circuit chip
terminals
dummy
terminal
Prior art date
Application number
KR1020020053132A
Other languages
English (en)
Other versions
KR100497046B1 (ko
Inventor
야리타카츠히코
타카하시히로유키
Original Assignee
가부시키가이샤 히타치세이사쿠쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 히타치세이사쿠쇼 filed Critical 가부시키가이샤 히타치세이사쿠쇼
Publication of KR20030026846A publication Critical patent/KR20030026846A/ko
Application granted granted Critical
Publication of KR100497046B1 publication Critical patent/KR100497046B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13456Cell terminals located on one side of the display only

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

구동회로칩의 외형 사이즈를 축소하고, 전체적으로 표시장치의 소형화를 가능하게 했다.
기판상에 매트릭스 모양으로 배치된 복수의 화소와, 이 화소에 표시를 나타내기 위한 해당 기판상에 실장된 구동회로칩(GDR)을 구비하고, 구동회로칩(GDR)에는, 기판상에 형성된 출력배선(GL)에 접속하는 복수의 출력단자(OT)와, 서로 인접하여 배치된 복수의 더미단자(DT)를 가지며, 출력단자(OT)에 접속된 출력배선(GL) 중 적어도 일부의 배선을 더미단자(DT)에 접속시키지 않고, 서로 인접하는 상기 더미단자(DT)의 사이를 통과하여 배치했다.

Description

표시장치{DISPLAY DEVICE}
본 발명은, 표시장치에 관한 것으로, 특히 기판상에 매트릭스 배치된 복수의 화소와 이 화소를 구동하는 구동회로칩을 가지는 패널형의 표시장치에 관한 것이다.
퍼스널 컴퓨터나 휴대전화기, 혹은 PDA라 불리는 휴대정보단말 등의 표시장치나 각종 정보기기의 모니터로서 박형경량의 패널형 표시장치가 이용되고 있다. 이 패널형 표시 디바이스에는, 액정패널, 엘렉트로 루미네센스(EL)패널, 플라즈마패널, 혹은 카본나노튜브(CNT) 등을 전자원으로 한 전계방출형 표시장치(FED) 등이 알려져 있다.
이런 종류의 패널형 표시장치는, 통상 2매의 기판이 서로 맞붙은 간극에 매트릭스 모양으로 복수의 화소를 배치하여 표시영역으로 하고, 표시영역의 외측에 화소를 구동하는 구동회로를 실장하는 것이 일반적이다. 매트릭스 모양으로 배치한 화소는, 기판면의 일방향과 이 방향으로 교차하는 타방향으로 각각 구동선을 설치하여, 양 구동선의 교차부에 구성된다. 화소의 구성방법으로는 여러가지 방법이 있으나, 상기의 양 구동선의 교점에서의 전압의 중첩을 이용하는 단순 매트릭스 방식과 단위화소마다 선택하여 점등하는 액티브 매트릭스 방식이 있다.
그러나, 최근의 해상도, 콘트라스트, 동작속도의 관점에서 단위화소마다 선택하여 점등하는 액티브 매트릭스 방식이 주류로 되어 있다. 어느 방식의 표시장치라도 각각의 구동선에 구동전압 혹은 표시신호를 공급하기 위해서, 표시영역의 외측에 구동회로가 설치된다. 통상, 이런 종류의 구동회로는 반도체칩(이하, 구동회로칩이라 부른다)으로서 기판의 위쪽 혹은 기판의 주변에 설치된다.
전형적인 액티브 매트릭스 방식의 액정표시장치는, 2매의 기판이 서로 맞붙은 간극에 액정을 협지(挾持)하고, 한쪽의 기판의 내면에 화소선택용의 스위칭소자, 이 스위칭소자의 주사전압을 인가하는 주사선, 표시 데이터를 인가하는 데이터선, 화소전극 등을 형성하며, 다른쪽의 기판에는 화소전극과 대향하는 대향전극, 혹은 컬러필터 등이 형성되어 있다. 여기서는 널리 사용되고 있는 박막트랜지스터 TFT를 스위칭소자로 한 액정표시장치를 예로 하여, 그 구동회로칩의 구성을 설명한다. 그 때문에, 상기 주사전압을 인가하는 주사선을 게이트선, 표시 데이터를 인가하는 데이터선을 드레인선으로서 설명한다.
도7은 액정표시장치의 구동선에 구동전압을 인가하기 위한 구동회로의 한쪽인 게이트선에 구동전압을 인가하는 게이트 구동회로칩의 복면(실장면)의 구성과 기판상에 형성한 배선배치의 일예를 설명하는 모식도이다. 외형선으로 나타낸 게이트 구동회로칩(이하, 단순히 구동회로칩이라고도 한다)(GDR)의 복면에는 다수의 입력단자(IT), 다수의 출력단자(OT) 및 더미단자(DT)를 가지며, 이 복면을입력배선(ITL)이나 게이트 배선(GL)이 형성된 기판상에 실장한다. 이 형식의 단자는 범프라고도 한다.
이 예에서는, 도7을 향해 구동회로칩(GDR)의 좌우변에 입력단자(IT)를 가지며, 이 입력단자(IT)에 대응하여 기판측에 입력배선(ITL)이 형성되어 있다. 또한, 구동회로칩(GDR)의 하변의 좌우단까지 입력단자(IT)를 설치한 것도 있다. 도7의 상방에 위치하는 표시영역에 형성된 게이트선(GL)에 접속하는 출력단자(OT)는 구동회로칩(GDR)의 상변에 있으며, 하변에는 더미단자(DT)가 형성되어 있다.
표시영역에서 연장하는 게이트선(GL)은, 도10에 나타내는 바와 같이, 구동회로칩(GDR)에 형성된 출력단자(OT)에 접속함과 동시에, 구동회로칩(GDR)의 복면을 들어나지 않게 하변에 있는 더미단자(DT)를 경유하여 기판의 단면에 연장하고 있다. 또한, 이 표시장치의 중간제조단계에서는, 해당 하변의 더욱 아래쪽에 단락선을 가지며, 이 단락선에 상기 게이트선(GL)이 접속되어 있다. 단락선은 최종제품이 되는 전단계에서 기판과 함께 절단되어 제거된다. 이 구성을 도9에 나타낸다.
도8A ~ 도8B는 도7의 화살표(A)로 나타낸 부분의 구성을 설명하는 부분도이다. 또, 도9는 구동회로칩을 실장하는 기판의 중간제조단계에서의 구성예를 설명하는 요부평면도, 도10은 기판에 실장한 구동회로칩의 출력단자 혹은 더미단자와 게이트선의 접속상태의 설명도이다. 참조부호 SUB1은 구동회로칩을 실장하는 기판(제1의 기판), SUB2는 대향기판(제2의 기판), PDA는 급전패드, CL은 제1의 기판의 절단선, SHT는 단락선을 나타낸다. 입력배선(ITL)은 기판단부에 형성한 급전패드(PAD)에 인출되어 있다.
도7 내지 도10에 나타내는 바와 같이, 구동회로칩(GDR)의 하변측의 더미단자(DT)는 상변측에 있는 출력단자(OT)와 함께 기판상에 실장할 때의 밸런스를 취하는 기능을 가진다. 더미단자(DT)는 출력단자(OT)와 동수로 형성되며, 상기한 실장시의 밸런스, 즉, 구동회로칩(GDR)이 기울게 탑재되는 것을 방지하고 있다. 게이트선(GL)의 각각은 도8A ~ 도8B에 나타내는 바와 같이, 구동회로칩(GDR)의 하변에 있어서, 더미단자(DT)의 위쪽을 통과하여 단락선(SHT)에 접속되어 있다.
그러나, 구동회로칩(GDR)의 하변에 더미단자(DT)를 각 게이트선(GL)마다 설치할 때, 도8A와 같이 해당 하변과 평행하게 일렬로 형성하면, 인접하는 게이트선(GL)끼리의 접촉을 방지하기 위해서 각 게이트선(GL)의 간격을 넓힐 필요가 있다. 그 결과, 일정의 범위(D)로 형성하는 게이트선(GL)의 갯수가 적게 되며, 구동회로칩(GDR)의 상기 하변에 따른 좌우방향의 사이즈를 확대할 필요가 있다.
또, 도8B에 나타낸 바와 같이, 일정의 범위(D)로 형성하는 게이트선(GL)의 갯수를 출력단자(OT)측과 동일하게 하여, 더미단자를 구동회로칩(GDR)의 하변에 격자형상으로 형성하면, 해당 구동회로칩(GDR)의 상하방향의 사이즈를 화살표로 나타낸 바와 같이 확대할 필요가 있다.
이와 같이, 종래의 더미단자(DT)의 배치에서는, 구동회로칩(GDR)의 외형의 축소에는 한도가 있었다. 이것은 구동회로칩(GDR)을 실장하는 제1의 기판(SUB1)의 면적저감이 곤란하게 되는 것을 의미하고, 표시장치 전체의 소형화를 저해하는 하나의 요인으로 되어 있다.
본 발명의 목적은, 표시장치의 기판에 실장하는 구동회로칩의 외형 사이즈를 축소하여, 전체적으로 소형화를 가능하게 한 표시장치를 제공하는데 있다.
도1은 본 발명의 표시장치의 제1 실시예를 설명하는 액정표시장치의 구동선에 구동전압을 인가하기 위한 구동회로의 한쪽인 게이트선에 구동전압을 인가하는 구동회로칩의 복면의 구성과 기판상에 형성한 배선배치의 일예를 설명하는 모식도,
도2는 도1의 화살표(A)로 나타낸 부분의 구성을 설명하는 부분도,
도3은 도1의 화살표(A)로 나타낸 부분의 다른 구성을 설명하는 부분도,
도4는 도1의 구동회로칩의 출력단자부분의 구성을 설명하는 부분도,
도5는 본 발명의 구동회로칩의 더미단자 부근의 게이트선과 더미단자의 구체적인 치수예의 설명도,
도6은 본 발명의 표시장치의 전형예로서의 휴대전화기에 사용되는 액정표시장치의 구성예를 설명하는 평면도,
도7은 액정표시장치의 구동선에 구동전압을 인가하기 위한 구동회로의 한쪽인 게이트선에 구동전압을 인가하는 게이트 구동회로칩의 복면(실장면)의 구성과 기판상에 형성한 배선배치의 일예를 설명하는 모식도,
도8A ~ 도8B는 도7의 화살표(A)로 나타낸 부분의 구성을 설명하는 부분도이며, 도8A는 더미단자를 일렬로 형성한 경우, 도8B는 더미단자를 격자모양으로 형성한 경우를 나타내는 도면,
도9는 구동회로칩을 실장하는 기판의 중간제조단계에서의 구성예를 설명하는 요부평면도,
도10은 기판에 실장한 구동회로칩의 출력단자 혹은 더미단자와 게이트선의 접속상태의 설명도이다.
상기 목적을 달성하기 위해, 본 발명은, 구동회로칩에 설치하는 더미단자의 배열피치를 구동선의 배열피치보다 크게하여, 기판의 테두리에 연장하는 게이트선의 일부를 더미단자 사이로 통과시키는 구성으로 한 점에 특징을 가진다. 본 발명의 대표적인 구성을 기술하면 다음과 같다.
(1), 기판상에 매트릭스 모양으로 배치된 복수의 화소와, 상기 화소에 표시를 나타내기 위한 상기 기판상에 실장된 구동회로칩을 구비한 표시장치로서,
상기 구동회로칩은, 상기 기판상에 형성된 출력배선에 접속하는 복수의 출력단자와, 서로 인접하여 배치된 복수의 더미단자를 가지며,
상기 출력단자에 접속된 상기 배선 중 적어도 일부의 배선을, 상기 더미단자에 접속시키지 않고, 서로 인접하는 상기 더미단자의 사이를 통과하여 배선했다.
(2), (1)에 있어서, 상기 복수의 더미단자의 배열칩을, 상기 출력단자의 배열칩과 동등 또는 그 이상으로 했다.
(3), (1) 또는 (2)에 있어서, 상기 구동회로칩의, 상기 더미단자를 설치한 변에서의 모든 단자의 총면적을,상기 변에 대향하는 변에서의 모든 단자의 총면적의 20% 이상으로 했다.
(4), (1) 내지 (3)의 어느 것에 있어서, 상기 구동회로칩을, 상기 더미단자의 수가 상기 출력단자의 수의 1/10배 이상으로 했다.
(5), (1) 내지 (4)의 어느 것에 있어서, 상기 더미단자의 1개당 면적을, 상기 출력단자의 1개당 면적보다 크게 했다.
(6), (1) 내지 (5)의 어느 것에 있어서, 상기 출력단자에 접속된 배선 중 적어도 일부의 배선을, 상기 더미단자에 접속시키지 않고, 상기 출력단자와 접속된 상기 변과는 다른 변에 배치되어 있는 서로 인접하는 상기 더미단자의 사이를 통과하여 배선했다.
(7), (1) 내지 (6)의 어느 것에 있어서, 상기 출력단자에 접속된 배선 중 적어도 일부의 배선을, 상기 더미단자에 접속하여 배선했다.
(8), (1) 내지 (7)의 어느 것에 있어서, 상기 구동회로칩을 주사구동회로칩으로 하고, 서로 인접하는 상기 더미단자의 사이를 통과하고 있는 배선을 주사신호선으로 했다.
(9), (1) 내지 (7)의 어느 것에 있어서, 상기 구동회로칩을 영상신호 구동회로칩으로 하고, 서로 인접하는 상기 더미단자의 사이를 통과하고 있는 배선을 영상신호선으로 했다.
(10), (1) 내지 (9)의 어느 것에 있어서, 서로 인접하는 상기 더미단자를, 상기 구동회로칩에서 상기 화소로부터 먼쪽의 변에 배치했다.
(11), (1) 내지 (10)의 어느 것에 있어서, 상기 화소를 액정셀로 했다.
상기의 각 구성으로 함으로써, 구동회로칩의 외형을 축소하는 것이 가능하게 되어, 전체적으로 소형화를 가능하게 한 표시장치를 제공할 수 있다.
또한, 본 발명은, 상기의 구성에 한정되는 것이 아니라, 구동회로칩이 데이터 구동회로(드레인 구동회로)인 경우에도 동일하게 적용할 수 있으며, 또 대형, 소형의 각종 표시장치에 적용할 수 있다. 그리고, 본 발명의 기술사상을 이탈하지않고, 여러가지 변경이 가능한 것은 말할 필요도 없다.
이하, 본 발명의 실시형태에 대해서, 본 발명을 액정표시장치에 적용한 실시예의 도면을 참조하여 상세하게 설명한다. 도1은 본 발명의 표시장치의 제1실시예를 설명하는 액정표시장치의 구동선에 구동전압을 인가하기 위한 구동회로의 한쪽인 게이트선에 구동전압을 인가하는 구동회로칩의 복면의 구성과 기판상에 형성한 배선배치의 일예를 설명하는 모식도이다.
외형선에 나타낸 구동회로칩(GDR)의 복면에는 통상은 범프라 불리는 다수의 입력단자(IT), 다수의 출력단자(OT) 및 더미단자(DT)를 가지며, 이 복면을 입력배선(ITL)이나 게이트 배선(GL)이 형성된 제1의 기판상에 실장한다.
이 실시예에서는, 도1을 향해 구동회로칩(GDR)의 좌우변에 입력단자(IT)를 가진다. 이 입력단자(IT)에 대응하여 기판측에 입력배선(ITL)이 형성되어 있다. 또한, 구동회로칩(GDR)의 하변의 좌우단까지 입력단자(IT)를 설치한 경우도 동일하다.
도1의 상방에 위치하는 도시하지 않는 표시영역에 형성된 게이트선(GL)에 접속하는 출력단자(OT)는 구동회로칩(GDR)의 상변 및 좌우변의 일부에 가지며, 하변에는 더미단자(DT)가 형성되어 있다. 또한, 출력단자(OT)는 도1과 같은 3변에 한정되지 않고, 2변 혹은 1변에만 설치하는 것이라도 좋다.
도2 및 도3은 도1의 화살표(A)로 나타낸 부분의 구성을 설명하는 부분도이다. 또, 도4는 구동회로칩의 출력단자부분의 구성을 설명하는 부분도이다. 구동회로칩(GDR)의 상변에 형성된 출력단자(OT)는 해당 상변에 따라 격자모양으로 형성되며, 인접하는 출력단자(OT) 사이의 클리어런스를 확보하여, 출력단자(OT)끼리의 접촉을 방지하고 있다.
표시영역에서 연장하는 게이트선(GL)의 일부는, 도1에 나타낸 바와 같이, 구동회로칩(GDR)에 형성된 출력단자(OT)에 접속함과 동시에, 구동회로칩(GDR)의 복면을 들어나지 않게 하변에 있는 더미단자(DT)를 경유하여 기판의 단면에 연장하고 있다. 또, 표시영역에서 연장하는 게이트선(GL)의 다른 일부는, 구동회로칩(GDR)에 형성된 출력단자(OT)에 접속함과 동시에, 구동회로칩(GDR)의 복면을 들어나지 않게 하변에 가지는 더미단자(DT)의 사이를 통과하여 기판의 단면에 연장하고 있다.
도2에서는, 더미단자(DT)의 사이를 통과하여 기판의 단면에 연장하는 게이트선은 3개, 도3에서는 2개로 하고 있다. 또한, 소정의 피치(D)로 한 더미단자(DT)의 사이를 통과하는 게이트선(GL)은 게이트선(GL)의 선폭에 따라 1개, 혹은 4개 이상으로 할 수 있다. 더미단자(DT)의 피치(D)는, 출력단자(OT)의 피치 이상으로 크게 하고 있다. 출력단자(OT)의 피치는, 이 출력단자(OT)가 격자배치인 경우는 내측과 외측으로 측정한 작은 쪽의 피치(p1)이다(도4참조). 또한, D는 외측끼리 측정한 피치(p2) 이상으로 크게 한 것이 바람직하다.
도9에서 설명한 바와 같이, 이 액정표시장치의 중간제조단계에서는, 구동회로칩(GDR)을 실장하는 기판의 하변의 더욱 아래쪽에 단락선을 가지며, 이 단락선에 상기 게이트선(GL)이 접속되어 있다. 단락선은 최종제품이 되는 전단계에서 기판과함께 절단되어 제거된다. 이와 같은 구성에 의해, 정전기대책, 단선검사, 양극산화 중 적어도 1개가 가능하게 된다.
이와 같이, 구동회로칩(GDR)의 복면을 통과하여 게이트선(GL)을 배선하는 경우에, 그 일부를 더미단자의 사이를 통과함으로써 더미단자(DT)와 게이트선(GL)과의 배선간 클리어런스를 확보할 수 있다.
본 실시예의 구성에 의해, 더미단자는 인접하는 게이트선 상에 존재하지 않으므로, 게이트선끼리 접촉하지 않으며, 또 더미단자를 증가시키지 않고, 구동회로칩(GDR)의 실장시의 밸런스를 확보할 수 있다. 그 결과, 구동회로칩의 외형을 크게 할 필요가 없어지게 되며, 게이트선의 선폭의 세선화에 따라 구동회로칩의 외형을 축소할 수 있어, 액정표시장치 전체를 소형화할 수 있다.
이와 같이, 본 실시예에 의하면, 구동회로칩(GDR)의 복면을 통과하여 게이트선(GL)을 배선하는 경우, 반드시 더미단자(DT)를 경유하지 않고, 더미단자(DT)를 솎아냄으로써 더미단자(DT)와 배선(GL)의 사이의 클리어런스를 확보할 수 있으므로, 게이트선(GL)을 고밀도로 배선할 수 있다. 그 결과, 구동회로칩(GDR)의 외형을 축소하는 것이 가능하게 된다.
구동회로칩(GDR)의 더미단자(DT)를 솎아낸 것에 의한 출력단자(OT)측 변과의 실장시의 밸런스(기판면과의 평행성)를 확보하기 위해, 즉 구동회로칩(GDR)을 기판에 실장할 때의 열압착툴의 압압력(押壓力)으로 해당 구동회로칩(GDR)이 기판에 대해 기우는 것을 회피하기 위해 해당 더미단자(DT)를 설치한 변에 있는 단자(더미단자(DT) 이외에, 예컨대 입력단자(IT)가 있는 것에서는, 이 입력단자(IT)와 더미단자(DT)의 합계)의 총면적을 어느 정도의 크기로 하여 둘 필요가 있다.
현실의 제조공정에서의 실장경험에서, 상기 열압착툴의 압압력에 견디어 기판면과의 평행성을 유지할 수 있는 더미단자(DT)측의 변에 가지는 단자의 총면적은, 더미단자(DT)측의 변과 대향하는 변(여기서는, 출력단자(OT)의 설치변)에 있는 단자 즉 출력단자(OT)의 전단자면적에 대해 20% 이상으로 하는 것이 바람직하며, 35%로 이상으로 하는 것이 더욱 바람직하다. 또, 이 더미단자측의 변에 있는 단자의 총면적의 상한은 100%보다 작고, 게이트선(GL)의 배선 스페이스를 확보하는 의미에서는 최대라도 50% 이하가 바람직하다. 또한, 압압력에 견딜 수 있으면, 이들의 수치범위 이외라도 상관없다.
또한, 상기의 실장시 밸런스를 확보하기 위해, 더미단자의 설치측 변의 단자수를 고려한 대책도 있다. 더미단자의 설치측 변의 단자수는, 출력단자(OT)의 전단자수의 바람직하게는 1/10배 이상, 더욱 바람직하게는 1/5배 이상이다. 상기 한 단자 면적의 규정과 마찬가지로, 더미단자의 설치측 변의 단자수의 상한은, 출력단자(OT)의 전단자수의 1배보다 적은 것이 바람직하고, 더욱 바람직하게는 1/2배 이하이다. 또한, 압압력에 견딜 수 있으면, 이들의 수치범위 이외라도 상관없다.
도5는 본 발명의 구동회로칩의 더미단자 부근의 게이트선과 더미단자의 구체적인 치수예의 설명도이다. 여기서는, 더미단자(DT)의 사이에 3개의 게이트선(GL)을 통과시킨 경우이다. 더미단자(DT)의 사이를 통과하는 게이트선(GL)의 선폭은 10㎛, 게이트선(GL)의 갭(g)은 10㎛, 더미단자(DT)와 더미단자(DT)의 사이를 통과하는 게이트선(GL)과의 갭은 20㎛, 더미단자(DT) 사이의 피치(D)는 120㎛, 더미단자(DT)의 폭은 30㎛, 더미단자(DT)의 게이트선(GL)에 따른 길이는 100㎛로 하고 있다.
더미단자(DT)의 게이트선(GL)에 따른 길이는 출력단자(OT)의 설치변에 있는 단자 즉 출력단자(OT)의 길이보다 길게하고 있다. 또한, 출력단자(OT)의 길이는 95㎛이며, 폭은 30㎛, 도4의 피치(p1) = 40㎛, 피치(p2) = 80㎛이다. 이 더미단자(DT)의 길이는 더미단자를 설치한 변에 있는 단자의 수에 따라 설정하고, 더미단자(DT)의 면적은 출력단자(OT)의 설치변과 실장시 밸런스가 균형하도록 설정한다. 이와 같이, 더미단자 1개당의 면적을 출력단자(OT) 1개당의 면적보다 크게 함으로써, 적은 더미단자 수로 실장시 밸런스를 균형시킬 수 있다. 이상의 설명에 한정하지 않고, 길이를 같게하여, 1개당의 면적을 같게 해도 좋다.
상기한 실시예는, 게이트 구동용의 구동회로칩에 대해서 설명했으나, 드레인 구동용의 구동회로칩에 대해서도 동일하다.
도6은 본 발명의 표시장치의 전형예로서의 휴대전화기에 사용되는 액정표시장치의 구성예를 설명하는 평면도이다. 이 액정표시장치는 제1의 기판(SUB1)과 제2의 기판(SUB2)이 서로 맞붙은 간극에 액정을 밀봉하고, 제1의 기판(SUB1)의 내면에 매트릭스 모양으로 게이트선(GL)과 드레인선(DL)을 각 복수개 부설(敷設)하며, 그들의 교차점의 근방에 각각 스위칭소자 및 화소전극을 가지는 복수의 화소를 매트릭스모양으로 배치하여 표시영역(AR)으로 하고 있다.
제1의 기판(SUB1)의 일변측은 제2의 기판(SUB2)에서 불거진 구동회로 실장영역을 가지며, 이 구동회로 실장영역에 드레인선 구동용의 구동회로칩(DDR)과 게이트선 구동용의 2개의 구동회로칩(GDR1, GDR2)이 실장되어 있다. 제1의 기판(SUB1)의 구동회로 실장영역의 하단에는, 구동회로칩(DDR)과 게이트선 구동용의 구동회로칩(GDR1, GDR2) 및 제2의 기판(SUB2)에 설치한 대향전극 등에 신호나 전압을 공급하기 위한 패드(PAD1)가 형성되어 있다.
이 패드(PAD1)는, 플랙시블 프린트기판(FPC)의 패드(PAD2)가 접속되어, 해당 플랙시블 프린트기판(FPC)을 통해서 외부신호 처리회로에서 상기 신호나 전압이 공급된다. 또한, 도6에서는 구동회로 실장영역에 드레인선 구동용의 구동회로칩(DDR)과 게이트선 구동용의 2개의 구동회로칩(GDR1, GDR2)을 실장하고 있지만, 게이트선 구동용의 2개의 구동회로칩(GDR1, GDR2)을 1개의 반도체칩(GDR)으로 할 수도 있다. 혹은, 게이트선 구동용의 구동회로와 드레인선 구동용의 구동회로를 1개의 반도체칩에 포함한 구성으로 해도 좋다.
또, 구동회로 실장영역에는 드레인선 구동용의 구동회로칩(DDR)만을 실장하고, 게이트선 구동용의 구동회로칩(GDR)(또는 GDR1, GDR2)을 플랙시블 프린트기판측에 탑재할 수도 있다. 또한, 이런 종류의 소형 액정표시장치에서는, 드레인선 구동용의 구동회로칩(DDR)에는 타이밍 컨트롤러(TCON) 등의 제어회로를 가지며, 대형의 액정표시장치에 통상 가지는 인터페이스 회로기판을 생략하고 있다.
말할 필요도 없이, 본 발명은 상기의 소형 액정표시장치에 한정하는 것이 아니고, 노트 퍼스널 컴퓨터나 데스크탑 컴퓨터, 그외의 비교적 큰 사이즈의 표시장치에도 동일하게 적용할 수 있다. 또, 조명광을 필요로 하는 표시장치에서는 투과형, 반사형, 부분투과형, 혹은 반투과형 등, 어느 형태의 표시장치에도 적용할 수 있다.
즉, 표시장치의 2변에 드레인선 구동용의 구동회로칩과 게이트선 구동용의 구동회로칩을 다수 실장하는 경우에도 상기한 본 발명의 실시예는, 그 게이트선 또는 드레인선을 구동회로칩의 복면을 통과하여 기판단부에 인출하는 경우에 동일하게 적용 가능하다.
상기의 실시예는, 액티브 매트릭스 방식의 표시장치에 대해서 설명했으나, 단순 매트릭스 방식의 액정표시장치, 혹은 스위칭소자로서 박막다이오드를 이용한 것, 유기EL, 플라즈마, FED, 그외, 각종의 표시장치에서의 구동회로칩의 실장과 배선처리에 적용할 수 있다. 또, 이들의 기판으로서는, 유리나 유리계에 한정하지 않고, 표시장치의 종류에 따라서는 수지판을 이용할 수 있다.
이상 설명한 바와 같이, 본 발명에 의하면, 기판에 실장한 각종의 구동회로칩의 외형을 해당 기판면에의 실장시의 밸런스를 확보하면서 축소하는 것이 가능하게 되어, 전체적으로 소형화를 가능하게 한 저코스트의 표시장치를 제공할 수 있다.

Claims (11)

  1. 기판상에 매트릭스 모양으로 배치된 복수의 화소와, 상기 화소에 표시를 나타내기 위한 상기 기판상에 실장된 구동회로칩을 구비한 표시장치로서,
    상기 구동회로칩은, 상기 기판상에 형성된 출력배선에 접속하는 복수의 출력단자와, 서로 인접하여 배치된 복수의 더미단자를 가지며,
    상기 출력단자에 접속된 상기 배선 중 적어도 일부의 배선은 상기 더미단자에 접속되지 않고, 서로 인접하는 상기 더미단자 사이를 통과하여 배선되어 있는 것을 특징으로 하는 표시장치.
  2. 제 1 항에 있어서,
    상기 복수의 더미단자의 배열칩은, 상기 출력단자의 배열칩과 동등 또는 그 이상인 것을 특징으로 하는 표시장치.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 구동회로칩은, 상기 더미단자를 설치한 변에서의 모든 단자의 총면적이 상기 변에 대향하는 변에서의 모든 단자의 총면적이 20% 이상인 것을 특징으로 하는 표시장치.
  4. 제 1 항 또는 제 2 항에 있어서,
    상기 구동회로칩은, 상기 더미단자의 수가 상기 출력단자의 수의 1/10배 이상인 것을 특징으로 하는 표시장치.
  5. 제 1 항 또는 제 2 항에 있어서,
    상기 더미단자의 1개당 면적이, 상기 출력단자의 1개당 면적보다 큰 것을 특징으로 하는 표시장치.
  6. 제 1 항 또는 제 2 항에 있어서,
    상기 출력단자에 접속된 배선 중 적어도 일부의 배선은, 상기 더미단자에 접속되지 않고, 상기 출력단자와 접속된 상기 변과는 다른 변에 배치되어 있는 서로 인접하는 상기 더미단자의 사이를 통과하여 배선되어 있는 것을 특징으로 하는 표시장치.
  7. 제 1 항 또는 제 2 항에 있어서,
    상기 출력단자에 접속된 배선 중 적어도 일부의 배선은, 상기 더미단자에 접속되어 배선되어 있는 것을 특징으로 하는 표시장치.
  8. 제 1 항 또는 제 2 항에 있어서,
    상기 구동회로칩은 주사구동회로칩이며, 서로 인접하는 상기 더미단자 사이를 통과하고 있는 배선은, 주사신호선인 것을 특징으로 하는 표시장치.
  9. 제 1 항 또는 제 2 항에 있어서,
    상기 구동회로칩은 영상신호 구동회로칩이며, 서로 인접하는 상기 더미단자 사이를 통과하고 있는 배선은, 영상신호선인 것을 특징으로 하는 표시장치.
  10. 제 1 항 또는 제 2 항에 있어서,
    서로 인접하는 상기 더미단자는, 상기 구동회로칩에서 상기 화소에서 먼쪽의 변에 배치되어 있는 것을 특징으로 하는 표시장치.
  11. 제 1 항 또는 제 2 항에 있어서,
    상기 화소는 액정셀인 것을 특징으로 하는 표시장치.
KR10-2002-0053132A 2001-09-26 2002-09-04 표시장치 KR100497046B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2001-00293896 2001-09-26
JP2001293896A JP3708467B2 (ja) 2001-09-26 2001-09-26 表示装置

Publications (2)

Publication Number Publication Date
KR20030026846A true KR20030026846A (ko) 2003-04-03
KR100497046B1 KR100497046B1 (ko) 2005-06-23

Family

ID=19115595

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0053132A KR100497046B1 (ko) 2001-09-26 2002-09-04 표시장치

Country Status (5)

Country Link
US (3) US6956548B2 (ko)
JP (1) JP3708467B2 (ko)
KR (1) KR100497046B1 (ko)
CN (2) CN100417994C (ko)
TW (1) TWI275061B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8198722B2 (en) 2008-10-23 2012-06-12 Samsung Electronics Co., Ltd. Semiconductor package
KR101311595B1 (ko) * 2006-11-16 2013-09-26 엘지디스플레이 주식회사 플랙서블 프린티드 서킷

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101051013B1 (ko) * 2003-12-16 2011-07-21 삼성전자주식회사 구동 칩 및 이를 갖는 표시장치
JP2005241852A (ja) * 2004-02-25 2005-09-08 Hitachi Displays Ltd 表示装置
KR101147990B1 (ko) 2005-03-29 2012-05-24 엘지디스플레이 주식회사 드라이버칩 패드가 형성된 기판
KR100736395B1 (ko) * 2005-07-07 2007-07-09 삼성전자주식회사 액정 표시 장치의 드라이버 ic 및 이를 위한 패드 배치방법
KR20070044204A (ko) * 2005-10-24 2007-04-27 엘지이노텍 주식회사 액정표시장치
JP4943691B2 (ja) * 2005-10-31 2012-05-30 ルネサスエレクトロニクス株式会社 半導体装置
WO2007129425A1 (ja) * 2006-05-08 2007-11-15 Sharp Kabushiki Kaisha 液晶表示装置
WO2010024015A1 (ja) * 2008-09-01 2010-03-04 シャープ株式会社 半導体素子およびそれを備えた表示装置
US8649456B2 (en) * 2009-03-12 2014-02-11 Futurewei Technologies, Inc. System and method for channel information feedback in a wireless communications system
US8675627B2 (en) * 2009-03-23 2014-03-18 Futurewei Technologies, Inc. Adaptive precoding codebooks for wireless communications
JP5250525B2 (ja) * 2009-10-16 2013-07-31 株式会社ジャパンディスプレイセントラル 表示装置
JP5528906B2 (ja) * 2010-05-28 2014-06-25 株式会社ジャパンディスプレイ 表示装置
KR101783953B1 (ko) * 2010-12-27 2017-10-11 삼성디스플레이 주식회사 표시 장치 및 그 검사 방법
TWI440009B (zh) * 2011-08-24 2014-06-01 Au Optronics Corp 驅動晶片輸出腳位的排列方式
CN103543861B (zh) * 2012-07-13 2018-08-28 瀚宇彩晶股份有限公司 用于触控面板的走线结构、触控面板及电性检测方法
KR102055152B1 (ko) 2012-10-12 2019-12-12 엘지디스플레이 주식회사 표시장치
KR102372209B1 (ko) * 2015-12-03 2022-03-08 삼성디스플레이 주식회사 표시 장치
TWM575169U (zh) * 2018-06-14 2019-03-01 大陸商格科微電子(上海)有限公司 用於可擕式電子裝置的顯示面板的驅動晶片
TWI748645B (zh) * 2019-09-11 2021-12-01 矽創電子股份有限公司 顯示面板驅動晶片、顯示面板驅動架構及其顯示裝置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5467210A (en) * 1993-02-16 1995-11-14 Casio Computer Co., Ltd. Arrangement of bonding IC chip to liquid crystal display device
US5777610A (en) * 1993-10-28 1998-07-07 Sharp Kabushiki Kaisha Small-sized, lightweight display device easy to rework and method of assembling the same
JP2806294B2 (ja) 1995-03-03 1998-09-30 双葉電子工業株式会社 画像表示装置の駆動回路
JP3643640B2 (ja) * 1995-06-05 2005-04-27 株式会社東芝 表示装置及びこれに使用されるicチップ
JP3767154B2 (ja) * 1997-06-17 2006-04-19 セイコーエプソン株式会社 電気光学装置用基板、電気光学装置、電子機器及び投写型表示装置
JPH11125837A (ja) * 1997-10-22 1999-05-11 Nanokkusu Kk チップオンガラス液晶表示装置
KR100483403B1 (ko) * 1997-11-27 2005-08-10 삼성전자주식회사 표시장치용인쇄회로기판의패드패턴
JP3873478B2 (ja) * 1997-12-25 2007-01-24 セイコーエプソン株式会社 液晶表示装置、電子機器及び液晶表示装置の製造方法
JP3752829B2 (ja) 1998-03-31 2006-03-08 カシオ計算機株式会社 液晶表示パネルと半導体チップとの接合方法
JP2000022298A (ja) * 1998-06-30 2000-01-21 Kyocera Corp 表示装置
JP3649050B2 (ja) * 1999-08-17 2005-05-18 カシオ計算機株式会社 半導体装置の接合構造
US6456353B1 (en) * 1999-11-04 2002-09-24 Chi Mei Opto Electronics Corp. Display driver integrated circuit module
US6922226B2 (en) * 1999-12-31 2005-07-26 Lg. Philips Lcd Co. Ltd. Liquid crystal display device implementing improved electrical lines and the fabricating method
KR100381052B1 (ko) * 2000-02-23 2003-04-18 엘지.필립스 엘시디 주식회사 윈도우를 가지는 테이프 케리어 패키지 및 이를 접속한액정표시장치
KR100450982B1 (ko) * 2000-05-31 2004-10-02 엘지.필립스 엘시디 주식회사 액정표시장치 제조방법
JP2002182614A (ja) * 2000-12-11 2002-06-26 Seiko Epson Corp 半導体装置
KR100803163B1 (ko) * 2001-09-03 2008-02-14 삼성전자주식회사 액정표시장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101311595B1 (ko) * 2006-11-16 2013-09-26 엘지디스플레이 주식회사 플랙서블 프린티드 서킷
US8198722B2 (en) 2008-10-23 2012-06-12 Samsung Electronics Co., Ltd. Semiconductor package

Also Published As

Publication number Publication date
US7561132B2 (en) 2009-07-14
CN1410965A (zh) 2003-04-16
JP2003098973A (ja) 2003-04-04
US20030058205A1 (en) 2003-03-27
TWI275061B (en) 2007-03-01
CN1215362C (zh) 2005-08-17
CN1700295A (zh) 2005-11-23
KR100497046B1 (ko) 2005-06-23
US20050285833A1 (en) 2005-12-29
US20090251387A1 (en) 2009-10-08
US6956548B2 (en) 2005-10-18
CN100417994C (zh) 2008-09-10
JP3708467B2 (ja) 2005-10-19

Similar Documents

Publication Publication Date Title
KR100497046B1 (ko) 표시장치
KR100497047B1 (ko) 표시장치
US10872910B2 (en) Display substrate motherboard, display substrate and fabrication method thereof, and display device
KR100522320B1 (ko) 전기 광학 장치 및 전자기기
KR101147990B1 (ko) 드라이버칩 패드가 형성된 기판
US6657696B2 (en) Flexible substrate, electro-optical device and electronic equipment
US10964284B2 (en) Electronic component board and display panel
KR20030058160A (ko) 유리기판의 효율이 향상된 액정표시소자
JP5315747B2 (ja) 表示装置
US20070222777A1 (en) Electrooptic device, wiring board, method for manufacturing electrooptic device, and electronic device
US20220130747A1 (en) Light-emitting substrate and display apparatus
JPH10339885A (ja) アクティブマトリクス型液晶表示装置
KR20200097832A (ko) 표시장치
WO2013128857A1 (ja) 表示パネル及びそれを備えた表示装置
KR100831114B1 (ko) 액정 표시 장치
US20230154427A1 (en) Array substrate and display device
JPH08313925A (ja) 半導体集積回路
WO2022252112A1 (zh) 显示基板及显示装置
CN115311981A (zh) 显示面板和显示装置
US11410589B2 (en) Display device
CN219590640U (zh) 阵列基板、显示面板及显示装置
CN219574556U (zh) 显示面板和显示装置
KR100909420B1 (ko) 라인-온-글래스 방식의 액정표시패널
WO2024113380A1 (zh) 发光基板、背光模组及显示装置
US20230095839A1 (en) Array substrate, display panel and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130524

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140530

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150515

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20160517

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20170522

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20180516

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20190530

Year of fee payment: 15