KR20020058574A - 캐패시터 및 그 제조 방법 - Google Patents
캐패시터 및 그 제조 방법 Download PDFInfo
- Publication number
- KR20020058574A KR20020058574A KR1020000086684A KR20000086684A KR20020058574A KR 20020058574 A KR20020058574 A KR 20020058574A KR 1020000086684 A KR1020000086684 A KR 1020000086684A KR 20000086684 A KR20000086684 A KR 20000086684A KR 20020058574 A KR20020058574 A KR 20020058574A
- Authority
- KR
- South Korea
- Prior art keywords
- capacitor
- upper electrode
- film
- electrode
- mask
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 26
- 238000000034 method Methods 0.000 title claims abstract description 19
- 238000004519 manufacturing process Methods 0.000 claims abstract description 16
- 229920002120 photoresistant polymer Polymers 0.000 claims abstract description 12
- 238000005530 etching Methods 0.000 claims abstract description 7
- 238000000151 deposition Methods 0.000 claims abstract description 6
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims description 17
- 238000009413 insulation Methods 0.000 claims description 8
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 7
- 229920005591 polysilicon Polymers 0.000 claims description 7
- 239000002184 metal Substances 0.000 claims description 3
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 2
- 239000000758 substrate Substances 0.000 abstract description 4
- 239000004065 semiconductor Substances 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 1
- 229920001940 conductive polymer Polymers 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/321—After treatment
- H01L21/3213—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
- H01L21/32139—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer using masks
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
본 발명은 상부플레이트전극 상에 절연막을 증착함으로서, 후속 공정에 의한 전극간 단락을 방지하며 하지 유전막의 손상을 방지하여 전극용량과 전기적 특성을 향상시킨 캐패시터 및 그 제조 방법을 제공하기 위한 것으로서, 이를 위해 본 발명은 캐패시터 제조 방법에 있어서, 하부전극, 유전막 및 메탈성분의 상부전극을 적층하는 단계; 상기 상부전극 상에 절연막을 증착한 후 감광막을 도포하는 단계; 상기 감광막을 노광 및 현상하여 패턴을 감광막 패턴을 형성하고, 이를 마스크로 하여 상기 절연막을 식각하여 절연막 패턴을 형성하는 단계; 및 상기 감광막 패턴을 제거하고, 상기 절연막 패턴을 마스크로 하여 상기 상부전극을 식각하는 단계를 포함하여 이루어진다.
또한, 본 발명은 캐패시터에 있어서, 폴리실리콘 하부전극; 상기 폴리실리콘 하부전극 상에 형성된 P-TEOS 유전막; 상기 P-TEOS 유전막 상에 형성된 TiN 상부전극; 및 상기 TiN 상부전극 상에 형성되어 마스크로 사용되는 P-TEOS 절연막을 포함하는 캐패시터를 제공한다.
Description
본 발명은 반도체소자 및 그 제조 방법에 관한 것으로, 더욱 상세하게는 캐패시터 및 그 제조 방법에 관한 것이다.
모스 트랜지스터(Metal Oxide Semiconductor Field Effect Transistor; MOSFET)를 사용하는 회로에서 아날로그 특성을 요구하는 제품의 수요가 많이 증가하고 있다.
이를 위해 집적도가 향상되고 공정의 안정성을 요구하는 반도체소자의 연구가 활발하게 이루어지는 바, 요구되는 사양에 충족하는 공정 방법의 개선은 필수적이다.
도 1은 종래기술에 따라 형성된 캐패시터를 나타내는 단면도이다.
도 1을 참조하면, 기판(10) 상에 질화막을 마스크로 이용하여 부분 산화막을 형성하는 통상적인 로코스(Local Oxidation of Silicon; LOCOS)를 이용한 필드산화막(11)을 형성되어 있고, 그 상부에 폴리실리콘 등의 하부전극(12)과 P-TEOS(Tetra-Ethyl Ortho-Silicate)를 이용한 유전막(13)과 TiN 상부전극(14)이 형성되어 있다.
한편, 전술한 바와 같이 이루어지는 종래의 캐패시터 및 그 제조 방법은, 다음과 같은 문제점이 있다.
첫번째로, TiN 상부전극(14) 식각 공정 시, 하지 유전막(13)이 손상되어(15) 캐패시터 전체의 전극 용량이 열화되는 문제가 발생한다.
두번째로, TiN 식각 시 상기 TiN 상부전극(14) 표면에 금속성 폴리머가 잔류하게 되어 전극간 단락을 발생시킬 수 있다.
본 발명은 상기와 같은 종래의 문제점을 해결하기 위한 것으로서, TiN 상부전극 상에 절연막을 증착함으로서, 후속 공정에 의한 전극간 단락을 방지하며 하지 유전막의 손상을 방지하여 전극용량과 전기적 특성을 향상시킨 캐패시터 및 그 제조 방법을 제공하는데 그 목적이 있다.
도 1은 종래기술에 따라 형성된 캐패시터를 나타내는 단면도,
도 2a 내지 도 2d는 본 발명의 실시예에 따른 캐패시터 제조 공정을 나타내는 단면도.
* 도면의 주요부분에 대한 부호의 설명 *
20 : 기판
21 : 필드산화막
22 : 하부전극
23 : 유전막
24 : TiN 상부전극
25 : 절연막
상기 목적을 달성하기 위하여 본 발명은 캐패시터 제조 방법에 있어서, 하부전극, 유전막 및 메탈성분의 상부전극을 적층하는 단계; 상기 상부전극 상에 절연막을 증착한 후 감광막을 도포하는 단계; 상기 감광막을 노광 및 현상하여 패턴을 감광막 패턴을 형성하고, 이를 마스크로 하여 상기 절연막을 식각하여 절연막 패턴을 형성하는 단계; 및 상기 감광막 패턴을 제거하고, 상기 절연막 패턴을 마스크로 하여 상기 상부전극을 식각하는 단계를 포함하여 이루어진다.
또한, 본 발명은 캐패시터에 있어서, 폴리실리콘 하부전극; 상기 폴리실리콘 하부전극 상에 형성된 P-TEOS 유전막; 상기 P-TEOS 유전막 상에 형성된 TiN 상부전극; 및 상기 TiN 상부전극 상에 형성되어 마스크로 사용되는 P-TEOS 절연막을 포함하는 캐패시터를 제공한다.
이하, 본 발명이 속하는 기술분야에서 통상의 기술을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 본 발명의 가장 바람직한 실시예를 첨부한 도 2a 내지 도 2d를 참조하여 설명한다.
먼저 도 2a에 도시된 바와 같이 기판(20) 상에 필드산화막(21)을 형성한 후, 폴리실리콘 등의 하부전극(22)을 증착한다.
이어서, 상기 하부전극(22)을 마스크 공정 및 식각 공정을 통하여 선택적으로 제거함으로써, 하부전극(22)을 형성한다. 계속해서, P-TEOS 등의 유전막(23)과 스퍼터법(Sputter)에 의해 TiN 상부전극(24)을 증착하는 바, 상기 TiN 뿐만이아니라 Pt계, TaN 또는 Al계의 금속을 사용할 수 있다.
다음으로, 도 2b에 도시된 바와 같이 후속 공정에 따른 상기 유전막(23)의 손상과 전극간 단락을 방지하기 위한 절연막(25)을 증착한 후, 감광막(26)을 도포한다. 여기서, 상기 절연막(25)은 P-TEOS, SiO2또는 ONO 등을 사용하여, 1000Å 내지 3000Å의 두께로 한다.
다음으로, 도 2c에 도시된 바와 같이 상기 감광막(26)을 노광 및 현상하여 감광막 패턴을 형성하고, 이를 마스크로 하여 상기 절연막(25)을 식각하여 절연막 패턴을 형성한다.
다음으로, 도 2d에 도시된 바와 같이 상기 감광막을 제거하고 상기 절연막(25) 패턴을 마스크로 하여 상기 TiN 상부전극(24)을 식각하여 캐패시터를 형성하는 바, 종래의 상부전극(24)의 식각 공정에서의 오버에치에 의한 하지 유전막(23)의 손상을 P-TEOS 등의 절연막(24)에 의해 마진을 확보할 수 있어 상기 유전막(23)의 손상을 최소화할 수 있다.
전술한 것처럼 본 발명의 캐패시터 및 그 제조 방법은, 캐패시터 형성 시 TiN 상부전극 상에 절연막을 증착함으로서, TiN 식각 시 발생되는 전도성 폴리머에의한 전극간 단락을 방지하며, 상기 TiN 상부플레이트전극의 식각 공정 시 발생하는 하지 유전막의 손상을 최소화함으로써, 캐패시터의 전기적 특성 및 전극용량을 향상시킬 수 있음을 실시예를 통해 알아보았다.
이상에서 본 발명의 기술 사상을 바람직한 실시예에 따라 구체적으로 기술하였으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 전문가라면 본 발명의 기술 사상의 범위내에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.
본 발명은 캐패시터 및 그 제조 방법에 있어서, 캐패시터의 전기적 특성 및 전극용량을 향상시킬 수 있다.
Claims (7)
- 캐패시터 제조 방법에 있어서,하부전극, 유전막 및 메탈성분의 상부전극을 적층하는 단계;상기 상부전극 상에 절연막을 증착한 후 감광막을 도포하는 단계;상기 감광막을 노광 및 현상하여 패턴을 감광막 패턴을 형성하고, 이를 마스크로 하여 상기 절연막을 식각하여 절연막 패턴을 형성하는 단계; 및상기 감광막 패턴을 제거하고, 상기 절연막 패턴을 마스크로 하여 상기 상부전극을 식각하는 단계를 포함하여 이루어짐을 특징으로 하는 캐패시터 제조 방법.
- 제 1 항에 있어서,상기 유전막은,P-TEOS인 것을 특징으로 하는 캐패시터 제조 방법.
- 제 1 항에 있어서,상기 절연막은,P-TEOS, SiO2또는 ONO 중 어느 하나를 이용하는 것을 특징으로 하는 캐패시터 제조 방법.
- 제 1 항에 있어서,상기 절연막은,1000Å 내지 3000Å의 두께인 것을 특징으로 하는 캐패시터 제조 방법.
- 제 1 항에 있어서,상기 상부전극은,Pt계, TiN, TaN 또는 Al계 중 어느 하나인 것을 특징으로 하는 캐패시터 제조 방법.
- 제 1 항에 있어서,상기 하부전극은,폴리실리콘을 이용하는 것을 특징으로 하는 캐패시터 제조 방법.
- 캐패시터에 있어서,폴리실리콘 하부전극;상기 폴리실리콘 하부전극 상에 형성된 P-TEOS 유전막;상기 P-TEOS 유전막 상에 형성된 TiN 상부전극; 및상기 TiN 상부전극 상에 형성되어 마스크로 사용되는 P-TEOS 절연막을 포함하는 캐패시터.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0086684A KR100369339B1 (ko) | 2000-12-30 | 2000-12-30 | 캐패시터 및 그 제조 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0086684A KR100369339B1 (ko) | 2000-12-30 | 2000-12-30 | 캐패시터 및 그 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020058574A true KR20020058574A (ko) | 2002-07-12 |
KR100369339B1 KR100369339B1 (ko) | 2003-01-24 |
Family
ID=27689666
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2000-0086684A KR100369339B1 (ko) | 2000-12-30 | 2000-12-30 | 캐패시터 및 그 제조 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100369339B1 (ko) |
-
2000
- 2000-12-30 KR KR10-2000-0086684A patent/KR100369339B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100369339B1 (ko) | 2003-01-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10043824B2 (en) | Semiconductor device including a vacuum gap and method for manufacturing the same | |
KR100551326B1 (ko) | 캐패시터를 갖는 반도체 소자 제조 방법 | |
KR100369339B1 (ko) | 캐패시터 및 그 제조 방법 | |
KR100964116B1 (ko) | 반도체소자의 제조방법 | |
KR100329072B1 (ko) | 반도체소자의캐패시터제조방법 | |
KR100859474B1 (ko) | 반도체 소자의 제조 방법 | |
US6673719B2 (en) | Method for etching using a multilevel hard mask | |
KR100807513B1 (ko) | 반도체 소자의 mim 커패시터 제조 방법 | |
KR100313097B1 (ko) | 아날로그반도체소자제조방법 | |
KR100349692B1 (ko) | 강유전체 메모리 소자의 보호막 식각 방법 | |
KR100239904B1 (ko) | 아날로그 반도체소자의 전극구조 및 그 제조방법 | |
KR100271660B1 (ko) | 반도체소자의 층간절연막 형성방법 | |
KR100447730B1 (ko) | 반도체 소자 및 그 제조 방법 | |
KR100532981B1 (ko) | 반도체소자 식각방법 | |
KR100311499B1 (ko) | 반도체 소자의 커패시터 제조 방법 | |
KR20100074520A (ko) | 반도체 소자의 제조방법 | |
KR20030083086A (ko) | 반도체 소자의 커패시터 제조 방법 | |
KR20010004684A (ko) | 반도체소자의 제조방법 | |
KR20040008048A (ko) | 반도체소자의 제조방법 | |
KR20040057514A (ko) | 게이트 콘택 구조 및 그 형성 방법 | |
KR20000046947A (ko) | 아날로그 반도체소자의 제조방법 | |
KR20020012017A (ko) | 반도체 소자의 캐패시터 제조방법 | |
KR20030000824A (ko) | 반도체소자의 커패시터 제조방법 | |
KR20010065908A (ko) | 반도체 소자의 콘택 플러그 형성방법 | |
KR20010002128A (ko) | 반도체소자의 식각장벽층 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |