KR20020011476A - 알씨 딜레이를 개선한 반도체소자의 금속배선방법 - Google Patents
알씨 딜레이를 개선한 반도체소자의 금속배선방법 Download PDFInfo
- Publication number
- KR20020011476A KR20020011476A KR1020000044755A KR20000044755A KR20020011476A KR 20020011476 A KR20020011476 A KR 20020011476A KR 1020000044755 A KR1020000044755 A KR 1020000044755A KR 20000044755 A KR20000044755 A KR 20000044755A KR 20020011476 A KR20020011476 A KR 20020011476A
- Authority
- KR
- South Korea
- Prior art keywords
- delay
- trench
- layer
- semiconductor device
- insulating layer
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 23
- 238000004519 manufacturing process Methods 0.000 title abstract 2
- 238000000034 method Methods 0.000 claims abstract description 55
- 239000002184 metal Substances 0.000 claims abstract description 47
- 229910052751 metal Inorganic materials 0.000 claims abstract description 47
- 239000000463 material Substances 0.000 claims abstract description 6
- 229920002120 photoresistant polymer Polymers 0.000 claims abstract description 6
- 238000000059 patterning Methods 0.000 claims abstract description 5
- 239000000758 substrate Substances 0.000 claims abstract description 5
- 230000009977 dual effect Effects 0.000 claims abstract description 3
- 238000000151 deposition Methods 0.000 claims description 10
- 238000005530 etching Methods 0.000 claims description 9
- 230000004888 barrier function Effects 0.000 claims description 8
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 4
- 229910052802 copper Inorganic materials 0.000 claims description 4
- 239000010949 copper Substances 0.000 claims description 4
- 150000004767 nitrides Chemical class 0.000 claims description 4
- 238000009792 diffusion process Methods 0.000 claims description 3
- 238000000137 annealing Methods 0.000 claims 1
- 238000007598 dipping method Methods 0.000 claims 1
- 230000003071 parasitic effect Effects 0.000 claims 1
- 239000003989 dielectric material Substances 0.000 abstract description 4
- 238000009413 insulation Methods 0.000 abstract 5
- 239000010410 layer Substances 0.000 description 29
- 239000011229 interlayer Substances 0.000 description 6
- 239000003990 capacitor Substances 0.000 description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- 230000008021 deposition Effects 0.000 description 3
- 239000012212 insulator Substances 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 239000002355 dual-layer Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 239000005368 silicate glass Substances 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000011800 void material Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76807—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02126—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02126—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
- H01L21/02129—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC the material being boron or phosphorus doped silicon oxides, e.g. BPSG, BSG or PSG
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
- H01L21/31111—Etching inorganic layers by chemical means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- General Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
알씨 딜레이를 개선한 반도체소자의 금속배선방법은, 다마신방법에 의해 금속배선을 형성하고 금속배선사이의 산화막을 제거한 후, 트렌치에 보이드(viod)를 형성하여 RC 성분에 의한 딜레이(delay)를 최소화하기 위한 금속배선공정에 관한 것이다.
본 발명은 기판상부에 제1절연층을 증착하는 제1단계; 제1절연층의 상부에 식각을 차단하기 위한 식각차단막을 증착하는 제2단계; 식각차단막 상부에 포토레지스트를 도포하여 PR층을 형성하는 제3단계; PR층에 패터닝 및 식각공정을 반복한 후 제거하고 제2절연층을 증착하여, 단층(single) 및/또는 이중(dual) 다마신 형태의 트렌치홀을 형성하는 제4단계; 트렌치홀의 내부에 소정금속을 매립하여 트렌치를 형성하는 제5단계; 트렌치 외부의 제2절연층을 제거하는 제6단계; 및, 제2절연막이 제거된 트렌치외부의 빈 공간에 에어갭을 형성하고 상기 트렌치가 매립되도록, 소정의 물질로 캡핑층을 형성하는 제7단계를 포함하고 있다.
따라서 본 발명은 좁은 금속배선사이에 빈 공간만 존재하게 되므로, 층내금속간 정전용량의 문제가 해결되어, 낮은 유전율을 갖는 유전체없이도 초고속 소자를 만들 수 있는 금속배선을 형성하는 효과가 있다.
Description
본 발명은 다마신(damascene) 공정의 금속배선방법에 관한 것으로, 자세하게는 다마신방법에 의해 금속배선을 형성하고 금속배선사이의 산화막을 제거한 후, 트렌치에 보이드(viod)를 형성하여 RC 성분에 의한 딜레이(delay)를 최소화하기 위한, 알씨 딜레이를 개선한 반도체소자의 금속배선방법에 관한 것이다.
메모리소자의 집적도가 증가함에 따라, 향후 금속배선 형성방법이 기존의 반응성이온식각법(RIE)대신 다마신(damascene)방법으로 변화를 추구하고 있다. 이러한 다마신방법은 비아(Via)의 매립이 가능하고 비용을 최소화하면서도 소자의 특성이 양호하게 개선시킬 수 있다. 아울러 0.13㎛이하의 논리소자 및 메모리소자에서 광범위하게 적용이 가능하다.
반도체소자에 있어서 두 전극간의 정전용량(C)은 아래의 [수학식 1]과 같다.
( 여기서 εr은 유전체의 유전상수, tox는 커패시터막의 두께이다. )
즉, 금속배선의 간격이 좁아진다는 것은 위의 [수학식 1]에서 tox가 감소한다는 것을 의미한다. 따라서 금속배선이 좁아질수록 금속배선과 층간절연물인 산화실리콘은 마치 커패시터처럼 작용하게 된다. 이러한 금속배선의 커패시터화를 막기 위해서는 유전율이 낮은, 즉 εr이 낮은 층간절연물을 사용해야 한다.
종래에는 유전상수값이 3.5∼4.4 정도되는 산화실리콘을 층간절연막으로 사용하여 반도체소자의 금속배선을 형성하였다.
그러나, 전술한 종래 반도체소자의 금속배선은 다음과 같은 문제점이 있다.
즉, 전술한 바와 같이 금속배선이 좁아질수록 커패시터화가 계속 진행되며, 유전상수값이 3.5∼4.4 정도의 종래 층간절연막으로는 유전특성의 한계에 직면해 있다고 할 수 있다. 아울러 칩사이즈를 지속적으로 감소시키기 위해서는 유전상수가 낮은 유전물질을 개발해야 하지만 이는 굉장히 어려운 문제이다.
또한 금속배선 사이의 간격이 좁아져 기존의 유전물질(dielectric material)은 유전특성의 한계에 접해 있는 상황이다. 금속배선의 간격이 좁아지면 금속배선과 층간절연물인 산화실리콘은 마치 커패시터처럼 작용하게 되어 소자의 속도를 저하시킨다.
또한 다마신 공정에서는 층간금속(inter metal)과 층내금속(intra matal)의 정전용량이 문제가 되고 있으며, 특히 층내금속의 정전용량은 반도체소자의 동작에서 RC성분에 의한 지연(delay)을 발생시키는 문제점을 가지고 있다.
따라서 전술한 문제점을 해결하기 위한 본 발명의 목적은, 층내물질의 산화막을 제거하기 위한 딥-아웃(dip-out)기술과 층내물질을 보호하기 위한 캡핑막(capping layer) 형성기술을 도입하여, 금속배선사이의 산화막을 제거하고 트렌치에 보이드를 형성함으로써, RC성분에 의한 지연을 방지할 수 있는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법을 제공하는 데 있다.
도 1a 내지 도 1e는 본 발명의 실시예에 따른 알씨 딜레이를 개선한 반도체소자의 금속배선방법을 설명하기 위한 공정도.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 기판 12a, 12b : 절연층
14 : 질화막 16 : PR층
18 : 확산방지막 20 : 구리금속
22 : 캡핑층 24 : 에어갭
본 발명에 따른 알씨 딜레이를 개선한 반도체소자의 금속배선방법은, 반도체 소자의 금속배선에 있어서,
기판상부에 제1절연층을 증착하는 제1단계; 상기 증착된 제1절연층의 상부에 식각을 차단하기 위한 식각차단막을 증착하는 제2단계; 상기 식각차단막 상부에 포토레지스트를 도포하여 PR층을 형성하는 제3단계; 상기 PR층에 패터닝 및 식각공정을 반복한 후 제거하고 제2절연층을 증착하여, 단층(single) 및/또는 이중(dual)다마신 형태의 트렌치홀을 형성하는 제4단계; 상기 형성된 트렌치홀의 내부에 소정금속을 매립하여 트렌치를 형성하는 제5단계; 상기 트렌치 외부의 제2절연층을 제거하는 제6단계; 및, 상기 제2절연막이 제거된 트렌치외부의 빈 공간에 에어갭을 형성하고 상기 트렌치가 매립되도록, 소정의 물질로 캡핑층을 형성하는 제7단계를 포함한다.
이하 도면들을 참조하여 본 발명의 바람직한 실시예를 자세히 설명한다.
도 1a 내지 도 1e는 본 발명의 실시예에 따른 알씨 딜레이를 개선한 반도체소자의 금속배선방법을 설명하기 위한 공정도이다.
도 1a에 도시한 바와 같이, 본 실시예에서는 반도체소자의 동작을 위한 소정의 회로 및 소자가 형성되어 있는 기판(10)상부에, 제1절연층(12a)을 형성한다. 이러한 제1절연층(12a)은 산화막을 이용하여 증착하는 데, 이 경우 산화막으로는 패터닝공정이 용이한 산화막이나, PSG(Phospho-Silicate Glass) 또는 SOG(Spin On Glass)를 이용한다. 이후 이 상부에 식각을 차단하기 위해 약 300∼1000Å의 두께로 질화막(14)을 증착한다. 그리고 질화막(14)상부에 포토레지스트(Photo-Resist; 이하 'PR'이라 함)를 도포하여 PR층(16)을 형성한다.
이 후 PR층(16)에 패터닝과 식각공정을 반복하여 PR층(16)을 제거해 내고 그 상부에 제2절연층(12b)을 형성함으로써, 도 1b와 같은 단층(single) 또는 이중(dual) 다마신 패턴의 제1절연층(12a) 및 제2절연층(12b)을 형성한다.
이 후 도 1c와 같이, 구조물이 없은 빈 공간부분의 표면에 확산방지막(18)을 증착한 다음, 그 내부를 구리금속(20)으로 매립하여 트렌치를 형성한다. 그리고 화학기계적연마(CMP)를 실시한 다음, 질소(N2)가스를 분위기에서 어닐링(annealing)을 실시한다. 이는 후술한 제2절연층(12b)의 산화막 제거를 위한 딥-아웃(dip-out) 공정을 용이하게 진행하기 위함이다.
이 후 도 1d와 같이, 구리금속(20)으로 매립된 트렌치 외부의 제2절연층(12b)의 산화막을 습식디핑(wet dipping)방식에 의한 딥-아웃기술로 제거해 낸다. 이 과정에서는 50:1∼500:1의 HF용액 또는 10:1∼500:1의 BOE용액을 사용한다. 이 경우 정전용량에 문제가 없을 정도로 트렌치 간격이 넓은 영역, 즉 약 0.1㎛ 이상인 부분에서는 산화막의 딥-아웃공정을 실시하지 않는다.
이 후 도 1e와 같이, 산화막을 제거한 공간에 HDP(high density plasma) 장비로 산화막의 증착 및 식각을 반복하여 에어갭(24; air gap)을 형성하고 캡핑층(capping layer; 22)을 완성한다. 이 과정은 3단계로 진행되는 데, 먼저 제1단계는 식각/증착의 비를 0.2∼0.4로 하여 트렌치벽쪽에 산화막을 형성시킨다. 이 후 제2단계에서는 바이어스 전원이 인가되지 않는 상태로 층내금속의 에어갭을 봉한다. 이후 제3단계는 식각/증착의 비를 0.6∼0.9로 하여 산화막의 증착과 평탄화공정을 실시한다. 아울러 HDP장비에서 3단계로 진행되는 이 공정은 PE CVD방법을 이용하는 경우도 본 발명이 가능하다.
전술한 바와 같이, 본 발명은 좁은 금속배선사이에 빈 공간만 존재하게 되므로, 층내금속간 정전용량의 문제가 해결되어, 낮은 유전율을 갖는 유전체없이도 초고속 소자를 만들 수 있는 금속배선을 형성하는 효과가 있다.
Claims (17)
- 반도체 소자의 금속배선에 있어서,기판상부에 제1절연층을 증착하는 제1단계;상기 증착된 제1절연층의 상부에 식각을 차단하기 위한 식각차단막을 증착하는 제2단계;상기 식각차단막 상부에 포토레지스트를 도포하여 PR층을 형성하는 제3단계;상기 PR층에 패터닝 및 식각공정을 반복한 후 제거하고 제2절연층을 증착하여, 단층(single) 및/또는 이중(dual) 다마신 형태의 트렌치홀을 형성하는 제4단계;상기 형성된 트렌치홀의 내부에 소정금속을 매립하여 트렌치를 형성하는 제5단계;상기 트렌치 외부의 제2절연층을 제거하는 제6단계; 및,상기 제2절연막이 제거된 트렌치외부의 빈 공간에 에어갭을 형성하고 상기 트렌치가 매립되도록, 소정의 물질로 캡핑층을 형성하는 제7단계를 포함하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 1항에 있어서, 상기 제1단계는패터닝 공정이 용이한 산화막으로 제1절연층을 형성하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 1항에 있어서, 상기 제1단계는PSG로 제1절연층을 형성하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 1항에 있어서, 상기 제1단계는SOG로 제1절연층을 형성하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 1항에 있어서, 상기 제2단계는질화막으로 상기 식각차단막을 증착하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 1항 또는 제5항에 있어서, 상기 제2단계는상기 식각차단막을 300∼1000Å 두께로 증착하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 1항에 있어서, 상기 제5단계는상기 형성된 트렌치홀의 내부에 확산방지막을 형성하는 단계를 더 포함하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 1항에 있어서, 상기 제5단계는구리금속으로 상기 트렌치홀을 매립하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 1항에 있어서, 상기 제5단계는상기 트렌치홀의 상부를 CMP방법으로 평탄화하는 제9a단계; 및,상기 평탄화된 구조물의 상부에 어닐링을 실시하는 제9b단계를 포함하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 1항에 있어서, 상기 제6단계는습식디핑(wet dipping)방식에 의한 딥-아웃(dip-out)기술로 상기 제2절연층을 제거하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 10항에 있어서, 상기 제6단계는50:1∼500:1의 HF용액을 사용하여 상기 제2절연층을 제거하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 10항에 있어서, 상기 제6단계는10:1∼500:1의 BOE용액을 사용하여 상기 제2절연층을 제거하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 1항 또는 제10항에 있어서, 상기 제6단계는상기 트렌치의 간격이, 상기 간격에 따라 기생할 수 있는 정전용량에 문제가 없을 정도로 넓은 경우, 상기 제2절연층을 제거하지 않는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 13항에 있어서, 상기 제6단계는상기 형성된 트렌치의 간격이 0.1㎛이상인 경우, 상기 제2절연층을 제거하지 않는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 1항에 있어서, 상기 제7단계는상기 소정의 물질로 산화막을 이용하여 캡핑층을 형성하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 1항에 있어서, 상기 제7단계는PE CVD를 이용하여 캡핑층을 형성하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
- 제 1항에 있어서, 상기 제7단계는식각 대 증착의 비를 0.2∼0.4 정도로 하여 상기 트렌치벽쪽에 산화막을 형성하는 제71단계;바이어스 전압이 인가되지 않는 상태로 상기 형성된 층내금속의 에어갭을 덮어 씌우는 제72단계; 및,식각 대 증착의 비를 0.6∼0.9 정도로 하여 상기 봉해진 에어갭 상부에 산화막을 증착하고 평탄화시키는 제73단계를 포함하는 것을 특징으로 하는, 알씨 딜레이를 개선한 반도체소자의 금속배선방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000044755A KR100668810B1 (ko) | 2000-08-02 | 2000-08-02 | 알씨 딜레이를 개선한 반도체소자의 금속배선방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000044755A KR100668810B1 (ko) | 2000-08-02 | 2000-08-02 | 알씨 딜레이를 개선한 반도체소자의 금속배선방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020011476A true KR20020011476A (ko) | 2002-02-09 |
KR100668810B1 KR100668810B1 (ko) | 2007-01-16 |
Family
ID=19681382
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000044755A KR100668810B1 (ko) | 2000-08-02 | 2000-08-02 | 알씨 딜레이를 개선한 반도체소자의 금속배선방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100668810B1 (ko) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030096484A (ko) * | 2002-06-12 | 2003-12-31 | 동부전자 주식회사 | 반도체 소자의 듀얼 다마신 공정에 의한 금속 배선 구조및 그 제조 방법 |
KR100485157B1 (ko) * | 2002-12-05 | 2005-04-22 | 동부아남반도체 주식회사 | 반도체 소자의 다층 금속배선 및 그 형성 방법 |
US7078332B2 (en) | 2003-11-04 | 2006-07-18 | Hynix Semiconductor Inc. | Method for manufacturing semiconductor device |
KR100829603B1 (ko) | 2006-11-23 | 2008-05-14 | 삼성전자주식회사 | 에어 갭을 갖는 반도체 소자의 제조 방법 |
KR100852207B1 (ko) | 2007-06-04 | 2008-08-13 | 삼성전자주식회사 | 절연막 제거방법 및 금속 배선 형성방법 |
KR100867631B1 (ko) * | 2007-02-01 | 2008-11-10 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
KR101019356B1 (ko) * | 2007-10-09 | 2011-03-07 | 어플라이드 머티어리얼스, 인코포레이티드 | Rc 지연을 감소를 위해 유전체층들에 에어갭을 형성하는 방법 및 장치 |
KR101487064B1 (ko) * | 2012-06-19 | 2015-01-28 | 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 | 에칭 손상 및 esl 없는 이중 다마신 금속 상호접속 |
US9368362B2 (en) | 2013-08-01 | 2016-06-14 | Samsung Electronics Co., Ltd. | Semiconductor devices including a capping layer and methods of forming semiconductor devices including a capping layer |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5847464A (en) * | 1995-09-27 | 1998-12-08 | Sgs-Thomson Microelectronics, Inc. | Method for forming controlled voids in interlevel dielectric |
JP2773729B2 (ja) * | 1996-02-29 | 1998-07-09 | 日本電気株式会社 | 半導体装置の製造方法 |
KR20000033430A (ko) * | 1998-11-23 | 2000-06-15 | 윤종용 | 이중-상감을 이용한 반도체 장치의 제조 방법 |
KR100495857B1 (ko) * | 1998-12-29 | 2005-09-02 | 주식회사 하이닉스반도체 | 반도체 소자의 다층 금속 배선 형성 방법 |
JP3235581B2 (ja) * | 1999-01-12 | 2001-12-04 | 日本電気株式会社 | 半導体装置及びその製造方法 |
-
2000
- 2000-08-02 KR KR1020000044755A patent/KR100668810B1/ko not_active IP Right Cessation
Cited By (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20030096484A (ko) * | 2002-06-12 | 2003-12-31 | 동부전자 주식회사 | 반도체 소자의 듀얼 다마신 공정에 의한 금속 배선 구조및 그 제조 방법 |
KR100485157B1 (ko) * | 2002-12-05 | 2005-04-22 | 동부아남반도체 주식회사 | 반도체 소자의 다층 금속배선 및 그 형성 방법 |
US7078332B2 (en) | 2003-11-04 | 2006-07-18 | Hynix Semiconductor Inc. | Method for manufacturing semiconductor device |
KR100829603B1 (ko) | 2006-11-23 | 2008-05-14 | 삼성전자주식회사 | 에어 갭을 갖는 반도체 소자의 제조 방법 |
KR100867631B1 (ko) * | 2007-02-01 | 2008-11-10 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
KR100852207B1 (ko) | 2007-06-04 | 2008-08-13 | 삼성전자주식회사 | 절연막 제거방법 및 금속 배선 형성방법 |
KR101019356B1 (ko) * | 2007-10-09 | 2011-03-07 | 어플라이드 머티어리얼스, 인코포레이티드 | Rc 지연을 감소를 위해 유전체층들에 에어갭을 형성하는 방법 및 장치 |
US9318377B2 (en) | 2012-06-19 | 2016-04-19 | Taiwan Semiconductor Manufacutring Co., Ltd. | Etch damage and ESL free dual damascene metal interconnect |
KR101487064B1 (ko) * | 2012-06-19 | 2015-01-28 | 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 | 에칭 손상 및 esl 없는 이중 다마신 금속 상호접속 |
US9786549B2 (en) | 2012-06-19 | 2017-10-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Etch damage and ESL free dual damascene metal interconnect |
US10312136B2 (en) | 2012-06-19 | 2019-06-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Etch damage and ESL free dual damascene metal interconnect |
US11171041B2 (en) | 2012-06-19 | 2021-11-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Etch damage and ESL free dual damascene metal interconnect |
US11955376B2 (en) | 2012-06-19 | 2024-04-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Etch damage and ESL free dual damascene metal interconnect |
US9368362B2 (en) | 2013-08-01 | 2016-06-14 | Samsung Electronics Co., Ltd. | Semiconductor devices including a capping layer and methods of forming semiconductor devices including a capping layer |
US9711453B2 (en) | 2013-08-01 | 2017-07-18 | Samsung Electronics Co., Ltd. | Semiconductor devices including a capping layer |
US9953924B2 (en) | 2013-08-01 | 2018-04-24 | Samsung Electronics Co., Ltd. | Semiconductor devices including a capping layer |
US10269712B2 (en) | 2013-08-01 | 2019-04-23 | Samsung Electronics Co., Ltd. | Semiconductor devices including a capping layer |
US10707164B2 (en) | 2013-08-01 | 2020-07-07 | Samsung Electronics Co., Ltd. | Semiconductor devices including a capping layer |
Also Published As
Publication number | Publication date |
---|---|
KR100668810B1 (ko) | 2007-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20210074636A1 (en) | Patterning approach for improved via landing profile | |
US6177329B1 (en) | Integrated circuit structures having gas pockets and method for forming integrated circuit structures having gas pockets | |
US6057226A (en) | Air gap based low dielectric constant interconnect structure and method of making same | |
US20040232552A1 (en) | Air gap dual damascene process and structure | |
JP2009528690A (ja) | 誘電材料における金属配線 | |
US6875686B2 (en) | Method for fabricating a structure of interconnections comprising an electric insulation including air or vacuum gaps | |
KR100668810B1 (ko) | 알씨 딜레이를 개선한 반도체소자의 금속배선방법 | |
KR20030050951A (ko) | 반도체 소자의 금속배선 형성방법 | |
KR100688758B1 (ko) | 반도체 소자의 금속 배선용 갭필 형성 방법 | |
KR100399909B1 (ko) | 반도체 소자의 층간 절연막 형성 방법 | |
US6358845B1 (en) | Method for forming inter metal dielectric | |
KR100835423B1 (ko) | 반도체 제조 공정에서의 듀얼 다마신 패턴 형성 방법 | |
KR100521446B1 (ko) | 금속전 유전체막을 구비한 반도체 소자 및 이 막의 제조방법 | |
KR100399906B1 (ko) | 반도체소자의콘택홀형성방법 | |
KR20040058959A (ko) | 듀얼 다마신 패턴 형성 방법 | |
KR100450569B1 (ko) | 반도체 소자의 층간 절연막 형성 방법 | |
KR100459063B1 (ko) | 반도체 소자의 금속 배선의 층간 절연막 제조 방법 | |
KR100470200B1 (ko) | 반도체 금속 라인 제조 공정에서의 에어 갭 형성 방법 | |
KR100723253B1 (ko) | 반도체 장치의 금속 배선 형성 방법 | |
KR100776141B1 (ko) | 반도체 장치의 금속 배선 형성 방법 | |
KR100752177B1 (ko) | 층간 절연막 형성 방법 | |
KR19980029383A (ko) | 반도체 소자의 제조 방법 | |
KR100641488B1 (ko) | 반도체 소자의 콘택 제조 방법 | |
KR101044611B1 (ko) | 반도체 소자의 금속 배선 형성 방법 | |
KR100359774B1 (ko) | 반도체 소자의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20101224 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |