KR19990050335A - 고해상도 액정표시구동장치 - Google Patents

고해상도 액정표시구동장치 Download PDF

Info

Publication number
KR19990050335A
KR19990050335A KR1019970069435A KR19970069435A KR19990050335A KR 19990050335 A KR19990050335 A KR 19990050335A KR 1019970069435 A KR1019970069435 A KR 1019970069435A KR 19970069435 A KR19970069435 A KR 19970069435A KR 19990050335 A KR19990050335 A KR 19990050335A
Authority
KR
South Korea
Prior art keywords
data
signal
control signal
right half
analog
Prior art date
Application number
KR1019970069435A
Other languages
English (en)
Other versions
KR100251550B1 (ko
Inventor
송근복
원종화
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019970069435A priority Critical patent/KR100251550B1/ko
Priority to US09/212,576 priority patent/US6225970B1/en
Publication of KR19990050335A publication Critical patent/KR19990050335A/ko
Application granted granted Critical
Publication of KR100251550B1 publication Critical patent/KR100251550B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

본 발명은 해상도가 낮은 비디오 프로세서를 이용하여 고해상도를 구현할 수 있는 고해상도 LCD 구동장치에 관한 것이다.
본 발명의 고해상도 LCD 구동장치는 입력 비디오신호를 우수 및 기수 화소수 데이터로 분리하여 출력하기 위한 아날로그-디지탈 변환수단과, 아날로그-디지탈 변환수단으로부터의 데이터를 촤반부 및 우반부 데이터로 분리하여 처리하기 위한 제어신호를 발생하기 위한 제어신호 발생수단과, 아날로그-디지탈 변환수단으로부터 우수 및 기수 화소수 데이터 각각을 제어신호 발생수단으로부터의 제어신호에 따라 좌반부 및 우반부로 분리하여 저장하기 위한 제 1저장수단과, 저장수단으로부터 입력되는 좌반부 및 우반부 데이터를 제어신호 발생수단으로부터의 제어신호에 따라 각각 처리하여 확대 및 축소하기 위한 비디오 처리 수단과, 비디오 처리 수단으로부터 입력되는 제어신호 발생수단으로부터의 제어신호에 따라 좌반부 및 우반부 데이터 각각을 우수 및 기수 화소수 데이터로 나누어 저장하기 위한 제 2저장수단과, 제 2저장수단으로부터 입력되는 우수 및 기수 화소수 데이터 별로 좌반부 및 우반부 데이터 중 어느 하나를 선택하여 출력하기 위한 멀티플렉싱 수단과, 멀티플렉싱 수단으로부터 출력되는 기수 및 우수 화소수 데이터를 이용하여 패널을 구동하는 패널 구동수단을 구비하는 것을 특징으로 한다.

Description

고해상도 액정표시구동장치
본 발명은 고해상도를 구현할 수 있는 액정표시장치(Liquid Crystal Display; 이하, LCD 장치라 한다)에 관한 것으로, 특히 해상도 구현이 낮은 비디오 프로세서를 이용하여 고해상도를 구현할 수 있는 고해상도 LCD 구동장치에 관한 것이다.
일반적으로, LCD 모니터 및 평판 표시장치(Flat Panel Dispiay; FDP)를 구현하기 위해서는 입력되는 아날로그 신호를 디지탈 신호로 변환하여 패널(Panel)에 맞는 신호를 확대 또는 보간한다.
최근 들어 LCD 모니터의 보급이 확대됨에 따라 고해상도를 구현할 수 있는 비디오 프로세서의 필요성이 증가되고 있는 형편이다.
이하, 도 1을 참조하여 통상의 LCD 장치의 구현방법을 살펴보면 다음과 같다.
도 1은 통상의 LCD 구동장치를 도시한 블록도이다.
도 1의 LCD 구동장치는 입력되는 아날로그 신호를 디지탈 신호로 변환하는 아날로그-디지탈 변환기(이하, ADC라 한다; 2)와, ADC(2) 및 PLL(Phase locking Loop) 회로(4)와 제어부(8)에 공통접속되어 ADC(2)의 출력신호를 패널구동부(12)에 맞는 신로로 변환하는 비디오 프로세서(6)와, 비디오 프로세서(6)로부터의 출력신호에 따라 패널구동부(12)를 구동시키는 패널 구동부(10)를 구비한다.
도 1의 LCD 장치에서 ADC(2)는 외부로부터 입력되는 아날로그 비디오 신호, 즉 R, G, B, H, V 신호를 샘플링하여 디지탈 신호로 변환하여 비디오 프로세서(6)로 출력한다.
비디오 프로세서(6)는 ADC(2)로부터 입력되는 신호를 확대 또는 축소하므로써, 다양한 입력신호를 패널구동부(12)에 맞는 새로운 신호 포맷으로 변환한다.
이를 위하여, 입력신호로부터 수평 및 수직 동기신호를 검출하여 필요한 클럭 주파수를 생성하는 PLL 회로(4)가 필요하다. PLL 회로(4)에서 입력신호에 따라 생성된 클럭 신호는 비디오 프로세서(6)로 출력되어 비디오 프로세서(6)가 동작되는 기준클럭이 된다.
비디오 프로세서(6)는 ADC(2)로부터 입력되는 비디오 신호를 제어부(8)로부터의 제어신호를 이용하여 패널 스팩(SPEC)에 맞는 신호로 변환하여 패널 구동부(10)로 출력한다. 패널 구동부(10)는 비디오 프로세서(6)로부터 입력되는 비디오 신호에 따라 패널구동부(12)를 구동시킨다.
그런데, 상술한 종래의 LCD 구동장치는 구현하고자 하는 비디오 신호 포맷의 해상도가 높아지는 경우 ADC 및 비디오 프로세서와 패널 구동부의 클럭 주파수가 높아지게 된다. 이로 인하여, LCD 구동장치의 부품의 선택에서 제약을 받는 등과 같은 문제점이 발생하게 된다.
이에 따라, 종래의 비디오 프로세서를 이용하면서도 고해상도를 구현할 수 있는 LCD 구동장치가 요구되어지고 있다.
따라서, 본 발명의 목적은 통상의 비디오 프로세서를 이용하여 고해상도를 구현할 수 있는 고해상도 LCD 구동장치를 제공하는 것이다.
본 발명의 다른 목적은 입력 비디오신호를 좌우 또는 상하로 분리하여 처리하므로써, 고해상도를 구현할 수 있는 고해상도 LCD 구동장치를 제공하는 것이다.
도 1은 종래의 LCD 구동장치를 도시한 블록도.
도 2는 본 발명에 따른 고해상도 LCD 구동장치를 도시한 블록도.
도 3은 도 2에 도시된 LCD 구동장치에서 각 구성의 출력 타이밍도.
<도면의 주요부분에 대한 부호의 설명>
2, 20 : 아날로그-디지탈 변환기
4 : PLL 6, 34, 36 : 비디오 프로세서
8, 54 : 제어부 10 : 패널 구동부
12, 52 : 패널 구동부
26, 28, 30, 32, 38, 40, 42, 44 : 메모리
50 : 멀티플렉서 56 : 패널
상기 목적을 달성하기 위하여, 본 발명에 따른 고해상도 LCD 구동장치는 입력 비디오신호를 우수 및 기수 화소수 데이터로 분리하여 출력하기 위한 아날로그-디지탈 변환수단과, 아날로그-디지탈 변환수단으로부터의 데이터를 좌반부 및 우반부 데이터로 분리하여 처리하기 위한 제어신호를 발생하기 위한 제어신호 발생수단과, 아날로그-디지탈 변환수단으로수터 우수 및 기수 화소수 데이터 각각을 제어신호 발생수단으로부터의 제어신호에 따라 좌반부 및 우반부로 분리하여 저장하기 위한 제 1저장수단과, 저장수단으로부터 입력되는 좌반부 및 우반부 데이터를 제어신호 발생수단으로부터의 제어신호에 따라 각각 처리하여 확대 및 축소하기 위한 비디오 처리 수단과, 비디오 처리 수단으로부터 입력되는 제어신호 발생수단으로부터의 제어신호에 따라 좌반부 및 우반부 데이터 각각을 우수 및 기수 화소수 데이터로 나누어 저장하기 위한 제 2저장수단과, 제 2저장수단으로부터 입력되는 우수 및 기수 화소수 데이터 별로 좌반부 및 우반부 데이터 중 어느 하나를 선택하여 출력하기 위한 멀티플렉싱 수단과, 멀티플렉싱 수단으로부터 출력되는 기수 및 우수 화소수 데이터를 이용하여 패널을 구동하는 패널 구동수단을 구비하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시예를 도 2 및 도 3를 참조하여 상세하게 설명하기로 한다.
도 3은 본 발명에 따른 고해상도 LCD 장치를 도시한 블록도이다.
도 3에 도시된 LCD 장치는 입력되는 아날로그 신호를 우수 및 기수 화소수 데이터로 분리하여 출력하는 ADC(20)와, ADC(20)와 제어부(54)에 접속되어 입력되는 기수 및 우수 데이터 각각을 좌반부 및 우반부로 분리하여 저장하기 위한 제 1 내지 제 4메모리(26, 28, 30, 32)와, 제 1 내지 제 4메모리(26, 28,30, 32)와 제어부(54)에 접속되어 좌반부 및 우반부 데이터를 각각 처리하기 위한 제 1 및 제 2비디오 프로세서(34, 36)와, 제 1 및 제 2비디오 프로세서(34, 36)와 제어부(54)에 접속되어 새로운 포맷으로 변환된 좌반부 및 우반부 각각의 데이터를 우수 및 기수 데이터로 나누어 저장하기 위한 제 5 내지 제 8메모리(38, 40, 42, 44)와, 제 5 내지 제 8메모리(38, 40, 42, 44)에 접속되어 기수 및 우수 데이터 별로 좌반부 또는 우반부 데이터를 선택하여 출력하기 위한 멀티플렉서(이하, 먹스라 한다; 50)와, 먹스부(50)로부터 출력되는 기수 및 우수 데이터에 의해 패널(56)을 구동하는 패널 구동수단(52)을 구비한다.
도 2에 도시된 LCD 장치에서 ADC(20)는 우수 ADC(22)와 기수 ADC(24)를 구비하여 아날로그 신호, 즉 R, G, B, H, V 신호가 입력되면 수평으로 우수 및 기수 화소수 데이터로 분리하여 출력하므로 클럭 주파수를 1/2로 줄인다.
예컨데, SXGA로 구현하기 위해서는 135MHz의 클럭주파수가 필요하게 된다.
이와 같이 높은 주파수를 갖는 비디오 신호를 A/D 변환하여 1/2로 낮춘 입력파형이 도 3의 (a)에 도시된 바와 같을 때 수평주기 전체 화소(Pixel) 수는 우수 데이터만 고려하면 입력신호의 1/2이 된다.
제어부(54)는 도 3의 (b)에 도시된 바와 같이 입력 수평 동기 파형을 검출하여 좌반부 또는 우반부 신호의 기준신호로 이용하여 다시 말하여, 제어부(54)는 상기 동기 검출 신호를 기준으로 도 3의 (e) 및 (h)에 도시된 바와 같이 좌반부 및 우반부의 수평 및 수직 동기신호를 생성한다.
좌반부 및 우반부의 비디오 신호를 각각 처리하는 제 1 및 제 2비디오 프로세서(34, 36)는 제어부(54)로부터 입력되는 수평 및 수직 동기신호를 기준으로하여 수평 및 수직 방향으로 수평 화소수 및 수직 라인수를 확대 또는 축소하게 된다.
이를 위하여, 제어부(54)는 제 1 내지 제 4메모리(26, 28, 30, 32)를 제어하여 입력되는 R, G, B 비디오 데이터를 좌반부 및 우반부로 분리하여 제 1 및 제 2메모리(26, 28)와 제 3 및 제 4메모리(30, 32)에 저장되도록 한다.
도 3을 참조하면, 제어부(54)는 상기 메모리부(26, 28, 30, 32)를 제어하여 (a)에 도시된 바와 같이 우수 ADC(22)로부터 입력되는 우수 비디오 데이터에서 수평 액티브 영역의 중앙을 기준으로 하여 좌반부 및 우반부를 같은 화소수로 분할하여 제 1 및 제 3메모리(26, 30) 각각에 라이트(Write) 되도록한다.
마찬가지로, 기수 ADC(24)로부터 입력되는 기수 비디오 데이터를 좌반부 및 우반부 데이터로 분할하여 제 2 및 제 4메모리(28, 32) 각각에 라이트(Write) 되도록 한다.
그리고, 제어부(54)는 메모리(26, 28, 30, 32)를 제어하여 좌반부 및 우반부를 정확하게 나누어 리드(Read) 되도록 하거나, 일정한 화소수를 오버랩(Overap)하여 리드 되도록 한다.
이는 비디오 프로세서(34, 36)의 특성에 맞추어 선택 가능하다.
이와 같이, 제어부(54)는 메모리를 라이트 또는 리이드하기 위한 신호를 만들어 주어야 한다.
다시 말하면, 제어부(54)는 상기 메모리(26, 28, 30, 32)와 비디오 프로세서(34, 36)에서 필요한 신호를 생성하여 제어한다.
이를 위하여, 제어부(54)는 메모리부의 입출력을 제어하는 라이트 및 리드 신호 발생부와, 이를 위하여 라이트 및 리드의 위치를 제어하는 포지션 데이터(Position Data) 신호 발생부와, 비디오 프로세서에 필요한 수평 및 수직 동기신호 발생부를 구비한다.
도 3을 참조하면, 제어부(54)는 도 3의 (a)에 도시된 바와 같은 우수 데이터 신호로부터 입력 동기신호를 검출하여 (b)에 도시된 바와 같이 동기 검출신호를 발생한다. 포지션 데이터 신호 발생부는 상기 동기 검출신호를 기준으로 카운트하여 포지션 데이터, 즉 좌반부 라이트 시작위치 데이터(1)와 우반부를 라이트 시작위치 데이터를 출력한다.
라이트/리드 신호 발생부는 포지션 데이터 신호 발생부로부터 입력되는 라이트 시작위치 데이터(1)로부터 좌반부 라이트 이네이블 신호를 발생한다.
그리고, 라이트/리드 신호 발생부는 포지션 데이터 신호 발생부로부터 입력되는 우반부 시작위치 데이터(2), 즉 좌반부 라이트가 끝나는 시점에서 우반부 라이트 이네이블 신호를 발생한다.
도 3의 (c)와 (f)에 도시된 파형은 라이트/리드 신호 발생부에서 발생하는 좌반부 및 우반부 메모리의 라이트 이네이블 신호를 나타낸 것이다.
이에 따라, 우수 ADC(22)로부터 입력되는 수평방향의 좌반부 및 우반부 데이터 각각을 제 1 및 제 3메모리(26, 30)에 라이트한 후 1/2의 클럭 주파수로 각각 리드하여 제 1 및 제 2비디오 프로세서(34, 36)에 입력된다.
마찬가지로, 기수 ADC(24)로부터 입력되는 기수 데이터도 상기와 같은 방법으로 좌반부 및 우반부 데이터 각각을 제 2 및 제 4메모리(28, 32)에 라이트한 후 1/2의 클럭 주파수로 각각 리드하여 제 1 및 제 2비디오 프로세서(34, 36)에 입력된다.
제 1 및 제 2비디오 프로세서(34, 36)는 제 1 및 제 2메모리(26, 28)와 제 3 및 제 4메모리(30, 32)로부터 각각 입력되는 좌반부 및 우반부 데이터 신호는 패널(52)에 디스플레이하고자 하는 해상도로 확대된다.
여기서, 입력되는 데이터 신호와 입력 동기신호는 위상차가 존재하게 되므로 제어부(54)는 이를 보상하여 제 1 및 제 2비디오 프로세서(34, 36), 즉 좌반부 및 우반부 비디오 프로세서(34, 36)에 필요한 동기 신호를 입력하여 주어야 한다.
이 신호를 기준으로 비디오 프로세서(34, 36)에 입력되는 비디오 데이터의 액티브 영역의 시작점을 결정하며 같은 화소수로 지정한다.
이를 위한 신호는 도 3의 (e)와 (h)에 도시된 바와 같고, 이 각각은 좌반부 및 우반부의 보상된 수평 동기신호를 나타낸다.
제 1 및 제 2비디오 프로세서(34, 36)에서 출력되는 신호는 출력쪽에 좌반부 메모리(38, 40) 및 우반부 메모리(42, 44) 각각에 우수 및 기수 데이터 별로 라이트되며 라이트 클럭의 2배의 클럭으로 리드하여 먹스부(50)로 출력한다. 먹스부(50)의 우수 먹스(46)는 제 5 또는 제 7메모리(38, 42), 즉 좌반부 또는 우반부 메모리(38, 42)로부터 입력되는 데이터를 선택하여 출력한다.
같은 방법으로, 먹스부(50)의 기수 먹스(48)는 제 6 또는 제 8메모리(40, 44), 즉 좌반부 또는 우반부 메모리(40, 44)로부터 입력되는 데이터를 선택하여 출력한다. 패널 구동부(52)는 먹스부(50)로부터 동시에 입력되는 우수 및 기수 화소수 데이터를 원하는 해상도로 구현할 수 있게 된다.
예컨데, XGA 전용 비디오 프로세서를 이용하여 SXGA의 해상도를 구현가능하게 되며 울트라-XGA에도 적용이 가능하게 된다.
이상 설명한 바와 같이, 본 발명에 따른 고해상도 LCD 구동장치에 의하면, 통상의 비디오 프로세서를 이용하여 고해상도를 구현할 수 있게 된다.
한편, 상술한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특히 청구의 범위에 의하여 정하여져야만 한다.

Claims (6)

  1. 입력 비디오신호를 우수 및 기수 화소수 데이터로 분리하여 출력하기 위한 아날로그-디지탈 변환수단과,
    상기 아날로그-디지탈 변환수단으로부터의 데이터를 좌반부 및 우반부 데이터로 분리하여 처리하기 위한 제어신호를 발생하기 위한 제어신호 발생수단
    상기 아날로그-디지탈 변환수단으로부터 우수 및 기수 화소수 데이터 각각을 상기 제어신호 발생수단으로부터의 제어신호에 따라 좌반부 및 우반부로 분리하여 저장하기 위한 제 1저장수단과,
    상기 저장수단으로부터 입력되는 좌반부 및 우반부 데이터를 제어신호 발생수단으로부터의 제어신호에 따라 각각 처리하여 확대 및 축소하기 위한 비디오 처리 수단과,
    상기 비디오 처리 수단으로부터 입력되는 상기 제어신호 발생수단으로부터의 제어신호에 따라 좌반부 및 우반부 데이터 각각을 우수 및 기수 화소수 데이터로 나누어 저장하기 위한 제 2저장수단과,
    상기 제 2저장수단으로부터 입력되는 우수 및 기수 화소수 데이터 별로 좌반부 및 우반부 데이터 중 어느 하나를 선택하여 출력하기 위한 멀티플렉싱 수단과,
    상기 멀티플렉싱 수단으로부터 출력되는 기수 및 우수 화소수 데이터를 이용하여 패널을 구동하는 패널 구동수단을 구비하는 것을 특징으로 하는 고해상도 액정표시 구동장치.
  2. 제 1항에 있어서,
    상기 아날로그-디지탈 변환수단은
    입력되는 비디오 신호 중 우수 화소수 신호를 디지탈 신호로 변환하기 위한 우수 아날로그-디지탈 변환수단과,
    입력되는 비디오 신호 중 기수 화소수 신호를 디지탈 신호로 변환하기 위한 기수 아날로그-디지탈 변환수단을 구비하는 것을 특징으로 하는 고해상도 액정표시구동장치.
  3. 제 2항에 있어서,
    상기 우수 및 기수 아날로그-디지탈 변환수단으로부터 출력되는 데이터 신호는 1/2의 주파수를 갖는 것을 특징으로 하는 고해상도 액정표시구동장치.
  4. 제 1항에 있어서,
    상기 제어신호 발생수단은
    상기 아날로그-디지탈 변환수단으로부터의 비디오 데이터 신호에 포함된 동기신호를 검출하는 동기신호 검출수단과,
    상기 동기신호 검출수단의 동기신호로부터 상기 좌반부 및 우반부 데이터의 라이트 및 리드 시작 위치 데이터를 발생하는 포지션 데이터 신호 발생수단과,
    상기 포지션 데이터 신호 발생수단의 포지션 데이터로부터 라이트 및 리드 이네이블 신호 발생하여 상기 저장수단으로 출력하는 라이트 및 리드 이네이블 신호 발생수단과,
    상기 동기신호 검출수단의 동기신호로부터 상기 좌반부 및 우반부 데이터의 수평 및 수직 동기신호를 발생하여 상기 비디오 처리수단으로 인가하는 수평 및 수직 동기신호 발생수단을 구비하는 것을 특징으로 하는 고해상도 액정표시구동장치.
  5. 제 1항에 있어서,
    상기 비디오 처리수단은
    상기 좌반부 데이터 저장수단으로부터의 좌반부 데이터를 처리하기 위한 좌반부 비디오 처리수단과,
    상기 우반부 데이터 저장수단으로부터의 우반부 데이터를 처리하기 위한 우반부 비디오 처리수단을 구비하는 것을 특징으로 하는 고해상도 액정표시구동장치.
  6. 제 1항에 있어서,
    상기 제 2저장수단의 좌반부 및 우반부 데이터는 2배의 클럭으로 리드하는 것을 특징으로 하는 고해상도 액정표시구동장치.
KR1019970069435A 1997-12-17 1997-12-17 고해상도 액정표시구동장치 KR100251550B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019970069435A KR100251550B1 (ko) 1997-12-17 1997-12-17 고해상도 액정표시구동장치
US09/212,576 US6225970B1 (en) 1997-12-17 1998-12-16 System for driving high-resolution display panel and method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970069435A KR100251550B1 (ko) 1997-12-17 1997-12-17 고해상도 액정표시구동장치

Publications (2)

Publication Number Publication Date
KR19990050335A true KR19990050335A (ko) 1999-07-05
KR100251550B1 KR100251550B1 (ko) 2000-04-15

Family

ID=19527515

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970069435A KR100251550B1 (ko) 1997-12-17 1997-12-17 고해상도 액정표시구동장치

Country Status (2)

Country Link
US (1) US6225970B1 (ko)
KR (1) KR100251550B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100712542B1 (ko) * 2005-12-20 2007-04-30 삼성전자주식회사 디스플레이용 구동 집적회로 및 디스플레이 구동방법

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060019755A (ko) * 2004-08-30 2006-03-06 삼성에스디아이 주식회사 발광 표시장치와 그의 구동방법
KR102176723B1 (ko) * 2016-09-23 2020-11-10 삼성전자주식회사 영상처리 장치, 디스플레이 장치, 및 그 제어방법

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6194136A (ja) * 1984-10-15 1986-05-13 Anritsu Corp デイジタル信号処理装置
US4740786A (en) * 1985-01-18 1988-04-26 Apple Computer, Inc. Apparatus for driving liquid crystal display
DE3884442T2 (de) * 1987-04-15 1994-02-17 Sharp Kk Flüssigkristallanzeigegerät.
US5157386A (en) * 1987-06-04 1992-10-20 Seiko Epson Corporation Circuit for driving a liquid crystal display panel
JP2702941B2 (ja) * 1987-10-28 1998-01-26 株式会社日立製作所 液晶表示装置
JPH02157813A (ja) * 1988-12-12 1990-06-18 Sharp Corp 液晶表示パネル
FR2657987B1 (fr) * 1990-02-06 1992-04-10 Commissariat Energie Atomique Procede de commande d'un ecran matriciel comportant deux parties independantes et dispositif pour sa mise en óoeuvre.
US5376944A (en) * 1990-05-25 1994-12-27 Casio Computer Co., Ltd. Liquid crystal display device with scanning electrode selection means
JP2554785B2 (ja) * 1991-03-30 1996-11-13 株式会社東芝 表示駆動制御用集積回路及び表示システム
US5448257A (en) * 1991-07-18 1995-09-05 Chips And Technologies, Inc. Frame buffer with matched frame rate
JP3306716B2 (ja) * 1992-03-13 2002-07-24 コニカ株式会社 固体撮像素子出力の信号処理方法
JPH05241127A (ja) * 1992-02-28 1993-09-21 Canon Inc 液晶表示装置
CN1044292C (zh) * 1993-05-13 1999-07-21 卡西欧计算机公司 显示器驱动设备
US5617113A (en) * 1994-09-29 1997-04-01 In Focus Systems, Inc. Memory configuration for display information
US5838385A (en) * 1996-08-30 1998-11-17 Texas Instruments Incorporated Sampling analog video signal for secondary images

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100712542B1 (ko) * 2005-12-20 2007-04-30 삼성전자주식회사 디스플레이용 구동 집적회로 및 디스플레이 구동방법

Also Published As

Publication number Publication date
KR100251550B1 (ko) 2000-04-15
US6225970B1 (en) 2001-05-01

Similar Documents

Publication Publication Date Title
US6545655B1 (en) LCD device and driving method thereof
KR100246088B1 (ko) 화소수변환장치
KR100324843B1 (ko) 액정표시제어장치, 그것을 사용한 액정표시장치 및 정보처리장치
JP4572144B2 (ja) 表示パネル駆動装置および表示パネル駆動方法
KR100251550B1 (ko) 고해상도 액정표시구동장치
JPH07121143A (ja) 液晶表示装置及び液晶駆動方法
US6281869B1 (en) Display device capable of enlarging and reducing video signal according to display unit
JPH1155569A (ja) 表示制御回路
JP4708528B2 (ja) 映像信号変換装置
KR100237422B1 (ko) Lcd 모니터 표시장치 및 그 표시방법
JP2924842B2 (ja) 液晶表示装置
JPH10222133A (ja) 液晶表示装置の駆動回路
JPH0564113A (ja) 液晶投写型映像表示装置の信号処理回路
US5948039A (en) Vehicular navigation display system
KR19980075241A (ko) 액정표시장치의 구동방법
JP3883248B2 (ja) 画素数変換装置
KR100206580B1 (ko) 액정 표시 장치의 4분주 데이타를 위한 메모리 장치
JPH0564112A (ja) 液晶投写型映像表示装置の信号処理回路
JP4825929B2 (ja) 映像信号変換装置
JP2000089714A (ja) 画像表示装置および画像表示方法
JP4729124B2 (ja) 表示パネル駆動装置および表示パネル駆動方法
JPH1069253A (ja) 液晶表示装置
JPH0564114A (ja) 液晶投写型映像表示装置の信号処理回路
JPH113066A (ja) 液晶表示装置
JP2004170826A (ja) 映像信号処理装置及びディスプレイ装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090105

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee