KR19980075241A - 액정표시장치의 구동방법 - Google Patents

액정표시장치의 구동방법 Download PDF

Info

Publication number
KR19980075241A
KR19980075241A KR1019970011398A KR19970011398A KR19980075241A KR 19980075241 A KR19980075241 A KR 19980075241A KR 1019970011398 A KR1019970011398 A KR 1019970011398A KR 19970011398 A KR19970011398 A KR 19970011398A KR 19980075241 A KR19980075241 A KR 19980075241A
Authority
KR
South Korea
Prior art keywords
lcd
signal
gate
source
driver
Prior art date
Application number
KR1019970011398A
Other languages
English (en)
Other versions
KR100220856B1 (ko
Inventor
윤희경
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019970011398A priority Critical patent/KR100220856B1/ko
Publication of KR19980075241A publication Critical patent/KR19980075241A/ko
Application granted granted Critical
Publication of KR100220856B1 publication Critical patent/KR100220856B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • G09G2310/021Double addressing, i.e. scanning two or more lines, e.g. lines 2 and 3; 4 and 5, at a time in a first field, followed by scanning two or more lines in another combination, e.g. lines 1 and 2; 3 and 4, in a second field
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 LCD 텔레비젼 시스템에서 각 드라이버의 구동 신호의 타이밍을 조절함으로서 메모리의 사용을 없앨 수 있도록 하는 액정표시장치의 구동방법에 관한 것으로, LCD를 구동하기 위한 신호를 출력하는 소오스 드라이버 및 게이트 드라이버와, 수평 및 수직 동기신호(Hs, Vs)와 도트 클럭신호(Dotclock)를 입력으로하여 소오스 콘트롤 신호(ssp, ssc, soe)와 게이트 콘트롤 신호(gsp, gsc, goe)를 만들어 상기 소오스 드라이버 및 게이트 드라이버에 출력하는 LCD 콘트롤러로 구성된 LCD 텔레비젼 시스템 LCD 모듈의 액정표시장치의 구동방법에 있어서, 상기 LCD 콘트롤러에서 소오스 시작 펄스(SSP)와 소오스 출력 인에이블(SOE)은 원래의 비데오 신호와 동일한 주파수를 갖도록 출력하고, 게이트 이동 클럭(GSC)은 원래의 비데오 신호에 비하여 ½ 주기를 갖는 즉 2배의 주파수를 갖도록 출력하고, 게이트 구동신호는 펄스의 폭을 1H로 하되 게이트 출력 인에이블(GOE) 신호로 ½H씩 디스에이블 시켜 컨트롤 하는 것을 특징으로 한다.

Description

액정표시장치의 구동방법
본 발명은 액정표시장치의 구동방법에 관한 것으로서 특히, LCD 텔레비젼 시스템에서 각 드라이버의 구동 신호의 타이밍을 조절함으로서 메모리의 시용을 없앨 수 있도록 하는 액정표시장치의 구동방법에 관한 것이다.
일반적으로 LCD 텔레비젼 시스템에서는 텔레비젼 신호가 240 라인으로 입력되고, 디스플레이 패널이 480 라인으로 이루어지기 때문에 240 라인을 480 라인으로 맞추어지기 위한 라인 더블링 동작이 필요하게 되었다.
도 1은 종래 기술에 의한 액정표시장치의 구동방법이 적용된 텔레비젼 시스템을 나타내는 블록도이다.
도 1을 참조하면 종래의 텔레비젼 시스템은 NTSC 텔레비젼 신호를 입력 받는 신호입력부(110)와, 상기 신호입력부(110)를 통해 입력된 텔레비젼 복합신호를 RGB 비데오 신호와 수평 동기신호 및 수직 동기신호로 분리하는 디코더(decoder)(120)와, 소정의 발진 주파수를 출력하는 위상고정루프(PLL)(130)와, 상기 디코더(120) 및 위상고정루프(130)의 출력신호에 따라 클럭 신호를 출력하고 시스템을 제어하는 콘트롤러(140)와, 상기 콘트롤러(140)에서 출력되는 클럭 신호에 따라 상기 디코더(120)에서 출력하는 아날로그 비데오 신호를 디지털 신호로 변환하는 아날로그/디지털(A/D) 변환기(150)와, 상기 콘트롤러(140)의 제어신호에 따라 상기 아날로그/디지털 변환기(150)에서 출력되는 신호를 디스플레이하는 LCD 모듈(160)과, 상기 아날로그/디지털 변환기(150) 및 LCD 모듈(160)의 사이에 연결되어 상기 아날로그/디지털 변환기(150)에서 입력되는 240 라인의 필드 데이터를 상기 LCD(160)에 480 라인으로 풀 디스플레이(full display)하기 위하여 텔레비젼 신호의 수평 동기신호 주파수를 더블(double)하는 더블 스캔부(170)로 구성된다.
상기 더블 스캔부(170)는 도 2에 도시된 바와 같이 RGB 각각의 비데오 신호에 대한 라인 메모리(line memory)로 구성되며, 텔레비젼 신호의 쓰기(WRITE) 클럭 신호는 12.6MHz가 입력되어 비데오 데이터가 기록되고, 읽기(READ) 클럭 신호는 25.2MHz가 입력되어 비데오 데이터가 쓰기 속도보다 2배 빠르게 읽혀진다. 이때, 한라인의 쓰기 시간은 63.6㎲가 되며, 읽기 시간은 31.8㎲가 된다.
그에 따라, 상기 아날로그/디지털 변환기(150)에서 출력되는 240 라인의 비데오 신호가 상기 LCD 모듈(160)에 480 라인으로 디스플레이 되게 된다.
한편, 상기 LCD 모듈(160)은 데이터를 디스플레이하기 위한 640*480의 LCD(161)와, 상기 LCD(161)를 구동하기 위한 신호를 출력하는 소오스 드라이버(162) 및 게이트 드라이버(163)와, 상기 더블 스캔부(170)에서 출력되는 RGB 데이터를 입력받아 콘트롤 신호에 따라 래치(latch)하여 상기 소오스 드라이버(162)로 출력하는 동시에 수평 및 수직 동기신호(Hs, Vs)와 도트 클럭신호(Dotclock)를 입력으로 하여 소오스 콘트롤 신호(ssp, ssc, soe)와 게이트 콘트롤 신호(gsp, gsc, goe1,2,3)를 만들어 상기 소오드 드라이버(162) 및 게이트 드라이버(163)에 출력하는 LCD 콘트롤러(164)로 구성된다.
상기와 같이 구성되는 종래의 텔레비젼 시스템에서 액정표시장치의 구동 방법에 의해 이루어지는 더블 스캔 동작의 구동 타이밍은 도 4에 도시된 바와 같다.
원 비데오 신호는 15.7kHz 이며 하나의 수직 동기 기간에 240 라인의 데이터를 480 라인을 갖는 디스플레이 장치에 맞도록 출력시키기 위하여 상기 더블 스캔부(170)에서 데이터를 2배의 빠른 속도(2Hs : 31.4kHz)로 전송한다. 결국, 2배의 수평 동기신호(2Hs)를 기준으로 모든 콘트롤 신호를 만들어 상기 LCD 모듈(160)을 구동하게 된다.
이때, 상기 LCD 콘트롤러(164)에서 출력되는 소오스 시작 펄스(source start pulse : SSP)와 소오스 출력 인에이블(source output enable : SOE)은 원래의 비데오 신호에 비하여 2배의 주파수 즉 31.4kHz를 갖도록 출력한다.
그러나, 상기에서 설명한 바와 같은 종래의 LCD 텔레비젼 시스템에 사용되는 액정표시장치의 구동방법은 더블 스캔 동작을 위해 RGB에 따라 메모리가 필요하게 되기 때문에 회로가 복잡하게 되고, 제품의 단가를 상승시키는 문제점이 있다.
본 발명은 상기와 같은 종래 기술의 문제점을 해결하기 위하여 안출된 것으로서, 그 목적은 LCD 패널의 구동신호를 변경하여 더블 스캔 메모리가 필요없이 라인 더블링 동작을 수행할 수 있도록 하는 액정표시장치의 구동 방법을 제공하는데 있다.
도 1은 종래 기술에 의한 LCD 텔레비젼 시스템을 나타내는 블록도,
도 2는 종래 기술에 의한 더블 스캔부의 구성과 동작을 설명하기 위한 도면,
도 3은 종래 기술에 의한 LCD 모듈의 구성을 나타내는 블록도,
도 4 는 종래 기술에 의한 LCD 모듈의 구동 타이밍을 나타내는 파형도,
도 5는 본 발명에 의한 LCD 텔레비젼 시스템의 구성을 나타내는 블록도,
도 6은 본 발명에 의한 LCD 모듈의 구동 타이밍을 나타내는 파형도.
상기와 같은 목적을 달성하기 위한 본 발명은 데이터를 디스플레이하기 위한 480 라인의 LCD와, 상기 LCD를 구동하기 위한 신호를 출력하는 소오스 드라이버 및 게이트 드라이버와, RGB 데이터를 입력받아 콘트롤 신호에 따라 래치(latch)하여 상기 소오드 드라이버로 출력하는 동시에 수평 및 수직 동기신호(Hs, Vs)와 도트 클럭신호(Dotclock)를 입력으로 하여 소오스 콘트롤 신호(ssp, ssc, soe)와 게이트 콘트롤 신호(gsp, gsc, goe)를 만들어 상기 소오스 드라이버 및 게이트 드라이버에 출력하는 LCD 콘트롤러로 구성된 LCD 텔레비젼 시스템 LCD 모듈의 액정표시장치의 구동방법에 있어서, 상기 LCD 콘트롤러에서 소오스 시작 펄스(source start pulse : SSP)와 소오스 출력 인에이블(source output enable : SOE)은 원래의 비데오 신호와 동일한 주파수를 갖도록 출력하고, 게이트 이동 클럭(gate shift clock : GSC)은 원래의 비데오 신호에 비하여 ½ 주기를 갖는 즉 2배의 주파수를 갖도록 출력하고, 게이트 구동신호는 펄스의 폭을 1H로 하되 게이트 출력 인에이블(GOEn, GOEn+1, GOEn+2) 신호로 도6과 같이 ½H씩 디스에이블시켜 제어하는 것을 특징으로 하는 액정표시장치의 구동방법을 제공한다.
이하, 본 발명에 의한 액정표시장치의 구동방법의 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다.
도 5는 본 발명에 의한 LCD 텔레비젼 시스템의 구성을 나타내는 블록도이고, 도 6은 본 발명에 의한 액정표시장치의 구동방법을 나타내는 타이밍도이다.
도 5를 참조하면, 본 발명의 LCD 텔레비젼 시스템은 NTSC 텔레비젼 신호를 입력받는 신호입력부(10)와, 상기 신호입력부(10)를 통해 입력된 텔레비젼 복합신호를 RGB 비데오 신호와 수평 및 수직 동기신호로 분리하는 디코더(decoder)(20)와, 소정의 발진 주파술를 출력하는 위상고정루프(PLL)(30)와, 상기 디코더(20) 및 위상고정루프(30)의 출력신호에 따라 클럭 신호를 출력하고 시스템을 제어하는 콘트롤러(40)와, 상기 콘트롤러(40)에서 출력되는 클럭 신호에 따라 상기 디코더(20)에서 출력되는 아날로그 비데오 신호를 디지털 신호로 변환하는 아날로그/디지털(A/D) 변환기(50)와, 상기 콘트롤러(40)의 제어신호에 따라 상기 아날로그/디지털 변환기(50)에서 출력되는 신호를 디스플레이하는 LCD 모듈(60)로 구성된다.
상기 LCD 모듈(60)은 데이터를 디스플레이하기 위한 640*480의 LCD(61)와, 상기 LCD(61)를 구동하기 위한 신호를 출력하는 소오스 드라이버(62) 및 게이트 드라이버(63)와, 상기 아날로그/디지털 변환기(50)에서 출력되는 RGB 데이터를 입력받아 콘트롤 신호에 따라 래치(latch)하여 상기 소오스 드라이버(62)로 출력하는 동시에 수평 및 수직 동기신호(Hs, Vs)와 도트 클럭신호(Dotclock)를 입력으로하여 소오스 콘트롤 신호(ssp, ssc, soe)와 게이트 콘트롤 신호(gsp, gsc, goe)를 만들어 상기 소오스 드라이버(62) 및 게이트 드라이버(63)에 출력하는 LCD 콘트롤러(64)로 구성된다.
결국, 종래의 LCD 텔레비젼 시스템에 비교하면, 구동신호의 변경으로 더블 스캔 메모리를 없앤 것이다.
상기와 같이 구성되는 본 발명의 LCD 텔레비젼 시스템에서의 액정표시장치의 구동방법은 도 6의 도시된 파형도로서 설명된다.
도 6을 참조하면, 상기 LCD 콘트롤러(64)에서 소오스 시작 펄스(source start pulse : SSP)와 소오스 출력 인에이블(source output enable : SOE)은 원래의 비데오 신호와 동일한 주파수(15.7kHz)를 갖도록 출력한다.
또한, 게이트 이동 클럭(gate shift clock : GSC)은 원래의 비데오 신호에 비하여 ½ 주기를 갖는 즉 2배의 주파수를 갖도록 출력하고, 게이트 구동신호는 펄스의 폭을 1H로 하되 게이트 출력 인에이블(GOEn, GOEn+1, GOEn+2) 신호로 ½H씩 디스에이블시켜 제어하게된다. 이에 의해 ½H 동안은 턴오프(turn off)되고, 나머지 ½H 동안은 2개의 라인이 동시에 턴온(turn on)되도록 함으로써 게이트 라인의 펄스가 겹치지 않고 더블 스캔을 수행할 수 있게 된다.
이상에서 설명한 바와 같은 본 발명의 액정표시장치의 구동방법은 더블스캔 메모리의 필요없이 구동신호의 변경으로 라인 더블링 동작을 수행할 수 있기 때문에 텔레비젼 시스템이 회로가 간단해지는 동시에 제품의 단가를 낮출 수 있는 효과가 있으며, 더블 스캔메로리부가 제거되어 System주파수 및 SSC Clock(소스 시트트 클럭)을 기존의 ½인 12.2MHZ로 다운하여 구동하므로 회로의 안정화 및 EMZ에도 유리하다 하겠다.

Claims (1)

  1. 데이터를 디스플레이하기 위한 480 라인의 LCD와, 상기 LCD를 구동하기 위한 신호를 출력하는 소오스 드라이버 및 게이트 드라이버와, RGB 데이터를 입력받아 콘트롤 신호에 따라 래치(latch)하여 상기 소오드 드라이버로 출력하는 동시에 수평 및 수직 동기신호(Hs, Vs)와 도트 클럭신호(Dotclock)를 입력으로하여 소오스 콘트롤 신호(ssp, ssc, soe)와 게이트 콘트롤 신호(gsp, gsc, goe)를 만들어 상기 소오스 드라이버 및 게이트 드라이버에 출력하는 LCD 콘트롤러로 구성된 LCD 텔레비젼 시스템 LCD 모듈의 액정표시장치의 구동방법에 있어서,
    상기 LCD 콘트롤러에서 소오스 시작 펄스(source start pulse : SSP)와 소오스 출력 인에이블(source output enable : SOE)은 원래의 비데오 신호와 동일한 주파수를 갖도록 출력하고, 게이트 이동 클럭(gate shift clock : GSC)은 원래의 비데오 신호에 비하여 ½ 주기를 갖는 즉 2배의 주파수를 갖도록 출력하고, 게이트 구동신호는 펄스의 폭을 1H로 하되 게이트 출력 인에이블(GOE) 신호를 ½씩 디스에이블시켜 컨트롤하는 것을 특징으로 하는 액정표시장치의 구동방법.
KR1019970011398A 1997-03-29 1997-03-29 액정표시장치의 구동방법 KR100220856B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970011398A KR100220856B1 (ko) 1997-03-29 1997-03-29 액정표시장치의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970011398A KR100220856B1 (ko) 1997-03-29 1997-03-29 액정표시장치의 구동방법

Publications (2)

Publication Number Publication Date
KR19980075241A true KR19980075241A (ko) 1998-11-16
KR100220856B1 KR100220856B1 (ko) 1999-09-15

Family

ID=19501294

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970011398A KR100220856B1 (ko) 1997-03-29 1997-03-29 액정표시장치의 구동방법

Country Status (1)

Country Link
KR (1) KR100220856B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100764049B1 (ko) * 2001-01-06 2007-10-08 삼성전자주식회사 박막 트랜지스터 액정 디스플레이 장치의 게이트 구동회로 및 그의 구동 방법
KR100789153B1 (ko) * 2002-03-06 2007-12-28 삼성전자주식회사 쉬프트 레지스터와 이를 구비하는 액정 표시 장치
US8026891B2 (en) 2002-02-21 2011-09-27 Samsung Electronics Co., Ltd. Flat panel display including transceiver circuit for digital interface

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100764049B1 (ko) * 2001-01-06 2007-10-08 삼성전자주식회사 박막 트랜지스터 액정 디스플레이 장치의 게이트 구동회로 및 그의 구동 방법
US8026891B2 (en) 2002-02-21 2011-09-27 Samsung Electronics Co., Ltd. Flat panel display including transceiver circuit for digital interface
KR100789153B1 (ko) * 2002-03-06 2007-12-28 삼성전자주식회사 쉬프트 레지스터와 이를 구비하는 액정 표시 장치

Also Published As

Publication number Publication date
KR100220856B1 (ko) 1999-09-15

Similar Documents

Publication Publication Date Title
US6128045A (en) Flat-panel display device and display method
KR960032278A (ko) 디스플레이 장치 및 디스플레이 패널용 타이밍신호 생성방법
US20020089484A1 (en) Method and apparatus for driving liquid crystal display
JP2001100710A (ja) 電気光学装置、その駆動方法、その走査線駆動回路および電子機器
JP2007017604A (ja) 表示パネル駆動装置および表示パネル駆動方法
KR100220856B1 (ko) 액정표시장치의 구동방법
US6593918B2 (en) Matrix-type panel driving circuit and method and liquid crystal display device
JPH1155569A (ja) 表示制御回路
KR19980071743A (ko) 액정 표시 장치
US6337676B1 (en) Flat-panel display device
JPH0787391A (ja) 信号波形表示装置及び表示方法
US6469699B2 (en) Sample hold circuit
KR100226814B1 (ko) 액정 표시장치의 구동방법
JPH10327374A (ja) 平面表示装置および表示方法
KR100237421B1 (ko) 액정표시장치 출력신호의 주사선수 변환장치
KR100244870B1 (ko) Lcd판넬의구동제어회로
KR100196845B1 (ko) 컴퓨터와텔레비젼의영상신호인터페이스장치
JP3421987B2 (ja) クロック調整回路及びそれを用いた画像表示装置
JPH05197356A (ja) 画像表示装置
KR19990050335A (ko) 고해상도 액정표시구동장치
JPH07147659A (ja) 液晶パネル駆動回路
JPH09307787A (ja) 垂直同期回路及びタイミングコントローラ
JP2000032296A (ja) 平面表示装置
JPH0573001A (ja) 液晶表示装置の駆動方法
JPH09198013A (ja) 液晶ディスプレイ装置の駆動方法及び液晶ディスプレイ装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120330

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20150528

Year of fee payment: 17

FPAY Annual fee payment

Payment date: 20160530

Year of fee payment: 18