KR102392995B1 - 도전 페이스트, 접속 구조체 및 접속 구조체의 제조 방법 - Google Patents

도전 페이스트, 접속 구조체 및 접속 구조체의 제조 방법 Download PDF

Info

Publication number
KR102392995B1
KR102392995B1 KR1020167015288A KR20167015288A KR102392995B1 KR 102392995 B1 KR102392995 B1 KR 102392995B1 KR 1020167015288 A KR1020167015288 A KR 1020167015288A KR 20167015288 A KR20167015288 A KR 20167015288A KR 102392995 B1 KR102392995 B1 KR 102392995B1
Authority
KR
South Korea
Prior art keywords
electrode
conductive paste
solder
connection
object member
Prior art date
Application number
KR1020167015288A
Other languages
English (en)
Other versions
KR20170016313A (ko
Inventor
다까시 구보따
히데아끼 이시자와
Original Assignee
세키스이가가쿠 고교가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세키스이가가쿠 고교가부시키가이샤 filed Critical 세키스이가가쿠 고교가부시키가이샤
Publication of KR20170016313A publication Critical patent/KR20170016313A/ko
Application granted granted Critical
Publication of KR102392995B1 publication Critical patent/KR102392995B1/ko

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J11/00Features of adhesives not provided for in group C09J9/00, e.g. additives
    • C09J11/02Non-macromolecular additives
    • C09J11/04Non-macromolecular additives inorganic
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J201/00Adhesives based on unspecified macromolecular compounds
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J9/00Adhesives characterised by their physical nature or the effects produced, e.g. glue sticks
    • C09J9/02Electrically-conducting adhesives
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01BCABLES; CONDUCTORS; INSULATORS; SELECTION OF MATERIALS FOR THEIR CONDUCTIVE, INSULATING OR DIELECTRIC PROPERTIES
    • H01B1/00Conductors or conductive bodies characterised by the conductive materials; Selection of materials as conductors
    • H01B1/20Conductive material dispersed in non-conductive organic material
    • H01B1/22Conductive material dispersed in non-conductive organic material the conductive material comprising metals or alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01BCABLES; CONDUCTORS; INSULATORS; SELECTION OF MATERIALS FOR THEIR CONDUCTIVE, INSULATING OR DIELECTRIC PROPERTIES
    • H01B5/00Non-insulated conductors or conductive bodies characterised by their form
    • H01B5/16Non-insulated conductors or conductive bodies characterised by their form comprising conductive material in insulating or poorly conductive material, e.g. conductive rubber
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/115Manufacturing methods by chemical or physical modification of a pre-existing or pre-deposited material
    • H01L2224/1152Self-assembly, e.g. self-agglomeration of the bump material in a fluid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Organic Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Dispersion Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Conductive Materials (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Combinations Of Printed Boards (AREA)
  • Non-Insulated Conductors (AREA)
  • Adhesives Or Adhesive Processes (AREA)
  • Manufacturing Of Electrical Connectors (AREA)
  • Connections Effected By Soldering, Adhesion, Or Permanent Deformation (AREA)

Abstract

땜납 입자를 전극 위에 효율적으로 배치할 수 있고, 전극간의 도통 신뢰성을 높일 수 있는 도전 페이스트를 제공한다. 본 발명에 따른 도전 페이스트는 열경화성 성분과, 플럭스와, 복수의 땜납 입자를 포함하며, 상기 플럭스의 융점에서의 점도가 0.1㎩ㆍs 이상 3㎩ㆍs 이하이고, 상기 땜납 입자의 융점에서의 점도가 0.1㎩ㆍs 이상 5㎩ㆍs 이하이다.

Description

도전 페이스트, 접속 구조체 및 접속 구조체의 제조 방법 {CONDUCTIVE PASTE, CONNECTED STRUCTURE AND METHOD FOR PRODUCING CONNECTED STRUCTURE}
본 발명은 땜납 입자를 포함하는 도전 페이스트에 관한 것이다. 또한, 본 발명은 상기 도전 페이스트를 사용한 접속 구조체 및 접속 구조체의 제조 방법에 관한 것이다.
이방성 도전 페이스트 및 이방성 도전 필름 등의 이방성 도전 재료가 널리 알려져 있다. 상기 이방성 도전 재료에서는 결합제 수지 중에 도전성 입자가 분산되어 있다.
상기 이방성 도전 재료는 각종 접속 구조체를 얻기 위해, 예를 들어 플렉시블 프린트 기판과 유리 기판의 접속(FOG(Film on Glass)), 반도체 칩과 플렉시블 프린트 기판의 접속(COF(Chip on Film)), 반도체 칩과 유리 기판의 접속(COG(Chip on Glass)), 및 플렉시블 프린트 기판과 유리 에폭시 기판의 접속(FOB(Film on Board)) 등에 사용되고 있다.
상기 이방성 도전 재료에 의해, 예를 들어 플렉시블 프린트 기판의 전극과 유리 에폭시 기판의 전극을 전기적으로 접속할 때에는, 유리 에폭시 기판 위에, 도전성 입자를 포함하는 이방성 도전 재료를 배치한다. 이어서, 플렉시블 프린트 기판을 적층하고, 가열 및 가압한다. 이에 의해, 이방성 도전 재료를 경화시키고, 도전성 입자를 통해 전극 사이를 전기적으로 접속하여, 접속 구조체를 얻는다.
상기 이방성 도전 재료의 일례로서, 하기의 특허문헌 1에는 열경화성 수지를 포함하는 수지층과, 땜납분과, 경화제를 포함하고, 상기 땜납분과 상기 경화제가 상기 수지층 중에 존재하는 접착 테이프가 개시되어 있다. 이 접착 테이프는 필름상이고, 페이스트상이 아니다.
또한, 특허문헌 1에서는 상기 접착 테이프를 사용한 접착 방법이 개시되어 있다. 구체적으로는, 제1 기판, 접착 테이프, 제2 기판, 접착 테이프 및 제3 기판을 아래에서부터 이 순서로 적층하여, 적층체를 얻는다. 이때, 제1 기판의 표면에 설치된 제1 전극과, 제2 기판의 표면에 설치된 제2 전극을 대향시킨다. 또한, 제2 기판의 표면에 설치된 제2 전극과 제3 기판의 표면에 설치된 제3 전극을 대향시킨다. 그리고, 적층체를 소정의 온도에서 가열하여 접착한다. 이에 의해, 접속 구조체를 얻는다.
WO2008/023452A1
특허문헌 1에 기재된 접착 테이프는 필름상이고, 페이스트상이 아니다. 이로 인해, 땜납분을 전극(라인) 위에 효율적으로 배치하는 것은 곤란하다. 예를 들어, 특허문헌 1에 기재된 접착 테이프에서는 땜납분의 일부가, 전극이 형성되어 있지 않은 영역(스페이스)에도 배치되기 쉽다. 전극이 형성되어 있지 않은 영역에 배치된 땜납분은 전극간의 도통에 기여하지 않는다.
또한, 땜납분을 포함하는 이방성 도전 페이스트라도, 땜납분이 전극(라인) 위에 효율적으로 배치되지 않는 경우가 있다.
본 발명의 목적은 땜납 입자를 전극 위에 효율적으로 배치할 수 있고, 전극간의 도통 신뢰성을 높일 수 있는 도전 페이스트를 제공하는 것이다. 또한, 본 발명은 상기 도전 페이스트를 사용한 접속 구조체 및 접속 구조체의 제조 방법을 제공하는 것이다.
본 발명의 넓은 국면에 의하면, 열경화성 성분과, 플럭스와, 복수의 땜납 입자를 포함하며, 상기 플럭스의 융점에서의 점도가 0.1㎩ㆍs 이상 3㎩ㆍs 이하이고, 상기 땜납 입자의 융점에서의 점도가 0.1㎩ㆍs 이상 4.8㎩ㆍs 이하인, 도전 페이스트가 제공된다.
본 발명에 따른 도전 페이스트의 어느 특정한 국면에서는, 상기 플럭스의 융점이 80℃ 이상 190℃ 이하이고, 다른 특정한 국면에서는 상기 플럭스의 융점이 100℃ 이상 190℃ 이하이다.
본 발명에 따른 도전 페이스트의 어느 특정한 국면에서는, 상기 도전 페이스트 100중량% 중, 상기 플럭스의 함유량이 0.1중량% 이상 5중량% 이하이다.
본 발명에 따른 도전 페이스트의 어느 특정한 국면에서는, 상기 도전 페이스트는 필러를 포함하지 않거나, 또는 필러를 도전 페이스트 100중량% 중에 0.25중량% 미만으로 포함한다.
본 발명에 따른 도전 페이스트의 어느 특정한 국면에서는, 상기 땜납 입자는 외표면에 카르복실기가 존재하도록 표면 처리되어 있다.
본 발명에 따른 도전 페이스트의 어느 특정한 국면에서는, 상기 플럭스의 융점이 상기 땜납 입자의 융점보다도 높다.
본 발명의 넓은 국면에 의하면, 적어도 1개의 제1 전극을 표면에 갖는 제1 접속 대상 부재와, 적어도 1개의 제2 전극을 표면에 갖는 제2 접속 대상 부재와, 상기 제1 접속 대상 부재와, 상기 제2 접속 대상 부재를 접속하고 있는 접속부를 구비하며, 상기 접속부가, 상술한 도전 페이스트에 의해 형성되어 있고, 상기 제1 전극과 상기 제2 전극이, 상기 접속부 중의 땜납부에 의해 전기적으로 접속되어 있는 접속 구조체가 제공된다.
본 발명의 넓은 국면에 의하면, 상술한 도전 페이스트를 사용하여, 적어도 1개의 제1 전극을 표면에 갖는 제1 접속 대상 부재의 표면 위에, 상기 도전 페이스트를 배치하는 공정과, 상기 도전 페이스트의 상기 제1 접속 대상 부재측과는 반대의 표면 위에, 적어도 1개의 제2 전극을 표면에 갖는 제2 접속 대상 부재를, 상기 제1 전극과 상기 제2 전극이 대향하도록 배치하는 공정과, 상기 땜납 입자의 융점 이상이면서 상기 열경화성 성분의 경화 온도 이상으로 상기 도전 페이스트를 가열함으로써, 상기 제1 접속 대상 부재와 상기 제2 접속 대상 부재를 접속하고 있는 접속부를 상기 도전 페이스트에 의해 형성하고, 또한 상기 제1 전극과 상기 제2 전극을 상기 접속부 중의 땜납부에 의해 전기적으로 접속하는 공정을 구비하는 접속 구조체의 제조 방법이 제공된다.
본 발명에 따른 접속 구조체의 제조 방법의 어느 특정한 국면에서는, 상기 제2 접속 대상 부재를 배치하는 공정 및 상기 접속부를 형성하는 공정에 있어서, 가압을 행하지 않고, 상기 도전 페이스트에는 상기 제2 접속 대상 부재의 중량이 가해진다.
상기 제2 접속 대상 부재가 수지 필름, 플렉시블 프린트 기판, 리지드 플렉시블 기판 또는 플렉시블 플랫 케이블인 것이 바람직하다.
본 발명에 따른 도전 페이스트는 열경화성 성분과, 플럭스와, 복수의 땜납 입자를 포함하며, 상기 플럭스의 융점에서의 점도가 0.1㎩ㆍs 이상 3㎩ㆍs 이하이고, 상기 땜납 입자의 융점에서의 점도가 0.1㎩ㆍs 이상 4.8㎩ㆍs 이하이므로, 전극 사이를 전기적으로 접속한 경우에, 땜납 입자를 전극 위에 효율적으로 배치할 수 있고, 전극간의 도통 신뢰성을 높일 수 있다.
도 1은 본 발명의 일 실시 형태에 따른 도전 페이스트를 사용하여 얻어지는 접속 구조체를 모식적으로 도시하는 부분 절결 정면 단면도이다.
도 2의 (a) 내지 (c)는 본 발명의 일 실시 형태에 따른 도전 페이스트를 사용하여, 접속 구조체를 제조하는 방법의 일례의 각 공정을 설명하기 위한 도면이다.
도 3은 접속 구조체의 변형예를 나타내는 부분 절결 정면 단면도이다.
도 4의 (a), (b) 및 (c)는 본 발명의 실시 형태에 포함되지 않는 도전 페이스트를 사용한 접속 구조체의 일례를 나타내는 화상이고, 도 4의 (a) 및 (b)는 단면 화상이고, 도 4의 (c)는 평면 화상이다.
이하, 본 발명의 상세를 설명한다.
본 발명에 따른 도전 페이스트는 열경화성 성분과, 플럭스와, 복수의 땜납 입자를 포함한다. 본 발명에 따른 도전 페이스트에서는 상기 플럭스의 융점에서의 점도가 0.1㎩ㆍs 이상 3㎩ㆍs 이하이다. 본 발명에 따른 도전 페이스트에서는 상기 땜납 입자의 융점에서의 점도가 0.1㎩ㆍs 이상 4.8㎩ㆍs 이하이다.
본 발명에 따른 도전 페이스트에서는 상기의 구성이 채용되어 있으므로, 전극 사이를 전기적으로 접속한 경우에, 복수의 땜납 입자가 전극 사이로 모이기 쉬워, 복수의 땜납 입자를 전극(라인) 위에 효율적으로 배치할 수 있다. 또한, 복수의 땜납 입자의 일부가, 전극이 형성되어 있지 않은 영역(스페이스)에 배치되기 어려워, 전극이 형성되어 있지 않은 영역에 배치되는 땜납 입자의 양을 매우 적게 할 수 있다. 따라서, 전극간의 도통 신뢰성을 높일 수 있다. 또한, 접속되어서는 안되는 횡방향에 인접하는 전극간의 전기적인 접속을 방지할 수 있고, 절연 신뢰성을 높일 수 있다. 이와 같은 효과가 얻어지는 것은 플럭스의 융점에서, 땜납 입자의 표면의 산화 피막을 제거할 때에, 도전 페이스트의 점도가 적당하고, 또한 땜납 입자가 용융될 때에, 도전 페이스트의 점도가 적당하기 때문이라고 생각된다.
본 발명에 따른 도전 페이스트는 이하의 본 발명에 따른 접속 구조체의 제조 방법에 적절하게 사용할 수 있다.
본 발명에 따른 접속 구조체의 제조 방법에서는 도전 페이스트와, 제1 접속 대상 부재와, 제2 접속 대상 부재를 사용한다. 본 발명에 따른 접속 구조체의 제조 방법에서 사용되는 도전 재료는 도전 필름이 아니라, 도전 페이스트이다. 상기 도전 페이스트는 열경화성 성분과, 플럭스와, 복수의 땜납 입자를 포함한다. 상기 제1 접속 대상 부재는 적어도 1개의 제1 전극을 표면에 갖는다. 상기 제2 접속 대상 부재는 적어도 1개의 제2 전극을 표면에 갖는다.
본 발명에 따른 접속 구조체의 제조 방법은 상기 제1 접속 대상 부재의 표면 위에, 본 발명에 따른 도전 페이스트를 배치하는 공정과, 상기 도전 페이스트의 상기 제1 접속 대상 부재측과는 반대의 표면 위에, 상기 제2 접속 대상 부재를, 상기 제1 전극과 상기 제2 전극이 대향하도록 배치하는 공정과, 상기 땜납 입자의 융점 이상 및 상기 열경화성 성분의 경화 온도 이상으로 상기 도전 페이스트를 가열함으로써, 상기 제1 접속 대상 부재와 상기 제2 접속 대상 부재를 접속하고 있는 접속부를 상기 도전 페이스트에 의해 형성하고, 또한 상기 제1 전극과 상기 제2 전극을 상기 접속부 중의 땜납부에 의해 전기적으로 접속하는 공정을 구비한다. 본 발명에 따른 접속 구조체의 제조 방법에서는 상기 제2 접속 대상 부재를 배치하는 공정 및 상기 접속부를 형성하는 공정에 있어서, 가압을 행하지 않고, 상기 도전 페이스트에는 상기 제2 접속 대상 부재의 중량이 가해지는 것이 바람직하다. 본 발명에 따른 접속 구조체의 제조 방법에서는 상기 제2 접속 대상 부재를 배치하는 공정 및 상기 접속부를 형성하는 공정에 있어서, 상기 도전 페이스트에는 상기 제2 접속 대상 부재의 중량의 힘을 초과하는 가압 압력은 가해지지 않는 것이 바람직하다.
본 발명에 따른 접속 구조체의 제조 방법에서는 상기의 구성이 채용되어 있으므로, 복수의 땜납 입자가 제1 전극과 제2 전극 사이로 모이기 쉬워, 복수의 땜납 입자를 전극(라인) 위에 효율적으로 배치할 수 있다. 또한, 복수의 땜납 입자의 일부가, 전극이 형성되어 있지 않은 영역(스페이스)에 배치되기 어려워, 전극이 형성되어 있지 않은 영역에 배치되는 땜납 입자의 양을 매우 적게 할 수 있다. 따라서, 제1 전극과 제2 전극간의 도통 신뢰성을 높일 수 있다. 또한, 접속되어서는 안되는 횡방향에 인접하는 전극간의 전기적인 접속을 방지할 수 있고, 절연 신뢰성을 높일 수 있다.
이와 같이, 복수의 땜납 입자를 전극 위에 효율적으로 배치하고, 또한 전극이 형성되어 있지 않은 영역에 배치되는 땜납 입자의 양을 매우 적게 하기 위해서는, 도전 필름이 아니라, 도전 페이스트를 사용할 필요가 있는 것을, 본 발명자들은 발견하였다.
또한, 땜납 입자와는 별도의 입자로서, 기재 입자와 해당 기재 입자의 표면 위에 배치된 땜납층을 갖는 도전성 입자가 알려져 있다. 이와 같은 도전성 입자를 사용한 경우에 비해, 땜납 입자를 사용한 경우에는, 상기 플럭스의 융점 및 상기 땜납 입자의 융점이 특정한 범위에 있음으로써, 땜납 입자의 전극 위로의 배치 정밀도의 향상 효과가 커진다.
또한, 상기 제2 접속 대상 부재를 배치하는 공정 및 상기 접속부를 형성하는 공정에 있어서, 가압을 행하지 않고, 상기 도전 페이스트에, 상기 제2 접속 대상 부재의 중량이 가해지면, 접속부가 형성되기 전에 전극이 형성되어 있지 않은 영역(스페이스)에 배치되어 있던 땜납 입자가 제1 전극과 제2 전극 사이에 보다 한층 모이기 쉬워져, 복수의 땜납 입자를 전극(라인) 위에 효율적으로 배치할 수 있는 것도, 본 발명자들은 발견하였다. 본 발명에서는, 도전 필름이 아니라, 도전 페이스트를 사용한다는 구성과, 가압을 행하지 않고, 상기 도전 페이스트에는 상기 제2 접속 대상 부재의 중량이 가해지도록 한다는 구성을 조합하여 채용하는 것에는, 본 발명의 효과를 보다 한층 높은 레벨에서 얻으므로 큰 의미가 있다.
또한, WO2008/023452A1에서는, 땜납분을 전극 표면에 흘려 보내어 효율적으로 이동시키는 관점에서는, 접착 시에 소정의 압력으로 가압하면 되는 것이 기재되어 있고, 가압 압력은 땜납 영역을 더욱 확실하게 형성하는 관점에서는, 예를 들어 0㎫ 이상, 바람직하게는 1㎫ 이상으로 하는 것이 기재되어 있고, 또한 접착 테이프에 의도적으로 가하는 압력이 0㎫이라도, 접착 테이프 위에 배치된 부재의 자중에 의해, 접착 테이프에 소정의 압력이 가해져도 되는 것이 기재되어 있다. WO2008/023452A1에서는 접착 테이프에 의도적으로 가하는 압력이 0㎫이어도 되는 것은 기재되어 있지만, 0㎫을 초과하는 압력을 부여한 경우와 0㎫로 한 경우의 효과의 차이에 대해서는, 전혀 기재되어 있지 않다.
또한, 도전 필름이 아니라, 도전 페이스트를 사용하면, 도전 페이스트의 도포량에 의해, 접속부의 두께를 적절히 조정하는 것도 가능하다. 한편, 도전 필름에서는 접속부의 두께를 변경하거나, 조정하기 위해서는, 다른 두께의 도전 필름을 준비하거나, 소정 두께의 도전 필름을 준비해야만 한다는 문제가 있다.
이하, 도면을 참조하면서, 본 발명의 구체적인 실시 형태 및 실시예를 설명함으로써, 본 발명을 명확하게 한다.
우선, 도 1에 본 발명의 일 실시 형태에 따른 도전 페이스트를 사용하여 얻어지는 접속 구조체를 모식적으로 부분 절결 정면 단면도로 나타낸다.
도 1에 도시하는 접속 구조체(1)는 제1 접속 대상 부재(2)와, 제2 접속 대상 부재(3)와, 제1 접속 대상 부재(2)와 제2 접속 대상 부재(3)를 접속하고 있는 접속부(4)를 구비한다. 접속부(4)는 열경화성 성분과, 플럭스와, 복수의 땜납 입자를 포함하는 도전 페이스트에 의해 형성되어 있다. 이 도전 페이스트에서는 상기 플럭스의 융점에서의 점도 및 상기 땜납 입자의 융점에서의 점도가 특정한 범위 내에 있다.
접속부(4)는 복수의 땜납 입자가 모여 서로 접합한 땜납부(4A)와, 열경화성 성분이 열경화된 경화물부(4B)를 갖는다.
제1 접속 대상 부재(2)는 표면(상면)에 복수의 제1 전극(2a)을 갖는다. 제2 접속 대상 부재(3)는 표면(하면)에 복수의 제2 전극(3a)을 갖는다. 제1 전극(2a)과 제2 전극(3a)이, 땜납부(4A)에 의해 전기적으로 접속되어 있다. 따라서, 제1 접속 대상 부재(2)와 제2 접속 대상 부재(3)가, 땜납부(4A)에 의해 전기적으로 접속되어 있다. 또한, 접속부(4)에 있어서, 제1 전극(2a)과 제2 전극(3a) 사이에 모인 땜납부(4A)와는 다른 영역(경화물부(4B) 부분)에서는, 땜납은 존재하지 않는다. 땜납부(4A)와는 다른 영역(경화물부(4B) 부분)에서는, 땜납부(4A)와 떨어진 땜납은 존재하지 않는다. 또한, 소량이면, 제1 전극(2a)과 제2 전극(3a) 사이에 모인 땜납부(4A)와는 다른 영역(경화물부(4B) 부분)에 땜납이 존재하고 있을 수 있다.
도 1에 도시한 바와 같이, 접속 구조체(1)에서는 복수의 땜납 입자가 용융된 후, 땜납 입자의 용융물이 전극의 표면에 번진 후에 고화되고, 땜납부(4A)가 형성되어 있다. 이로 인해, 땜납부(4A)와 제1 전극(2a), 및 땜납부(4A)와 제2 전극(3a)의 접속 면적이 커진다. 즉, 땜납 입자를 사용함으로써, 도전성의 외표면이 니켈, 금 또는 구리 등의 금속인 도전성 입자를 사용한 경우와 비교하여, 땜납부(4A)와 제1 전극(2a), 및 땜납부(4A)와 제2 전극(3a)의 접촉 면적이 커진다. 이로 인해, 접속 구조체(1)에 있어서의 도통 신뢰성 및 접속 신뢰성이 높아진다. 또한, 도전 페이스트에 포함되는 플럭스는, 일반적으로, 가열에 의해 점차 실활한다.
또한, 도 1에 도시하는 접속 구조체(1)에서는 땜납부(4A) 전부가, 제1, 제2 전극(2a, 3a) 사이의 대향하고 있는 영역에 위치하고 있다. 도 3에 도시하는 변형예의 접속 구조체(1X)는 접속부(4X)만이, 도 1에 도시하는 접속 구조체(1)와 다르다. 접속부(4X)는 땜납부(4XA)와 경화물부(4XB)를 갖는다. 접속 구조체(1X)와 같이, 땜납부(4XA)의 대부분이, 제1, 제2 전극(2a, 3a)이 대향하고 있는 영역에 위치하고 있고, 땜납부(4XA)의 일부가 제1, 제2 전극(2a, 3a)이 대향하고 있는 영역으로부터 측방으로 비어져 나올 수 있다. 제1, 제2 전극(2a, 3a)이 대향하고 있는 영역으로부터 측방으로 비어져 나오고 있는 땜납부(4XA)는 땜납부(4XA)의 일부이고, 땜납부(4XA)로부터 떨어진 땜납이 아니다. 또한, 본 실시 형태에서는 땜납부로부터 떨어진 땜납의 양을 적게 할 수 있지만, 땜납부로부터 떨어진 땜납이 경화물부 중에 존재하고 있을 수 있다.
땜납 입자의 사용량을 적게 하면, 접속 구조체(1)를 얻는 것이 용이해진다. 땜납 입자의 사용량을 많게 하면, 접속 구조체(1X)를 얻는 것이 용이해진다.
이어서, 본 발명의 일 실시 형태에 따른 도전 페이스트를 사용하여, 접속 구조체(1)를 제조하는 방법의 일례를 설명한다.
우선, 제1 전극(2a)을 표면(상면)에 갖는 제1 접속 대상 부재(2)를 준비한다. 이어서, 도 2의 (a)에 도시한 바와 같이, 제1 접속 대상 부재(2)의 표면 위에, 열경화성 성분(11B)과, 복수의 땜납 입자(11A)와, 플럭스를 포함하는 도전 페이스트(11)를 배치한다(제1 공정). 제1 접속 대상 부재(2)의 제1 전극(2a)이 설치된 표면 위에, 도전 페이스트(11)를 배치한다. 도전 페이스트(11)의 배치 후에, 땜납 입자(11A)는 제1 전극(2a)(라인) 위와, 제1 전극(2a)이 형성되어 있지 않은 영역(스페이스) 위의 양쪽에 배치되어 있다.
도전 페이스트(11)의 배치 방법으로서는, 특별히 한정되지 않지만, 디스펜서에 의한 도포, 스크린 인쇄 및 잉크젯 장치에 의한 토출 등을 들 수 있다.
또한, 제2 전극(3a)을 표면(하면)에 갖는 제2 접속 대상 부재(3)를 준비한다. 이어서, 도 2의 (b)에 도시한 바와 같이, 제1 접속 대상 부재(2)의 표면 위의 도전 페이스트(11)에 있어서, 도전 페이스트(11)의 제1 접속 대상 부재(2)측과는 반대측의 표면 위에, 제2 접속 대상 부재(3)를 배치한다(제2 공정). 도전 페이스트(11)의 표면 위에, 제2 전극(3a)측으로부터, 제2 접속 대상 부재(3)를 배치한다. 이때, 제1 전극(2a)과 제2 전극(3a)을 대향시킨다.
이어서, 땜납 입자(11A)의 융점 이상 및 열경화성 성분(11B)의 경화 온도 이상으로 도전 페이스트(11)를 가열한다(제3 공정). 즉, 땜납 입자(11A)의 융점 및 열경화성 성분(11B)의 경화 온도 중보다 낮은 온도 이상으로, 도전 페이스트(11)를 가열한다. 이 가열 시에는, 전극이 형성되어 있지 않은 영역에 존재하고 있던 땜납 입자(11A)는 제1 전극(2a)과 제2 전극(3a) 사이에 모인다(자기 응집 효과). 본 실시 형태에서는 도전 필름이 아니라, 도전 페이스트를 사용하고 있으므로, 땜납 입자(11A)가, 제1 전극(2a)과 제2 전극(3a) 사이에 효과적으로 모인다. 또한, 땜납 입자(11A)는 용융하고, 서로 접합한다. 또한, 열경화성 성분(11B)은 열경화한다. 이 결과, 도 2의 (c)에 도시한 바와 같이, 제1 접속 대상 부재(2)와 제2 접속 대상 부재(3)를 접속하고 있는 접속부(4)를, 도전 페이스트(11)에 의해 형성한다. 도전 페이스트(11)에 의해 접속부(4)가 형성되고, 복수의 땜납 입자(11A)가 접합함으로써 땜납부(4A)가 형성되고, 열경화성 성분(11B)이 열경화함으로써 경화물부(4B)가 형성된다. 땜납 입자(11A)는 빠르게 이동하므로, 제1 전극(2a)과 제2 전극(3a) 사이에 위치하고 있지 않은 땜납 입자(11A)의 이동이 개시되고 나서, 제1 전극(2a)과 제2 전극(3a) 사이에 땜납 입자(11A)의 이동이 완료될 때까지, 온도를 일정하게 유지하지 않아도 된다.
본 실시 형태에서는 상기 제2 공정 및 상기 제3 공정에 있어서, 가압을 행하고 있지 않다. 본 실시 형태에서는, 도전 페이스트(11)에는 제2 접속 대상 부재(3)의 중량이 가해진다. 이로 인해, 접속부(4)의 형성 시에, 땜납 입자(11A)가, 제1 전극(2a)과 제2 전극(3a) 사이에 효과적으로 모인다. 또한, 상기 제2 공정 및 상기 제3 공정 중 적어도 한 쪽에 있어서, 가압을 행하면, 땜납 입자가 제1 전극과 제2 전극 사이로 모이려고 하는 작용이 저해되는 경향이 높아진다. 이는, 본 발명자들에 의해 발견되었다.
이와 같이 하여, 도 1에 도시하는 접속 구조체(1)가 얻어진다. 또한, 상기 제2 공정과 상기 제3 공정은 연속해서 행해질 수 있다. 또한, 상기 제2 공정을 행한 후에, 얻어지는 제1 접속 대상 부재(2)와 도전 페이스트(11)와 제2 접속 대상 부재(3)의 적층체를, 가열부로 이동시켜, 상기 제3 공정을 행할 수 있다. 상기 가열을 행하기 위해, 가열 부재 위에 상기 적층체를 배치하거나, 가열된 공간 내에 상기 적층체를 배치할 수 있다.
상기 제3 공정에 있어서의 가열 온도는 땜납 입자의 융점 이상 및 열경화성 성분의 경화 온도 이상이면 특별히 한정되지 않는다. 상기 가열 온도는, 바람직하게는 130℃ 이상, 보다 바람직하게는 160℃ 이상, 바람직하게는 450℃ 이하, 보다 바람직하게는 250℃ 이하, 더욱 바람직하게는 200℃ 이하이다.
또한, 상기 제1 접속 대상 부재는 적어도 1개의 제1 전극을 갖고 있으면 된다. 상기 제1 접속 대상 부재는 복수의 제1 전극을 갖는 것이 바람직하다. 상기 제2 접속 대상 부재는 적어도 1개의 제2 전극을 갖고 있으면 된다. 상기 제2 접속 대상 부재는 복수의 제2 전극을 갖는 것이 바람직하다.
상기 제1, 제2 접속 대상 부재는 특별히 한정되지 않는다. 상기 제1, 제2 접속 대상 부재로서는, 구체적으로는 반도체 칩, 콘덴서 및 다이오드 등의 전자 부품, 및 수지 필름, 프린트 기판, 플렉시블 프린트 기판, 플렉시블 플랫 케이블, 리지드 플렉시블 기판, 유리 에폭시 기판 및 유리 기판 등의 회로 기판 등의 전자 부품 등을 들 수 있다. 상기 제1, 제2 접속 대상 부재는 전자 부품인 것이 바람직하다.
상기 제1 접속 대상 부재 및 상기 제2 접속 대상 부재의 중 적어도 한 쪽이, 수지 필름, 플렉시블 프린트 기판, 플렉시블 플랫 케이블 또는 리지드 플렉시블 기판인 것이 바람직하다. 상기 제2 접속 대상 부재가 수지 필름, 플렉시블 프린트 기판, 플렉시블 플랫 케이블 또는 리지드 플렉시블 기판인 것이 바람직하다. 수지 필름, 플렉시블 프린트 기판, 플렉시블 플랫 케이블 및 리지드 플렉시블 기판은 유연성이 높고, 비교적 경량이라는 성질을 갖는다. 이와 같은 접속 대상 부재의 접속에 도전 필름을 사용한 경우에는, 땜납 입자가 전극 위에 모이기 어려운 경향이 있다. 이에 비해, 본 발명에 따른 도전 페이스트를 사용하고 있으므로, 수지 필름, 플렉시블 프린트 기판, 플렉시블 플랫 케이블 또는 리지드 플렉시블 기판을 사용하였다고 해도, 땜납 입자를 전극 위에 효율적으로 모을 수 있고, 전극간의 도통 신뢰성을 충분히 높일 수 있다. 수지 필름, 플렉시블 프린트 기판, 플렉시블 플랫 케이블 또는 리지드 플렉시블 기판을 사용하는 경우에, 반도체 칩 등의 다른 접속 대상 부재를 사용한 경우에 비해, 가압을 행하지 않은 것에 의한 전극간의 도통 신뢰성의 향상 효과가 보다 한층 효과적으로 얻어진다.
상기 접속 대상 부재에 설치되어 있는 전극으로서는, 금 전극, 니켈 전극, 주석 전극, 알루미늄 전극, 구리 전극, 은 전극, 몰리브덴 전극, SUS 전극 및 텅스텐 전극 등의 금속 전극을 들 수 있다. 상기 접속 대상 부재가 플렉시블 프린트 기판 또는 플렉시블 플랫 케이블인 경우에는, 상기 전극은 금 전극, 니켈 전극, 주석 전극, 은 전극 또는 구리 전극인 것이 바람직하다. 상기 접속 대상 부재가 유리 기판인 경우에는, 상기 전극은 알루미늄 전극, 구리 전극, 몰리브덴 전극, 은 전극 또는 텅스텐 전극인 것이 바람직하다. 또한, 상기 전극이 알루미늄 전극인 경우에는, 알루미늄만으로 형성된 전극이어도 되고, 금속 산화물층의 표면에 알루미늄층이 적층된 전극이어도 된다. 상기 금속 산화물층의 재료로서는, 3가의 금속 원소가 도핑된 산화인듐 및 3가의 금속 원소가 도핑된 산화아연 등을 들 수 있다. 상기 3가의 금속 원소로서는, Sn, Al 및 Ga 등을 들 수 있다.
상기 제1 전극과 상기 제2 전극이 대향하고 있는 위치에 있어서의 상기 접속부의 거리 D1은, 바람직하게는 5㎛ 이상, 보다 바람직하게는 20㎛ 이상, 바람직하게는 50㎛ 이하, 보다 바람직하게는 75㎛ 이하이다. 상기 거리 D1이 상기 하한 이상이면, 접속부와 접속 대상 부재의 접속 신뢰성이 보다 한층 높아진다. 상기 거리 D1이 상기 상한 이하이면, 접속부의 형성 시에 땜납 입자가 전극 위에 보다 한층 모이기 쉬워져, 전극간의 도통 신뢰성이 보다 한층 높아진다.
땜납 입자를 전극 위에 보다 한층 효율적으로 배치하기 위해, 상기 도전 페이스트의 25℃에서의 점도 η1은, 바람직하게는 10㎩ㆍs 이상, 보다 바람직하게는 50㎩ㆍs 이상, 더욱 바람직하게는 100㎩ㆍs 이상, 바람직하게는 800㎩ㆍs 이하, 보다 바람직하게는 600㎩ㆍs 이하, 더욱 바람직하게는 500㎩ㆍs 이하이다.
상기 점도는 배합 성분의 종류 및 배합량으로 적절히 조정 가능하다. 또한, 필러의 사용에 의해, 점도를 비교적 높게 할 수 있다. 단, 필러는 땜납 입자의 이동을 저해하는 경우가 있으므로, 필러의 함유량은 적은 것이 바람직하다.
땜납 입자를 전극 위에 보다 한층 효율적으로 배치하기 위해, 상기 도전 페이스트의 플럭스 융점에서의 점도 η2는 0.1㎩ㆍs 이상 3㎩ㆍs 이하이다. 땜납 입자를 전극 위에 보다 한층 효율적으로 배치하는 관점에서는, 상기 점도 η2는, 바람직하게는 0.15㎩ㆍs 이상, 보다 바람직하게는 0.2㎩ㆍs 이상, 바람직하게는 2㎩ㆍs 이하, 보다 바람직하게는 1㎩ㆍs 이하이다.
땜납 입자를 전극 위에 보다 한층 효율적으로 배치하기 위해, 상기 도전 페이스트의 땜납 입자 융점에서의 점도 η3은 0.1㎩ㆍs 이상 4.8㎩ㆍs 이하이다. 땜납 입자를 전극 위에 보다 한층 효율적으로 배치하는 관점에서는, 상기 점도 η3은, 바람직하게는 0.15㎩ㆍs 이상, 보다 바람직하게는 0.2㎩ㆍs 이상, 바람직하게는 3㎩ㆍs 이하, 보다 바람직하게는 1㎩ㆍs 이하이다.
땜납 입자를 전극 위에 보다 한층 효율적으로 배치하는 관점에서는, 상기 점도 η1의 상기 점도 η2에 대한 비(η1/η2)는, 바람직하게는 15 이상, 보다 바람직하게는 50 이상, 바람직하게는 3000 이하, 보다 바람직하게는 2500 이하이다.
땜납 입자를 전극 위에 보다 한층 효율적으로 배치하는 관점에서는, 상기 점도 η1의 상기 점도 η3에 대한 비(η1/η3)는, 바람직하게는 10 이상, 보다 바람직하게는 40 이상, 바람직하게는 2500 이하, 보다 바람직하게는 2000 이하이다.
땜납 입자를 전극 위에 보다 한층 효율적으로 배치하는 관점에서는, 상기 점도 η2의 상기 점도 η3에 대한 비(η2/η3)는, 바람직하게는 0.1 이상, 보다 바람직하게는 0.3 이상, 바람직하게는 10 이하, 보다 바람직하게는 1 이하이다.
상기 점도는, 예를 들어 E형 점도계(도키 산교사제) 등을 사용하여, 25℃ 및 5rpm의 조건으로 측정 가능하다.
상기 도전 페이스트는 열경화성 성분과 플럭스와 복수의 땜납 입자를 포함한다. 상기 열경화성 성분은 가열에 의해 경화 가능한 경화성 화합물(열경화성 화합물)과, 열경화제를 포함하는 것이 바람직하다.
이하, 본 발명의 다른 상세를 설명한다.
(땜납 입자)
상기 땜납 입자는 땜납을 도전성의 외표면에 갖는다. 상기 땜납 입자는 중심 부분 및 도전성의 외표면 모두가 땜납에 의해 형성되어 있다. 땜납을 전극 위에 보다 한층 효율적으로 배치하는 관점에서는, 상기 땜납 입자는 외표면에 카르복실기가 존재하도록 표면 처리되어 있는 것이 바람직하다. 상기 땜납 입자는 외표면에 카르복실기가 존재하도록 표면 처리된 후에, 도전 페이스트에 배합되는 것이 바람직하다.
상기 땜납은 융점이 450℃ 이하인 금속(저융점 금속)인 것이 바람직하다. 상기 땜납 입자는 융점이 450℃ 이하인 금속 입자(저융점 금속 입자)인 것이 바람직하다. 상기 저융점 금속 입자는 저융점 금속을 포함하는 입자이다. 해당 저융점 금속이란, 융점이 450℃ 이하인 금속을 나타낸다. 저융점 금속의 융점은, 바람직하게는 300℃ 이하, 보다 바람직하게는 160℃ 이하이다. 또한, 상기 땜납 입자는 주석을 포함한다. 상기 땜납 입자에 포함되는 금속 100중량% 중, 주석의 함유량은, 바람직하게는 30중량% 이상, 보다 바람직하게는 40중량% 이상, 더욱 바람직하게는 70중량% 이상, 특히 바람직하게는 90중량% 이상이다. 상기 땜납 입자에 있어서의 주석의 함유량이 상기 하한 이상이면, 땜납부와 전극의 접속 신뢰성이 보다 한층 높아진다.
또한, 상기 주석의 함유량은 고주파 유도 결합 플라즈마 발광 분광 분석 장치(호리바 세이사쿠쇼사제 「ICP-AES」), 또는 형광 X선 분석 장치(시마츠 세이사쿠쇼사제 「EDX-800HS」) 등을 사용하여 측정 가능하다.
상기 땜납 입자를 사용함으로써, 땜납이 용융하여 전극에 접합하고, 땜납부가 전극 사이를 도통시킨다. 예를 들어, 땜납부와 전극이 점접촉이 아니라 면 접촉하기 쉬우므로, 접속 저항이 낮아진다. 또한, 땜납 입자의 사용에 의해, 땜납부와 전극의 접합 강도가 높아지는 결과, 땜납부와 전극의 박리가 보다 한층 발생하기 어려워져, 도통 신뢰성 및 접속 신뢰성이 효과적으로 높아진다.
상기 땜납 입자를 구성하는 저융점 금속은 특별히 한정되지 않는다. 해당 저융점 금속은 주석, 또는 주석을 포함하는 합금인 것이 바람직하다. 해당 합금은 주석-은 합금, 주석-구리 합금, 주석-은-구리 합금, 주석-비스무트 합금, 주석-아연 합금, 주석-인듐 합금 등을 들 수 있다. 그 중에서도, 전극에 대한 습윤성이 우수하므로, 상기 저융점 금속은 주석, 주석-은 합금, 주석-은-구리 합금, 주석-비스무트 합금, 주석-인듐 합금인 것이 바람직하다. 주석-비스무트 합금, 주석-인듐 합금인 것이 보다 바람직하다.
상기 땜납 입자는 JIS Z3001: 용접 용어에 기초하여, 액상선이 450℃ 이하인 용가재인 것이 바람직하다. 상기 땜납 입자의 조성으로서는, 예를 들어 아연, 금, 은, 납, 구리, 주석, 비스무트, 인듐 등을 포함하는 금속 조성을 들 수 있다. 그 중에서도 저융점이고 납 프리인 주석-인듐계(117℃ 공정), 또는 주석-비스무트계(139℃ 공정)가 바람직하다. 즉, 상기 땜납 입자는 납을 포함하지 않는 것이 바람직하고, 주석과 인듐을 포함하거나, 또는 주석과 비스무트를 포함하는 것이 바람직하다.
상기 땜납부와 전극의 접합 강도를 보다 한층 높이기 위해, 상기 땜납 입자는 니켈, 구리, 안티몬, 알루미늄, 아연, 철, 금, 티타늄, 인, 게르마늄, 텔루륨, 코발트, 비스무트, 망간, 크롬, 몰리브덴, 팔라듐 등의 금속을 포함하고 있어도 된다. 또한, 땜납부와 전극의 접합 강도를 더욱 한층 높이는 관점에서는, 상기 땜납 입자는 니켈, 구리, 안티몬, 알루미늄 또는 아연을 포함하는 것이 바람직하다. 땜납부와 전극의 접합 강도를 보다 한층 높이는 관점에서는, 접합 강도를 높이기 위한 이들 금속의 함유량은 땜납 입자 100중량% 중, 바람직하게는 0.0001중량% 이상, 바람직하게는 1중량% 이하이다.
상기 땜납 입자의 평균 입자 직경은, 바람직하게는 0.5㎛ 이상, 보다 바람직하게는 1㎛ 이상, 더욱 바람직하게는 3㎛ 이상, 특히 바람직하게는 5㎛ 이상, 바람직하게는 100㎛ 이하, 보다 바람직하게는 40㎛ 이하, 보다 한층 바람직하게는 30㎛ 이하, 더욱 바람직하게는 20㎛ 이하, 특히 바람직하게는 15㎛ 이하, 가장 바람직하게는 10㎛ 이하이다. 상기 땜납 입자의 평균 입자 직경이 상기 하한 이상 및 상기 상한 이하이면, 땜납 입자를 전극 위에 보다 한층 효율적으로 배치할 수 있다. 상기 땜납 입자의 평균 입자 직경은 3㎛ 이상 30㎛ 이하인 것이 특히 바람직하다.
상기 땜납 입자의 「평균 입자 직경」은 수평균 입자 직경을 나타낸다. 땜납 입자의 평균 입자 직경은, 예를 들어 임의의 땜납 입자 50개를 전자 현미경 또는 광학 현미경으로 관찰하고, 평균값을 산출함으로써 구해진다.
상기 도전 페이스트 100중량% 중, 상기 땜납 입자의 함유량은, 바람직하게는 1중량% 이상, 보다 바람직하게는 2중량% 이상, 더욱 바람직하게는 10중량% 이상, 특히 바람직하게는 20중량% 이상, 가장 바람직하게는 30중량% 이상, 바람직하게는 80중량% 이하, 보다 바람직하게는 60중량% 이하, 더욱 바람직하게는 50중량% 이하이다. 상기 땜납 입자의 함유량이 상기 하한 이상 및 상기 상한 이하이면, 전극 위에 땜납 입자를 보다 한층 효율적으로 배치할 수 있고, 전극 사이에 땜납 입자를 많이 배치하는 것이 용이해, 도통 신뢰성이 보다 한층 높아진다. 도통 신뢰성을 보다 한층 높이는 관점에서는, 상기 땜납 입자의 함유량은 많은 편이 바람직하다.
(가열에 의해 경화 가능한 화합물: 열경화성 성분)
상기 열경화성 화합물로서는, 옥세탄 화합물, 에폭시 화합물, 에피술피드 화합물, (메트)아크릴 화합물, 페놀화합물, 아미노 화합물, 불포화 폴리에스테르 화합물, 폴리우레탄 화합물, 실리콘 화합물 및 폴리이미드 화합물 등을 들 수 있다. 그 중에서도, 도전 페이스트의 경화성 및 점도를 보다 한층 양호하게 하여, 접속 신뢰성을 보다 한층 높이는 관점에서, 에폭시 화합물이 바람직하다.
도전 페이스트에 있어서, 상기 열경화성 화합물은 입자상으로 분산되어 있는 것이 바람직하다.
상기 도전 페이스트 100중량% 중, 상기 열경화성 화합물의 함유량은, 바람직하게는 20중량% 이상, 보다 바람직하게는 40중량% 이상, 더욱 바람직하게는 50중량% 이상, 바람직하게는 99중량% 이하, 보다 바람직하게는 98중량% 이하, 더욱 바람직하게는 90중량% 이하, 특히 바람직하게는 80중량% 이하이다. 내충격성을 보다 한층 높이는 관점에서는, 상기 열경화성 성분의 함유량은 많은 편이 바람직하다.
(열경화제: 열경화성 성분)
상기 열경화제는 상기 열경화성 화합물을 열경화시킨다. 상기 열경화제로서는, 이미다졸 경화제, 아민 경화제, 페놀 경화제, 폴리티올 경화제, 산무수물, 열 양이온 개시제 및 열 라디칼 발생제 등을 들 수 있다. 상기 열경화제는 1종만이 사용되거나, 2종 이상이 병용될 수 있다.
그 중에서도, 도전 페이스트를 저온에서 보다 한층 빠르게 경화 가능하므로, 이미다졸 경화제, 폴리티올 경화제 또는 아민 경화제가 바람직하다. 또한, 가열에 의해 경화 가능한 경화성 화합물과 상기 열경화제를 혼합했을 때에 보존 안정성이 높아지므로, 잠재성의 경화제가 바람직하다. 잠재성의 경화제는 잠재성 이미다졸 경화제, 잠재성 폴리티올 경화제 또는 잠재성 아민 경화제인 것이 바람직하다. 또한, 상기 열경화제는 폴리우레탄 수지 또는 폴리에스테르 수지 등의 고분자 물질로 피복되어 있어도 된다.
상기 이미다졸 경화제로서는, 특별히 한정되지 않고, 2-메틸이미다졸, 2-에틸-4-메틸이미다졸, 1-시아노에틸-2-페닐이미다졸, 1-시아노에틸-2-페닐이미다졸륨트리멜리테이트, 2,4-디아미노-6-[2'-메틸이미다졸릴-(1')]-에틸-s-트리아진 및 2,4-디아미노-6-[2'-메틸이미다졸릴-(1')]-에틸-s-트리아진이소시아누르산 부가물 등을 들 수 있다.
상기 폴리티올 경화제로서는, 특별히 한정되지 않고, 트리메틸올프로판트리스-3-머캅토프로피오네이트, 펜타에리트리톨테트라키스(3-머캅토부티레이트), 펜타에리트리톨테트라키스-3-머캅토프로피오네이트 및 디펜타에리트리톨헥사-3-머캅토프로피오네이트 등을 들 수 있다.
상기 폴리티올 경화제의 용해도 파라미터는, 바람직하게는 9.5 이상, 바람직하게는 12 이하이다. 상기 용해도 파라미터는 Fedors법으로 계산된다. 예를 들어, 트리메틸올프로판트리스-3-머캅토프로피오네이트의 용해도 파라미터는 9.6, 디펜타에리트리톨헥사-3-머캅토프로피오네이트의 용해도 파라미터는 11.4이다.
상기 아민 경화제로서는, 특별히 한정되지 않고, 헥사메틸렌디아민, 옥타메틸렌디아민, 데카메틸렌디아민, 3,9-비스(3-아미노프로필)-2,4,8,10-테트라스피로 [5.5]운데칸, 비스(4-아미노시클로헥실)메탄, 메타페닐렌디아민 및 디아미노디페닐술폰 등을 들 수 있다.
상기 열 양이온 경화제로서는, 요오도늄계 양이온 경화제, 옥소늄계 양이온 경화제 및 술포늄계 양이온 경화제 등을 들 수 있다. 상기 요오도늄계 양이온 경화제로서는, 비스(4-tert-부틸페닐)요오도늄헥사플루오로포스페이트 등을 들 수 있다. 상기 옥소늄계 양이온 경화제로서는, 트리메틸옥소늄테트라플루오로보레이트 등을 들 수 있다. 상기 술포늄계 양이온 경화제로서는, 트리-p-톨릴술포늄헥사플루오로포스페이트 등을 들 수 있다.
상기 열 라디칼 발생제로서는, 특별히 한정되지 않고, 아조 화합물 및 유기 과산화물 등을 들 수 있다. 상기 아조 화합물로서는, 아조비스이소부티로니트릴(AIBN) 등을 들 수 있다. 상기 유기 과산화물로서는, 디-tert-부틸퍼옥시드 및 메틸에틸케톤퍼옥시드 등을 들 수 있다.
상기 열경화제의 반응 개시 온도는, 바람직하게는 50℃ 이상, 보다 바람직하게는 70℃ 이상, 더욱 바람직하게는 80℃ 이상, 바람직하게는 250℃ 이하, 보다 바람직하게는 200℃ 이하, 더욱 바람직하게는 150℃ 이하, 특히 바람직하게는 140℃ 이하이다. 상기 열경화제의 반응 개시 온도가 상기 하한 이상 및 상기 상한 이하이면, 땜납 입자가 전극 위에 보다 한층 효율적으로 배치된다. 상기 열경화제의 반응 개시 온도는 80℃ 이상 140℃ 이하인 것이 특히 바람직하다.
땜납을 전극 위에 보다 한층 효율적으로 배치하는 관점에서는, 상기 열경화제의 반응 개시 온도는 상기 땜납 입자에 있어서의 땜납의 융점보다도 낮은 것이 바람직하고, 5℃ 이상 낮은 것이 보다 바람직하고, 10℃ 이상 낮은 것이 더욱 바람직하다.
상기 열경화제의 반응 개시 온도는 DSC에서의 발열 피크의 상승 개시의 온도를 의미한다.
상기 열경화제의 함유량은 특별히 한정되지 않는다. 상기 열경화성 화합물 100중량부에 대해, 상기 열경화제의 함유량은, 바람직하게는 0.01중량부 이상, 보다 바람직하게는 1중량부 이상, 바람직하게는 200중량부 이하, 보다 바람직하게는 100중량부 이하, 더욱 바람직하게는 75중량부 이하이다. 열경화제의 함유량이 상기 하한 이상이면, 도전 페이스트를 충분히 경화시키는 것이 용이하다. 열경화제의 함유량이 상기 상한 이하이면, 경화 후에 경화에 관여하지 않았던 잉여의 열경화제가 잔존하기 어려워지고, 또한 경화물의 내열성이 보다 한층 높아진다.
(플럭스)
상기 도전 페이스트는 플럭스를 포함한다. 플럭스의 사용에 의해, 땜납을 전극 위에 보다 한층 효과적으로 배치할 수 있다. 해당 플럭스는 특별히 한정되지 않는다. 플럭스로서, 땜납 접합 등에 일반적으로 사용되고 있는 플럭스를 사용할 수 있다. 상기 플럭스로서는, 예를 들어 염화아연, 염화아연과 무기 할로겐화물의 혼합물, 염화아연과 무기산의 혼합물, 용융염, 인산, 인산의 유도체, 유기 할로겐화물, 히드라진, 유기산 및 송지 등을 들 수 있다. 상기 플럭스는 1종만이 사용되거나, 2종 이상이 병용될 수 있다.
상기 용융염으로서는, 염화암모늄 등을 들 수 있다. 상기 유기산으로서는, 락트산, 시트르산, 스테아르산, 글루탐산 및 글루타르산 등을 들 수 있다. 상기 송지로서는, 활성화 송지 및 비활성화 송지 등을 들 수 있다. 상기 플럭스는 카르복실기를 2개 이상 갖는 유기산, 송지인 것이 바람직하다. 상기 플럭스는 카르복실기를 2개 이상 갖는 유기산이어도 되고, 송지여도 된다. 카르복실기를 2개 이상 갖는 유기산, 송지의 사용에 의해, 전극간의 도통 신뢰성이 보다 한층 높아진다.
상기 송지는 아비에트산을 주성분으로 하는 로진류이다. 플럭스는 로진류인 것이 바람직하고, 아비에트산인 것이 보다 바람직하다. 이 바람직한 플럭스의 사용에 의해, 전극간의 도통 신뢰성이 보다 한층 높아진다.
상기 플럭스의 활성 온도(융점)는, 바람직하게는 50℃ 이상, 보다 바람직하게는 70℃ 이상, 더욱 바람직하게는 80℃ 이상, 특히 바람직하게는 100℃ 이상, 바람직하게는 200℃ 이하, 보다 바람직하게는 190℃ 이하, 보다 한층 바람직하게는 160℃ 이하, 더욱 바람직하게는 150℃ 이하, 더욱 한층 바람직하게는 140℃ 이하이다. 상기 플럭스의 활성 온도가 상기 하한 이상 및 상기 상한 이하이면, 플럭스 효과가 보다 한층 효과적으로 발휘되고, 땜납 입자가 전극 위에 보다 한층 효율적으로 배치된다. 결과적으로, 전극간의 접속 저항이 낮아져, 접속 신뢰성도 높아진다. 상기 플럭스의 활성 온도(융점)는 80℃ 이상 190℃ 이하인 것이 바람직하고, 100℃ 이상 190℃ 이하인 것이 보다 바람직하다. 상기 플럭스의 활성 온도는 80℃ 이상 140℃ 이하인 것이 특히 바람직하고, 100℃ 이상 140℃ 이하인 것이 보다 바람직하다.
융점이 80℃ 이상 190℃ 이하인 상기 플럭스로서는, 숙신산(융점 186℃), 글루타르산(융점 96℃), 아디프산(융점 152℃), 피멜산(융점 104℃), 수베르산(융점 142℃) 등의 디카르복실산, 벤조산(융점 122℃), 말산(융점 130℃) 등을 들 수 있다.
또한, 상기 플럭스의 비점은 200℃ 이하인 것이 바람직하다.
땜납을 전극 위에 보다 한층 효율적으로 배치하는 관점에서는, 상기 플럭스의 융점은 상기 땜납 입자에 있어서의 땜납의 융점보다도 높은 것이 바람직하고, 5℃ 이상 높은 것이 보다 바람직하고, 10℃ 이상 높은 것이 더욱 바람직하다.
땜납을 전극 위에 보다 한층 효율적으로 배치하는 관점에서는, 상기 플럭스의 융점은 상기 열경화제의 반응 개시 온도보다도 높은 것이 바람직하고, 5℃ 이상 높은 것이 보다 바람직하고, 10℃ 이상 높은 것이 더욱 바람직하다.
상기 플럭스는 도전 페이스트 중에 분산되어 있거나, 땜납 입자의 표면 위에 부착되어 있을 수 있다.
플럭스의 융점이 땜납의 융점보다 높은 것에 의해, 전극 부분에 땜납 입자를 효율적으로 응집시킬 수 있다. 이는, 접합 시에 열을 부여한 경우, 접속 대상 부재 위에 형성된 전극과, 전극 주변의 접속 대상 부재의 부분을 비교하면, 전극 부분의 열전도율이 전극 주변의 접속 대상 부재 부분의 열전도율보다도 높은 것에 의해, 전극 부분의 승온이 빠른 것에 기인한다. 땜납 입자의 융점을 초과한 단계에서는, 땜납 입자의 내부는 용해하지만, 표면에 형성된 산화 피막은 플럭스의 융점(활성 온도)에 도달하고 있지 않으므로 제거되지 않는다. 이 상태에서, 전극 부분의 온도가 먼저, 플럭스의 융점(활성 온도)에 도달하므로, 우선적으로 전극 위로 온 땜납 입자 표면의 산화 피막이 제거되고, 땜납 입자가 전극의 표면 위에 번질 수 있다. 이에 의해, 전극 위에 효율적으로 땜납 입자를 응집시킬 수 있다.
상기 플럭스는 가열에 의해 양이온을 방출하는 플럭스인 것이 바람직하다. 가열에 의해 양이온을 방출하는 플럭스의 사용에 의해, 땜납 입자를 전극 위에 보다 한층 효율적으로 배치할 수 있다.
상기 가열에 의해 양이온을 방출하는 플럭스로서는, 상기 열 양이온 경화제를 들 수 있다.
상기 도전 페이스트 100중량% 중, 상기 플럭스의 함유량은, 바람직하게는 0.5중량% 이상, 바람직하게는 30중량% 이하, 보다 바람직하게는 25중량% 이하이다. 상기 도전 페이스트는 플럭스를 포함하고 있지 않을 수 있다. 플럭스의 함유량이 상기 하한 이상 및 상기 상한 이하이면, 땜납 및 전극의 표면에 산화 피막이 보다 한층 형성되기 어려워지고, 또한 땜납 및 전극의 표면에 형성된 산화 피막을 보다 한층 효과적으로 제거할 수 있다.
(필러)
상기 도전 페이스트에는 필러를 첨가할 수 있다. 필러는 유기 필러이거나, 무기 필러일 수 있다. 단, 필러는 땜납 입자의 이동을 저해하는 경우가 있으므로, 필러의 함유량은 적은 것이 바람직하다.
상기 도전 페이스트는 필러를 포함하지 않거나, 또는 필러를 상기 도전 페이스트 100중량% 중에 5중량% 미만으로 포함하는 것이 바람직하다. 상기 도전 페이스트 100중량% 중, 상기 필러의 함유량은, 바람직하게는 0중량%(미함유) 이상, 바람직하게는 5중량% 이하, 보다 바람직하게는 2중량% 이하, 더욱 바람직하게는 1중량% 이하, 더욱 한층 바람직하게는 0.25중량% 미만, 특히 바람직하게는 0.1중량% 이하이다. 상기 필러의 함유량이 상기 하한 이상 및 상기 상한 이하 또는 상기 상한 미만이면, 땜납 입자가 전극 위에 보다 한층 효율적으로 배치된다. 상기 도전 페이스트는 필러를 포함하지 않거나, 또는 필러를 상기 도전 페이스트 100중량% 중에 0.25중량% 미만으로 포함하는 것이 특히 바람직하고, 상기 도전 페이스트는 필러를 포함하지 않는 것이 가장 바람직하다. 필러의 함유량이 0.25중량% 미만이면, 필러에 의한 땜납 입자의 이동 저해가 충분히 작고, 필러의 함유량이 0.1중량% 이하이면, 필러에 의한 땜납 입자의 이동 저해가 매우 작다.
(기타 성분)
상기 도전 페이스트는 필요에 따라, 예를 들어 충전제, 증량제, 연화제, 가소제, 중합 촉매, 경화 촉매, 착색제, 산화 방지제, 열 안정제, 광 안정제, 자외선 흡수제, 활제, 대전 방지제 및 난연제 등의 각종 첨가제를 포함하고 있을 수 있다.
이하, 실시예 및 비교예를 들어, 본 발명을 구체적으로 설명한다. 본 발명은 이하의 실시예로만 한정되지 않는다.
중합체 A:
비스페놀 F와 1,6-헥산디올디글리시딜에테르 및 비스페놀 F형 에폭시 수지의 반응물(중합체 A)의 합성:
비스페놀 F(4,4'-메틸렌비스페놀과 2,4'-메틸렌비스페놀과 2,2'-메틸렌비스페놀을 중량비로 2:3:1로 포함함) 72중량부, 1,6-헥산디올디글리시딜에테르 70중량부 및 비스페놀 F형 에폭시 수지(DIC사제 「EPICLON EXA-830CRP」) 30중량부를, 3구 플라스크에 넣고, 질소 플로우 하에서, 150℃에서 용해시켰다. 그 후, 수산기와 에폭시기의 부가 반응 촉매인 테트라-n-부틸술포늄브로마이드 0.1중량부를 첨가하고, 질소 플로우 하에서, 150℃에서 6시간, 부가 중합 반응시킴으로써, 반응물(중합체 A)을 얻었다.
NMR에 의해, 부가 중합 반응이 진행된 것을 확인하고, 반응물(중합체 A)이 비스페놀 F에서 유래되는 수산기와 1,6-헥산디올디글리시딜에테르 및 비스페놀 F형 에폭시 수지의 에폭시기가 결합한 구조 단위를 주쇄에 갖고, 또한 에폭시기를 양 말단에 갖는 것을 확인하였다.
GPC에 의해 얻어진 반응물(중합체 A)의 중량 평균 분자량은 10000, 수평균 분자량은 3500이었다.
<화 1>
Figure 112016055270572-pct00001
중합체 B: 양 말단 에폭시기 강직 골격 페녹시 수지, 미츠비시 가가쿠사제 「YX6900BH45」, 중량 평균 분자량 16000
열경화성 화합물 1: 레조르시놀형 에폭시 화합물, 나가세 켐텍스사제 「EX-201」, 저온에서 결정화한 후에 세정하여 사용
열경화성 화합물 2: 비스페놀 F형 에폭시 수지, DIC사제 「EPICLON EXA-830CRP」, 저온에서 결정화한 후에 세정하여 사용
열경화제 1: 펜타에리트리톨테트라키스(3-머캅토부티레이트), 쇼와 덴코사제 「카렌즈 MT PE1」
잠재성 에폭시 열경화제 1: T&K TOKA사제 「후지큐어 7000」
플럭스 1: 아디프산, 와코 준야쿠 고교사제, 융점(활성 온도) 152℃
플럭스 2: 숙신산, 와코 준야쿠 고교사제, 융점(활성 온도) 186℃
플럭스 3: 아비에트산, 와코 준야쿠 고교사제, 융점(활성 온도) 174℃
땜납 입자 1(SnBi 땜납 입자, 융점 139℃, 미츠이 긴조쿠사제 「DS10」)을 이하의 표면 처리한 입자, 평균 입자 직경 13㎛
땜납 입자의 표면 처리:
땜납 입자 200g, 아디프산 40g 및 아세톤 70g을 3구 플라스크에 칭량하고, 땜납 입자 표면의 수산기와 아디프산의 카르복실기의 탈수 축합 촉매인 디부틸주석옥시드 0.3g을 첨가하고, 60℃에서 4시간 반응시켰다. 그 후, 땜납 입자를 여과함으로써 회수하였다.
회수한 땜납 입자와, 아디프산 50g과, 톨루엔 200g과, 파라톨루엔술폰산 0.3g을, 3구 플라스크에 칭량하고, 진공화 및 환류를 행하면서, 120℃에서 3시간 반응시켰다. 이때, 딘스타크 추출 장치를 사용하여, 탈수 축합에 의해 생성한 물을 제거하면서 반응시켰다.
그 후, 여과에 의해 땜납 입자를 회수하고, 헥산으로 세정하고, 건조하였다. 그 후, 얻어진 땜납 입자를 볼 밀로 해쇄 후, 소정의 CV값이 되도록 체를 선택하였다. 얻어진 땜납 입자는 외표면에 카르복실기가 존재하도록 표면 처리되어 있었다.
땜납 입자 2(SnBi 땜납 입자, 융점 139℃, 미츠이 긴조쿠사제 「DS30」)를 땜납 입자 1과 마찬가지로 표면 처리한 입자, 평균 입자 직경 32㎛
도전성 입자 1: 수지 입자의 표면 위에 두께 1㎛의 구리층이 형성되어 있고, 해당 구리층의 표면에 두께 3㎛의 땜납층(주석:비스무트=43중량%:57중량%)이 형성되어 있는 도전성 입자
페녹시 수지(신닛테츠 스미킨 가가쿠사제 「YP-50S」)
(실시예 1 내지 4, 6 내지 9)
(1) 이방성 도전 페이스트의 제작
하기의 표 1에 나타내는 성분을 하기의 표 1에 나타내는 배합량으로 배합하여, 이방성 도전 페이스트를 얻었다. 또한, 얻어진 이방성 도전 페이스트에 있어서, 열경화성 화합물은 입자상으로 분산되어 있었다.
(2) 제1 접속 구조체(L/S=50㎛/50㎛)의 제작
L/S가 50㎛/50㎛인 구리 전극 패턴(구리 전극 두께 10㎛)을 상면에 갖는 유리 에폭시 기판(FR-4 기판)(제1 접속 대상 부재)을 준비하였다. 또한, L/S가 50㎛/50㎛인 구리 전극 패턴(구리 전극 두께 10㎛)을 하면에 갖는 플렉시블 프린트 기판(제2 접속 대상 부재)을 준비하였다.
유리 에폭시 기판과 플렉시블 기판의 중첩 면적은 1.5㎝×4㎜로 하고, 접속한 전극수는 75쌍으로 하였다.
상기 유리 에폭시 기판의 상면에, 제작 직후의 이방성 도전 페이스트를 두께 50㎛가 되도록 도공하여, 이방성 도전 페이스트층을 형성하였다. 이어서, 이방성 도전 페이스트층의 상면에 상기 플렉시블 프린트 기판을, 전극끼리가 대향하도록 적층하였다. 이때, 가압을 행하지 않았다. 이방성 도전 페이스트층에는 상기 플렉시블 프린트 기판의 중량은 가해진다. 그 후, 이방성 도전 페이스트층의 온도가 190℃가 되도록 가열하면서, 땜납을 용융시키고, 또한 이방성 도전 페이스트층을 190℃에서 경화시켜, 제1 접속 구조체를 얻었다.
(3) 제2 접속 구조체(L/S=75㎛/75㎛)의 제작
L/S가 75㎛/75㎛인 구리 전극 패턴(구리 전극 두께 10㎛)을 상면에 갖는 유리 에폭시 기판(FR-4 기판)(제1 접속 대상 부재)을 준비하였다. 또한, L/S가 75㎛/75㎛인 구리 전극 패턴(구리 전극 두께 10㎛)을 하면에 갖는 플렉시블 프린트 기판(제2 접속 대상 부재)을 준비하였다.
L/S가 다른 상기 유리 에폭시 기판 및 플렉시블 프린트 기판을 사용한 것 이외는 제1 접속 구조체의 제작과 마찬가지로 하여, 제2 접속 구조체를 얻었다.
(4) 제3 접속 구조체(L/S=100㎛/100㎛)의 제작
L/S가 100㎛/100㎛인 구리 전극 패턴(구리 전극 두께 10㎛)을 상면에 갖는 유리 에폭시 기판(FR-4 기판)(제1 접속 대상 부재)을 준비하였다. 또한, L/S가 100㎛/100㎛인 구리 전극 패턴(구리 전극 두께 10㎛)을 하면에 갖는 플렉시블 프린트 기판(제2 접속 대상 부재)을 준비하였다.
L/S가 다른 상기 유리 에폭시 기판 및 플렉시블 프린트 기판을 사용한 것 이외는 제1 접속 구조체의 제작과 마찬가지로 하여, 제3 접속 구조체를 얻었다.
(실시예 5)
전극 사이즈(L)/전극간 스페이스(S)가 100㎛/100㎛(제3 접속 구조체용), 75㎛/75㎛(제2 접속 구조체용), 50㎛/50㎛(제1 접속 구조체용)인, 한 변이 5㎜인 사각형의 반도체 칩(두께 400㎛)과, 그것에 대향하는 전극을 갖는 유리 에폭시 기판(사이즈 30×30㎜, 두께 0.4㎜)을 준비하였다. 반도체 칩 및 유리 에폭시 기판을 사용한 것 이외는 실시예 1과 마찬가지로 하여, 제1, 제2, 제3 접속 구조체를 얻었다.
(비교예 1, 2, 5)
(1) 이방성 도전 페이스트의 제작
하기의 표 2에 나타내는 성분을 하기의 표 2에 나타내는 배합량으로 배합하여, 이방성 도전 페이스트를 얻었다. 얻어진 이방성 도전 페이스트를 사용한 것 이외는 실시예 1과 마찬가지로 하여, 제1, 제2, 제3 접속 구조체를 얻었다.
(비교예 3)
페녹시 수지(신닛테츠 스미킨 가가쿠사제 「YP-50S」) 10중량부를 메틸에틸케톤(MEK)에 고형분이 50중량%가 되도록 용해시켜, 용해액을 얻었다. 하기의 표 2에 나타내는 페녹시 수지를 제외한 성분을 하기의 표 2에 나타내는 배합량과, 상기 용해액의 전량을 배합하고, 유성식 교반기를 사용하여 2000rpm으로 5분간 교반한 후, 바 코터를 사용하여 건조 후의 두께가 30㎛가 되도록 이형 PET(폴리에틸렌테레프탈레이트) 필름 위에 도공하였다. 실온에서 진공 건조함으로써, MEK를 제거함으로써, 이방성 도전 필름을 얻었다.
이방성 도전 필름을 사용한 것 이외는 실시예 1과 마찬가지로 하여, 제1, 제2, 제3 접속 구조체를 얻었다.
(비교예 4)
전극 사이즈(L)/ 전극간 스페이스(S)가 100㎛/100㎛(제3 접속 구조체용), 75㎛/75㎛(제2 접속 구조체용), 50㎛/50㎛(제1 접속 구조체용)인, 한 변이 5㎜인 사각형의 반도체 칩(두께 400㎛)과, 그것에 대향하는 전극을 갖는 유리 에폭시 기판(사이즈 30×30㎜ 두께 0.4㎜)을 준비하였다. 이 반도체 칩 및 유리 에폭시 기판을 사용한 것 이외는 비교예 1과 마찬가지로 하여, 제1, 제2, 제3 접속 구조체를 얻었다.
(평가)
(1) 점도
이방성 도전 페이스트의 25℃에서 점도 η1을, E형 점도계(도키 산교사제)를 사용하여, 25℃ 및 5rpm의 조건으로 측정하였다. 또한, 이방성 도전 페이스트의 플럭스 융점에서의 점도 η2를, E형 점도계(도키 산교사제)를 사용하여, 플럭스의 융점 및 5rpm의 조건으로 측정하였다. 또한, 이방성 도전 페이스트의 땜납 입자 융점에서의 점도 η3을, E형 점도계(도키 산교사제)를 사용하여, 땜납 입자의 융점 및 5rpm의 조건으로 측정하였다. 얻어진 측정값으로부터 비(η1/η2), 비(η1/η3) 및 비(η2/η3)을 구하였다.
(2) 접속부의 거리(전극간의 간격)
얻어진 제1 접속 구조체를 단면 관찰함으로써, 상하의 전극이 대향하고 있는 위치에 있어서의 접속부의 거리 D1(전극간의 간격)을 평가하였다.
(3) 전극 위의 땜납의 배치 정밀도
얻어진 제1 접속 구조체의 단면(도 1에 도시하는 방향의 단면)에 있어서, 땜납의 전체 면적 100% 중, 전극 사이에 배치된 땜납부로부터 떨어져 경화물 중에 잔존하고 있는 땜납의 면적(%)을 평가하였다. 또한, 5개의 단면에 있어서의 면적의 평균을 산출하였다. 전극 위의 땜납의 배치 정밀도를 하기의 기준으로 판정하였다.
[전극 위의 도전성 입자의 배치 정밀도의 판정 기준]
○○: 단면에 나타나 있는 땜납의 전체 면적 100% 중, 전극 사이에 배치된 땜납부로부터 떨어져 경화물 중에 잔존하고 있는 땜납(땜납 입자)의 면적이 0% 이상 1% 이하
○: 단면에 나타나 있는 땜납의 전체 면적 100% 중, 전극 사이에 배치된 땜납부로부터 떨어져 경화물 중에 잔존하고 있는 땜납(땜납 입자)의 면적이 1% 초과 10% 이하
△: 단면에 나타나 있는 땜납의 전체 면적 100% 중, 전극 사이에 배치된 땜납부로부터 떨어져 경화물 중에 잔존하고 있는 땜납(땜납 입자)의 면적이 10% 초과 30% 이하
×: 단면에 나타나 있는 땜납의 전체 면적 100% 중, 전극 사이에 배치된 땜납부로부터 떨어져 경화물 중에 잔존하고 있는 땜납(땜납 입자)의 면적이 30% 초과
(4) 상하의 전극간의 도통 신뢰성
얻어진 제1, 제2, 제3 접속 구조체(n=15개)에 있어서, 상하의 전극간의 접속 저항을 각각 4단자법에 의해 측정하였다. 접속 저항의 평균값을 산출하였다. 또한, 전압=전류×저항의 관계로부터, 일정한 전류를 흘렸을 때의 전압을 측정함으로써 접속 저항을 구할 수 있다. 도통 신뢰성을 하기의 기준으로 판정하였다.
[도통 신뢰성의 판정 기준]
○○: 접속 저항의 평균값이 8.0Ω 이하
○: 접속 저항의 평균값이 8.0Ω 초과 10.0Ω 이하
△: 접속 저항의 평균값이 10.0Ω 초과 15.0Ω 이하
×: 접속 저항의 평균값이 15.0Ω 초과
(5) 인접하는 전극간의 절연 신뢰성
얻어진 제1, 제2, 제3 접속 구조체(n=15개)에 있어서, 온도 85℃ 및 습도 85%의 분위기 중에 100시간 방치 후, 인접하는 전극 사이에 5V를 인가하고, 저항값을 25개소에서 측정하였다. 절연 신뢰성을 하기의 기준으로 판정하였다.
[절연 신뢰성의 판정 기준]
○○: 접속 저항의 평균값이 107Ω 이상
○: 접속 저항의 평균값이 106Ω 이상 107Ω 미만
△: 접속 저항의 평균값이 105Ω 이상 106Ω 미만
×: 접속 저항의 평균값이 105Ω 미만
결과를 하기의 표 1, 2에 나타낸다.
Figure 112016055270572-pct00002
Figure 112016055270572-pct00003
실시예 1과 비교예 1의 결과의 차이와, 실시예 5와 비교예 4의 결과의 차이로부터, 제2 접속 대상 부재가 플렉시블 프린트 기판인 경우에, 제2 접속 대상 부재가 반도체 칩인 경우에 비해, 본 발명의 도전 페이스트의 사용에 의한 도통 신뢰성의 향상 효과가 보다 한층 효과적으로 얻어지는 것을 알 수 있다.
플렉시블 프린트 기판 대신에, 수지 필름, 플렉시블 플랫 케이블 및 리지드 플렉시블 기판을 사용한 경우라도, 동일한 결과가 얻어지는 것을 확인하였다.
또한, 도 4의 (a), (b) 및 (c)에, 본 발명의 실시 형태에 포함되지 않는 도전 페이스트를 사용한 접속 구조체의 일례를 나타냈다. 도 4의 (a) 및 (b)는 단면 화상이고, 도 4의 (c)는 평면 화상이다. 도 4의 (a), (b), (c)에서는 전극 사이 배치된 땜납부로부터 떨어져 경화물 중에 잔존하고 있는 땜납(땜납 입자)이 땜납부의 측방에 복수 존재하고 있는 것을 알 수 있다. 이에 비해, 본 발명에서는 전극 사이에 배치된 땜납부로부터 떨어져 경화물 중에 잔존하고 있는 땜납(땜납 입자)이 존재하지 않도록 할 수 있다.
1, 1X : 접속 구조체
2 : 제1 접속 대상 부재
2a : 제1 전극
3 : 제2 접속 대상 부재
3a : 제2 전극
4, 4X : 접속부
4A, 4XA : 땜납부
4B, 4XB : 경화물부
11 : 도전 페이스트
11A : 땜납 입자
11B : 열경화성 성분

Claims (13)

  1. 열경화성 성분과, 플럭스와, 복수의 땜납 입자를 포함하며,
    상기 플럭스의 융점에서의 도전 페이스트의 점도가 0.1㎩ㆍs 이상 3㎩ㆍs 이하이고,
    상기 땜납 입자의 융점에서의 도전 페이스트의 점도가 0.1㎩ㆍs 이상 4.8㎩ㆍs 이하인, 도전 페이스트.
  2. 제1항에 있어서, 상기 땜납 입자의 융점에서의 도전 페이스트의 점도가 0.1㎩ㆍs 이상 3㎩ㆍs 이하인, 도전 페이스트.
  3. 제1항 또는 제2항에 있어서, 상기 플럭스의 융점이 80℃ 이상 190℃ 이하인, 도전 페이스트.
  4. 제3항에 있어서, 상기 플럭스의 융점이 100℃ 이상 190℃ 이하인, 도전 페이스트.
  5. 제1항 또는 제2항에 있어서, 도전 페이스트 100중량% 중, 상기 플럭스의 함유량이 0.1중량% 이상 5중량% 이하인, 도전 페이스트.
  6. 제1항 또는 제2항에 있어서, 필러를 포함하지 않거나, 또는 필러를 도전 페이스트 100중량% 중에 0.25중량% 미만으로 포함하는, 도전 페이스트.
  7. 제1항 또는 제2항에 있어서, 상기 땜납 입자는 외표면에 카르복실기가 존재하도록 표면 처리되어 있는, 도전 페이스트.
  8. 제1항 또는 제2항에 있어서, 상기 플럭스의 융점이 상기 땜납 입자의 융점보다도 높은, 도전 페이스트.
  9. 적어도 1개의 제1 전극을 표면에 갖는 제1 접속 대상 부재와,
    적어도 1개의 제2 전극을 표면에 갖는 제2 접속 대상 부재와,
    상기 제1 접속 대상 부재와, 상기 제2 접속 대상 부재를 접속하고 있는 접속부를 구비하며,
    상기 접속부가, 제1항 또는 제2항에 기재된 도전 페이스트에 의해 형성되어 있고,
    상기 제1 전극과 상기 제2 전극이, 상기 접속부 중의 땜납부에 의해 전기적으로 접속되어 있는, 접속 구조체.
  10. 제9항에 있어서, 상기 제2 접속 대상 부재가 수지 필름, 플렉시블 프린트 기판, 리지드 플렉시블 기판 또는 플렉시블 플랫 케이블인, 접속 구조체.
  11. 제1항 또는 제2항에 기재된 도전 페이스트를 사용하여, 적어도 1개의 제1 전극을 표면에 갖는 제1 접속 대상 부재의 표면 위에, 상기 도전 페이스트를 배치하는 공정과,
    상기 도전 페이스트의 상기 제1 접속 대상 부재측과는 반대의 표면 위에, 적어도 1개의 제2 전극을 표면에 갖는 제2 접속 대상 부재를, 상기 제1 전극과 상기 제2 전극이 대향하도록 배치하는 공정과,
    상기 땜납 입자의 융점 이상이면서 상기 열경화성 성분의 경화 온도 이상으로 상기 도전 페이스트를 가열함으로써, 상기 제1 접속 대상 부재와 상기 제2 접속 대상 부재를 접속하고 있는 접속부를 상기 도전 페이스트에 의해 형성하고, 또한 상기 제1 전극과 상기 제2 전극을 상기 접속부 중의 땜납부에 의해 전기적으로 접속하는 공정을 구비하는, 접속 구조체의 제조 방법.
  12. 제11항에 있어서, 상기 제2 접속 대상 부재를 배치하는 공정 및 상기 접속부를 형성하는 공정에 있어서, 가압을 행하지 않고, 상기 도전 페이스트에는 상기 제2 접속 대상 부재의 중량이 가해지는, 접속 구조체의 제조 방법.
  13. 제11항에 있어서, 상기 제2 접속 대상 부재가 수지 필름, 플렉시블 프린트 기판, 리지드 플렉시블 기판 또는 플렉시블 플랫 케이블인, 접속 구조체의 제조 방법.
KR1020167015288A 2014-06-05 2015-06-02 도전 페이스트, 접속 구조체 및 접속 구조체의 제조 방법 KR102392995B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JPJP-P-2014-116583 2014-06-05
JP2014116583 2014-06-05
PCT/JP2015/065905 WO2015186704A1 (ja) 2014-06-05 2015-06-02 導電ペースト、接続構造体及び接続構造体の製造方法

Publications (2)

Publication Number Publication Date
KR20170016313A KR20170016313A (ko) 2017-02-13
KR102392995B1 true KR102392995B1 (ko) 2022-05-02

Family

ID=54766773

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020167015288A KR102392995B1 (ko) 2014-06-05 2015-06-02 도전 페이스트, 접속 구조체 및 접속 구조체의 제조 방법

Country Status (5)

Country Link
JP (2) JP5860191B1 (ko)
KR (1) KR102392995B1 (ko)
CN (1) CN105900180B (ko)
TW (1) TWI670729B (ko)
WO (1) WO2015186704A1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180044224A (ko) * 2015-08-24 2018-05-02 세키스이가가쿠 고교가부시키가이샤 도전 재료 및 접속 구조체
JP7321979B2 (ja) * 2015-12-18 2023-08-07 株式会社レゾナック 導電性接着剤組成物、接続構造体及び半導体発光素子搭載フレキシブル配線基板
JP6782413B2 (ja) * 2015-12-18 2020-11-11 昭和電工マテリアルズ株式会社 導電性接着剤組成物、接続構造体及び半導体発光素子搭載フレキシブル配線基板
KR101820468B1 (ko) * 2016-11-21 2018-01-19 ㈜ 엘프스 자가 융착형 도전접속 페이스트
JP6600019B2 (ja) * 2017-09-08 2019-10-30 株式会社タムラ製作所 電子基板の製造方法および異方性導電ペースト
CN111417488A (zh) * 2017-12-22 2020-07-14 积水化学工业株式会社 焊锡粒子、导电材料、焊锡粒子的保管方法、导电材料的保管方法、导电材料的制造方法、连接结构体及连接结构体的制造方法
JP7389657B2 (ja) * 2020-01-21 2023-11-30 積水化学工業株式会社 導電ペースト及び接続構造体
JP7405196B2 (ja) * 2020-07-14 2023-12-26 株式会社レゾナック 導電性接着剤組成物、接続構造体及び半導体発光素子搭載フレキシブル配線基板

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013047137A1 (ja) * 2011-09-30 2013-04-04 株式会社村田製作所 電子装置、及び接合材料、並びに電子装置の製造方法
JP2013251366A (ja) 2012-05-31 2013-12-12 Sony Corp 組立体の製造方法、組立体および電子機器
JP2014056816A (ja) * 2012-08-10 2014-03-27 Sekisui Chem Co Ltd 導電材料及び接続構造体

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004108345A1 (ja) * 2003-06-09 2004-12-16 Senju Metal Industry Co., Ltd. ソルダペースト
JP2006035259A (ja) * 2004-07-27 2006-02-09 Denso Corp ソルダペースト
JPWO2008023452A1 (ja) 2006-08-25 2010-01-07 住友ベークライト株式会社 接着テープ、接合体および半導体パッケージ
TWI522409B (zh) * 2008-03-27 2016-02-21 Sekisui Chemical Co Ltd Conductive particles, anisotropic conductive materials and connecting structures
US8420722B2 (en) * 2008-07-10 2013-04-16 Electronics And Telecommunications Research Institute Composition and methods of forming solder bump and flip chip using the same
JPWO2010027017A1 (ja) * 2008-09-05 2012-02-02 住友ベークライト株式会社 導電接続材料およびそれを用いた端子間の接続方法ならびに接続端子の製造方法
KR101633945B1 (ko) * 2008-11-06 2016-06-27 스미토모 베이클리트 컴퍼니 리미티드 전자 장치의 제조 방법 및 전자 장치
WO2011046176A1 (ja) * 2009-10-15 2011-04-21 日立化成工業株式会社 導電性接着剤、太陽電池及びその製造方法、並びに太陽電池モジュール
CN102576948B (zh) * 2009-10-28 2015-04-01 住友电木株式会社 导电连接材料和使用其的端子间的连接方法
WO2011132658A1 (ja) * 2010-04-22 2011-10-27 積水化学工業株式会社 異方性導電材料及び接続構造体
JP5540916B2 (ja) * 2010-06-15 2014-07-02 デクセリアルズ株式会社 接続構造体の製造方法
JP2012064853A (ja) * 2010-09-17 2012-03-29 Sekisui Chem Co Ltd 半導体素子接合用接着剤及び半導体素子の接合方法
JP5613220B2 (ja) * 2011-12-20 2014-10-22 積水化学工業株式会社 電子部品接続材料及び接続構造体
WO2013125517A1 (ja) * 2012-02-21 2013-08-29 積水化学工業株式会社 導電性粒子、導電性粒子の製造方法、導電材料及び接続構造体
JP5989397B2 (ja) * 2012-05-09 2016-09-07 積水化学工業株式会社 半導体装置の製造方法及び半導体接合用接着剤
KR102076066B1 (ko) * 2012-07-03 2020-02-11 세키스이가가쿠 고교가부시키가이샤 절연성 입자 부착 도전성 입자, 도전 재료 및 접속 구조체
JP6112797B2 (ja) * 2012-07-30 2017-04-12 国立大学法人大阪大学 電子部品の実装方法、回路基板の作製方法及び電子部品のはんだ接合部の形成方法、並びに、接続層付きプリント配線板及びシート状接合部材
JP6061644B2 (ja) * 2012-09-24 2017-01-18 株式会社タムラ製作所 異方性導電性ペーストおよびそれを用いたプリント配線基板

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013047137A1 (ja) * 2011-09-30 2013-04-04 株式会社村田製作所 電子装置、及び接合材料、並びに電子装置の製造方法
JP2013251366A (ja) 2012-05-31 2013-12-12 Sony Corp 組立体の製造方法、組立体および電子機器
JP2014056816A (ja) * 2012-08-10 2014-03-27 Sekisui Chem Co Ltd 導電材料及び接続構造体

Also Published As

Publication number Publication date
JPWO2015186704A1 (ja) 2017-04-20
CN105900180A (zh) 2016-08-24
TW201606797A (zh) 2016-02-16
KR20170016313A (ko) 2017-02-13
JP2016103481A (ja) 2016-06-02
WO2015186704A1 (ja) 2015-12-10
TWI670729B (zh) 2019-09-01
JP5860191B1 (ja) 2016-02-16
CN105900180B (zh) 2018-07-06

Similar Documents

Publication Publication Date Title
KR102392995B1 (ko) 도전 페이스트, 접속 구조체 및 접속 구조체의 제조 방법
JP5830196B1 (ja) 導電ペースト、接続構造体及び接続構造体の製造方法
KR102410173B1 (ko) 도전 페이스트, 도전 페이스트의 제조 방법, 접속 구조체 및 접속 구조체의 제조 방법
JP6577867B2 (ja) 導電ペースト、接続構造体及び接続構造体の製造方法
JP5819026B1 (ja) 接続構造体の製造方法
KR102393302B1 (ko) 도전 페이스트, 접속 구조체 및 접속 구조체의 제조 방법
JP5966101B1 (ja) 導電ペースト、接続構造体及び接続構造体の製造方法
JP6592350B2 (ja) 異方性導電材料、接続構造体及び接続構造体の製造方法
JP5966102B1 (ja) 導電ペースト、接続構造体及び接続構造体の製造方法
JP2016126878A (ja) 導電ペースト、接続構造体及び接続構造体の製造方法
JP2016126877A (ja) 導電ペースト、接続構造体及び接続構造体の製造方法
JP6085031B2 (ja) 接続構造体の製造方法
WO2016035637A1 (ja) 接続構造体の製造方法
JP2016066610A (ja) 接続構造体の製造方法
JP2016058389A (ja) 接続構造体の製造方法
JP2016066609A (ja) 接続構造体の製造方法及び接続構造体
JP2016066615A (ja) 導電ペースト、接続構造体及び接続構造体の製造方法
JP2016076557A (ja) 接続構造体の製造方法及び接続構造体

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant