KR102264160B1 - 비아 구조체 및 배선 구조체를 갖는 반도체 소자 제조 방법 - Google Patents
비아 구조체 및 배선 구조체를 갖는 반도체 소자 제조 방법 Download PDFInfo
- Publication number
- KR102264160B1 KR102264160B1 KR1020140172284A KR20140172284A KR102264160B1 KR 102264160 B1 KR102264160 B1 KR 102264160B1 KR 1020140172284 A KR1020140172284 A KR 1020140172284A KR 20140172284 A KR20140172284 A KR 20140172284A KR 102264160 B1 KR102264160 B1 KR 102264160B1
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- wiring
- interlayer insulating
- forming
- barrier layer
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 66
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 25
- 239000010410 layer Substances 0.000 claims abstract description 470
- 230000004888 barrier function Effects 0.000 claims abstract description 171
- 239000011229 interlayer Substances 0.000 claims abstract description 118
- 230000000149 penetrating effect Effects 0.000 claims abstract description 10
- 238000000034 method Methods 0.000 claims description 140
- 230000008021 deposition Effects 0.000 claims description 44
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 claims description 21
- 239000011572 manganese Substances 0.000 claims description 20
- 229910052751 metal Inorganic materials 0.000 claims description 17
- 239000002184 metal Substances 0.000 claims description 17
- 239000010941 cobalt Substances 0.000 claims description 15
- 229910017052 cobalt Inorganic materials 0.000 claims description 15
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 claims description 15
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 claims description 14
- 229910052707 ruthenium Inorganic materials 0.000 claims description 14
- 239000000463 material Substances 0.000 claims description 11
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 10
- PWHULOQIROXLJO-UHFFFAOYSA-N Manganese Chemical compound [Mn] PWHULOQIROXLJO-UHFFFAOYSA-N 0.000 claims description 9
- 229910052748 manganese Inorganic materials 0.000 claims description 9
- 238000010438 heat treatment Methods 0.000 claims description 7
- 235000012431 wafers Nutrition 0.000 description 76
- 238000000151 deposition Methods 0.000 description 39
- 238000005229 chemical vapour deposition Methods 0.000 description 23
- 229910052715 tantalum Inorganic materials 0.000 description 21
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 21
- 239000010949 copper Substances 0.000 description 13
- 239000010936 titanium Substances 0.000 description 10
- 238000010586 diagram Methods 0.000 description 8
- 238000007789 sealing Methods 0.000 description 8
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 7
- 229910052802 copper Inorganic materials 0.000 description 7
- 229910004298 SiO 2 Inorganic materials 0.000 description 6
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 6
- 230000006870 function Effects 0.000 description 6
- 229910052814 silicon oxide Inorganic materials 0.000 description 6
- 239000000758 substrate Substances 0.000 description 6
- -1 SiO 2 Chemical compound 0.000 description 5
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 5
- 229910052719 titanium Inorganic materials 0.000 description 5
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 4
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- 238000005530 etching Methods 0.000 description 4
- 239000007789 gas Substances 0.000 description 4
- 238000000206 photolithography Methods 0.000 description 4
- 238000005240 physical vapour deposition Methods 0.000 description 4
- 238000007747 plating Methods 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 3
- 229920001621 AMOLED Polymers 0.000 description 2
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 2
- 229910052786 argon Inorganic materials 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 238000009832 plasma treatment Methods 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- 229910021529 ammonia Inorganic materials 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000007872 degassing Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 125000004435 hydrogen atom Chemical class [H]* 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 150000002736 metal compounds Chemical class 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 238000002294 plasma sputter deposition Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
- H01L21/76844—Bottomless liners
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/32051—Deposition of metallic or metal-silicide layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
- H01L21/76847—Barrier, adhesion or liner layers formed in openings in a dielectric the layer being positioned within the main fill metal
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
- H01L21/76849—Barrier, adhesion or liner layers formed in openings in a dielectric the layer being positioned on top of the main fill metal
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
- H01L21/76879—Filling of holes, grooves or trenches, e.g. vias, with conductive material by selective deposition of conductive material in the vias, e.g. selective C.V.D. on semiconductor material, plating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5226—Via connections in a multilevel interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53228—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
- H01L23/53238—Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53257—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
- H01L23/53266—Additional layers associated with refractory-metal layers, e.g. adhesion, barrier, cladding layers
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
하부 층간 절연 층, 및 상기 하부 층간 절연 층과 공면을 갖는 전도성 베이스 구조체를 형성하고, 상기 하부 층간 절연 층 및 상기 베이스 구조체를 덮는 중간 층간 절연 층을 형성하고, 상기 중간 층간 절연 층을 수직으로 관통하여 상기 베이스 구조체의 상면을 노출시키는 비아 홀 및 상기 비아 홀과 수직으로 정렬하는 배선 트렌치를 형성하고, 상기 비아 홀의 측벽 상의 비아 배리어 층, 및 상기 배선 트렌치의 바닥 면 및 측벽 상의 배선 배리어 층을 형성하되, 상기 비아 배리어 층은 상기 베이스 구조체의 상기 상면 상에 형성되지 않고, 상기 비아 배리어 층 상에 상기 비아 홀을 채우는 비아 플러그를 형성하고, 상기 배선 트렌치의 바닥 면 및 측벽 상의 상기 배선 배리어 층 및 상기 비아 플러그의 상면 상에 씨드 층을 형성하고, 상기 씨드 층 상에 배선 전극을 형성하고, 및 상기 배선 전극 상에 배선 캡핑 층을 형성하는 것을 포함하는 반도체 소자 제조 방법이 설명된다.
Description
본 발명은 비아 구조체 및 배선 구조체를 갖는 반도체 소자 및 그 제조 방법에 관한 것이다.
본 발명은 비아 구조체 및 배선 구조체를 갖는 반도체 소자를 제조하는 설비 및 그 설비를 이용하여 상기 반도체 소자를 제조하는 방법에 관한 것이다.
반도체 소자가 고집적화되면서, 비아 구조체와 배선 구조체를 동시에 형성하는 듀얼 다마신 공정이 널리 이용되고 있다. 그러나, 듀얼 다마신 공정도 종횡비(AR, aspect ratio)가 커지면서 깊은 비아 홀 내에 전도체를 채우는 공정이 매우 어렵게 되었다.
이에, 비아 홀을 채우는 공정의 일부와 배선 트렌치를 채우는 공정의 일부를 분리하여 진행하는 것을 제안한다. 예를 들어, 비아 홀을 채우는 공정은 필링 특성이 좋은 CVD 공정을 이용하고, 배선 트렌치를 채우는 공정은 도금 공정을 이용함으로써, 보이드(void)나 씸(seam) 없이 잘 채워진 비아 플러그 및 배선 전극을 형성하는 방법을 제안한다.
본 발명이 해결하고자 하는 과제는 비아 구조체 및 배선 구조체를 갖는 반도체 소자를 제공하는 것이다.
본 발명이 해결하고자 하는 과제는 비아 구조체 및 배선 구조체를 갖는 반도체 소자를 제조하는 방법을 제공하는 것이다.
본 발명이 해결하고자 하는 과제는 비아 구조체 및 배선 구조체를 갖는 반도체 소자를 제조하는데 적합한 설비를 제공하는 것이다.
본 발명이 해결하고자 하는 다양한 과제들은 이상에서 언급한 과제들에 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당 업자에게 명확하게 이해될 수 있을 것이다.
본 발명의 기술적 사상의 일 실시예에 의한 반도체 소자를 제조하는 방법은 하부 층간 절연 층, 및 상기 하부 층간 절연 층과 공면을 갖는 전도성 베이스 구조체를 형성하고, 상기 하부 층간 절연 층 및 상기 베이스 구조체를 덮는 중간 층간 절연 층을 형성하고, 상기 중간 층간 절연 층을 수직으로 관통하여 상기 베이스 구조체의 상면을 노출시키는 비아 홀 및 상기 비아 홀과 수직으로 정렬하는 배선 트렌치를 형성하고, 상기 비아 홀의 측벽 상의 비아 배리어 층, 및 상기 배선 트렌치의 바닥 면 및 측벽 상의 배선 배리어 층을 형성하되, 상기 비아 배리어 층은 상기 베이스 구조체의 상기 상면 상에 형성되지 않고, 상기 비아 배리어 층 상에 상기 비아 홀을 채우는 비아 플러그를 형성하고, 상기 배선 트렌치의 바닥 면 및 측벽 상의 상기 배선 배리어 층 및 상기 비아 플러그의 상면 상에 씨드 층을 형성하고, 상기 씨드 층 상에 배선 전극을 형성하고, 및 상기 배선 전극 상에 배선 캡핑 층을 형성하는 것을 포함한다.
본 발명의 기술적 사상의 일 실시예에 의한 반도체 소자를 제조하는 방법은 하부 층간 절연 층, 및 상기 하부 층간 절연 층과 공면을 갖는 베이스 구조체를 형성하고, 상기 하부 층간 절연 층 및 상기 베이스 구조체를 덮는 하부 스토퍼 층을 형성하고, 상기 하부 스토퍼 층 상에 중간 층간 절연 층을 형성하고, 상기 중간 층간 절연 층 및 상기 하부 스토퍼 층을 수직으로 관통하여 상기 베이스 구조체의 표면을 노출시키는 비아 홀 및 상기 비아 홀과 수직으로 정렬하는 배선 트렌치를 형성하고, 상기 비아 홀을 채우는 비아 플러그를 형성하고, 상기 비아 플러그의 상면, 및 상기 배선 트렌치의 바닥 면 및 측벽 상에 배선 배리어 층을 형성하고, 상기 배선 배리어 층 상에 라이너 층을 형성하고, 상기 라이너 층 상에 씨드 층을 형성하고, 상기 씨드 층 상에 배선 전극을 형성하고, 및 상기 배선 전극 상에 배선 캡핑 층을 형성하는 것을 포함한다.
본 발명의 기술적 사상의 일 실시예에 의한 반도체 소자는 전도성 베이스 구조체, 상기 베이스 구조체의 측면들을 감싸는 하부 층간 절연 층, 상기 하부 층간 절연 층 상의 중간 층간 절연 층, 상기 중간 층간 절연 층을 수직으로 관통하여 상기 베이스 구조체와 연결되는 비아 구조체, 및 상기 비아 구조체와 수직으로 정렬하도록 상기 중간 층간 절연 층 내에 형성된 배선 구조체를 포함한다.
상기 비아 구조체는 상기 중간 층간 절연 층을 수직으로 관통하여 상기 베이스 구조체의 상면을 노출시키는 비아 홀, 상기 비아 홀의 내벽 상의 비아 배리어 층, 상기 비아 배리어 층은 상기 베이스 구조체의 상기 상면 상에 형성되지 않고, 및 상기 비아 배리어 층 상의 상기 비아 홀을 채우는 비아 플러그를 포함한다.
상기 배선 구조체는 상기 비아 홀과 수직으로 정렬하는 배선 트렌치, 상기 배선 트렌치의 측벽 및 바닥 면 상의 배선 배리어 층, 및 상기 배선 배리어 층 상의 상기 배선 트렌치를 채우는 배선 전극을 포함한다.
상기 비아 배리어 층과 상기 배선 배리어 층은 물질적으로 연속한다.
본 발명의 기술적 사상의 일 실시예에 의한 반도체 소자는 베이스 구조체, 상기 베이스 구조체 상의 하부 스토퍼 층 및 층간 절연 층, 상기 층간 절연 층 및 상기 하부 스토퍼 층을 수직으로 관통하여 상기 베이스 구조체와 연결되는 비아 구조체, 및 상기 비아 구조체와 수직으로 정렬하도록 상기 층간 절연 층 내에 형성된 배선 구조체를 포함한다.
상기 비아 구조체는 상기 층간 절연 층을 수직으로 관통하여 상기 베이스 구조체의 상면을 노출시키는 비아 홀, 상기 비아 홀을 채우는 비아 플러그를 포함한다.
상기 배선 구조체는 상기 비아 홀과 수직으로 정렬하는 배선 트렌치, 상기 배선 트렌치의 측벽 및 바닥 면 상의 배선 배리어 층, 상기 배선 배리어 층 및 상기 비아 플러그의 상면 상의 라이너 층, 상기 라이너 층 상의 씨드 층, 및 상기 씨드 층 상에 상기 배선 트렌치를 채우는 배선 전극을 포함한다.
본 발명의 일 실시예에 의한 반도체 소자를 제조하는 방법은 디가스 챔버, 배리어 증착 챔버, 플라즈마 챔버, CVD 챔버, 라이너 증착 챔버, 및 씨드 증착 챔버를 가진 설비를 준비하고, 비아 홀 및 상기 비아 홀과 수직으로 정렬하는 배선 트렌치를 갖는 웨이퍼를 상기 디가스 챔버 내부로 이송하여 가열하고, 상기 가열된 웨이퍼를 상기 배리어 증착 챔버 내부로 이송하여 상기 비아 홀의 측벽 및 상기 트렌치의 바닥 면 및 측벽 상에 배리어 층을 형성하고, 상기 배리어 층이 형성된 상기 웨이퍼를 상기 플라즈마 챔버 내부로 이송하여 상기 배리어 층을 플라즈마 처리하고, 상기 플라즈마 처리된 상기 웨이퍼를 상기 CVD 챔버 내부로 이송하여 상기 비아 홀을 채우는 비아 플러그를 형성하고, 상기 비아 플러그가 형성된 상기 웨이퍼를 상기 라이너 증착 챔버 내부로 이송하여 라이너 층을 형성하고, 및 상기 라이너 층이 형성된 상기 웨이퍼를 상기 씨드 증착 챔버로 이송하여 상기 라이너 상에 씨드 층을 형성하는 것을 포함한다.
기타 실시 예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 기술적 사상의 일 실시예에 의한 반도체 소자는 보이드(void)나 씸(seam) 없이 우수하게 형성된 비아 구조체 및 배선 구조체를 포함할 수 있다.
본 발명의 기술적 사상의 일 실시예에 의한 반도체 소자는 배리어 층이 생략된 비아 플러그를 가지므로 비아 플러그의 저항이 낮아질 수 있다.
본 발명의 기술적 사상의 일 실시예에 의한 반도체 소자는 전도성 배선 캡핑 층을 포함하므로, 배선의 저항이 낮아질 수 있다.
본 발명의 기술적 사상에 의한 반도체 소자를 제조하는 방법에 의하면 고 종횡비(high aspect ratio)를 가진 비아 플러그 및 배선 전극을 우수하게 형성될 수 있다.
본 발명의 기술적 사상에 의한 설비는 일련의 공정들을 수행하는 다수의 챔버들을 포함하므로, 일련의 공정들이 진공 브레이크(vacuum brake) 없이 연속적으로 수행될 수 있다. 따라서, 공정 수행 시간이 축소되어 생산성이 높아진다.
본 발명의 기술적 사상에 의한 다양한 효과들은 본문 내에서 언급될 것이다.
도 1은 본 발명의 일 실시예에 의한 반도체 소자의 개략적인 레이아웃이다.
도 2a 및 2b 내지 5a 및 5b는 본 발명의 일 실시예에 의한 반도체 소자를 도 1의 I-I' 및 II-II'를 따라 절단한 종단면도들이다.
도 6a 및 6b 내지 20a 및 20b는 본 발명의 다양한 실시예들에 의한 반도체 소자를 제조하는 방법을 설명하는 종단면도들이다.
도 21은 본 발명의 일 실시예에 의한 반도체 소자를 가공하는 설비를 개략적으로 도시한 다이어그램이다.
도 22a는 본 발명의 기술적 사상의 다양한 실시예들에 의한 상기 자기 저항 메모리 소자를 포함하는 메모리 모듈을 개념적으로 도시한 도면이다.
도 22b는 본 발명의 기술적 사상의 일 실시예에 의한 반도체 모듈을 개념적으로 도시한 도면이다.
도 22c 및 22d는 본 발명의 기술적 사상의 실시예들에 의한 전자 시스템들을 개념적으로 도시한 다이어그램들이다.
도 2a 및 2b 내지 5a 및 5b는 본 발명의 일 실시예에 의한 반도체 소자를 도 1의 I-I' 및 II-II'를 따라 절단한 종단면도들이다.
도 6a 및 6b 내지 20a 및 20b는 본 발명의 다양한 실시예들에 의한 반도체 소자를 제조하는 방법을 설명하는 종단면도들이다.
도 21은 본 발명의 일 실시예에 의한 반도체 소자를 가공하는 설비를 개략적으로 도시한 다이어그램이다.
도 22a는 본 발명의 기술적 사상의 다양한 실시예들에 의한 상기 자기 저항 메모리 소자를 포함하는 메모리 모듈을 개념적으로 도시한 도면이다.
도 22b는 본 발명의 기술적 사상의 일 실시예에 의한 반도체 모듈을 개념적으로 도시한 도면이다.
도 22c 및 22d는 본 발명의 기술적 사상의 실시예들에 의한 전자 시스템들을 개념적으로 도시한 다이어그램들이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시 예를 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시 예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시 예는 본 발명의 개시가 완전하도록 하고, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 명세서에서 사용된 용어는 실시 예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 '포함한다(comprises)' 및/또는 '포함하는(comprising)'은 언급된 구성요소, 단계, 동작 및/또는 소자는 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다.
하나의 소자(elements)가 다른 소자와 '접속된(connected to)' 또는 '커플링된(coupled to)' 이라고 지칭되는 것은, 다른 소자와 직접 연결 또는 커플링된 경우 또는 중간에 다른 소자를 개재한 경우를 모두 포함한다. 반면, 하나의 소자가 다른 소자와 '직접 접속된(directly connected to)' 또는 '직접 커플링된(directly coupled to)'으로 지칭되는 것은 중간에 다른 소자를 개재하지 않은 것을 나타낸다. '및/또는'은 언급된 아이템들의 각각 및 하나 이상의 모든 조합을 포함한다.
공간적으로 상대적인 용어인 '아래(below)', '아래(beneath)', '하부(lower)', '위(above)', '상부(upper)' 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작 시 소자의 서로 다른 방향을 포함하는 용어로 이해되어야 한다. 예를 들면, 도면에 도시되어 있는 소자를 뒤집을 경우, 다른 소자의 '아래(below)' 또는 '아래(beneath)'로 기술된 소자는 다른 소자의 '위(above)'에 놓여질 수 있다.
또한, 본 명세서에서 기술하는 실시 예들은 본 발명의 이상적인 예시도인 단면도 및/또는 평면도들을 참고하여 설명될 것이다. 도면들에 있어서, 막 및 영역들의 두께는 기술적 내용의 효과적인 설명을 위해 과장된 것이다. 따라서, 제조 기술 및/또는 허용 오차 등에 의해 예시도의 형태가 변형될 수 있다. 따라서, 본 발명의 실시 예들은 도시된 특정 형태로 제한되는 것이 아니라 제조 공정에 따라 생성되는 형태의 변화도 포함하는 것이다. 예를 들면, 직각으로 도시된 식각 영역은 라운드지거나 소정 곡률을 가지는 형태일 수 있다. 따라서, 도면에서 예시된 영역들은 개략적인 속성을 가지며, 도면에서 예시된 영역들의 모양은 소자의 영역의 특정 형태를 예시하기 위한 것이며 발명의 범주를 제한하기 위한 것이 아니다.
명세서 전문에 걸쳐 동일한 참조 부호는 동일한 구성 요소를 지칭한다. 따라서, 동일한 참조 부호 또는 유사한 참조 부호들은 해당 도면에서 언급 또는 설명되지 않았더라도, 다른 도면을 참조하여 설명될 수 있다. 또한, 참조 부호가 표시되지 않았더라도, 다른 도면들을 참조하여 설명될 수 있다.
도 1은 본 발명의 일 실시예에 의한 반도체 소자의 개략적인 레이아웃이다.
도 1을 참조하면, 본 발명의 일 실시예에 의한 반도체 소자(100)는 전도성 베이스(2)(conductive bases)들, 비아(3)들(vias), 및 배선(40)(interconnections)을 포함할 수 있다. 예를 들어, 상기 베이스(2)들은 서로 평행하게 세로 방향으로 연장하는 라인 형태(line type)일 수 있다. 상기 배선(4)은 상기 베이스(2)들과 수직으로 교차하도록 가로 방향으로 연장할 수 있다. 상기 비아(3)들은 상기 베이스(2)들과 상기 배선(4)이 교차하는 영역에 배치될 수 있다. 다른 실시예에서, 상기 베이스(2)들은 섬형(island type)의 패드 모양을(pas shape) 가질 수도 있다.
도 2a 및 2b는 본 발명의 일 실시예에 의한 반도체 소자의 종단면도들이다. 예를 들어, 도 2a는 도 1의 I-I'를 따라 절단한 종단면도이고, 및 도 2b는 도 1의 II-II'를 따라 절단한 종단면도이다.
도 2a 및 2b를 참조하면, 본 발명의 일 실시예에 의한 반도체 소자(100A)는 베이스 구조체(20) 및 비아-배선 구조체(50)를 포함할 수 있다.
상기 반도체 소자(100A)는 상기 베이스 구조체(20)의 측면들을 감싸는 하부 층간 절연 층(11)을 더 포함할 수 있다. 상기 하부 층간 절연 층(11)은 SiO2, SiCO, 또는 SiCOH 등의 실리콘 산화물을 포함할 수 있다.
상기 베이스 구조체(20)는 베이스 배리어 층(21) 및 베이스 전극(25)을 포함할 수 있다. 상기 베이스 배리어 층(21)은 상기 베이스 전극(25)의 측면들을 감싸도록 컨포멀하게 형성될 수 있다. 따라서, 상기 하부 층간 절연 층(11)은 상기 베이스 배리어 층(21)의 측면들을 감쌀 수 있다. 상기 베이스 배리어 층(21)은 티타늄 질화물(TiN) 또는 탄탈륨 질화물(TaN) 등의 금속 화합물을 포함할 수 있다. 상기 베이스 전극(25)은 텅스텐(W), 구리(Cu), 또는 기타 다른 금속을 포함할 수 있다. 상기 베이스 전극(25)은 상면도에서(in a top view) 라인 형태(line type) 또는 패드 형태(pad type) 중 어느 하나, 및/또는 종단면에서(in a side view) 담벽 형태(dam type) 또는 기둥 형태(pillar type) 중 어느 하나를 가질 수 있다.
상기 반도체 소자(100A)는 상기 하부 층간 절연 층(11) 상의 하부 스토퍼 층(12) 및 중간 층간 절연 층(13)을 더 포함할 수 있다. 상기 하부 스토퍼 층(12)은 SiN 또는 SiCN 등의 실리콘 질화물을 포함할 수 있다. 상기 하부 스토퍼 층(12)은 상기 베이스 구조체(20)와 접촉할 수 있다. 상기 중간 층간 절연 층(13)은 SiO2, SiCO, 또는 SiCOH 등의 실리콘 산화물을 포함할 수 있다.
상기 비아-배선 구조체(50)는 비아 구조체(30) 및 배선 구조체(40)를 포함할 수 있다.
상기 비아 구조체(30)는 상기 중간 층간 절연 층(13) 및 상기 하부 스토퍼 층(12)을 수직으로 관통하여 상기 베이스 구조체(20)와 연결될 수 있다. 예를 들어, 상기 비아 구조체(30)는 상기 베이스 전극(25)과 접촉할 수 있다.
상기 비아 구조체(30)는 상기 중간 층간 절연 층(13) 및 상기 하부 스토퍼 층(12)을 수직으로 관통하여 상기 베이스 전극(25)의 상면을 노출하는 비아 홀(30H)의 내벽 상에 컨포멀하게 형성된 비아 배리어 층(31) 및 비아 플러그(35)를 포함할 수 있다. 상기 비아 배리어 층(31)은 상기 비아 플러그(35)의 측면들을 감쌀 수 있다. 상기 하부 스토퍼 층(12) 및 상기 중간 층간 절연 층(13)은 상기 비아 배리어 층(31)의 측면들을 감쌀 수 있다. 상기 비아 배리어 층(31)은 탄탈륨 질화물(TaN) 또는 티타늄 질화물(TiN)을 포함할 수 있다. 상기 비아 플러그(35)는 코발트(Co) 또는 루데늄(Ru)를 포함할 수 있다.
상기 비아 배리어 층(31)은 상기 비아 플러그(35)의 상면(top surface) 및 하면(bottom surface) 상에 형성되지 않을 수 있다. 따라서, 상기 비아 플러그(35)의 하면(bottom surface)과 상기 베이스 전극(25)의 상면(top surface)이 직접적으로 접촉할 수 있다.
상기 배선 구조체(40)는 상기 중간 층간 절연 층(13) 내에 상기 비아 구조체(30)의 상면(top surface)을 노출하는 배선 트렌치(40H)의 측벽들 및 바닥 면 상에 컨포멀하게 형성된 배선 배리어 층(41), 상기 배선 배리어 층(41) 상에 컨포멀하게 형성된 라이너 층(43), 상기 라이너 층(43) 상에 컨포멀하게 형성된 씨드 층(44) 및 상기 배선 트렌치(40H)를 채우는 배선 전극(45)을 포함할 수 있다.
상기 배선 배리어 층(41)은 상기 비아 배리어 층(31)과 물질적으로 연속할 수 있다. 따라서, 상기 배선 배리어 층(41)은 상기 비아 배리어 층(31)과 동일한 물질을 포함할 수 있다. 상기 배선 배리어 층(41)은 상기 비아 플러그(35)의 상기 상면 상에 형성되지 않을 수 있다.
상기 라이너 층(43)은 상기 배선 배리어 층(41) 및 상기 비아 플러그(35)의 상기 상면 상에 컨포멀하게 형성될 수 있다. 상기 라이너 층(43)은 코발트(Co) 또는 루데늄(Ru)를 포함할 수 있다.
상기 씨드 층(44) 및 상기 배선 전극(45)은 구리(Cu)를 포함할 수 있다. 상기 씨드 층(44)과 상기 배선 전극(45)이 동일한 금속을 포함하는 경우, 상기 씨드 층(44)과 상기 배선 전극(45)의 경계면은 사라질 수 있다. 따라서, 도면에서 상기 씨드 층(44)과 상기 배선 전극(45)의 경계면은 점선으로 표시되었다.
상기 비아 플러그(35)의 상면은 상기 배선 트렌치(40H)의 바닥 면 보다 낮을 수 있다.
상기 배선 구조체(40)는 상기 배선 전극(45)의 상면 상의 배선 캡핑 층(46)을 더 포함할 수 있다. 상기 배선 캡핑 층(46)은 코발트(Co) 또는 루데늄(Ru)를 포함할 수 있다. 상기 배선 캡핑 층(46)은 상기 씨드 층(44), 상기 라이너 층(43), 및 상기 배선 배리어 층(41)의 상면 상에도 형성될 수 있다. 상기 배선 캡핑 층(46)은 상기 중간 층간 절연 층(13)의 상면보다 위로 돌출할 수 있다.
상기 반도체 소자는 상기 비아-배선 구조체(50) 상의 상부 스토퍼 층(14) 및 상부 층간 절연 층(15)을 더 포함할 수 있다. 상기 상부 스토퍼 층(14)은 상기 배선 캡핑 층(46) 및 상기 중간 층간 절연 층(13)과 접촉할 수 있다. 상기 상부 스토퍼 층(14)은 SiN 또는 SiCN 등의 실리콘 질화물을 포함할 수 있다. 상기 상부 층간 절연 층(15)은 SiO2, SiCO, 또는 SiCOH 등의 실리콘 산화물을 포함할 수 있다.
도 3a 및 3b는 본 발명의 일 실시예에 의한 반도체 소자의 종단면도들이다. 예를 들어, 도 3a는 도 1의 I-I'를 따라 절단한 종단면도이고, 및 도 3b는 도 1의 II-II'를 따라 절단한 종단면도이다.
도 3a 및 3b를 참조하면, 본 발명의 일 실시예에 의한 반도체 소자(100B)는, 베이스 구조체(20), 비아-배선 구조체(50), 하부 층간 절연 층(11), 하부 스토퍼 층(12), 중간 층간 절연 층(13), 상부 스토퍼 층(14), 및 상부 층간 절연 층(15)을 포함할 수 있다.
상기 베이스 구조체(20)는 베이스 배리어 층(21) 및 베이스 전극(25)을 포함할 수 있다.
상기 비아-배선 구조체(50)는 비아 구조체(30) 및 배선 구조체(40)를 포함할 수 있다.
상기 비아 구조체(30)는 상기 중간 층간 절연 층(13) 및 상기 하부 스토퍼 층(12)을 수직으로 관통하여 상기 베이스 전극(25)의 상면을 노출하는 비아 홀(30H)의 내벽 상에 컨포멀하게 자기-형성된 비아 배리어 층(32) 및 비아 플러그(35)를 포함할 수 있다.
상기 배선 구조체(40)는 상기 중간 층간 절연 층(13) 내에 상기 비아 구조체(30)의 상면(top surface)을 노출하는 배선 트렌치(40H)의 측벽들 및 바닥 면 상에 컨포멀하게 자기-형성된 배선 배리어 층(42), 상기 자기-형성된 배선 배리어 층(42) 상에 컨포멀하게 형성된 라이너 층(43), 상기 라이너 층(43) 상에 컨포멀하게 형성된 씨드 층(44) 및 상기 배선 트렌치(40H)를 채우는 배선 전극(45)을 포함할 수 있다.
상기 배선 구조체(40)는 상기 배선 전극(45)의 상면 상의 배선 캡핑 층(46)을 더 포함할 수 있다.
상세하게, 상기 비아 구조체(30)는 상기 비아 홀(30H)의 내벽 상에 컨포멀하게 자기-형성된(self-formed) 비아 배리어 층(32)을 포함할 수 있고, 및 상기 배선 구조체(40)는 상기 배선 트렌치(40H)의 측벽들 및 바닥 면 상에 컨포멀하게 자기-형성된(self-formed) 배선 배리어 층(42)을 포함할 수 있다. 상기 자기-형성된 비아 배리어 층(32) 및 상기 자기-형성된 배선 배리어 층(42)은 망간(Mn)을 베이스로 하는 (Mn-based) 금속을 포함할 수 있다. 예를 들어, 상기 자기-형성된 비아 배리어 층(32)은 망간(Mn)을 포함하는 하부 금속층 및 탄탈륨(Ta)을 포함하는 상부 금속층을 포함할 수 있다. 상기 탄탈륨(Ta)을 포함하는 상부 금속층은 단층의(single layered) 탄탄늄(Ta) 또는 탄탈륨 질화물(TaN), 또는 다층의(multi layered) 탄탈륨(Ta)/탄탈륨 질화물(TaN) 또는 탄탈륨 질화물(TaN)/탄탈륨(Ta), 또는 탄탈륨(Ta)/탄탈륨 질화물(TaN)/탄탈륨(Ta)을 포함할 수 있다. 다른 실시예에서, 상기 자기-형성된 비아 배리어 층(32)은 탄탈륨(Ta)을 포함하는 하부 금속층 및 망간(Mn)을 포함하는 상부 금속층을 포함할 수도 있다.
설명되지 않은 구성 요소들은 도 2a 및 2b를 참조하여 이해될 수 있을 것이다.
도 4a 및 4b는 본 발명의 일 실시예에 의한 반도체 소자의 종단면도들이다. 예를 들어, 도 4a는 도 1의 I-I'를 따라 절단한 종단면도이고, 및 도 4b는 도 1의 II-II'를 따라 절단한 종단면도이다.
도 4a 및 4b를 참조하면, 본 발명의 일 실시예에 의한 반도체 소자(100C)는 베이스 구조체(20), 비아-배선 구조체(50), 하부 층간 절연 층(11), 하부 스토퍼 층(12), 중간 층간 절연 층(13), 상부 스토퍼 층(14), 및 상부 층간 절연 층(15)을 포함할 수 있다.
상기 베이스 구조체(20)는 베이스 배리어 층(21) 및 베이스 전극(25)을 포함할 수 있다.
상기 비아-배선 구조체(50)는 비아 플러그(35) 및 배선 구조체(40)를 포함할 수 있다.
상기 비아 플러그(35)는 상기 중간 층간 절연 층(13) 및 상기 하부 스토퍼 층(12)을 수직으로 관통하여 상기 베이스 전극(25)의 상면을 노출하는 비아 홀(30H) 내에 채워질 수 있다. 예를 들어, 도 2a 내지 3b의 상기 비아 배리어 층(31) 및/또는 상기 자기-형성된 비아 배리어 층(32)이 생략될 수 있다. 따라서, 상기 비아 플러그(35)는 상기 하부 스토퍼 층(12) 및 상기 중간 층간 절연 층(13)과 접촉할 수 있다.
상기 배선 구조체(40)는 상기 중간 층간 절연 층(13) 내에 상기 비아 플러그(35)의 상면(top surface)을 노출하는 배선 트렌치(40H)의 측벽들 및 바닥 면 상에 컨포멀하게 자기-형성된 배선 배리어 층(42), 상기 자기-형성된 배선 배리어 층(42) 상에 컨포멀하게 형성된 라이너 층(43), 상기 라이너 층(43) 상에 컨포멀하게 형성된 씨드 층(44) 및 상기 배선 트렌치(40H)를 채우는 배선 전극(45)을 포함할 수 있다.
상기 비아 플러그(35)의 상기 상면은 상기 배선 트렌치(40H)의 상기 바닥 면보다 낮을 수 있다. 따라서, 상기 자기-형성된 배선 배리어 층(42)은 상기 비아 홀(30H)의 측면의 상부 상에 형성될 수 있다. 상기 자기-형성된 배선 배리어 층(42)의 하단부들은 상기 비아 플러그(35)의 상기 상면과 접촉할 수 있다.
상기 배선 구조체(40)는 상기 배선 전극(45)의 상면 상의 배선 캡핑 층(46)을 더 포함할 수 있다. 설명되지 않은 구성 요소들은 도 2a 및 2b, 또는 도 3a 및 3b를 참조하여 이해될 수 있을 것이다.
도 5a 및 5b는 본 발명의 일 실시예에 의한 반도체 소자의 종단면도들이다. 예를 들어, 도 5a는 도 1의 I-I'를 따라 절단한 종단면도이고, 및 도 5b는 도 1의 II-II'를 따라 절단한 종단면도이다.
도 5a 및 5b를 참조하면, 본 발명의 일 실시예에 의한 반도체 소자(100D)는 베이스 구조체(20), 비아-배선 구조체(50), 하부 층간 절연 층(11), 하부 스토퍼 층(12), 중간 층간 절연 층(13), 상부 스토퍼 층(14), 및 상부 층간 절연 층(15)을 포함할 수 있다.
상기 베이스 구조체(20)는 베이스 배리어 층(21) 및 베이스 전극(25)을 포함할 수 있다.
상기 비아-배선 구조체(50)는 비아 플러그(35) 및 배선 구조체(40)를 포함할 수 있다.
상기 비아 플러그(35)는 상기 중간 층간 절연 층(13) 및 상기 하부 스토퍼 층(12)을 수직으로 관통하여 상기 베이스 전극(25)의 상면을 노출하는 비아 홀(30H) 내에 채워질 수 있다. 예를 들어, 도 2a 내지 4b의 상기 비아 배리어 층(31) 및/또는 상기 자기-형성된 비아 배리어 층(32)이 생략될 수 있다.
상기 배선 구조체(40)는 상기 중간 층간 절연 층(13) 내에 상기 비아 플러그(35)의 상면(top surface)를 노출하는 배선 트렌치(40H)의 측벽들 및 바닥 면, 및 상기 노출된 비아 플러그(35)의 상면 상에 컨포멀하게 형성된 배선 배리어 층(41), 상기 배선 배리어 층(41) 상에 컨포멀하게 형성된 라이너 층(43), 상기 라이너 층(43) 상에 컨포멀하게 형성된 씨드 층(44) 및 상기 배선 트렌치(40H)를 채우는 배선 전극(45)을 포함할 수 있다.
상기 비아 플러그(35)의 상기 상면은 상기 배선 트렌치(40H)의 상기 바닥 면보다 낮을 수 있다. 따라서, 상기 배선 배리어 층(41)은 상기 비아 홀(30H)의 측면의 상부 상에 형성될 수 있다. 상기 배선 배리어 층(41)은 상기 비아 플러그(35)의 상기 상면과 전체적으로 접촉할 수 있다.
상기 배선 구조체(40)는 상기 배선 전극(45)의 상면 상의 배선 캡핑 층(46)을 더 포함할 수 있다. 설명되지 않은 구성 요소들은 도 2a 및 2b를 참조하여 이해될 수 있을 것이다.
도 6a 및 6b 내지 13a 및 13b는 본 발명의 일 실시예에 의한 반도체 소자를 제조하는 방법을 설명하는 종단면도들이다. 예를 들어, 도 6a 내지 13a는 도 1의 I-I'를 따라 절단한 종단면도들이고, 및 도 6b 내지 13b는 도 1의 II-II'를 따라 절단한 종단면도이다.
도 6a 및 6b를 참조하면, 본 발명의 일 실시예에 의한 반도체 소자를 제조하는 방법은 하부 층간 절연 층(11) 및 베이스 구조체(20)를 형성하고, 상기 하부 층간 절연 층(11) 및 상기 베이스 구조체(20) 상에 하부 스토퍼 층(12)을 형성하고, 및 상기 하부 스토퍼 층(12) 상에 중간 층간 절연 층(13)을 형성하는 것을 포함할 수 있다.
상기 하부 층간 절연 층(11)은 CVD 공정을 수행하여 형성된 SiO2, SiCO, 또는 SiCOH 등의 실리콘 산화물을 포함할 수 있다.
상기 베이스 구조체(20)는 CVD(chemical vapor deposition) 공정 또는 PVD(physical vapor deposition) 공정을 수행하여 형성된 티타늄 질화물(TiN) 또는 탄탈륨 질화물(TaN)을 포함하는 베이스 배리어 층(21), 및 CVD 공정 또는 도금 공정을 수행하여 형성된 텅스텐(W) 또는 구리(Cu)를 포함할 수 있다.
상기 방법은 상기 베이스 구조체(20)와 상기 하부 층간 절연 층(11)의 상면을 공면화하는(be coplanar) CMP(chemical mechanical polishing) 공정을 수행하는 것을 더 포함할 수 있다.
상기 하부 스토퍼 층(12)은 CVD 공정을 수행하여 형성된 SiN 또는 SiCN 등의 실리콘 질화물을 포함할 수 있다.
상기 중간 층간 절연 층(13)은 CVD 공정을 수행하여 형성된 SiO2, SiCO, 또는 SiCOH 등의 실리콘 산화물을 포함할 수 있다.
도 7a 및 7b를 참조하면, 상기 방법은 포토리소그래피 공정 및 에칭 공정을 수행하여 상기 중간 층간 절연 층(13) 및 상기 하부 스토퍼 층(12)을 관통하여 상기 베이스 구조체(20)의 상면을 노출하는 비아 홀(30H) 및 상기 중간 층간 절연 층 내에 상기 비아 홀(30H)과 수직으로 정렬하는 배선 트렌치(40H)를 형성하는 것을 포함할 수 있다.
도 8a 및 8b를 참조하면, 상기 방법은 PVD 공정을 수행하여 상기 배선 트렌치(40H)의 내벽 및 바닥 면, 상기 비아 홀(30H)의 내벽, 및 상기 노출된 베이스 구조체(20)의 상기 상면 상에 배리어 물질 층(51)을 형성하는 것을 포함할 수 있다. 상기 배리어 물질 층(51)은 탄탈륨(Ta), 탄탈륨 질화물(TaN), 티타늄(Ti) 및/또는 티타늄 질화물(TiN)을 포함할 수 있다.
도 9a 및 9b를 참조하면, 상기 방법은 리-스퍼터링(re-sputtering) 공정을 수행하여 상기 배선 트렌치(40H)의 바닥 면 상의 상기 배리어 물질 층(51)을 선택적으로 제거하고, 및 상기 노출된 베이스 구조체(20) 상의 배리어 물질 층(51)의 대부분 또는 전부를 제거하는 것을 포함할 수 있다. 이 공정에서, 상기 비아 홀(30H)의 내벽 상에 컨포멀하게 비아 배리어 층(31) 및 상기 배선 트렌치(40H)의 내벽 및 바닥 면 상에 컨포멀하게 배선 배리어 층(41)이 형성될 수 있다. 상기 비아 배리어 층(31)은 상기 베이스 구조체(20)의 상기 상면 상에 형성되지 않을 수 있다. 따라서, 상기 베이스 구조체(20)의 상기 상면은 노출될 수 있다. 상기 리-스퍼터링 공정은 아르곤(Ar) 플라즈마 스퍼터링 공정을 포함할 수 있다.
도 10a 및 10b를 참조하면, 상기 방법은 선택적 CVD 공정을 수행하여 상기 비아 홀(30H)의 대부분을 채우는 비아 플러그(35)를 형성하는 것을 포함할 수 있다. 상기 비아 플러그(35)는 코발트(Co) 또는 루데늄(Ru)를 포함할 수 있다. 상기 비아 플러그(35)의 상면(top surface)은 상기 배선 트렌치(40H)의 상기 바닥 면보다 낮을 수 있다. 이 공정에서, 상기 비아 배리어 층(31) 및 상기 비아 플러그(35)를 포함하는 비아 구조체(30)가 형성될 수 있다.
도 11a 및 11b를 참조하면, 상기 방법은 선택적 CVD 공정을 수행하여 상기 배선 배리어 층(41) 및 상기 비아 플러그(35)의 상기 상면 상에 라이너 층(43)을 형성하고, 및 PVD 공정을 수행하여 상기 라이너 층(43) 상에 씨드 층(44)을 형성하는 것을 포함할 수 있다. 상기 라이너 층(43)은 코발트(Co) 또는 루데늄(Ru)를 포함할 수 있고, 및 상기 씨드 층(44)은 도금 공정을 위한 구리(Cu) 등의 씨드 금속을 포함할 수 있다. 상기 비아 플러그(35)의 상기 상면이 상기 배선 트렌치(40H)의 상기 바닥 면보다 낮으므로 상기 라이너 층(43) 및 상기 씨드 층(44)은 상기 비아 플러그(35) 상에서 오목부(C)들을 가질 수 있다.
도 12a 및 12b를 참조하면, 상기 방법은 도금 공정을 수행하여 상기 씨드 층(44) 상에 상기 배선 트렌치(40H)를 채우는 배선 전극(45)을 형성하는 것을 포함할 수 있다. 상기 배선 전극(45)은 구리(Cu)를 포함할 수 있다. 상기 씨드 층(44)과 상기 배선 전극(45)이 동일한 물질을 포함하는 경우, 상기 씨드 층(44)과 상기 배선 전극(45)의 경계면은 사라질 수 있다. 따라서, 상기 씨드 층(44)과 상기 배선 전극(45)의 상기 경계면이 점선으로 표시되었다.
상기 방법은 상기 배선 배리어 층(41), 상기 라이너 층(43), 상기 씨드 층(44), 및 상기 배선 전극(45)의 상면들이 공면화(be coplanar) 되도록 CMP 등의 평탄화 공정을 수행하는 것을 더 포함할 수 있다.
도 13a 및 13b를 참조하면, 상기 방법은 선택적 CVD 공정을 수행하여 상기 배선 구조체(40) 상에 배선 캡핑 층(46)을 형성하는 것을 포함할 수 있다. 상기 배선 캡핑 층(46)은 코발트(Co)를 포함할 수 있다. 상기 배선 캡핑 층(46)은 상기 배선 구조체(40) 상에만 형성될 수 있다. 상기 배선 캡핑 층(46)은 상기 중간 층간 절연 층(13) 상에 형성되지 않을 수 있다. 이 공정에서, 상기 배선 배리어 층(41), 상기 라이너 층(43), 상기 씨드 층(44), 상기 배선 전극(45), 및 상기 배선 캡핑 층(46)을 포함하는 배선 구조체(40)가 형성될 수 있다. 따라서, 상기 비아 구조체(30) 및 상기 배선 구조체(40)를 포함하는 비아-배선 구조체(50)가 형성될 수 있다.
이후, 상기 방법은 도 2a 및 2b를 참조하여, 상기 배선 구조체(40) 및 상기 중간 층간 절연 층(13) 상에 상부 스토퍼 층(14)을 형성하고, 및 상기 상부 스토퍼 층(14) 상에 상부 층간 절연 층(15)을 형성하는 것을 포함할 수 있다. 상기 상부 스토퍼 층(14)은 CVD 공정을 수행하여 형성된 SiN 또는 SiCN 등의 실리콘 질화물을 포함할 수 있고, 및 상기 상부 층간 절연 층(15)은 CVD 공정을 수행하여 형성된 SiO2, SiCO, 또는 SiCOH 등의 실리콘 산화물을 포함할 수 있다.
도 14a 및 14b 내지 15a 및 15b는 본 발명의 일 실시예에 의한 반도체 소자를 제조하는 방법을 설명하는 종단면도들이다. 예를 들어, 도 14a 내지 15a는 도 1의 I-I'를 따라 절단한 종단면도들이고, 및 도 14b 내지 15b는 도 1의 II-II'를 따라 절단한 종단면도이다.
도 14a 및 14b를 참조하면, 본 발명의 일 실시예에 의한 반도체 소자를 제조하는 방법은, 도 6a 및 6b 내지 8a 및 8b를 참조하여 설명된 공정들을 수행하여, 하부 층간 절연 층(11) 및 베이스 구조체(20)를 형성하고, 상기 하부 층간 절연 층(11) 및 상기 베이스 구조체(20) 상에 하부 스토퍼 층(12)을 형성하고, 상기 하부 스토퍼 층(12) 상에 중간 층간 절연 층(13)을 형성하고, 포토리소그래피 공정 및 에칭 공정을 수행하여 상기 중간 층간 절연 층(13) 및 상기 하부 스토퍼 층(12)을 관통하여 상기 베이스 구조체(20)의 상면을 노출하는 비아 홀(30H) 및 상기 중간 층간 절연 층 내에 상기 비아 홀(30H)과 수직으로 정렬하는 배선 트렌치(40H)를 형성하고, 및 자기-형성 공정을 수행하여 상기 배선 트렌치(40H)의 내벽 및 바닥 면, 및 상기 비아 홀(30H)의 내벽 상에 자기-형성된 배선 배리어 층(42) 및 자기-형성된 비아 배리어 층(32)을 형성하는 것을 포함할 수 있다. 상기 자기-형성 공정을 수행하여 형성된 상기 자기-형성된 배선 배리어 층(42) 및 상기 자기-형성된 비아 배리어 층(32)은 상기 베이스 구조체(20)의 상면 상에는 형성되지 않고, 상기 중간 층간 절연 층(13)의 표면들 상에만 형성될 수 있다. 상기 베이스 구조체(20)의 상면은 상기 자기-형성된 비아 배리어 층(32)으로 덮이지 않고 노출될 수 있다.
상기 자기-형성된 배선 배리어 층(42) 및 상기 자기-형성된 비아 배리어 층(32)은 망간(Mn)을 베이스로 하는(Mn-based) 물질을 포함할 수 있다. 예를 들어, 상기 자기-형성된 배선 배리어 층(42) 및 상기 자기-형성된 비아 배리어 층(32)은 망간(Mn)을 포함하는 하부 금속층 및 탄탈륨(Ta) (및/또는 탄탈륨 질화물(TaN), i.e., 탄탈륨(Ta)/탄탈륨 질화물(TaN) or 탄탈륨(Ta)/탄탈륨 질화물(TaN)/탄탈륨(Ta))을 포함하는 상부 금속층을 포함할 수 있다. 다른 실시예에서, 상기 자기-형성된 배선 배리어 층(42) 및 상기 자기-형성된 비아 배리어 층(32)은 탄탈륨(Ta) (및/또는 탄탈륨 질화물(TaN), i.e., 탄탈륨(Ta)/탄탈륨 질화물(TaN) or 탄탈륨(Ta)/탄탈륨 질화물(TaN)/탄탈륨(Ta))을 포함하는 하부 금속층 및 망간(Mn)을 포함하는 상부 금속층을 포함할 수도 있다.
도 15a 및 15b를 참조하면, 상기 방법은 도 10a 및 10b 내지 도 13a 및 13b를 참조하여 설명된 공정들을 수행하여, 상기 비아 홀(30H)의 대부분을 채우는 비아 플러그(35)를 형성하고, 상기 비아 플러그(35)의 상면 상에 라이너 층(43)을 형성하고, 상기 라이너 층(43) 상에 씨드 층(44)을 형성하고, 상기 씨드 층(44) 상에 상기 배선 트렌치(40H)를 채우는 배선 전극(45)을 형성하고, 상기 배선 배리어 층(41), 상기 라이너 층(43), 상기 씨드 층(44), 및 상기 배선 전극(45)의 상면들이 공면화(be coplanar) 되도록 CMP 등의 평탄화 공정을 수행하고, 및 배선 캡핑 층(46)을 형성하여 비아 구조체(30), 배선 구조체(40), 및 비아-배선 구조체(50)를 형성하는 것을 포함할 수 있다.
이후, 도 3a 및3b를 더 참조하여, 상기 배선 구조체(40) 및 상기 중간 층간 절연 층(13) 상에 상부 스토퍼 층(14)을 형성하고, 및 상기 상부 스토퍼 층(14) 상에 상부 층간 절연 층(15)을 형성하는 것을 포함할 수 있다.
도 16a 및 16b 내지 20a 및 20b는 본 발명의 일 실시예에 의한 반도체 소자를 제조하는 방법을 설명하는 종단면도들이다. 예를 들어, 도 16a 내지 20a는 도 1의 I-I'를 따라 절단한 종단면도들이고, 및 도 16b 내지 20b는 도 1의 II-II'를 따라 절단한 종단면도이다.
도 16a 및 16b를 참조하면, 본 발명의 일 실시예에 의한 반도체 소자를 제조하는 방법은, 도 6a 및 6b, 및 도 7a 및 7b를 참조하여 설명된 공정들을 수행하여, 하부 층간 절연 층(11) 및 베이스 구조체(20)를 형성하고, 상기 하부 층간 절연 층(11) 및 상기 베이스 구조체(20) 상에 하부 스토퍼 층(12)을 형성하고, 상기 하부 스토퍼 층(12) 상에 중간 층간 절연 층(13)을 형성하고, 포토리소그래피 공정 및 에칭 공정을 수행하여 상기 중간 층간 절연 층(13) 및 상기 하부 스토퍼 층(12)을 관통하여 상기 베이스 구조체(20)의 상면을 노출하는 비아 홀(30H) 및 상기 중간 층간 절연 층 내에 상기 비아 홀(30H)과 수직으로 정렬하는 배선 트렌치(40H)를 형성하고, 및 상기 비아 홀(30H)의 대부분을 채우는 비아 플러그(35)를 형성하는 것을 포함할 수 있다.
도 17a 및 17b를 참조하면, 상기 방법은 상기 배선 트렌치(40T)의 내벽들 및 바닥면들, 및 상기 중간 층간 절연 층(13)의 노출된 표면들 상에 자기-형성된 배선 배리어 층(42)을 형성하는 것을 포함할 수 있다. 상기 자기-형성된 배선 배리어 층(42)은 상기 비아 플러그(35)의 상면 상에는 형성되지 않을 수 있다. 따라서, 상기 비아 플러그(35)의 상기 상면은 노출될 수 있다.
도 18a 및 18b를 참조하면, 상기 방법은 도 11a 및 11b 내지 13a 및 13b를 참조하여 설명된 공정들을 수행하여 상기 자기-형성된 비아 배리어 층(32) 및 상기 비아 플러그(35)의 상기 노출된 상면 상에 라이너 층(43) 및 씨드 층(44)을 형성하고, 상기 씨드 층(44) 상에 상기 배선 트렌치(40H)를 채우는 배선 전극(45)을 형성하고, 상기 자기-형성된 배선 배리어 층(42), 상기 라이너 층(43), 상기 씨드 층(44), 및 상기 배선 전극(45)의 상면들이 공면화(be coplanar) 되도록 CMP 등의 평탄화 공정을 수행하고, 및 배선 구조체(46)를 형성하여 배선 구조체(40)를 형성하는 것을 포함할 수 있다. 이 공정에서 비아 플러그(35) 및 배선 구조체(40)를 포함하는 비아-배선 구조체(50)가 형성될 수 있다.
이후, 상기 방법은, 도 4a 및 4b를 더 참조하여, 상기 배선 구조체(40) 및 상기 중간 층간 절연 층(13) 상에 상부 스토퍼 층(14)을 형성하고, 및 상기 상부 스토퍼 층(14) 상에 상부 층간 절연 층(15)을 형성하는 것을 포함할 수 있다.
도 19a 및 19b, 및 20a 및 20b는 본 발명의 일 실시예에 의한 반도체 소자를 제조하는 방법을 설명하는 종단면도들이다. 예를 들어, 도 19a 및 20a는 도 1의 I-I'를 따라 절단한 종단면도들이고, 및 도 19b 및 20b는 도 1의 II-II'를 따라 절단한 종단면도이다.
도 19a 및 19b를 참조하면, 본 발명의 일 실시예에 의한 반도체 소자는 도 6a 및 6b, 도 7a 및 7b, 및 도 16a 및 16b를 참조하여 설명된 공정을 수행하여 하부 층간 절연 층(11) 및 베이스 구조체(20)를 형성하고, 상기 하부 층간 절연 층(11) 및 상기 베이스 구조체(20) 상에 하부 스토퍼 층(12)을 형성하고, 상기 하부 스토퍼 층(12) 상에 중간 층간 절연 층(13)을 형성하고, 포토리소그래피 공정 및 에칭 공정을 수행하여 상기 중간 층간 절연 층(13) 및 상기 하부 스토퍼 층(12)을 관통하여 상기 베이스 구조체(20)의 상면을 노출하는 비아 홀(30H) 및 상기 중간 층간 절연 층 내에 상기 비아 홀(30H)과 수직으로 정렬하는 배선 트렌치(40H)를 형성하고, 상기 비아 홀(30H)의 대부분을 채우는 비아 플러그(35)를 형성하고, 및 상기 배선 트렌치(40T)의 내벽들 및 바닥면들, 및 상기 비아 플러그(35)의 상면 상에 배선 배리어 층(41)을 형성하는 것을 포함할 수 있다. 예를 들어, 상기 배선 배리어 층(41)은 탄탈륨(Ta) 및/또는 탄탈륨 질화물(TaN)를 포함할 수 있다.
도 20a 및 20b를 참조하면, 상기 방법은 도 11a 및 11b 내지 13a 및 13b를 참조하여 설명된 공정들을 수행하여 상기 배선 배리어 층(41) 상에 라이너 층(43)을 형성하고, 상기 라이너 층(43) 상에 씨드 층(44)을 형성하고, 상기 씨드 층(44) 상에 상기 배선 배리어 층(41)을 채우는 배선 전극(45)을 형성하고, 상기 배선 배리어 층(41), 상기 라이너 층(43), 상기 씨드 층(44), 및 상기 배선 전극(45)의 상면들이 공면화(be coplanar) 되도록 CMP 등의 평탄화 공정을 수행하고, 및 배선 캡핑 층(46)을 형성하여 배선 구조체(40)를 형성하는 것을 포함할 수 있다. 이 공정에서 상기 비아 플러그(35) 및 상기 배선 구조체(40)를 포함하는 비아-배선 구조체(50)가 형성될 수 있다.
이후, 상기 방법은 도 4a 및 4b를 더 참조하여, 상기 배선 구조체(40) 및 상기 중간 층간 절연 층(13) 상에 상부 스토퍼 층(14)을 형성하고, 및 상기 상부 스토퍼 층(14) 상에 상부 층간 절연 층(15)을 형성하는 것을 포함할 수 있다.
도 21은 본 발명의 일 실시예에 의한 반도체 소자를 가공하는 설비(200)를 개략적으로 도시한 다이어그램이다.
도 21을 참조하면 본 발명의 일 실시예에 의한 반도체 소자를 가공하는 설비(200)는 웨이퍼 스토커(210)(wafer stocker), 이송 모듈(220)(transfer module), 로드-록 챔버(230)(load-lock chamber), 플랫폼 챔버(240)(platform chamber), 디가스 챔버(250), 플라즈마 챔버(255), 씨드 증착 챔버(260), 배리어 증착 챔버(270, 275)들, 라이너 증착 챔버(280), 및 CVD 챔버(290)를 포함할 수 있다. 상기 각 챔버들(250, 255, 260, 270, 275, 280, 290)은 다수개일 수 있다. 본 실시예에서는 예시적으로 상기 씨드 증착 챔버(260) 및 상기 배리어 증착 챔버(270, 275)들이 각각 두 개씩인 것으로 도시되었다. 상기 배리어 증착 챔버(270, 275)는 탄탈륨(Ta), 티타늄(Ti), 탄탈륨 질화물(TaN), 또는 티타늄 질화물(TiN)을 증착하는 제1 배리어 증착 챔버(270), 및/또는 망간-베이스(Mn-based) 금속 층을 증착하는 제2 배리어 증착 챔버(275)를 포함할 수 있다. 다른 실시예에서, 상기 설비(200)는 상기 제1 배리어 증착 챔버(270) 또는 상기 제2 배리어 증착 챔버(275) 중 어느 하나만을 포함할 수도 있다.
상기 웨이퍼 스토커(210)는 인렛 스토커(211) 및 아웃렛 스토커(212)를 포함할 수 있다. 상기 인렛 스토커(211)는 상기 설비(200)에서 처리되기 위한 웨이퍼(W)를 가진 웨이퍼 박스(B)가 놓일 수 있고, 상기 아웃렛 스토커(212)는 상기 설비(200) 내에서 처리된 웨이퍼(W)를 가진 웨이퍼 박스(B)가 놓일 수 있다. 상기 웨이퍼 박스(B)는 FOUP(front open unified pod) 또는 FOSB(Front Open Shipping Box)를 포함할 수 있다.
상기 이송 모듈(220)은 이송 로봇(225)을 이용하여 상기 웨이퍼 스토커(210)와 상기 로드-록 챔버(230) 사이에서 상기 웨이퍼(W)를 이송할 수 있다.
상기 로드-록 챔버(230)는 인렛 챔버(231) 및 아웃렛 챔버(232)를 포함할 수 있다. 상기 인렛 챔버(231)는 상기 인렛 스토커(211) 상의 상기 웨이퍼 박스(B) 내에 적재된 상기 웨이퍼(W)를 상기 이송 로봇(225)을 통하여 전달받아 내부를 진공화 한 후, 상기 웨이퍼(W)를 상기 플랫폼 챔버(240)로 전달할 수 있다. 상기 아웃렛 챔버(232)는 상기 플랫폼 챔버(240)로부터 상기 웨이퍼(W)를 전달 받아 내부를 상압화한 후, 상기 이송 로봇(225)을 이용하여 상기 아웃렛 스토커(212) 상의 상기 웨이퍼 박스(B)로 전달할 수 있다. 다른 실시예에서, 상기 인렛 챔버(231)와 상기 아웃렛 챔버(232)는 하나로 통합될 수도 있다.
상기 플랫폼 챔버(240)는 상기 다양한 챔버들(230, 250, 255, 260, 270, 275, 280, 290) 사이에서 상기 웨이퍼(W)들을 전달할 수 있다. 상기 플랫폼 챔버(240)는 상기 웨이퍼(W)들을 전달하기 위한 이송 아암(245)들 및 상기 웨이퍼(W)가 일시적으로 놓이는(mount) 웨이퍼 스테이지(S)들을 포함할 수 있다.
상기 디가스 챔버(250)는 상기 웨이퍼(W)를 약 300~400℃ 로 가열하는 디가싱(de-gasing) 공정을 수행할 수 있다.
상기 플라즈마 챔버(255)는 아르곤(Ar) 플라즈마, 수소(H2) 플라즈마, 또는 암모니아(NH3) 플라즈마를 형성하여 상기 웨이퍼(W)를 가공하는 공정을 수행할 수 있다. 예를 들어, 상기 웨이퍼(W)의 표면 또는 배리어 층의 표면을 플라즈마 처리(perform plasma treatment)할 수 있다.
상기 씨드 증착 챔버(260)는 구리(Cu), 티타늄(Ti), 또는 니켈(Ni) 같은 씨드 층을 형성하는 공정을 수행할 수 있다. 상기 씨드 증착 챔버(260)는 씨드 층을 가열하여 리플로우시키는 공정을 더 수행할 수 있다.
상기 제1 배리어 증착 챔버(270)는 탄탈륨(Ta), 탄탈륨 질화물(TaN), 티타늄(Ti), 티타늄 질화물(TiN) 같은 배리어 층을 형성하는 공정을 수행할 수 있다.
상기 제2 배리어 증착 챔버(275)는 망간(Mn)을 포함하는 배리어 층을 자기-형성하는 공정을 수행할 수 있다.
상기 라이너 증착 챔버(280)는 CVD 공정을 수행하여 코발트(Co) 또는 루데늄(Ru) 라이너 층을 형성하는 공정을 수행할 수 있다.
상기 CVD 챔버(290)는 선택적인 CVD 공정을 수행하여 코발트(Co) 또는 루데늄(Ru) 층을 형성하는 공정을 수행할 수 있다.
상기 설비(200)는 일련의 공정들을 수행하는 다수의 챔버들(230, 250, 255, 260, 270, 275, 280, 290)을 모두 포함하므로, 일련의 공정들이 진공 브레이크(vacuum brake) 없이 연속적으로 수행될 수 있다. 따라서, 공정 수행 시간이 축소되어 생산성이 높아진다.
본 발명의 일 실시예에 의한 상기 설비(200)를 이용하여 반도체 소자를 가공하는 방법은, 도 7a 및 7b를 더 참조하여, 상기 웨이퍼 스토커(210)의 인렛 스토커(211) 상에 상기 베이스 구조체(20), 및 상기 배선 트렌치(40H) 및 상기 비아 홀(30H)이 형성된 상기 중간 층간 절연 층(13)이 형성된 웨이퍼(W)를 가진 웨이퍼 박스(B)를 올려놓는(mount) 것을 포함할 수 있다.
상기 방법은 상기 이송 모듈(220)의 상기 이송 로봇(225)을 이용하여 상기 웨이퍼 박스(B) 내의 상기 웨이퍼(W)를 상기 로드-록 챔버(230)의 상기 인렛 챔버(231) 내부로 이송하는 것을 포함할 수 있다.
상기 방법은 상기 인렛 챔버(231)를 밀폐한 후 진공화하는 것을 포함할 수 있다.
상기 방법은 상기 진공화된 인렛 챔버(231) 내의 상기 웨이퍼(W)를 상기 플랫폼 챔버(240)의 상기 이송 아암(245)을 이용하여 상기 디가스 챔버(250)로 이송하는 것을 포함할 수 있다.
상기 방법은 상기 디가스 챔버(250) 내에서 상기 웨이퍼(W)를 가열하여 상기 웨이퍼(W) 내의 불순 가스를 디가싱하는 것을 포함할 수 있다.
상기 방법은 도 8a 및 8b를 더 참조하여, 상기 배리어 증착 챔버(270) 내에서 상기 배선 트렌치(40H)의 내벽 및 바닥면 및 상기 비아 홀(30H)의 내벽 및 바닥면 상에 탄탈륨(Ta), 탄탈륨 질화물(TaN), 티타늄(Ti), 또는 티타늄 질화물(TiN) 중 어느 하나를 포함하는 배리어 물질 층(51)을 형성하는 것을 포함할 수 있다.
상기 방법은 도 9a 및 9b를 더 참조하여, 상기 플라즈마 챔버(255) 내에서 상기 비아 홀(30H) 내의 상기 베이스 구조체(20) 상에 형성된 상기 배리어 물질 층(31)의 일부를 제거하여 상기 비아 배리어 층(31) 및 상기 배선 배리어 층(41)을 형성하는 것을 포함할 수 있다.
상기 방법은 도 10a 및 10b를 더 참조하여, 상기 CVD 챔버(290) 내에서 상기 비아 플러그(35)를 형성하는 것을 포함할 수 있다.
상기 방법은 도 11a 및 11b를 더 참조하여, 상기 라이너 증착 챔버(280) 내에서 상기 배선 배리어 층(41) 및 상기 비아 플러그(35) 상에 라이너 층(43)을 형성하는 것을 포함할 수 있다.
상기 방법은 도 11a 및 11b를 더 참조하여, 상기 씨드 증착 챔버(260) 내에서 상기 라이너 층(43) 상에 씨드 층(44)을 형성하는 것을 포함할 수 있다.
상기 방법은 상기 씨드 층(44)이 형성된 상기 웨이퍼(W)를 상기 플랫폼 챔버(240)의 상기 이송 아암(245)을 이용하여 상기 로드-록 챔버(230)의 상기 아웃렛 챔버(232) 내부로 이송하는 것을 포함할 수 있다.
상기 방법은 상기 아웃렛 챔버(232)를 밀폐하고, 및 상기 아웃렛 챔버(232)의 내부를 상압화하는 것을 포함할 수 있다.
상기 방법은 상기 상압화된 아웃렛 챔버(232) 내의 상기 웨이퍼(W)를 상기 이송 모듈(220)의 상기 이송 로봇(225)을 이용하여 상기 웨이퍼 스토커(210)의 상기 아웃렛 스토커(212)상의 상기 웨이퍼 박스(B)로 이송하는 것을 포함할 수 있다.
본 발명의 일 실시예에 의한 상기 설비(200)를 이용하여 반도체 소자를 가공하는 방법은, 도 7a 및 7b를 더 참조하여, 상기 웨이퍼 스토커(210)의 인렛 스토커(211) 상에 상기 베이스 구조체(20), 및 상기 배선 트렌치(40H) 및 상기 비아 홀(30H)이 형성된 상기 중간 층간 절연 층(13)이 형성된 웨이퍼(W)를 올려놓는(mount) 것을 포함할 수 있다.
상기 방법은 상기 인렛 스토커(211) 상의 상기 웨이퍼(W)를 상기 이송 모듈(220)을 통하여 상기 로드-록 챔버(230)의 상압 상태의 상기 인렛 챔버(231) 내부로 이송하는 것을 포함할 수 있다.
상기 방법은 상기 인렛 챔버(231)를 밀폐한 후 진공화하는 것을 포함할 수 있다.
상기 방법은 상기 진공화된 인렛 챔버(231) 내의 상기 웨이퍼(W)를 상기 플랫폼 챔버(240)의 상기 이송 아암(245)을 이용하여 상기 디가스 챔버(250)로 이송하는 것을 포함할 수 있다.
상기 방법은 상기 디가스 챔버(250) 내에서 상기 웨이퍼(W)를 가열하여 상기 웨이퍼(W) 내의 가스를 디가싱하는 것을 포함할 수 있다.
상기 방법은 도 16a 및 16b를 더 참조하여, 상기 CVD 챔버(290) 내에서 상기 상기 비아 홀(30H) 내에 상기 비아 플러그(35)를 형성하는 것을 포함할 수 있다.
상기 방법은 도 19a 및 19b를 더 참조하여, 상기 배리어 증착 챔버(270) 내에서 상기 배선 트렌치(40H)의 내벽 및 바닥면 및 상기 비아 플러그(35)의 상면 상에 배선 배리어 층(41)을 형성하는 것을 포함할 수 있다.
상기 방법은 도 11a 및 11b를 더 참조하여, 상기 라이너 증착 챔버(280) 내에서 상기 배선 배리어 층(41) 및 상기 비아 플러그(35) 상에 라이너 층(43)을 형성하고, 및 상기 씨드 증착 챔버(260) 내에서 상기 라이너 층(43) 상에 씨드 층(44)을 형성하는 것을 포함할 수 있다.
상기 방법은 상기 씨드 층(44)이 형성된 상기 웨이퍼(W)를 상기 플랫폼 챔버(240)의 상기 이송 아암(245)을 이용하여 상기 로드-록 챔버(230)의 상기 아웃렛 챔버(232)로 이송하는 것을 포함할 수 있다.
상기 방법은 상기 아웃렛 챔버(232)를 밀폐하고, 및 상기 아웃렛 챔버(232)의 내부를 상압화하는 것을 포함할 수 있다.
상기 방법은 상기 상압화된 아웃렛 챔버(232) 내의 상기 웨이퍼(W)를 상기 이송 모듈(220)의 상기 이송 로봇(225)을 이용하여 상기 웨이퍼 스토커(210)의 상기 아웃렛 스토커(212) 상의 상기 웨이퍼 박스(B)로 이송하는 것을 포함할 수 있다.
본 발명의 일 실시예에 의한 상기 설비(200)를 이용하여 반도체 소자를 가공하는 방법은, 도 7a 및 7b를 더 참조하여, 상기 웨이퍼 스토커(210)의 인렛 스토커(211) 상에 상기 베이스 구조체(20), 및 상기 배선 트렌치(40H) 및 상기 비아 홀(30H)이 형성된 상기 중간 층간 절연 층(13)이 형성된 상기 웨이퍼(W)가 적재된 상기 웨이퍼 박스(B)를 올려놓는(mount) 것을 포함할 수 있다.
상기 방법은 상기 인렛 스토커(211) 상의 상기 웨이퍼 박스(B) 내의 상기 웨이퍼(W)를 상기 이송 모듈(220)의 상기 이송 로봇(225)을 이용하여 상기 로드-록 챔버(230)의 상기 인렛 챔버(231) 내부로 이송하는 것을 포함할 수 있다.
상기 방법은 상기 인렛 챔버(231)를 밀폐한 후 진공화하는 것을 포함할 수 있다.
상기 방법은 상기 진공화된 인렛 챔버(231) 내의 상기 웨이퍼(W)를 상기 플랫폼 챔버(240)의 상기 이송 아암(245)을 이용하여 상기 디가스 챔버(250)로 이송하는 것을 포함할 수 있다.
상기 방법은 상기 디가스 챔버(250) 내에서 상기 웨이퍼(W)를 가열하여 상기 웨이퍼(W) 내의 가스를 디가싱하는 것을 포함할 수 있다.
상기 방법은 도 14a 및 14b를 더 참조하여, 상기 자기-형성 배리어 증착 챔버(275) 내에서 상기 배선 트렌치(40H)의 내벽 및 바닥면, 및 상기 비아 홀(30H)의 내벽 상에 자기-형성된 배선 배리어 층(42) 및 자기-형성된 비아 배리어 층(32)을 형성하는 것을 포함할 수 있다.
상기 방법은 도 10a 및 10b를 더 참조하여, 상기 CVD 챔버(290) 내에서 상기 비아 홀(30H) 내의 상기 자기-형성된 비아 배리어 층(32) 상에 상기 비아 플러그(35)를 형성하는 것을 포함할 수 있다.
상기 방법은 도 11a 및 11b를 더 참조하여, 상기 라이너 증착 챔버(280) 내에서 상기 배선 트렌치(40H)의 내벽 및 바닥면, 및 상기 비아 플러그(35) 상에 라이너 층(43)을 형성하는 것을 포함할 수 있고, 및 상기 씨드 증착 챔버(260) 내에서 상기 라이너 층(43) 상에 씨드 층(44)을 형성하는 것을 포함할 수 있다.
상기 방법은 상기 씨드 층(44)이 형성된 상기 웨이퍼(W)를 상기 플랫폼 챔버(240)의 상기 이송 아암(245)을 이용하여 상기 로드-록 챔버(230)의 상기 아웃렛 챔버(232) 내부로 이송하는 것을 포함할 수 있다.
상기 방법은 상기 아웃렛 챔버(232)를 밀폐하고, 및 상기 아웃렛 챔버(232)의 내부를 상압화하는 것을 포함할 수 있다.
상기 방법은 상기 상압화된 아웃렛 챔버(232) 내의 상기 웨이퍼(W)를 상기 이송 모듈(220)의 상기 이송 로봇(225)을 이용하여 상기 웨이퍼 스토커(210)의 상기 아웃렛 스토커(212)상의 상기 웨이퍼 박스(B)로 이송하는 것을 포함할 수 있다.
본 발명의 일 실시예에 의한 상기 설비(200)를 이용하여 반도체 소자를 가공하는 방법은, 도 7a 및 7b를 더 참조하여, 상기 웨이퍼 스토커(210)의 인렛 스토커(211) 상에 상기 베이스 구조체(20), 및 상기 배선 트렌치(40H) 및 상기 비아 홀(30H)이 형성된 상기 중간 층간 절연 층(13)이 형성된 웨이퍼(W)가 적재된 상기 웨이퍼 박스(B)를 올려놓는(mount) 것을 포함할 수 있다.
상기 방법은 상기 인렛 스토커(211) 상의 상기 웨이퍼(W)를 상기 이송 모듈(220)의 상기 이송 로봇(225)을 이용하여 상기 로드-록 챔버(230)의 상압 상태의 상기 인렛 챔버(231) 내부로 이송하는 것을 포함할 수 있다.
상기 방법은 상기 인렛 챔버(231)를 밀폐한 후 진공화하는 것을 포함할 수 있다.
상기 방법은 상기 진공화된 인렛 챔버(231) 내의 상기 웨이퍼(W)를 상기 플랫폼 챔버(240)의 상기 이송 아암(245)을 이용하여 상기 디가스 챔버(250)로 이송하는 것을 포함할 수 있다.
상기 방법은 상기 디가스 챔버(250) 내에서 상기 웨이퍼(W)를 가열하여 상기 웨이퍼(W) 내의 가스를 디가싱하는 것을 포함할 수 있다.
상기 방법은 도 16a 및 16b를 더 참조하여, 상기 CVD 챔버(290) 내에서 상기 상기 비아 홀(30H) 내에 상기 비아 플러그(35)를 형성하는 것을 포함할 수 있다.
상기 방법은 도 17a 및 17b를 더 참조하여, 상기 자기-형성 배리어 증착 챔버(275) 내에서 상기 배선 트렌치(40H)의 내벽 및 바닥면 상에 자기-형성된 배선 배리어 층(42)을 형성하는 것을 포함할 수 있다.
상기 방법은 도 18a 및 18b를 더 참조하여, 상기 라이너 증착 챔버(280) 내에서 상기 자기-형성된 배선 배리어 층(42) 및 상기 비아 플러그(35) 상에 라이너 층(43)을 형성하는 것을 포함할 수 있고, 및 상기 씨드 증착 챔버(260) 내에서 상기 라이너 층(43) 상에 씨드 층(44)을 형성하는 것을 포함할 수 있다.
상기 방법은 상기 씨드 층(44)이 형성된 상기 웨이퍼(W)를 상기 플랫폼 챔버(240)의 상기 이송 아암(245)을 이용하여 상기 로드-록 챔버(230)의 상기 아웃렛 챔버(232) 내부로 이송하는 것을 포함할 수 있다.
상기 방법은 상기 아웃렛 챔버(232)를 밀폐하고, 및 상기 아웃렛 챔버(232)의 내부를 상압화하는 것을 포함할 수 있다.
상기 방법은 상기 상압화된 아웃렛 챔버(232) 내의 상기 웨이퍼(W)를 상기 이송 모듈(220)의 상기 이송 로봇(225)을 이용하여 상기 웨이퍼 스토커(210)의 상기 아웃렛 스토커(212)상의 상기 웨이퍼 박스(B) 내로 이송하는 것을 포함할 수 있다.
도 22a는 본 발명의 기술적 사상의 다양한 실시예들에 의한 상기 자기 저항 메모리 소자를 포함하는 메모리 모듈(2100)을 개념적으로 도시한 도면이다. 도 22a를 참조하면, 본 발명의 일 실시예에 의한 메모리 모듈(2100)은 모듈 기판(2110), 상기 모듈 기판(2110) 상에 배치된 다수 개의 메모리 소자들(2120), 및 상기 모듈 기판(2110)의 한 변 상에 배열된 다수 개의 터미널들(2130)을 포함할 수 있다. 상기 모듈 기판(2110)은 PCB를 포함할 수 있다. 상기 메모리 소자들(2120)은 본 발명의 기술적 사상의 다양한 실시예들에 의한 상기 반도체 소자(100A, 100B, 100C, 100D)들 중 적어도 하나를 포함할 수 있다. 상기 다수 개의 터미널들(2130)은 구리 같은 금속을 포함할 수 있다. 상기 각 터미널들은 상기 각 반도체 소자들(2120)과 전기적으로 연결될 수 있다.
도 22b는 본 발명의 기술적 사상의 일 실시예에 의한 반도체 모듈(2200)을 개념적으로 도시한 도면이다. 도 22b를 참조하면, 본 발명의 일 실시예에 의한 반도체 모듈(2200)은, 모듈 기판(2210) 상에 실장된 프로세서(2220) 및 반도체 소자들(2230)을 포함할 수 있다. 상기 프로세서(220) 또는 상기 반도체 소자들(2230)은 본 발명의 기술적 사상의 다양한 실시예들에 의한 상기 반도체 소자(100A, 100B, 100C, 100D)들 중 적어도 하나를 포함할 수 있다. 상기 모듈 기판(2210)의 적어도 한 변에는 전도성 입출력 터미널들(2240)이 배치될 수 있다.
도 22c 및 22d는 본 발명의 기술적 사상의 실시예들에 의한 전자 시스템들(2300, 2400)을 개념적으로 도시한 다이어그램들이다. 도 22c를 참조하면, 본 발명의 일 실시예에 의한 전자 시스템(2300)은 바디(2310), 디스플레이 유닛(2360), 및 외부 장치(2370)를 포함할 수 있다. 상기 바디(2310)는 마이크로 프로세서 유닛(Micro Processor Unit; 2320), 파워 공급부(Power Supply; 2330), 기능 유닛(Function Unit; 2340), 및/또는 디스플레이 컨트롤 유닛(Display Control Unit; 2350)을 포함할 수 있다. 상기 바디(2310)는 인쇄 회로기판(PCB) 등을 갖는 시스템 보드 또는 마더 보드(Mother Board), 및/또는 케이스(case)를 포함할 수 있다. 상기 마이크로 프로세서 유닛(2320), 상기 파워 공급부(2330), 상기 기능 유닛(2340), 및 상기 디스플레이 컨트롤 유닛(2350)은 상기 바디(2310)의 상면 또는 내부에 실장 또는 배치될 수 있다. 상기 바디(2310)의 상면 혹은 상기 바디(2310)의 내/외부에 디스플레이 유닛(2360)이 배치될 수 있다. 상기 디스플레이 유닛(2360)은 디스플레이 컨트롤 유닛(2350)에 의해 프로세싱된 이미지를 표시할 수 있다. 예를 들어, 상기 디스플레이 유닛(2360)은 LCD (liquid crystal display), AMOLED(active matrix organic light emit티타늄 질화물(TiN)g diodes), 또는 다양한 디스플레이 패널을 포함할 수 있다. 상기 디스플레이 유닛(2360)은 터치 스크린을 포함할 수 있다. 따라서, 상기 디스플레이 유닛(2360)은 입출력 기능을 가질 수 있다. 상기 파워 공급부(2330)는 전류 또는 전압을 상기 마이크로 프로세서 유닛(2320), 상기 기능 유닛(2340), 상기 디스플레이 컨트롤 유닛(2350) 등으로 공급할 수 있다. 상기 파워 공급부(2330)는 충전 배터리, 건전지용 소켓, 또는 전압/전류 변환기를 포함할 수 있다. 상기 마이크로 프로세서 유닛(2320)은 상기 파워 공급부(2330)로부터 전압을 공급받아 상기 기능 유닛(2340)과 상기 디스플레이 유닛(2360)을 제어할 수 있다. 예를 들어, 상기 마이크로 프로세서 유닛(2320)은 CPU 또는 AP (application processor)를 포함할 수 있다. 상기 기능 유닛(2340)은 터치 패드, 터치 스크린, 휘발성/비휘발성 메모리, 메모리 카드 컨트롤러, 카메라, 라이트, 음성 및 동영상 재생 프로세서, 무선 송수신 안테나, 스피커, 마이크, USB 포트, 기타 다양한 기능을 가진 유닛을 포함할 수 있다. 상기 마이크로 프로세서 유닛(2320) 또는 상기 기능 유닛(2340)은 본 발명의 기술적 사상의 다양한 실시예들에 의한 상기 반도체 소자(100A, 100B, 100C, 100D)들 중 적어도 하나를 포함할 수 있다.
도 22d를 참조하면, 본 발명의 일 실시예에 의한 전자 시스템(2400)은 버스(2420)를 통하여 데이터 통신을 수행하는 마이크로프로세서(2414), 메모리 시스템(2412) 및 유저 인터페이스(2418)를 포함할 수 있다. 상기 마이크로프로세서(2414)는 CPU 또는 AP를 포함할 수 있다. 상기 전자 시스템(2400)은 상기 마이크로프로세서(2414)와 직접적으로 통신하는 상기 램(2416)을 더 포함할 수 있다. 상기 마이크로프로세서(2414) 및/또는 상기 램(2416)은 단일 패키지 내에 조립될 수 있다. 상기 유저 인터페이스(2418)는 상기 전자 시스템(2400)으로 정보를 입력하거나 또는 상기 전자 시스템(2400)으로부터 정보를 출력하는데 사용될 수 있다. 예를 들어, 상기 유저 인터페이스(2418)는 터치 패드, 터치 스크린, 키보드, 마우스, 스캐너, 음성 디텍터, CRT(cathode ray tube) 모니터, LCD, AMOLED, PDP(plasma display panel), 프린터, 라이트, 또는 기타 다양한 입출력 장치들을 포함할 수 있다. 상기 메모리 시스템(2412)은 상기 마이크로프로세서(2414) 동작용 코드들, 상기 마이크로프로세서(2414)에 의해 처리된 데이터, 또는 외부 입력 데이터를 저장할 수 있다. 상기 메모리 시스템(2412)은 메모리 컨트롤러, 하드 디스크, 또는 SSD(solid state drive)를 포함할 수 있다. 상기 마이크로프로세서(2414), 상기 램(2416), 및/또는 상기 메모리 시스템(2412)은 본 발명의 기술적 사상의 다양한 실시예들에 의한 상기 반도체 소자(100A, 100B, 100C, 100D)들 중 적어도 하나를 포함할 수 있다.
이상, 첨부된 도면을 참조하여 본 발명의 실시 예를 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예에는 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
100: 반도체 소자 2: 베이스
3: 비아 4: 배선
100A, 100B, 100C, 100D: 반도체 소자
11: 하부 층간 절연 층 12: 하부 스토퍼 층
13: 중간 층간 절연 층 14: 상부 스토퍼 층
15: 상부 층간 절연 층 20: 베이스 구조체
21: 베이스 배리어 층 25: 베이스 전극
30: 비아 구조체 31: 비아 배리어 층
32: 자기-형성된 비아 배리어 층
5: 비아 플러그
30H: 비아 홀 40: 배선 구조체
41: 배선 배리어 층 42: 자기-형성된 배선 배리어 층
43: 라이너 층 44: 씨드 층
45: 배선 전극 46: 배선 캡핑 층
40H: 배선 트렌치 50: 비아-배선 구조체
51: 배리어 물질 층 200: 반도체 소자 제조 설비
210: 웨이퍼 스토커 211: 인렛 스토커
212: 아웃렛 스토커 220: 이송 모듈
225: 이송 로봇 230: 로드-록 챔버
231: 인렛 챔버 232: 아웃렛 챔버
240: 플랫폼 챔버 245: 이송 아암
250: 디가스 챔버 255: 플라즈마 챔버
260: 씨드 증착 챔버 270: 배리어 증착 챔버
275: 자기-형성된 배리어 증착 챔버
280: 라이너 증착 챔버 290: 선택적 CVD 챔버
B: 웨이퍼 박스 C: 오목부
S: 스테이지 W: 웨이퍼
3: 비아 4: 배선
100A, 100B, 100C, 100D: 반도체 소자
11: 하부 층간 절연 층 12: 하부 스토퍼 층
13: 중간 층간 절연 층 14: 상부 스토퍼 층
15: 상부 층간 절연 층 20: 베이스 구조체
21: 베이스 배리어 층 25: 베이스 전극
30: 비아 구조체 31: 비아 배리어 층
32: 자기-형성된 비아 배리어 층
5: 비아 플러그
30H: 비아 홀 40: 배선 구조체
41: 배선 배리어 층 42: 자기-형성된 배선 배리어 층
43: 라이너 층 44: 씨드 층
45: 배선 전극 46: 배선 캡핑 층
40H: 배선 트렌치 50: 비아-배선 구조체
51: 배리어 물질 층 200: 반도체 소자 제조 설비
210: 웨이퍼 스토커 211: 인렛 스토커
212: 아웃렛 스토커 220: 이송 모듈
225: 이송 로봇 230: 로드-록 챔버
231: 인렛 챔버 232: 아웃렛 챔버
240: 플랫폼 챔버 245: 이송 아암
250: 디가스 챔버 255: 플라즈마 챔버
260: 씨드 증착 챔버 270: 배리어 증착 챔버
275: 자기-형성된 배리어 증착 챔버
280: 라이너 증착 챔버 290: 선택적 CVD 챔버
B: 웨이퍼 박스 C: 오목부
S: 스테이지 W: 웨이퍼
Claims (20)
- 전도성 베이스 구조체와 상기 베이스 구조체의 측면들을 감싸는 하부 층간 절연 층을 형성하고,
상기 하부 층간 절연 층 및 상기 베이스 구조체를 덮는 중간 층간 절연 층을 형성하고,
상기 중간 층간 절연 층을 수직으로 관통하여 상기 베이스 구조체의 상면을 노출시키는 비아 홀 및 상기 비아 홀과 수직으로 정렬하는 배선 트렌치를 형성하고,
상기 비아 홀의 측벽 상의 비아 배리어 층, 및 상기 배선 트렌치의 바닥 면 및 측벽 상의 배선 배리어 층을 형성하되, 상기 비아 배리어 층은 상기 베이스 구조체의 상기 상면 상에 형성되지 않고,
상기 비아 배리어 층 상에 상기 비아 홀을 채우는 비아 플러그를 형성하고,
상기 배선 트렌치의 바닥 면 및 측벽 상의 상기 배선 배리어 층 및 상기 비아 플러그의 상면 상에 코발트(Co) 또는 루데늄(Ru)을 포함하는 라이너 층을 형성하고,
상기 라이너 층을 덮는 씨드 층을 형성하고,
상기 씨드 층 상에 배선 전극을 형성하고, 및
상기 배선 전극 상에 배선 캡핑 층을 형성하는 것을 포함하는 반도체 소자 제조 방법. - 제1항에 있어서,
상기 비아 배리어 층 및 상기 배선 배리어 층은 탄탈륨 질화물 (TaN), 티타늄 질화물(TiN), 또는 망간(Mn) 중 하나를 포함하는 반도체 소자 제조 방법. - 제1항에 있어서,
상기 비아 배리어 층을 형성하는 것은,
상기 비아 홀의 측벽 및 상기 노출된 베이스 구조체의 상기 상면 상에 컨포멀하게 배리어 물질 층을 형성하고, 및
상기 베이스 구조체의 상기 상면 상에 형성된 상기 비아 배리어 층을 제거하는 것을 더 포함하는 반도체 소자 제조 방법. - 제1항에 있어서,
상기 비아 플러그의 상기 상면은 상기 배선 트렌치의 상기 바닥 면보다 낮은 반도체 소자 제조 방법. - 제1항에 있어서,
상기 비아 플러그는 코발트(Co) 또는 루데늄(Ru) 중 하나를 포함하는 반도체 소자 제조 방법. - 제1항에 있어서,
상기 배선 캡핑 층은 상기 중간 층간 절연 층의 상면 상에는 형성되지 않고, 및
상기 배선 전극의 상면으로부터 돌출하여 상기 중간 층간 절연 층의 상면보다 높은 상면을 갖는 반도체 소자 제조 방법. - 제1항에 있어서,
상기 배선 캡핑 층은 루데늄(Ru) 또는 코발트(Co)를 포함하는 반도체 소자 제조 방법. - 삭제
- 삭제
- 전도성 베이스 구조체와 상기 베이스 구조체의 측면들을 감싸는 하부 층간 절연 층을 형성하고,
상기 하부 층간 절연 층 및 상기 베이스 구조체를 덮는 하부 스토퍼 층을 형성하고,
상기 하부 스토퍼 층 상에 중간 층간 절연 층을 형성하고,
상기 중간 층간 절연 층 및 상기 하부 스토퍼 층을 수직으로 관통하여 상기 베이스 구조체의 표면을 노출시키는 비아 홀 및 상기 비아 홀과 수직으로 정렬하는 배선 트렌치를 형성하고,
상기 비아 홀의 저면 및 측벽을 덮는 배리어 층을 형성하지 않고 상기 비아 홀을 채우는 비아 플러그를 형성하고,
상기 비아 플러그의 상면, 및 상기 배선 트렌치의 바닥 면 및 측벽 상에 배선 배리어 층을 형성하고,
상기 배선 배리어 층 상에 코발트(Co) 또는 루데늄(Ru)을 포함하는 라이너 층을 형성하고,
상기 라이너 층 상에 씨드 층을 형성하고,
상기 씨드 층 상에 배선 전극을 형성하고, 및
상기 배선 전극 상에 배선 캡핑 층을 형성하는 것을 포함하는 반도체 소자 제조 방법. - 전도성 베이스 구조체;
상기 베이스 구조체의 측면들을 감싸는 하부 층간 절연 층;
상기 하부 층간 절연 층 상의 중간 층간 절연 층;
상기 중간 층간 절연 층을 수직으로 관통하여 상기 베이스 구조체와 연결되는 비아 구조체; 및
상기 비아 구조체와 수직으로 정렬하도록 상기 중간 층간 절연 층 내에 형성된 배선 구조체를 포함하고,
상기 비아 구조체는,
상기 중간 층간 절연 층을 수직으로 관통하여 상기 베이스 구조체의 상면을 노출시키는 비아 홀;
상기 비아 홀의 내벽 상의 비아 배리어 층, 상기 비아 배리어 층은 상기 베이스 구조체의 상기 상면 상에 형성되지 않고; 및
상기 비아 배리어 층 상의 상기 비아 홀을 채우는 비아 플러그를 포함하고,
상기 배선 구조체는,
상기 비아 홀과 수직으로 정렬하는 배선 트렌치;
상기 배선 트렌치의 측벽 및 바닥 면 상의 배선 배리어 층;
상기 배선 배리어 층 및 상기 비아 플러그의 상면을 덮고 코발트(Co) 또는 루데늄(Ru)을 포함하는 라이너 층;
상기 라이너 층 상의 씨드 층; 및
상기 씨드 층 상의 상기 배선 트렌치를 채우는 배선 전극을 포함하고,
상기 비아 배리어 층과 상기 배선 배리어 층은 물질적으로 연속하는 반도체 소자. - 제11항에 있어서,
상기 씨드 층의 일부는 상기 배선 배리어 층과 상기 배선 전극 사이에 개재되는 반도체 소자. - 제11항에 있어서,
상기 라이너 층의 일부는 상기 씨드 층과 상기 배선 배리어층 사이에 개재되는 반도체 소자. - 제11항에 있어서,
상기 배선 구조체는 상기 배선 전극의 상면 상의 배선 캡핑 층을 더 포함하는 반도체 소자. - 제11항에 있어서,
상기 비아 플러그의 하면과 상기 베이스 구조체의 상기 상면은 직접적으로 접촉하는 반도체 소자. - 전도성 베이스 구조체;
상기 베이스 구조체 상의 하부 스토퍼 층 및 층간 절연 층;
상기 층간 절연 층 및 상기 하부 스토퍼 층을 수직으로 관통하여 상기 베이스 구조체와 연결되는 비아 구조체; 및
상기 비아 구조체와 수직으로 정렬하도록 상기 층간 절연 층 내에 형성된 배선 구조체를 포함하고,
상기 비아 구조체는,
상기 층간 절연 층을 수직으로 관통하여 상기 베이스 구조체의 상면을 노출시키는 비아 홀;
상기 비아 홀을 채우는 비아 플러그를 포함하고,
상기 배선 구조체는,
상기 비아 홀과 수직으로 정렬하는 배선 트렌치;
상기 배선 트렌치의 측벽 및 바닥 면 상의 배선 배리어 층;
상기 배선 배리어 층 및 상기 비아 플러그의 상면을 덮고 코발트(Co) 또는 루데늄(Ru)을 포함하는 라이너 층;
상기 라이너 층 상의 씨드 층; 및
상기 씨드 층 상에 상기 배선 트렌치를 채우는 배선 전극을 포함하는 반도체 소자. - 제16항에 있어서,
상기 배선 배리어 층은 상기 비아 플러그의 상기 상면과 상기 라이너 층 사이로 연장하는 반도체 소자. - 제16항에 있어서,
상기 비아 구조체는 상기 비아 플러그의 측면을 감싸는 비아 배리어 층을 더 포함하고, 및
상기 비아 배리어 층은 상기 베이스 구조체의 상기 상면 상에는 형성되지 않는 반도체 소자. - 디가스 챔버, 배리어 증착 챔버, 플라즈마 챔버, CVD 챔버, 라이너 증착 챔버, 및 씨드 증착 챔버를 가진 설비를 준비하고,
비아 홀 및 상기 비아 홀과 수직으로 정렬하는 배선 트렌치를 갖는 웨이퍼를 상기 디가스 챔버 내부로 이송하여 가열하고,
상기 가열된 웨이퍼를 상기 배리어 증착 챔버 내부로 이송하여 상기 비아 홀의 측벽 및 상기 트렌치의 바닥 면 및 측벽 상에 배리어 층을 형성하고,
상기 배리어 층이 형성된 상기 웨이퍼를 상기 플라즈마 챔버 내부로 이송하여 상기 배리어 층을 플라즈마 처리하고,
상기 플라즈마 처리된 상기 웨이퍼를 상기 CVD 챔버 내부로 이송하여 상기 비아 홀을 채우는 비아 플러그를 형성하고,
상기 비아 플러그가 형성된 상기 웨이퍼를 상기 라이너 증착 챔버 내부로 이송하여 코발트(Co) 또는 루데늄(Ru)을 포함하는 라이너 층을 형성하고, 및
상기 라이너 층이 형성된 상기 웨이퍼를 상기 씨드 증착 챔버로 이송하여 상기 라이너 상에 씨드 층을 형성하는 것을 포함하는 반도체 소자 제조 방법. - 제19항에 있어서,
상기 배리어 증착 챔버 내에서 상기 비아 홀의 측벽 및 상기 배선 트렌치의 측벽 및 바닥 면 상에 탄탈륨 질화물 (TaN), 티타늄 질화물(TiN), 또는 망간(Mn) 중 하나를 포함하는 단일 금속 층 또는 이중 금속 층을 형성하는 것을 포함하는 반도체 소자 제조 방법.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140172284A KR102264160B1 (ko) | 2014-12-03 | 2014-12-03 | 비아 구조체 및 배선 구조체를 갖는 반도체 소자 제조 방법 |
US14/802,086 US9905458B2 (en) | 2014-12-03 | 2015-07-17 | Methods of fabricating a semiconductor device having a via structure and an interconnection structure |
US15/837,132 US10062606B2 (en) | 2014-12-03 | 2017-12-11 | Methods of fabricating a semiconductor device having a via structure and an interconnection structure |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140172284A KR102264160B1 (ko) | 2014-12-03 | 2014-12-03 | 비아 구조체 및 배선 구조체를 갖는 반도체 소자 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20160066899A KR20160066899A (ko) | 2016-06-13 |
KR102264160B1 true KR102264160B1 (ko) | 2021-06-11 |
Family
ID=56094968
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020140172284A KR102264160B1 (ko) | 2014-12-03 | 2014-12-03 | 비아 구조체 및 배선 구조체를 갖는 반도체 소자 제조 방법 |
Country Status (2)
Country | Link |
---|---|
US (2) | US9905458B2 (ko) |
KR (1) | KR102264160B1 (ko) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11127629B2 (en) * | 2016-05-17 | 2021-09-21 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor device and fabricating method thereof |
US9824970B1 (en) * | 2016-06-27 | 2017-11-21 | Globalfoundries Inc. | Methods that use at least a dual damascene process and, optionally, a single damascene process to form interconnects with hybrid metallization and the resulting structures |
KR20180068595A (ko) | 2016-12-14 | 2018-06-22 | 삼성전자주식회사 | 반도체 장치 |
US10283404B2 (en) * | 2017-03-30 | 2019-05-07 | Lam Research Corporation | Selective deposition of WCN barrier/adhesion layer for interconnect |
US10867905B2 (en) * | 2017-11-30 | 2020-12-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Interconnect structures and methods of forming the same |
US10340183B1 (en) * | 2018-01-02 | 2019-07-02 | Globalfoundries Inc. | Cobalt plated via integration scheme |
US10580696B1 (en) | 2018-08-21 | 2020-03-03 | Globalfoundries Inc. | Interconnects formed by a metal displacement reaction |
JP2020043139A (ja) * | 2018-09-06 | 2020-03-19 | 東京エレクトロン株式会社 | 埋め込み方法及び処理システム |
US10903421B2 (en) * | 2018-10-01 | 2021-01-26 | International Business Machines Corporation | Controlling filament formation and location in a resistive random-access memory device |
CN111092047B (zh) * | 2018-10-23 | 2022-09-27 | 联华电子股份有限公司 | 半导体装置以及其制作方法 |
US20210057273A1 (en) * | 2019-08-22 | 2021-02-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Barrier-Less Structures |
KR20220103773A (ko) * | 2019-11-21 | 2022-07-22 | 램 리써치 코포레이션 | 선택적인 전기 도금된 비아 충진을 갖는 상호 접속 구조체 |
US20230068398A1 (en) * | 2021-08-30 | 2023-03-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Ruthenium-based liner for a copper interconnect |
CN116053203B (zh) * | 2023-03-07 | 2023-06-30 | 合肥晶合集成电路股份有限公司 | 互连结构的制备方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030073314A1 (en) * | 2001-10-11 | 2003-04-17 | Epion Corporation | GCIB processing to improve interconnection vias and improved interconnection via |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4692349A (en) | 1986-03-03 | 1987-09-08 | American Telephone And Telegraph Company, At&T Bell Laboratories | Selective electroless plating of vias in VLSI devices |
US5904565A (en) * | 1997-07-17 | 1999-05-18 | Sharp Microelectronics Technology, Inc. | Low resistance contact between integrated circuit metal levels and method for same |
JP2000156406A (ja) * | 1998-11-19 | 2000-06-06 | Sony Corp | 半導体装置およびその製造方法 |
US6147404A (en) * | 1999-05-24 | 2000-11-14 | Advanced Micro Devices, Inc. | Dual barrier and conductor deposition in a dual damascene process for semiconductors |
US6787460B2 (en) * | 2002-01-14 | 2004-09-07 | Samsung Electronics Co., Ltd. | Methods of forming metal layers in integrated circuit devices using selective deposition on edges of recesses and conductive contacts so formed |
US20030139034A1 (en) * | 2002-01-22 | 2003-07-24 | Yu-Shen Yuang | Dual damascene structure and method of making same |
US20090304914A1 (en) | 2006-08-30 | 2009-12-10 | Lam Research Corporation | Self assembled monolayer for improving adhesion between copper and barrier layer |
US20060024953A1 (en) * | 2004-07-29 | 2006-02-02 | Papa Rao Satyavolu S | Dual damascene diffusion barrier/liner process with selective via-to-trench-bottom recess |
KR100621630B1 (ko) * | 2004-08-25 | 2006-09-19 | 삼성전자주식회사 | 이종 금속을 이용하는 다마신 공정 |
DE102007004884A1 (de) | 2007-01-31 | 2008-08-14 | Advanced Micro Devices, Inc., Sunnyvale | Verfahren zur Herstellung einer Metallschicht über einem strukturierten Dielektrikum durch stromlose Abscheidung unter Anwendung einer selektiv vorgesehenen Aktivierungsschicht |
US20090269507A1 (en) | 2008-04-29 | 2009-10-29 | Sang-Ho Yu | Selective cobalt deposition on copper surfaces |
KR101096031B1 (ko) | 2009-03-31 | 2011-12-19 | 한양대학교 산학협력단 | 자기조립단분자막 형성방법과 이를 이용한 반도체 소자의 구리배선 및 그의 형성방법 |
JP5487748B2 (ja) | 2009-06-16 | 2014-05-07 | 東京エレクトロン株式会社 | バリヤ層、成膜方法及び処理システム |
JP6117588B2 (ja) | 2012-12-12 | 2017-04-19 | 東京エレクトロン株式会社 | Cu配線の形成方法 |
-
2014
- 2014-12-03 KR KR1020140172284A patent/KR102264160B1/ko active IP Right Grant
-
2015
- 2015-07-17 US US14/802,086 patent/US9905458B2/en active Active
-
2017
- 2017-12-11 US US15/837,132 patent/US10062606B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030073314A1 (en) * | 2001-10-11 | 2003-04-17 | Epion Corporation | GCIB processing to improve interconnection vias and improved interconnection via |
Also Published As
Publication number | Publication date |
---|---|
US10062606B2 (en) | 2018-08-28 |
US9905458B2 (en) | 2018-02-27 |
US20160163586A1 (en) | 2016-06-09 |
US20180102285A1 (en) | 2018-04-12 |
KR20160066899A (ko) | 2016-06-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102264160B1 (ko) | 비아 구조체 및 배선 구조체를 갖는 반도체 소자 제조 방법 | |
US11830838B2 (en) | Conductive barrier direct hybrid bonding | |
US10629592B2 (en) | Through silicon via design for stacking integrated circuits | |
US9806004B2 (en) | Semiconductor devices having a TSV, a front-side bumping pad, and a back-side bumping pad | |
US8884440B2 (en) | Integrated circuit device including through-silicon via structure having offset interface | |
JP6548377B2 (ja) | 集積回路素子及びその製造方法 | |
TWI585929B (zh) | 積體電路晶片及後段製程金屬化層之製造方法 | |
US8736018B2 (en) | Semiconductor devices and methods of manufacturing semiconductor devices | |
KR102059527B1 (ko) | 점퍼 패턴 및 블로킹 패턴을 가진 반도체 소자 | |
US9293415B2 (en) | Semiconductor devices including protection patterns and methods of forming the same | |
KR20110066075A (ko) | 칩 스택 및 3차원 회로를 위한 열 전도 | |
KR20150025582A (ko) | 관통 비아 구조체를 갖는 반도체 소자 제조 방법 | |
JP2013243348A (ja) | ビアパッドインレイを有するtsv半導体素子 | |
KR20160059297A (ko) | 자기 저항 메모리 소자를 형성하는 방법 | |
US9431341B2 (en) | Semiconductor device having metal patterns and piezoelectric patterns | |
JP2016157832A (ja) | 半導体装置およびその製造方法 | |
KR20140024179A (ko) | 반도체 소자 및 그 제조 방법 | |
TW201351587A (zh) | 穿矽通孔及其製作方法 | |
US7531451B2 (en) | SIP semiconductor device and method for manufacturing the same | |
US8455359B2 (en) | Semiconductor devices and methods of manufacturing the same | |
CN106409754B (zh) | 半导体结构及其制造方法 | |
WO2024065253A1 (zh) | 芯片及其制备方法、电子设备 | |
KR20120084698A (ko) | 칩 스택 및 3차원 회로를 위한 열 전도 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |