KR101514604B1 - 적층 세라믹 커패시터 및 그 실장 기판 - Google Patents

적층 세라믹 커패시터 및 그 실장 기판 Download PDF

Info

Publication number
KR101514604B1
KR101514604B1 KR1020140084594A KR20140084594A KR101514604B1 KR 101514604 B1 KR101514604 B1 KR 101514604B1 KR 1020140084594 A KR1020140084594 A KR 1020140084594A KR 20140084594 A KR20140084594 A KR 20140084594A KR 101514604 B1 KR101514604 B1 KR 101514604B1
Authority
KR
South Korea
Prior art keywords
ceramic body
lead
lead portions
external electrodes
extending
Prior art date
Application number
KR1020140084594A
Other languages
English (en)
Inventor
이교광
김진
안영규
이병화
Original Assignee
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사 filed Critical 삼성전기주식회사
Priority to JP2014203082A priority Critical patent/JP6247188B2/ja
Priority to US14/518,835 priority patent/US9524825B2/en
Priority to CN201710322397.XA priority patent/CN107134364B/zh
Priority to CN201410569333.6A priority patent/CN104599842B/zh
Application granted granted Critical
Publication of KR101514604B1 publication Critical patent/KR101514604B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G2/00Details of capacitors not covered by a single one of groups H01G4/00-H01G11/00
    • H01G2/02Mountings
    • H01G2/06Mountings specially adapted for mounting on a printed-circuit support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/301Assembling printed circuits with electric components, e.g. with resistor by means of a mounting structure
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10636Leadless chip, e.g. chip capacitor or resistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Ceramic Capacitors (AREA)

Abstract

본 발명은, 세라믹 본체의 일 면에 3개의 외부 전극을 서로 이격되게 배치하고, 제1 및 제2 내부 전극에서 세라믹 본체의 일 면을 통해 노출되도록 연장되게 형성되는 제1 내지 제3 리드부 중 적어도 하나는 적어도 상기 세라믹 본체의 일 면과 연결되는 한쪽 변 중 적어도 일부가 경사 연장부로 이루어지는 적층 세라믹 커패시터 및 그 실장 기판을 제공한다.

Description

적층 세라믹 커패시터 및 그 실장 기판{Multi-layered ceramic capacitor and board for mounting the same}
본 발명은 적층 세라믹 커패시터 및 그 실장 기판에 관한 것이다.
최근 전자 제품이 소형화 및 고용량화 됨에 따라 전자 제품에 사용되는 전자 부품도 소형화 및 고용량화가 요구되고 있다.
이 중 적층 세라믹 커패시터의 경우 등가 직렬 인덕턴스(Equivalent Series Inductance, 이하 “ESL”)가 커지면 전자 제품의 성능이 저하될 수 있으며, 적용되는 전자 부품이 소형화 및 고용량화 될수록 적층 세라믹 커패시터의 ESL 증가가 전자 부품의 성능 저하에 미치는 영향은 상대적으로 커지게 된다.
특히, IC의 고성능화에 따라 디커플링 커패시터의 사용이 증가되고 있으며, 이에 외부 단자 간의 거리를 감소시켜 전류 흐름의 경로를 감소시키고 이로 인하여 커패시터의 인덕턴스를 줄일 수 있는 수직 적층형 3단자 구조의 MLCC인 소위 “LICC(Low Inductance Chip Capacitor)”의 수요가 증대되고 있다.
한국공개특허 제2009-0117686호 한국등록특허 제0920614호
본 발명의 목적은, 수직 적층형 3단자 커패시터에서, 저 ESL 특성을 향상시킬 수 있는 적층 세라믹 커패시터 및 그 실장 기판을 제공하는 것이다.
본 발명의 일 측면은, 세라믹 본체의 실장 면에 3개의 외부 전극을 서로 이격되게 배치하고, 제1 및 제2 내부 전극에서 세라믹 본체의 실장 면을 통해 노출되도록 연장되게 형성되는 제1 내지 제3 리드부 중 적어도 하나는 적어도 상기 세라믹 본체의 실장 면과 연결되는 한쪽 변 중 적어도 일부가 경사 연장부로 이루어지는 적층 세라믹 커패시터를 제공한다.
본 발명의 일 실시 형태에 따르면, 리드부의 세라믹 본체의 실장 면과 연결되는 한쪽 변 중 적어도 일부를 경사 연장부로 형성함으로써, 전류 패스(current path)를 감소시켜 ESL을 저감시키고 ESL 산포를 개선할 수 있는 효과가 있다.
도 1은 본 발명의 일 실시 형태에 따른 적층 세라믹 커패시터를 뒤집어 개략적으로 나타낸 사시도이다.
도 2는 도 1의 적층 세라믹 커패시터 중 세라믹 본체를 뒤집어 나타낸 사시도이다.
도 3은 도 1의 적층 세라믹 커패시터에서 외부 전극을 생략하고 나타낸 분해사시도이다.
도 4는 도 1의 적층 세라믹 커패시터를 나타낸 단면도이다.
도 5는 본 발명의 다른 실시 형태에 따른 적층 세라믹 커패시터를 개략적으로 나타낸 사시도이다.
도 6은 도 5의 적층 세라믹 커패시터에서 외부 전극을 생략하고 나타낸 분해사시도이다.
도 7은 도 5의 적층 세라믹 커패시터를 나타낸 단면도이다.
도 8은 본 발명의 또 다른 실시 형태에 따른 적층 세라믹 커패시터를 개략적으로 나타낸 사시도이다.
도 9는 도 8의 적층 세라믹 커패시터 중 세라믹 본체를 나타낸 사시도이다.
도 10은 도 8의 적층 세라믹 커패시터에서 외부 전극을 생략하고 나타낸 분해사시도이다.
도 11은 도 8의 적층 세라믹 커패시터를 나타낸 단면도이다.
도 12는 본 발명의 적층 세라믹 커패시터에서 리드부의 일 실시 형태를 나타낸 평면도이다.
도 13은 본 발명의 적층 세라믹 커패시터에서 리드부의 또 다른 일 형태를 나타낸 평면도이다.
도 14는 도 8의 적층 세라믹 커패시터가 기판에 실장된 모습을 도시한 사시도이다.
도 15는 도 8의 적층 세라믹 커패시터가 기판에 실장된 모습을 도시한 단면도이다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 형태들을 설명한다.
그러나, 본 발명의 실시 형태는 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 이하 설명하는 실시 형태로 한정되는 것은 아니다.
또한, 본 발명의 실시 형태는 당해 기술 분야에서 평균적인 지식을 가진 자에게 본 발명을 더욱 완전하게 설명하기 위해서 제공되는 것이다.
도면에서 요소들의 형상 및 크기 등은 보다 명확한 설명을 위해 과장될 수 있다.
또한, 각 실시 예의 도면에 나타난 동일한 사상의 범위 내의 기능이 동일한 구성 요소는 동일한 참조 부호를 사용하여 설명한다.
본 발명의 실시 예들을 명확하게 설명하기 위해 육면체의 방향을 정의하면, 도면 상에 표시된 L, W 및 T는 각각 길이 방향, 폭 방향 및 두께 방향을 나타낸다. 여기서, 폭 방향은 유전체층이 적층된 적층 방향과 동일한 개념으로 사용될 수 있다.
적층 세라믹 커패시터
도 1은 본 발명의 일 실시 형태에 따른 적층 세라믹 커패시터를 뒤집어 개략적으로 나타낸 사시도이고, 도 2는 도 1의 적층 세라믹 커패시터 중 세라믹 본체를 뒤집어 나타낸 사시도이고, 도 3은 도 1의 적층 세라믹 커패시터에서 외부 전극을 생략하고 나타낸 분해사시도이고, 도 4는 도 1의 적층 세라믹 커패시터를 나타낸 단면도이다.
도 1 내지 도 4를 참조하면, 본 실시 형태에 따른 적층 세라믹 커패시터(100)는 복수의 유전체층(111)이 폭 방향으로 적층된 세라믹 본체(110)와, 복수의 제1 및 제2 내부 전극(120, 130)을 포함하는 액티브층과, 제1 내지 제3 외부 전극(141-143)을 포함한다.
본 실시 형태의 적층 세라믹 커패시터(100)는 총 3개의 외부 단자를 갖는 일명 3단자 커패시터로 볼 수 있다.
세라믹 본체(110)는 서로 마주보는 두께 방향의 제1 주면(S1) 및 제2 주면(S2)과, 제1 주면(S1) 및 제2 주면(S2)을 연결하며 서로 마주보는 폭 방향의 제3 측면(S5) 및 제4 측면(S6)과, 서로 마주보는 길이 방향의 제1 측면(S3) 및 제2 측면(S4)을 가질 수 있다.
이하, 본 실시 형태에서, 적층 세라믹 커패시터(100)의 실장 면은 세라믹 본체(110)의 제1 주면(S1)으로 정의하여 설명하기로 한다.
이러한 세라믹 본체(110)는 복수의 유전체층(111)을 폭 방향으로 적층한 다음 소성하여 형성되며, 형상에 특별히 제한은 없지만 도시된 바와 같이 육면체 형상일 수 있다.
다만, 이러한 세라믹 본체(110)의 형상, 치수 및 유전체층(111)의 적층 수가 본 실시 형태에 도시된 것으로 한정되는 것은 아니다.
또한, 세라믹 본체(110)를 형성하는 복수의 유전체층(111)은 소결된 상태로서, 인접하는 유전체층(111) 사이의 경계는 주사전자현미경(SEM: Scanning Electron Microscope)를 이용하지 않고 확인하기 곤란할 정도로 일체화될 수 있다.
이러한 세라믹 본체(110)는 커패시터의 용량 형성에 기여하는 부분으로서 복수의 내부 전극을 갖는 액티브층과, 마진부로서 상기 액티브층의 폭 방향의 양 측며에 배치된 커버층(112, 113)으로 구성될 수 있다.
상기 액티브층은 유전체층(111)을 사이에 두고 복수의 제1 및 제2 내부 전극(120, 130)을 폭 방향으로 번갈아 적층하여 형성될 수 있다.
이때, 유전체층(111)의 두께는 적층 세라믹 커패시터(100)의 용량 설계에 맞추어 임의로 변경할 수 있으며, 바람직하게 1 층의 두께는 소성 후 0.01 내지 1.00 ㎛이 되도록 구성할 수 있으며, 본 발명이 이에 한정되는 것은 아니다.
또한, 유전체층(111)은 고유전률을 갖는 세라믹 분말, 예를 들어 티탄산바륨(BaTiO3)계 또는 티탄산스트론튬(SrTiO3)계 분말을 포함할 수 있으며, 충분한 정전 용량을 얻을 수 있는 한 본 발명이 이에 한정되는 것은 아니다.
또한, 유전체층(111)에는 상기 세라믹 분말과 함께, 필요시 세라믹 첨가제, 유기용제, 가소제, 결합제 및 분산제 등이 더 첨가될 수 있다.
이때, 유전체층(111)의 형성에 사용되는 세라믹 분말의 평균 입경은 특별히 제한되지 않으며, 본 발명의 목적 달성을 위해 조절될 수 있으며, 예를 들어 400 nm 이하로 조절될 수 있으며, 본 발명이 이에 한정되는 것은 아니다.
커버층(112, 113)은 내부 전극을 포함하지 않는 것을 제외하고는 유전체층(111)과 동일한 재질 및 구성을 가질 수 있다.
또한, 커버층(112, 113)은 단일 유전체층 또는 2 개 이상의 유전체층을 상기 액티브층의 폭 방향의 양 측면에 각각 더 적층하여 형성할 수 있으며, 기본적으로 물리적 또는 화학적 스트레스에 의한 제1 및 제2 내부 전극(120, 130)의 손상을 방지하는 역할을 수행할 수 있다.
제1 및 제2 내부 전극(120, 130)은 서로 다른 극성을 갖는 전극으로서, 세라믹 본체(110)의 내부에 형성되며, 유전체층(111)을 사이에 두고 서로 대향하도록 배치된다.
이때, 제1 및 제2 내부 전극(120, 130)은 중간에 배치된 유전체층(111)에 의해 서로 전기적으로 절연될 수 있다.
이러한 제1 및 제2 내부 전극(120, 130)은 이웃하는 내부 전극과 중첩되어 용량 형성에 기여하는 용량부 및 상기 용량부의 일부가 연장되어 세라믹 본체(110)의 외부로 노출되는 리드부를 포함한다.
상기 리드부는 특별히 제한되는 것은 아니나, 예를 들어 상기 용량부를 구성하는 내부 전극의 길이에 비하여 더 짧은 길이를 가질 수 있다.
또한, 제1 및 제2 내부 전극(120, 130)의 두께는 용도에 따라 결정될 수 있는데, 예를 들어 세라믹 본체(110)의 크기를 고려하여 0.2 내지 1.0 ㎛의 범위 내에 있도록 결정될 수 있으며, 본 발명이 이에 한정되는 것은 아니다.
또한, 제1 및 제2 내부 전극(120, 130)을 형성하는 재료는 특별히 제한되지 않으며, 예를 들어 팔라듐(Pd), 팔라듐-은(Pd-Ag)합금 등의 귀금속 재료 및 니켈(Ni) 및 구리(Cu) 중 하나 이상의 물질로 이루어진 도전성 페이스트 등을 사용하여 형성될 수 있다.
또한, 상기 도전성 페이스트의 인쇄 방법은 스크린 인쇄법 또는 그라비아 인쇄법 등을 사용할 수 있으며, 본 발명이 이에 한정되는 것은 아니다.
본 실시 형태에서, 제1 내부 전극(120)은 길이 방향으로 서로 이격되며 세라믹 본체(110)의 제1 주면(S1)으로 노출된 제1 및 제2 리드부(121, 122)를 가지며, 제1 및 제2 측면(S3, S4)으로부터 일정거리 이격되게 배치될 수 있다.
그리고, 제2 내부 전극(130)은 세라믹 본체(110)의 제1 주면(S1)으로 노출되되 제1 및 제2 리드부(121, 122) 사이에 각각 일정거리 이격되어 형성된 제3 리드부(131)를 가지며, 제1 및 제2 측면(S3, S4)으로부터 일정거리 이격되게 배치될 수 있다.
이때, 제1 내지 제3 리드부(121, 122, 131) 중 적어도 하나는 세라믹 본체(110)의 제1 주면(S1)과 연결되는 적어도 한쪽 변 중 적어도 일부가 경사 연장부로 이루어질 수 있다.
또한, 상기 경사 연장부는 필요시 직선이 아닌 곡선으로 이루어질 수도 있다.
본 실시 형태에서, 제1 및 제2 리드부(121, 122)는 제1 내부 전극(120)의 용량부와 세라믹 본체(110)의 제1 주면(S1)을 연장하는 내측 변이, 제1 내부 전극(120)으로부터 경사지게 연장된 경사 연장부와 이 경사 연장부로부터 세라믹 본체(110)의 제1 주면(S1)을 향해 수직으로 연장되게 형성된 수직 연장부를 포함할 수 있다.
이때, 제1 및 제2 리드부(121, 122)는 필요시 제1 내부 전극(120)의 용량부와 세라믹 본체(110)의 제1 주면(S1)을 연장하는 바깥쪽 변도 위와 동일하게 제1 내부 전극(120)으로부터 경사지게 연장된 경사 연장부와 이 경사 연장부로부터 세라믹 본체(110)의 제1 주면(S1)을 향해 수직으로 연장되게 형성된 수직 연장부를 포함하도록 구성할 수 있다.
또한, 제3 리드부(131)는 제2 내부 전극(130)의 용량부와 세라믹 본체(110)의 제1 주면(S1)을 연장하는 일 변이, 제2 내부 전극(130)으로부터 경사지게 연장된 경사 연장부와 이 경사 연장부로부터 세라믹 본체(110)의 제1 주면(S1)을 향해 수직으로 연장되게 형성된 경사 연장부를 포함할 수 있다.
이때, 제3 리드부(131)는 필요시 제2 내부 전극(130)의 용량부와 세라믹 본체(110)의 제1 주면(S1)을 연장하는 양쪽 변이 모두 위와 동일하게 제2 내부 전극(130)으로부터 경사지게 연장된 경사 연장부와 이 경사 연장부로부터 세라믹 본체(110)의 제1 주면(S1)을 향해 수직으로 연장되게 형성된 수직 연장부를 포함하도록 구성할 수 있다.
이때, 제1 또는 제2 리드부(121, 122)와 제3 리드부(131)의 수직 연장부 사이에 마련되는 제1 스페이스부의 면적을 Sa로, 제1 또는 제2 리드부(121, 122)와 제3 리드부(131)의 경사 연장부 사이에 마련되는 제2 스페이스부의 면적을 Sb로, 상기 Sa+Sb를 St로 규정할 때, 0.383 ≤ Sa/Sb ≤ 12일 수 있으며, 0.277 ≤ Sa/St ≤ 0.923일 수 있다.
일반적인 적층 세라믹 전자 부품은 세라믹 본체의 길이 방향으로 서로 마주 보는 양 단면에 외부 전극이 배치되어 있을 수 있다.
그러나, 이 경우 외부 전극에 교류 전압 인가시 전류의 경로가 길기 때문에 전류 루프가 더 크게 형성될 수 있으며, 유도 자기장의 크기가 커져 인덕턴스가 증가할 수 있다.
상기의 문제를 해결하기 위하여, 본 발명의 일 실시 형태에 따르면 전류의 경로를 감소시키기 위하여 세라믹 본체(110)의 두께 방향으로 서로 마주 보는 제1 주면(S1)에 제1 내지 제3 외부 전극(141-143)이 배치될 수 있다.
이 경우 제1 및 제2 외부 전극(141, 142)과 제3 외부 전극(143)의 간격이 작기 때문에 이로 인해 전류 루프가 감소하여 인덕턴스를 감소시킬 수 있다.
제1 및 제2 외부 전극(141, 142)은 세라믹 본체(110)의 제1 주면(S1)에 길이 방향으로 서로 이격되어 형성되고 제1 및 제2 리드부(121, 122)와 각각 연결되어 접속되며, 제3 외부 전극(143)은 세라믹 본체(110)의 제1 주면(S1)에 제1 및 제2 외부 전극(141, 142) 사이에서 제1 및 제2 외부 전극(141, 142)과 각각 일정거리 이격되어 형성되고 제3 리드부(131)와 연결되어 접속된다.
또한, 제1 내지 제3 외부 전극(141-143)은 정전 용량 형성을 위하여 제1 및 제2 내부 전극(120, 130)의 대응되는 리드부와 각각 전기적으로 연결되며, 필요시 세라믹 본체(110)의 폭 방향의 제3 및 제4 측면(S5, S6)의 일부까지 연장하여 측면 밴드를 형성할 수 있다.
한편, 이러한 제1 내지 제3 외부 전극(141-143)은 3중 층 구조로 형성될 수 있으며, 각각의 대응되는 내부 전극의 리드부와 접촉되어 연결되는 제1 내지 제3 도전층(141a-143a)과, 제1 내지 제3 도전층(141a-143a)을 각각 덮도록 형성된 제1 내지 제3 니켈(Ni) 도금층(141b-143b)과, 제1 내지 제3 니켈 도금층(141b-143b)을 각각 덮도록 형성된 제1 내지 제3 주석(Sn) 도금층(141c-143c)을 포함한다.
제1 내지 제3 도전층(141a-143a)은 제1 및 제2 내부 전극(120, 130)과 동일한 재질의 도전성 물질로 형성될 수 있으나 이에 제한되지는 않으며, 예를 들어 구리(Cu), 은(Ag) 및 니켈(Ni) 등의 금속 분말로 형성될 수 있으며, 이러한 금속 분말에 글라스 프릿을 첨가하여 마련된 도전성 페이스트를 도포한 후 소성함으로써 형성될 수 있다.
실험 예
본 발명의 실시 예와 비교 예에 따른 적층 세라믹 커패시터는 하기와 같이 제작되었다.
티탄산바륨(BaTiO3) 등의 파우더를 포함하여 형성된 슬러리를 캐리어 필름(carrier film) 상에 도포 및 건조하여 1.8 ㎛의 두께로 제조된 복수 개의 세라믹 그린 시트를 마련한다.
다음으로, 상기 세라믹 그린 시트 상에 스크린을 이용하여 니켈 내부 전극용 도전성 페이스트를 도포하여 상기 세라믹 그린 시트의 제1 주면으로 노출되는 제1 및 제2 리드부를 갖는 제1 내부 전극 및 상기 제1 및 제2 리드부와 이격되어 상기 세라믹 그린 시트의 제1 주면으로 노출되는 제3 리드부를 갖는 제2 내부 전극을 형성한다.
이때, 상기 제1 및 제2 내부 전극은 상기 내지 제3 리드부가 상기 제1 및 제2 내부 전극으로부터 경사지게 연장된 경사 연장부와 상기 경사 연장부에서 상기 세라믹 본체의 실장 면을 향해 수직으로 연장된 수직 연장부를 포함하도록 형성한다.
다음으로, 상기 세라믹 그린 시트를 약 200 층으로 적층하되, 제1 및 제2 내부 전극이 형성되지 않은 세라믹 그린 시트를 폭 방향의 양 측면에 더 적층하여 적층체를 제조하고, 이 적층체를 85 ℃에서 1000 kgf/cm2 압력 조건으로 등압 압축성형(isostatic pressing) 하였다.
다음으로, 압착이 완료된 세라믹 적층체를 개별 칩의 형태로 절단하였고, 절단된 칩은 대기 분위기에서 약 230 ℃, 60 시간 유지하여 탈바인더를 진행하였다.
다음으로, 약 1,200 ℃에서 내부 전극이 산화되지 않도록 Ni/NiO 평형 산소 분압 보다 낮은 10-11 내지 10-10 atm의 산소분압하 환원분위기에서 소성하여 세라믹 본체를 마련하였다.
소성 후 적층 칩 커패시터의 칩 사이즈는 길이×폭(L×W)은 약 1.0 mm ×0.5 mm(L×W, 1005 사이즈)이었다. 여기서, 제작 공차는 길이×폭(L×W)으로 ±0.1 mm 내의 범위로 정하였다.
다음으로, 세라믹 본체의 제1 주면에 제1 및 제2 내부 전극의 리드부와 각각 대응되게 제1 내지 제3 외부 전극을 형성하는 공정을 거쳐 적층 세라믹 커패시터를 완성하고, 딜라미네이션(Delamination) 불량 발생여부 및 등가 직렬 인덕턴스(ESL) 측정 테스트를 실시하여 표 1에 나타내었다. 각 시험은 샘플 시료 200 개에 대하여 수행되었다.
No So Sa Sb St Sa/St St/So Sa/Sb ratio Delamination ESL [pH]
1 15120 0 7560 7560 0 0.5 0 50 / 200 37.8
2 15120 810 7155 7965 0.102 0.527 0.113 12 / 200 38.2
3 15120 1620 6750 8370 0.194 0.554 0.240 5/ 200 38.7
4 15120 2430 6345 8775 0.277 0.580 0.383 0 /200 39.2
5 15120 3240 5940 9180 0.353 0.607 0.545 0 /200 39.9
6 15120 4050 5535 9585 0.423 0.634 0.732 0 /200 40.2
7 15120 4860 5130 9990 0.486 0.661 0.947 0 /200 40.6
8 15120 5670 4725 10395 0.545 0.688 1.200 0 /200 41.3
9 15120 6480 4320 10800 0.600 0.714 1.500 0 /200 41.9
10 15120 7290 3915 11205 0.651 0.741 1.862 0 /200 42.2
11 15120 8100 3510 11610 0.698 0.768 2.308 0 /200 42.5
12 15120 8910 3105 12015 0.742 0.795 2.870 0 /200 42.9
13 15120 9720 2700 12420 0.783 0.821 3.600 0 /200 43.1
14 15120 10530 2295 12825 0.821 0.848 4.588 0 /200 43.5
15 15120 11340 1890 13230 0.857 0.875 6.000 0 /200 44.1
16 15120 12150 1485 13635 0.891 0.902 8.182 0 /200 44.5
17 15120 12960 1080 14040 0.923 0.929 12.000 0 /200 44.9
18 15120 13770 675 14445 0.953 0.955 20.400 0 /200 46
19 15120 14580 270 14850 0.982 0.982 54.000 0 /200 47.5
여기서, 상기 제1 또는 제2 리드부와 상기 제3 리드부의 수직 연장부 사이에 마련되는 제1 스페이스부의 면적을 Sa로, 상기 제1 또는 제2 리드부와 상기 제3 리드부의 경사 연장부 사이에 마련되는 제2 스페이스부의 면적을 Sb로, 상기 Sa+Sb를 St로 규정한다. 또한, So는 제1 또는 제2 리드부와 제3 리드부가 경사 연장부를 갖지 않는 사각 형상일 때 마련되는 각각의 면적을 나타낸다.
상기 표 1을 참조하면, 전체 스페이스부의 면적(St) 대비 리드부의 수직 연장부들 사이에 마련되는 제1 스페이스부의 면적(Sa) 비율 Sa/St가 0.923 이하인 샘플 1 내지 17의 경우, ESL 이 45 pH 이하로 낮게 나타났으며, 상기 Sa/St가 0.923을 초과하는 샘플 18 및 19의 경우 ESL이 45를 초과하여 나타남을 확인할 수 있다.
따라서, 상기 Sa/St는 0.923 이하인 것이 바람직하다.
또한, 리드부의 경사 연장부들 사이에 마련되는 형성하는 제2 스페이스의 면적(Sb) 대비 수직 연장부들 사이에 마련되는 제1 스페이스부의 면적(Sa) 비율 Sa/Sb가 0.383 미만인 샘플 1 내지 3에서 딜라미네이션 불량이 발생하였다.
따라서, 상기 Sa/Sbt는 0.383 이상인 것이 바람직하다.
변형 예
도 5는 본 발명의 다른 실시 형태에 따른 적층 세라믹 커패시터를 개략적으로 나타낸 사시도이고, 도 6은 도 5의 적층 세라믹 커패시터에서 외부 전극을 생략하고 나타낸 분해사시도이고, 도 7은 도 5의 적층 세라믹 커패시터를 나타낸 단면도이다.
여기서, 세라믹 본체(110)의 구조는 앞서 설명한 일 실시 형태와 동일하므로 중복을 피하기 위하여 이에 대한 구체적인 설명을 생략하며, 앞서 설명한 실시 형태와 상이한 구조를 갖는 제1 및 제2 내부 전극(120, 130)과 절연층(150)에 대해 구체적으로 설명한다.
도 5 내지 도 7을 참조하면, 본 실시 형태의 적층 세라믹 커패시터(100')는 세라믹 본체(110)의 실장 면과 대향되는 제2 주면(S2)에 절연층(150)이 배치될 수 있다.
제1 내부 전극(120)은 세라믹 본체(110)의 제2 주면(S2)을 통해 노출되어 세라믹 본체(110)의 제2 주면(S2)에 형성된 절연층(150)과 접촉하는 제4 및 제5 리드부(123, 124)를 가질 수 있다.
제2 내부 전극(130)은 제3 및 제4 리드부(123, 124) 사이에 배치되며 세라믹 본체(110)의 제2 주면(S2)을 통해 노출되어 절연층(150)과 접촉하는 제6 리드부(132)를 가질 수 있다.
도 8은 본 발명의 또 다른 실시 형태에 따른 적층 세라믹 커패시터를 개략적으로 나타낸 사시도이고, 도 9는 도 8의 적층 세라믹 커패시터 중 세라믹 본체를 나타낸 사시도이고, 도 10은 도 8의 적층 세라믹 커패시터에서 외부 전극을 생략하고 나타낸 분해사시도이고, 도 11은 도 8의 적층 세라믹 커패시터를 나타낸 단면도이다.
여기서, 세라믹 본체(110)의 구조는 앞서 설명한 일 실시 형태와 동일하므로 중복을 피하기 위하여 이에 대한 구체적인 설명을 생략하며, 앞서 설명한 실시 형태와 상이한 구조를 갖는 제4 내지 제6 외부 전극(144-146)과 제1 및 제2 내부 전극(120, 130)에 대해 구체적으로 설명한다.
도 8 내지 도 11을 참조하면, 본 실시 형태의 적층 세라믹 커패시터(100")는, 제4 내지 제6 외부 전극(144-146)이 세라믹 본체(110)의 제2 주면(S2)에 제1 내지 제3 외부 전극(141-143)과 마주보게 배치된다.
이때, 제4 내지 제6 외부 전극(141-146)은 필요시 세라믹 본체(110)의 폭 방향의 제3 및 제4 측면(S5, S6)의 일부까지 연장되게 형성될 수 있다.
이러한 제4 내지 제6 외부 전극(144-146)은 3중 층 구조로서, 각각의 대응되는 내부 전극의 리드부와 접촉되어 연결되는 제4 내지 제6 도전층(144a-146a)과, 제4 내지 제6 도전층(144a-146a)을 각각 덮도록 형성된 제4 내지 제6 니켈(Ni) 도금층(144b-146b)과, 제4 내지 제6 니켈 도금층(144b-146b)을 각각 덮도록 형성된 제4 내지 제6 주석(Sn) 도금층(144c-146c)을 포함한다.
제1 내부 전극(120)은 세라믹 본체(110)의 제2 주면(S2)을 통해 노출되어 세라믹 본체(110)의 제2 주면(S2)에 형성된 제4 및 제 5 외부 전극(144, 145)과 각각 접속되는 제4 및 제5 리드부(123, 124)를 가질 수 있다.
제2 내부 전극(130)은 제3 및 제4 리드부(123, 124) 사이에 배치되며 세라믹 본체(110)의 제2 주면(S2)을 통해 노출되어 제6 외부 전극(146)과 접속하는 제6 리드부(132)를 가질 수 있다.
위와 같이, 적층 세라믹 커패시터(100")의 내부 및 외부 구조를 상하 대칭 구조로 형성한 경우 커패시터의 방향성을 제거할 수 있다.
즉, 적층 세라믹 커패시터(100")가 상하 대칭 구조로 이루어져 기판에 실장시 실장 면을 반대로 하여 발생하는 불량을 방지할 수 있다.
따라서, 적층 세라믹 커패시터(100")의 제1 및 제2 주면(S1, S2) 중 어느 면도 실장 면으로 제공될 수 있으므로, 적층 세라믹 커패시터(100")를 기판에 실장시 실장 면의 방향을 고려하지 않아도 되는 장점이 있다.
이때, 제4 내지 제6 리드부(123, 124, 132) 중 적어도 하나는 세라믹 본체(110)의 제2 주면(S2)과 연결되는 적어도 한쪽 변 중 적어도 일부가 경사 연장부로 이루어질 수 있다.
또한, 상기 경사 연장부는 필요시 직선이 아닌 곡선으로 이루어질 수도 있다.
본 실시 형태에서, 제4 및 제5 리드부(123, 124)는 제1 내부 전극(120)의 용량부와 세라믹 본체(110)의 제2 주면(S2)을 연장하는 내측 변이, 제1 내부 전극(120)으로부터 경사지게 연장된 경사 연장부와 이 경사 연장부로부터 세라믹 본체(110)의 제2 주면(S2)을 향해 수직으로 연장되게 형성된 수직 연장부를 포함할 수 있다.
이때, 제4 및 제5 리드부(123, 124)는 필요시 제1 내부 전극(120)의 용량부와 세라믹 본체(110)의 제2 주면(S2)을 연장하는 바깥쪽 변도 위와 동일하게 제1 내부 전극(120)으로부터 경사지게 연장된 경사 연장부와 이 경사 연장부로부터 세라믹 본체(110)의 제2 주면(S2)을 향해 수직으로 연장되게 형성된 수직 연장부를 포함하도록 구성할 수 있다.
또한, 제6 리드부(132)는 제2 내부 전극(130)의 용량부와 세라믹 본체(110)의 제2 주면(S2)을 연장하는 일 변이, 제2 내부 전극(130)으로부터 경사지게 연장된 경사 연장부와 이 경사 연장부로부터 세라믹 본체(110)의 제2 주면(S2)을 향해 수직으로 연장되게 형성된 경사 연장부를 포함할 수 있다.
이때, 제6 리드부(132)는 필요시 제2 내부 전극(130)의 용량부와 세라믹 본체(110)의 제2 주면(S2)을 연장하는 양쪽 변이 모두 위와 동일하게 제2 내부 전극(130)으로부터 경사지게 연장된 경사 연장부와 이 경사 연장부로부터 세라믹 본체(110)의 제2 주면(S2)을 향해 수직으로 연장되게 형성된 수직 연장부를 포함하도록 구성할 수 있다.
이때, 제4 또는 제5 리드부(123, 124)와 제6 리드부(132)의 수직 연장부 사이에 마련되는 제1 스페이스부의 면적을 Sa로, 제4 또는 제5 리드부(123, 124)와 제6 리드부(132)의 경사 연장부 사이에 마련되는 제2 스페이스부의 면적을 Sb로, 상기 Sa+Sb를 St로 규정할 때, 0.383 ≤ Sa/Sb ≤ 12일 수 있으며, 0.277 ≤ Sa/St ≤ 0.923일 수 있다.
한편, 상기 표 1에 나타난 제1 내지 제3 리드부 사이에 마련된 제1 및 제2외부 스페이스부의 수치에 따른 딜라미네이션 불량 발생여부 및 ESL 수치는 상기 제4 내지 제6 리드부 사이에 마련된 스페이스부의 수치에도 동일하게 적용될 수 있다.
도 12는 본 발명의 적층 세라믹 커패시터에서 리드부의 일 실시 형태를 나타낸 평면도이다.
도 12를 참조하면, 제1 및 제2 내부 전극(1200, 1300)의 제1 내지 제6 리드부(1210-1240, 1310, 1320)와 세라믹 본체(110)가 연결되는 부분 중 적어도 한쪽 변은 직선으로 이루어진 경사 연장부로만 구성될 수 있다.
여기서, 제1 및 제2 내부 전극(1200, 1300)과, 제1 내지 제6 외부 전극(141-146)의 다른 형성 구조는 앞서 설명한 일 실시 형태와 유사하므로 중복을 피하기 위하여 이에 대한 구체적인 설명을 생략한다.
도 13은 본 발명의 적층 세라믹 커패시터에서 리드부의 다른 일 형태를 나타낸 평면도이다.
도 13을 참조하면, 제1 내부 전극(1200')에서 제1 및 제2 리드부(1210', 1220')과, 제4 및 제5 리드부(1230', 1240')을 서로 연결하며 세라믹 본체(110)의 제1 및 제2 주면(S1, S2)에 각각 연결되는 변은 하나의 곡선으로 이루어질 수 있다.
또한, 제2 내부 전극(1300')의 제3 및 제6 리드부(1310', 1320')는 세라믹 본체(110)의 실장 면과 연결되는 양 변이 곡선으로 이루어질 수 있다.
여기서, 제1 및 제2 내부 전극(1200', 1300')과, 제1 내지 제6 외부 전극(141-146)의 기본적인 구조는 앞서 설명한 일 실시 형태와 유사하므로 중복을 피하기 위하여 이에 대한 구체적인 설명을 생략한다.
적층 세라믹 커패시터의 실장 기판
도 14는 도 8의 적층 세라믹 커패시터가 기판에 실장된 모습을 도시한 사시도이고, 도 15는 도 14의 단면도이다.
도 14 및 도 15를 참조하면, 본 실시 형태에 따른 적층 세라믹 커패시터의 실장 기판(200)은 적층 세라믹 커패시터가 실장되는 기판(210)과, 기판(210)의 상면에 서로 이격되게 형성된 제1 내지 제3 전극 패드(221, 222, 223)를 포함한다.
이때, 적층 세라믹 커패시터는 제1 내지 제3 외부 전극(141-143)이 각각 제1 내지 제3 전극 패드(221, 222, 223) 위에 접촉되게 위치한 상태에서 솔더(230)에 의해 기판(210)과 전기적으로 연결될 수 있다.
도 15에서 도면 부호 224는 접지 단자를, 도면 부호 225는 전원 단자를 나타낸다.
한편, 본 실시 형태는 도 8의 적층 세라믹 커패시터를 실장하는 형태로 도시하여 설명하고 있으나, 본 발명은 이에 한정되는 것은 아니며, 일 예로서, 도 1 및 도 5에 도시된 적층 세라믹 커패시터도 유사한 구조로 기판에 실장하여 실장 기판을 구성할 수 있다.
본 발명은 상술한 실시 형태 및 첨부된 도면에 의해 한정되는 것이 아니며, 첨부된 청구 범위에 의해 한정하고자 한다.
따라서, 청구 범위에 기재된 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 당 기술 분야의 통상의 지식을 가진 자에 의해 다양한 형태의 치환, 변형 및 변경이 가능할 것이며, 이 또한 본 발명의 범위에 속한다고 할 것이다.
100, 100', 100” ; 적층 세라믹 커패시터
110 ; 세라믹 본체
111 ; 유전체층
112, 113 ; 커버층
120, 1200, 1200' ; 제1 및 내부 전극
121-124 ; 제1 내지 제4 리드부
130, 1300. 1300' ; 제2 내부 전극
131, 132 ; 제5 및 제6 리드부
141-146 ; 제1 내지 제6 외부 전극
200 ; 실장 기판
210 ; 기판
221, 222, 223 ; 제1 내지 제3 전극 패드
230 ; 솔더

Claims (34)

  1. 복수의 유전체층이 폭 방향으로 적층되는 세라믹 본체;
    상기 유전체층을 사이에 두고 번갈아 배치되는 복수의 제1 및 제2 내부 전극을 포함하는 액티브층;
    상기 제1 내부 전극에서 상기 세라믹 본체의 일 면을 통해 노출되도록 연장되게 형성되며, 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되는 제1 및 제2 리드부;
    상기 제2 내부 전극에서 상기 세라믹 본체의 일 면을 통해 노출되도록 연장되게 형성되며, 상기 제1 및 제2 리드부 사이에 배치되는 제3 리드부;
    상기 세라믹 본체의 일 면에 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되며, 상기 제1 및 제2 리드부와 각각 접속되는 제1 및 제2 외부 전극; 및
    상기 세라믹 본체의 일 면에 상기 제1 및 제2 외부 전극 사이에 배치되며, 상기 제3 리드부와 접속되는 제3 외부 전극; 을 포함하며,
    상기 제1 내지 제3 리드부 중 적어도 하나는, 상기 세라믹 본체의 일 면과 연결되는 적어도 한쪽 변이, 상기 제1 및 제2 내부 전극으로부터 경사지게 연장된 경사 연장부와, 상기 경사 연장부에서 상기 세라믹 본체의 일 면을 향해 수직으로 연장된 수직 연장부로 이루어지며,
    상기 제1 또는 제2 리드부와 상기 제3 리드부의 수직 연장부 사이에 마련되는 제1 스페이스부의 면적을 Sa로, 상기 제1 또는 제2 리드부와 상기 제3 리드부의 경사 연장부 사이에 마련되는 제2 스페이스부의 면적을 Sb로 규정할 때, 0.383 ≤ Sa/Sb ≤ 12인 적층 세라믹 커패시터.
  2. 제1항에 있어서,
    상기 제1 및 제2 내부 전극은 상기 세라믹 본체의 길이 방향의 양 측면으로부터 이격되게 배치되는 적층 세라믹 커패시터.
  3. 삭제
  4. 삭제
  5. 복수의 유전체층이 폭 방향으로 적층되는 세라믹 본체;
    상기 유전체층을 사이에 두고 번갈아 배치되는 복수의 제1 및 제2 내부 전극을 포함하는 액티브층;
    상기 제1 내부 전극에서 상기 세라믹 본체의 일 면을 통해 노출되도록 연장되게 형성되며, 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되는 제1 및 제2 리드부;
    상기 제2 내부 전극에서 상기 세라믹 본체의 일 면을 통해 노출되도록 연장되게 형성되며, 상기 제1 및 제2 리드부 사이에 배치되는 제3 리드부;
    상기 세라믹 본체의 일 면에 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되며, 상기 제1 및 제2 리드부와 각각 접속되는 제1 및 제2 외부 전극; 및
    상기 세라믹 본체의 일 면에 상기 제1 및 제2 외부 전극 사이에 배치되며, 상기 제3 리드부와 접속되는 제3 외부 전극; 을 포함하며,
    상기 제1 내지 제3 리드부 중 적어도 하나는, 상기 세라믹 본체의 일 면과 연결되는 적어도 한쪽 변이, 상기 제1 및 제2 내부 전극으로부터 경사지게 연장된 경사 연장부와, 상기 경사 연장부에서 상기 세라믹 본체의 일 면을 향해 수직으로 연장된 수직 연장부로 이루어지며,
    상기 제1 또는 제2 리드부와 상기 제3 리드부의 수직 연장부 사이에 마련되는 제1 스페이스부의 면적을 Sa로, 상기 제1 또는 제2 리드부와 상기 제3 리드부의 경사 연장부 사이에 마련하는 제2 스페이스부의 면적을 Sb로, Sa+Sb를 St로 규정할 때, 0.277 ≤ Sa/St ≤ 0.923인 적층 세라믹 커패시터.
  6. 제1항에 있어서,
    상기 제1 내지 제3 외부 전극은 상기 세라믹 본체의 폭 방향의 양 측면의 일부로 각각 연장되게 형성되는 적층 세라믹 커패시터.
  7. 제1항에 있어서,
    상기 제1 내지 제3 외부 전극은, 각각의 대응되는 리드부와 접촉되어 연결된 도전층 및 상기 도전층을 덮도록 형성된 도금층을 포함하는 적층 세라믹 커패시터.
  8. 제7항에 있어서,
    상기 도금층은, 상기 도전층을 덮도록 형성된 니켈(Ni) 도금층 및 상기 니켈 도금층을 덮도록 형성된 주석(Sn) 도금층을 포함하는 적층 세라믹 커패시터.
  9. 복수의 유전체층이 폭 방향으로 적층되는 세라믹 본체;
    상기 유전체층을 사이에 두고 번갈아 배치되는 복수의 제1 및 제2 내부 전극을 포함하는 액티브층;
    상기 제1 내부 전극에서 상기 세라믹 본체의 일 면을 통해 노출되도록 연장되게 형성되며, 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되는 제1 및 제2 리드부;
    상기 제2 내부 전극에서 상기 세라믹 본체의 일 면을 통해 노출되도록 연장되게 형성되며, 상기 제1 및 제2 리드부 사이에 배치되는 제3 리드부;
    상기 세라믹 본체의 일 면에 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되며, 상기 제1 및 제2 리드부와 각각 접속되는 제1 및 제2 외부 전극; 및
    상기 세라믹 본체의 일 면에 상기 제1 및 제2 외부 전극 사이에 배치되며, 상기 제3 리드부와 접속되는 제3 외부 전극; 을 포함하며,
    상기 제1 내지 제3 리드부 중 적어도 하나는, 상기 세라믹 본체의 일 면과 연결되는 적어도 한쪽 변 중 적어도 일부가 경사 연장부로 이루어지며,
    상기 제1 내부 전극에서 상기 세라믹 본체의 일 면과 대향되는 타 면을 통해 노출되도록 연장되게 형성되며, 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되는 제4 및 제5 리드부;
    상기 제2 내부 전극에서 상기 세라믹 본체의 일 면과 대향되는 타 면을 통해 노출되도록 연장되게 형성되며, 상기 제4 및 제5 리드부 사이에 배치되는 제6 리드부; 및
    상기 세라믹 본체의 일 면과 대향되는 타 면에 배치되는 절연층; 을 포함하는 적층 세라믹 커패시터.
  10. 복수의 유전체층이 폭 방향으로 적층되는 세라믹 본체;
    상기 유전체층을 사이에 두고 번갈아 배치되는 복수의 제1 및 제2 내부 전극을 포함하는 액티브층;
    상기 제1 내부 전극에서 상기 세라믹 본체의 일 면을 통해 노출되도록 연장되게 형성되며, 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되는 제1 및 제2 리드부;
    상기 제2 내부 전극에서 상기 세라믹 본체의 일 면을 통해 노출되도록 연장되게 형성되며, 상기 제1 및 제2 리드부 사이에 배치되는 제3 리드부;
    상기 세라믹 본체의 일 면에 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되며, 상기 제1 및 제2 리드부와 각각 접속되는 제1 및 제2 외부 전극; 및
    상기 세라믹 본체의 일 면에 상기 제1 및 제2 외부 전극 사이에 배치되며, 상기 제3 리드부와 접속되는 제3 외부 전극; 을 포함하며,
    상기 제1 내지 제3 리드부 중 적어도 하나는 상기 세라믹 본체의 일 면과 연결되는 적어도 한쪽 변 중 적어도 일부가 경사 연장부로 이루어지며,
    상기 제1 내부 전극은 길이 방향으로 서로 이격되며 상기 세라믹 본체의 일 면과 대향되는 타 면으로 노출된 제4 및 제5 리드부를 가지며,
    상기 제2 내부 전극은 상기 세라믹 본체의 일 면과 대향되는 타 면으로 노출되되 상기 제4 및 제5 리드부 사이에 각각 이격되어 형성된 제6 리드부를 가지며,
    상기 세라믹 본체의 일 면과 대향되는 타 면에 길이 방향으로 서로 이격되어 형성되며, 상기 제4 및 제5 리드부와 각각 연결된 제4 및 제5 외부 전극; 및
    상기 세라믹 본체의 일 면과 대향되는 타 면에 상기 제4 및 제5 외부 전극과 각각 이격되어 형성되며, 상기 제6 리드부와 연결된 제6 외부 전극; 을 포함하는 적층 세라믹 커패시터.
  11. 제9항에 있어서,
    상기 제4 내지 제6 리드부 중 적어도 하나는 상기 세라믹 본체의 일 면과 대향되는 타 면과 연결되는 적어도 한쪽 변 중 일부가 경사 연장부로 이루어지는 적층 세라믹 커패시터.
  12. 제9항에 있어서,
    상기 제4 내지 제6 리드부 중 적어도 하나는 상기 제1 또는 제2 내부 전극으로부터 경사지게 연장된 경사 연장부와 상기 경사 연장부에서 상기 세라믹 본체의 일 면과 대향되는 타 면을 향해 수직으로 연장된 수직 연장부를 포함하는 적층 세라믹 커패시터.
  13. 제9항에 있어서,
    상기 제4 내지 제6 리드부는 상기 제1 및 제2 내부 전극으로부터 경사지게 연장된 경사 연장부와 상기 경사 연장부에서 상기 세라믹 본체의 일 면과 대향되는 타 면을 향해 수직으로 연장된 수직 연장부를 포함하며,
    상기 제4 또는 제5 리드부와 상기 제6 리드부의 수직 연장부 사이에 마련되는 제1 스페이스부의 면적을 Sa로, 상기 제4 또는 제5 리드부와 상기 제6 리드부의 경사 연장부 사이에 마련되는 제2 스페이스부의 면적을 Sb로 규정할 때, 0.383 ≤ Sa/Sb ≤ 12인 적층 세라믹 커패시터.
  14. 제9항에 있어서,
    상기 제4 내지 제6 리드부는 상기 제1 및 제2 내부 전극으로부터 경사지게 연장된 경사 연장부와 상기 경사 연장부에서 상기 세라믹 본체의 일 면과 대향되는 타 면을 향해 수직으로 연장된 수직 연장부를 포함하며,
    상기 제4 또는 제5 리드부와 상기 제6 리드부의 수직 연장부 사이에 마련되는 제1 스페이스부의 면적을 Sa로, 상기 제4 또는 제5 리드부와 상기 제6 리드부의 경사 연장부 사이에 마련하는 제2 스페이스부의 면적을 Sb로, Sa+Sb를 St로 규정할 때, 0.277 ≤ Sa/St ≤ 0.923인 적층 세라믹 커패시터.
  15. 제10항에 있어서,
    상기 제4 내지 제6 외부 전극은 상기 세라믹 본체의 폭 방향의 양 측면의 일부로 각각 연장되게 형성되는 적층 세라믹 커패시터.
  16. 제10항에 있어서,
    상기 제4 내지 제6 외부 전극은, 각각의 대응되는 리드부와 접촉되어 연결된 도전층 및 상기 도전층을 덮도록 형성된 도금층을 포함하는 적층 세라믹 커패시터.
  17. 제16항에 있어서,
    상기 도금층은, 상기 도전층을 덮도록 형성된 니켈(Ni) 도금층 및 상기 니켈 도금층을 덮도록 형성된 주석(Sn) 도금층을 포함하는 적층 세라믹 커패시터.
  18. 제1항에 있어서,
    상기 액티브층의 폭 방향의 양 측면에 배치된 커버층을 더 포함하는 적층 세라믹 커패시터.
  19. 제1항에 있어서,
    상기 경사 연장부가 곡선으로 이루어지는 적층 세라믹 커패시터.
  20. 제11항에 있어서,
    상기 경사 연장부가 곡선으로 이루어지는 적층 세라믹 커패시터.
  21. 복수의 유전체층이 폭 방향으로 적층되는 세라믹 본체;
    상기 유전체층을 사이에 두고 번갈아 배치되는 복수의 제1 및 제2 내부 전극을 포함하는 액티브층;
    상기 제1 내부 전극에서 상기 세라믹 본체의 일 면을 통해 노출되도록 연장되게 형성되며, 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되는 제1 및 제2 리드부;
    상기 제2 내부 전극에서 상기 세라믹 본체의 일 면을 통해 노출되도록 연장되게 형성되며, 상기 제1 및 제2 리드부 사이에 배치되는 제3 리드부;
    상기 세라믹 본체의 일 면에 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되며, 상기 제1 및 제2 리드부와 각각 접속되는 제1 및 제2 외부 전극; 및
    상기 세라믹 본체의 일 면에 상기 제1 및 제2 외부 전극 사이에 배치되며, 상기 제3 리드부와 접속되는 제3 외부 전극; 을 포함하며,
    상기 제1 및 제2 리드부를 서로 연결하며 상기 세라믹 본체의 일 면과 연결되는 변이 하나의 곡선으로 이루어지며,
    상기 제3 리드부는 상기 세라믹 본체의 일 면과 연결되는 적어도 한쪽 변 중 적어도 일부가 곡선으로 이루어지며,
    상기 제1 내부 전극은 길이 방향으로 서로 이격되며 상기 세라믹 본체의 일면과 대향되는 타 면으로 노출된 제4 및 제5 리드부를 가지며,
    상기 제2 내부 전극은 상기 세라믹 본체의 일 면과 대향되는 타 면으로 노출되되 상기 제4 및 제5 리드부 사이에 각각 이격되어 형성된 제6 리드부를 가지며,
    상기 세라믹 본체의 일 면과 대향되는 타 면에 길이 방향으로 서로 이격되어 형성되며, 상기 제4 및 제5 리드부와 각각 연결된 제4 및 제5 외부 전극; 및
    상기 세라믹 본체의 일 면과 대향되는 타 면에 상기 제4 및 제5 외부 전극과 각각 이격되어 형성되며, 상기 제6 리드부와 연결된 제6 외부 전극; 을 포함하는 적층 세라믹 커패시터.
  22. 제21항에 있어서,
    상기 제1 및 제2 내부 전극은 상기 세라믹 본체의 길이 방향의 양 측면으로부터 이격되게 배치되는 적층 세라믹 커패시터.
  23. 복수의 유전체층이 폭 방향으로 적층되는 세라믹 본체;
    상기 유전체층을 사이에 두고 번갈아 배치되는 복수의 제1 및 제2 내부 전극을 포함하는 액티브층;
    상기 제1 내부 전극에서 상기 세라믹 본체의 일 면을 통해 노출되도록 연장되게 형성되며, 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되는 제1 및 제2 리드부;
    상기 제2 내부 전극에서 상기 세라믹 본체의 일 면을 통해 노출되도록 연장되게 형성되며, 상기 제1 및 제2 리드부 사이에 배치되는 제3 리드부;
    상기 세라믹 본체의 일 면에 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되며, 상기 제1 및 제2 리드부와 각각 접속되는 제1 및 제2 외부 전극; 및
    상기 세라믹 본체의 일 면에 상기 제1 및 제2 외부 전극 사이에 배치되며, 상기 제3 리드부와 접속되는 제3 외부 전극; 을 포함하며,
    상기 제1 및 제2 리드부를 서로 연결하며 상기 세라믹 본체의 일 면과 연결되는 변이 하나의 곡선으로 이루어지며,
    상기 제3 리드부는 상기 세라믹 본체의 일 면과 연결되는 적어도 한쪽 변 중 적어도 일부가 곡선으로 이루어지며,
    상기 제1 내부 전극에서 상기 세라믹 본체의 일 면과 대향되는 타 면을 통해 노출되도록 연장되게 형성되며, 상기 세라믹 본체의 길이 방향을 따라 서로 이격되게 배치되는 제4 및 제5 리드부;
    상기 제2 내부 전극에서 상기 세라믹 본체의 일 면과 대향되는 타 면을 통해 노출되도록 연장되게 형성되며, 상기 제4 및 제5 리드부 사이에 배치되는 제6 리드부; 및
    상기 세라믹 본체의 일면과 대향되는 타 면에 배치되는 절연층; 을 포함하는 적층 세라믹 커패시터.
  24. 삭제
  25. 제21항에 있어서,
    상기 제4 및 제5 리드부를 서로 연결하며 상기 세라믹 본체의 일 면과 대향되는 타 면에 연결되는 변이 하나의 곡선으로 이루어지며,
    상기 제6 리드부는 상기 세라믹 본체의 일 면과 대향되는 타 면에 연결되는 적어도 한쪽 변 중 적어도 일부가 곡선으로 이루어지는 적층 세라믹 커패시터.
  26. 삭제
  27. 제5항에 있어서,
    상기 제1 내지 제3 외부 전극은 상기 세라믹 본체의 폭 방향의 양 측면의 일부로 각각 연장되게 형성되는 적층 세라믹 커패시터.
  28. 제5항에 있어서,
    상기 제1 내지 제3 외부 전극은, 각각의 대응되는 리드부와 접촉되어 연결된 도전층 및 상기 도전층을 덮도록 형성된 도금층을 포함하는 적층 세라믹 커패시터.
  29. 제10항에 있어서,
    상기 제4 내지 제6 리드부 중 적어도 하나는 상기 세라믹 본체의 일 면과 대향되는 타 면과 연결되는 적어도 한쪽 변 중 일부가 경사 연장부로 이루어지는 적층 세라믹 커패시터.
  30. 제10항에 있어서,
    상기 제4 내지 제6 리드부 중 적어도 하나는 상기 제1 또는 제2 내부 전극으로부터 경사지게 연장된 경사 연장부와 상기 경사 연장부에서 상기 세라믹 본체의 일 면과 대향되는 타 면을 향해 수직으로 연장된 수직 연장부를 포함하는 적층 세라믹 커패시터.
  31. 제10항에 있어서,
    상기 제4 내지 제6 리드부는 상기 제1 및 제2 내부 전극으로부터 경사지게 연장된 경사 연장부와 상기 경사 연장부에서 상기 세라믹 본체의 일 면과 대향되는 타 면을 향해 수직으로 연장된 수직 연장부를 포함하며,
    상기 제4 또는 제5 리드부와 상기 제6 리드부의 수직 연장부 사이에 마련되는 제1 스페이스부의 면적을 Sa로, 상기 제4 또는 제5 리드부와 상기 제6 리드부의 경사 연장부 사이에 마련되는 제2 스페이스부의 면적을 Sb로 규정할 때, 0.383 ≤ Sa/Sb ≤ 12인 적층 세라믹 커패시터.
  32. 제10항에 있어서,
    상기 제4 내지 제6 리드부는 상기 제1 및 제2 내부 전극으로부터 경사지게 연장된 경사 연장부와 상기 경사 연장부에서 상기 세라믹 본체의 일 면과 대향되는 타 면을 향해 수직으로 연장된 수직 연장부를 포함하며,
    상기 제4 또는 제5 리드부와 상기 제6 리드부의 수직 연장부 사이에 마련되는 제1 스페이스부의 면적을 Sa로, 상기 제4 또는 제5 리드부와 상기 제6 리드부의 경사 연장부 사이에 마련하는 제2 스페이스부의 면적을 Sb로, Sa+Sb를 St로 규정할 때, 0.277 ≤ Sa/St ≤ 0.923인 적층 세라믹 커패시터.
  33. 제23항에 있어서,
    상기 제4 및 제5 리드부를 서로 연결하며 상기 세라믹 본체의 일 면과 대향되는 타 면에 연결되는 변이 하나의 곡선으로 이루어지며,
    상기 제6 리드부는 상기 세라믹 본체의 일 면과 대향되는 타 면에 연결되는 적어도 한쪽 변 중 적어도 일부가 곡선으로 이루어지는 적층 세라믹 커패시터.
  34. 상부에 제1 내지 제3 전극 패드를 갖는 기판; 및
    상기 제1 내지 제3 전극 패드 위에 제1 내지 제3 외부 전극이 각각 배치되는 제1항, 제2항, 제5항 내지 제23항, 제25항, 및 제27항 내지 제33항 중 어느 한 항의 적층 세라믹 커패시터; 를 포함하는 적층 세라믹 커패시터의 실장 기판.
KR1020140084594A 2013-10-31 2014-07-07 적층 세라믹 커패시터 및 그 실장 기판 KR101514604B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2014203082A JP6247188B2 (ja) 2013-10-31 2014-10-01 積層セラミックキャパシタ
US14/518,835 US9524825B2 (en) 2013-10-31 2014-10-20 Multilayer ceramic capacitor and board for mounting thereof
CN201710322397.XA CN107134364B (zh) 2013-10-31 2014-10-22 多层陶瓷电容器及用于安装该多层陶瓷电容器的板
CN201410569333.6A CN104599842B (zh) 2013-10-31 2014-10-22 多层陶瓷电容器及用于安装该多层陶瓷电容器的板

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020130131110A KR20140038916A (ko) 2013-10-31 2013-10-31 적층 세라믹 커패시터 및 그 실장 기판
KR1020130131110 2013-10-31

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020140160582A Division KR102018306B1 (ko) 2013-10-31 2014-11-18 적층 세라믹 커패시터 및 그 실장 기판

Publications (1)

Publication Number Publication Date
KR101514604B1 true KR101514604B1 (ko) 2015-04-23

Family

ID=50647016

Family Applications (3)

Application Number Title Priority Date Filing Date
KR1020130131110A KR20140038916A (ko) 2013-10-31 2013-10-31 적층 세라믹 커패시터 및 그 실장 기판
KR1020140084594A KR101514604B1 (ko) 2013-10-31 2014-07-07 적층 세라믹 커패시터 및 그 실장 기판
KR1020140160582A KR102018306B1 (ko) 2013-10-31 2014-11-18 적층 세라믹 커패시터 및 그 실장 기판

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020130131110A KR20140038916A (ko) 2013-10-31 2013-10-31 적층 세라믹 커패시터 및 그 실장 기판

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020140160582A KR102018306B1 (ko) 2013-10-31 2014-11-18 적층 세라믹 커패시터 및 그 실장 기판

Country Status (2)

Country Link
KR (3) KR20140038916A (ko)
CN (2) CN107134364B (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10109424B2 (en) 2014-04-22 2018-10-23 Industry-Academic Cooperation Foundation Yonsei University Multilayer ceramic capacitor using poling process for reduction of vibration
JP2015019079A (ja) 2014-08-13 2015-01-29 株式会社村田製作所 積層セラミック電子部品
JP2014220528A (ja) 2014-08-13 2014-11-20 株式会社村田製作所 積層コンデンサ
JP2014222783A (ja) 2014-08-13 2014-11-27 株式会社村田製作所 積層コンデンサ及び積層コンデンサの実装構造体
JP2014241452A (ja) 2014-08-13 2014-12-25 株式会社村田製作所 積層セラミック電子部品
JP2015019083A (ja) 2014-08-13 2015-01-29 株式会社村田製作所 積層コンデンサ及び積層コンデンサの実装構造体
JP2014239259A (ja) 2014-08-13 2014-12-18 株式会社村田製作所 積層コンデンサ及び積層コンデンサの実装構造体
JP2015065455A (ja) 2014-11-13 2015-04-09 株式会社村田製作所 3端子型コンデンサ
JP2015035630A (ja) 2014-11-13 2015-02-19 株式会社村田製作所 3端子型コンデンサ
JP2015079980A (ja) 2014-12-04 2015-04-23 株式会社村田製作所 3端子型コンデンサ
US9214282B1 (en) 2014-12-08 2015-12-15 Murata Manufacturing Co., Ltd. Three-terminal capacitor
KR20220048221A (ko) * 2020-10-12 2022-04-19 삼성전기주식회사 적층형 커패시터

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004140211A (ja) * 2002-10-18 2004-05-13 Murata Mfg Co Ltd 積層コンデンサ
KR100616687B1 (ko) * 2005-06-17 2006-08-28 삼성전기주식회사 적층형 칩 커패시터
KR100691145B1 (ko) * 2004-12-16 2007-03-09 삼성전기주식회사 적층형 칩 커패시터
KR20130022825A (ko) * 2011-08-26 2013-03-07 삼성전기주식회사 적층 세라믹 커패시터

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6048230U (ja) * 1983-09-11 1985-04-04 株式会社村田製作所 積層コンデンサ
JP2002203736A (ja) * 2000-12-28 2002-07-19 Nec Tokin Corp 積層セラミックコンデンサの製造方法
JP2002299152A (ja) * 2001-03-29 2002-10-11 Kyocera Corp コンデンサ
JP3788329B2 (ja) * 2001-11-29 2006-06-21 株式会社村田製作所 コンデンサアレイ
US6829134B2 (en) * 2002-07-09 2004-12-07 Murata Manufacturing Co., Ltd. Laminated ceramic electronic component and method for manufacturing the same
JP4864271B2 (ja) * 2002-10-17 2012-02-01 株式会社村田製作所 積層コンデンサ
JP2006100646A (ja) * 2004-09-30 2006-04-13 Taiyo Yuden Co Ltd 積層コンデンサ
KR100920614B1 (ko) 2007-02-05 2009-10-08 삼성전기주식회사 적층형 칩 커패시터
JP2009021512A (ja) * 2007-07-13 2009-01-29 Taiyo Yuden Co Ltd 積層コンデンサ
KR101018254B1 (ko) 2009-10-23 2011-03-03 삼성전기주식회사 적층형 칩 캐패시터
JP5035318B2 (ja) * 2009-10-23 2012-09-26 Tdk株式会社 積層型コンデンサ
KR101525645B1 (ko) * 2011-09-02 2015-06-03 삼성전기주식회사 적층 세라믹 커패시터
KR101872524B1 (ko) * 2011-11-14 2018-06-28 삼성전기주식회사 적층 세라믹 전자부품 및 그 제조방법
KR101309479B1 (ko) * 2012-05-30 2013-09-23 삼성전기주식회사 적층 칩 전자부품, 그 실장 기판 및 포장체

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004140211A (ja) * 2002-10-18 2004-05-13 Murata Mfg Co Ltd 積層コンデンサ
KR100691145B1 (ko) * 2004-12-16 2007-03-09 삼성전기주식회사 적층형 칩 커패시터
KR100616687B1 (ko) * 2005-06-17 2006-08-28 삼성전기주식회사 적층형 칩 커패시터
KR20130022825A (ko) * 2011-08-26 2013-03-07 삼성전기주식회사 적층 세라믹 커패시터

Also Published As

Publication number Publication date
CN104599842B (zh) 2017-10-31
CN104599842A (zh) 2015-05-06
CN107134364B (zh) 2019-07-30
KR20140038916A (ko) 2014-03-31
KR20150050519A (ko) 2015-05-08
KR102018306B1 (ko) 2019-09-05
CN107134364A (zh) 2017-09-05

Similar Documents

Publication Publication Date Title
KR101514610B1 (ko) 적층 세라믹 커패시터 및 그 실장 기판
KR101514604B1 (ko) 적층 세라믹 커패시터 및 그 실장 기판
KR101892792B1 (ko) 적층 세라믹 커패시터 및 그 실장 기판
US10340086B2 (en) Multilayer ceramic capacitor and board having the same
KR101514607B1 (ko) 적층 세라믹 커패시터 및 그 실장 기판
KR101598289B1 (ko) 적층 세라믹 커패시터 및 그 실장 기판
US9396879B2 (en) Multilayer ceramic capacitor and board having the same
JP6247188B2 (ja) 積層セラミックキャパシタ
US10136518B2 (en) Multilayer ceramic capacitor having three external electrodes and board having the same
KR102483618B1 (ko) 적층 세라믹 커패시터 및 그 실장 기판
KR102193956B1 (ko) 적층 세라믹 커패시터 및 그 실장 기판
JP2015088747A5 (ko)
KR20150019732A (ko) 적층 세라믹 커패시터 및 적층 세라믹 커패시터 실장 기판
KR102145316B1 (ko) 적층 세라믹 커패시터 및 그 실장 기판

Legal Events

Date Code Title Description
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180403

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190401

Year of fee payment: 5