KR101224728B1 - 기판 콘택트 개구 - Google Patents

기판 콘택트 개구 Download PDF

Info

Publication number
KR101224728B1
KR101224728B1 KR1020100110384A KR20100110384A KR101224728B1 KR 101224728 B1 KR101224728 B1 KR 101224728B1 KR 1020100110384 A KR1020100110384 A KR 1020100110384A KR 20100110384 A KR20100110384 A KR 20100110384A KR 101224728 B1 KR101224728 B1 KR 101224728B1
Authority
KR
South Korea
Prior art keywords
buffer layer
bump
substrate
pad
ball
Prior art date
Application number
KR1020100110384A
Other languages
English (en)
Other versions
KR20110128120A (ko
Inventor
첸-화 유
지운이 우
Original Assignee
타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 filed Critical 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드
Publication of KR20110128120A publication Critical patent/KR20110128120A/ko
Application granted granted Critical
Publication of KR101224728B1 publication Critical patent/KR101224728B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/038Post-treatment of the bonding area
    • H01L2224/0381Cleaning, e.g. oxide removal step, desmearing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05022Disposition the internal layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • H01L2224/05572Disposition the external layer being disposed in a recess of the surface the external layer extending out of an opening
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05639Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05664Palladium [Pd] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05666Titanium [Ti] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05681Tantalum [Ta] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05684Tungsten [W] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • H01L2224/0603Bonding areas having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0618Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/06181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13005Structure
    • H01L2224/13006Bump connector larger than the underlying bonding area, e.g. than the under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/1401Structure
    • H01L2224/1403Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/141Disposition
    • H01L2224/1418Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/14181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3192Multilayer coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49822Multilayer substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01072Hafnium [Hf]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01073Tantalum [Ta]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01084Polonium [Po]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01322Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Wire Bonding (AREA)

Abstract

유기물 기판, 세라믹 기판, 실리콘 또는 유리 인터포져, 고밀도 인터커넥트(high-density interconnect), 인쇄 회로 기판, 또는 이와 유사한 것과 같은 기판을 위한 UBM(under-bump metallization) 구조가 제공된다. 콘택트 패드의 적어도 일부분이 노출되도록 버퍼 레이어가 기판 위에 있는 콘택트 패드 위로 형성된다. 도전체 패드는 개구 내에 형성되며 상기 버퍼 레이어의 적어도 일부분 위로 연장한다. 상기 도전체 패드는 균일한 두께 및/또는 비평면 형상의 표면을 가질 수 있다. 상기 기판은 다른 기판 및/또는 다이로 부착될 수 있다.

Description

기판 콘택트 개구{Substrate Contact Opening}
여기서 개시되는 내용은 일반적으로 반도체 장치에 관한 것이며, 더욱 상세하게는 기판 콘택트 개구에 관한 것이다.
집적 회로(IC; Integrated Circuit)의 발명 이후로, 다양한 전자 소자(예컨대, 트랜지스터, 다이오드, 저항기, 커패시터, 등등)의 집적 밀도가 계속 발전하였기 때문에 반도체 산업은 지속적으로 급격한 성장을 경험하였다. 대부분, 집적 밀도의 이런 발전은 더 많은 소자들이 주어진 영역으로 집적될 수 있도록 계속 최소 소자 크기(minimum feature size)를 줄임으로써 이루어져 왔다.
지난 수십 년간 반도체 패키징에 있어서도 많은 변화가 이루어져서 반도체 업계 전체에 영향을 끼쳐왔다. 일반적으로 표면 실장 기술(SMT; surface-mount technology)과 볼 그리드 어레이(BGA; ball grid array) 패키지의 도입이 광범위한 IC 소자의 조립에 대한 처리량을 높이기 위한 중요한 단계가 되었으며, 동시에 이는 인쇄 회로 기판(PCB; printed circuit board)에서 패드 피치(pad pitch)의 감소를 가능케 하였다. 통상적으로 패키징된 IC는 기본적으로 다이 위에 있는 금속 패드(metal pad)와 몰드 수지 패키지(molded resin package) 밖으로 연장된 전극 사이가 미세한 금 와이어(gold wire)에 의해 상호 연결되는 구조를 갖는다. 반면에, 일부 BGA 패키지는 실리콘 인터포져(silicon interposer), 유기물 기판(organic substrate), 세라믹 기판, 또는 이와 유사한 것과 같은 패키징 기판(packaging substrate)에 있는 콘택트와 다이 위에 있는 콘택트 사이의 전기적 연결을 제공하기 위하여 솔더 범프(bumps of solder)를 이용하고, 패키징 기판과 PCB에 있는 콘택트 사이의 전기적 연결을 만들기 위하여 솔더 볼(balls of solder)을 이용한다. 이와 유사하게, 일부 CSP(chip size packaging) 패키지는 다이와 PCB, 다른 다이와 웨이퍼, 또는 이와 유사한 것에 있는 콘택트 사이에 직접적으로 전기적 연결을 만들기 위하여 솔더 볼을 이용한다. 이런 기술은 다중(multiple) 다이 및/또는 웨이퍼를 상호 연결하는데도 이용될 수 있다. 이러한 상호 연결을 형성하는 다양한 레이어는 일반적으로 서로 다른 열팽창 계수(CTE)를 갖는다. 결과적으로, 접합 영역에서 상대적으로 큰 응력이 나타날 수 있으며, 이는 때때로 크랙(crack)의 형성을 야기한다.
유기물 기판, 세라믹 기판, 실리콘 또는 유리 인터포져, 고밀도 인터커넥트(high-density interconnect), 인쇄 회로 기판, 또는 이와 유사한 것과 같은 기판을 위한 UBM(under-bump metallization) 구조가 제공된다. 콘택트 패드의 적어도 일부분이 노출되도록 버퍼 레이어가 기판 위에 있는 콘택트 패드 위로 형성된다. 도전체 패드는 개구 내에 형성되며 상기 버퍼 레이어의 적어도 일부분 위로 연장한다. 상기 도전체 패드는 균일한 두께 및/또는 비평면 형상의 표면을 가질 수 있다. 상기 기판은 다른 기판 및/또는 다이로 부착될 수 있다.
다른 실시 예에 있어서, 추가적인 버퍼 레이어는 상기 도전체 패드의 적어도 일부분이 노출되도록 상기 도전체 패드 위로 형성 및 패터닝된다. 그 후에, 추가적인 도전체 패드가 상기 추가적인 버퍼 레이어의 적어도 일부분 위로 형성되어 밑에 있는 상기 도전체 패드와 접촉할 수 있다.
이 외에도 다른 실시 예가 개시될 것이다.
본 발명의 실시 예 및 그 효과의 완전한 이해를 위해서는 첨부된 도면과 함께 후술되는 설명을 참조하기 바란다. 여기서,
도 1은 일 실시 예에 따라 기판으로의 전기적 연결을 제공하는데 이용될 수 있는 콘택트 구조의 단면도이며;
도 2a 및 2b는 다른 실시 예에 따라 기판으로의 전기적 연결을 제공하는데 이용될 수 있는 콘택트 구조의 단면도이며; 그리고
도 3은 또 다른 실시 예에 따르는 다이와 인쇄 회로 기판 사이의 연결 구조의 단면도이다.
여기서 개시되는 실시 예들을 제조하고 사용하는 것에 대하여 이하에서 상세히 설명될 것이다. 그러나, 이런 실시 예들은 특정 내용이 다양하게 변형되어 실시될 수 있는 다수의 적용가능한 발명적 개념을 제공한다는 점이 이해되어야만 할 것이다. 아래에서 설명될 특정 실시 예들은 단지 이런 실시 예들을 제조하고 사용하기 위한 특정한 예일 뿐이며, 본 발명의 범위를 한정하지는 않는다.
여기서 설명되는 실시 예들은 반도체 장치와 같이 사용되기 위한 UBM(under-bump metallization)의 이용과 관련된다. 아래에서 설명되는 바와 같이, 한 기판을 다른 기판에 부착시키기 위하여 기판 위에 있는 UBM 구조를 이용하는 실시 예가 개시된다. 여기서, 각각의 기판은 패키징 기판, 인터포져, 인쇄 회로 기판, 또는 이와 유사한 것이 될 수 있다. 다른 실시 예는 일 이상의 다이를 기판과 전기적으로 연결하는데 이용될 수 있으며. 이어서 이 기판은 다른 기판에 전기적으로 연결될 수 있다. 이런 실시 예들은 예컨대 WLCSP(wafer level chip scale packaging) 공정에도 이용될 수 있다. 다양한 도면과 예시적인 실시 예 전체에 걸쳐서, 동일한 구성요소를 지칭하는데에는 동일한 참조 부호가 사용된다.
도 1은 일 실시 예에 따라 상호 연결된 세 개의 기판 일부분의 단면을 도시한 것이다. 제1기판(100)은 전기 회로를 갖는 일 이상의 다이를 나타낼 수 있다. 제1기판(100)은 벌크 실리콘(bulk silicon), 도핑되거나(doped) 도핑되지 않은(undoped) 기판, 또는 SOI(semiconductor-on-insulator) 기판의 활성 레이어, 또는 이와 유사한 것과 같은 어느 적절한 기판을 포함할 수 있다. 제1기판(100)에 포함되는 전기 회로는 특정 용도에 적합한 어떠한 유형의 회로도 될 수 있다. 예를 들어, 이런 전기 회로는 일 이상의 기능을 수행하도록 상호 연결되는 다양한 NMOS(N-type metal-oxide semiconductor) 및/또는 PMOS(P-type metal-oxide semiconductor) 소자를 포함할 수 있으며, 이는 트랜지스터, 커패시터, 저항기, 다이오드, 포토 다이오드(photo-diode), 퓨즈(fuse), 및 이와 유사한 것이 될 수 있다. 전기 회로가 수행하는 기능은 메모리 구조, 프로세싱 구조, 센서, 증폭기, 전력 분배기, 입력/출력 회로, 또는 이와 유사한 것을 포함할 수 있다. 해당 분야에서 통상적인 지식을 가진 자는 앞서 설명한 사례들은 단지 일부 예시적인 실시 예의 활용을 좀더 설명하기 위한 목적으로 제공된 것이며, 여기서 개시되는 내용을 어떠한 방식으로도 한정하는 것을 의도하지는 않는다. 주어진 용도에 적합한 다른 회로도 사용될 수 있을 것이다.
제1기판(100)은 그 위에 형성되는 전기 회로로 외부의 전기적 연결을 제공하기 위하여 외부 콘택트(102)를 더 포함한다. 제1패시베이션(passivation) 레이어(104)가 패터닝되어 외부 콘택트(102) 위로 개구를 제공하고 밑에 있는 레이어를 다양한 주변 오염물로부터 보호한다. 제1기판(100)의 상부 유전체(dielectric) 레이어는 외부로 노출되면 산화 과정을 겪게 되며, 결과적으로 제1패시베이션 레이어(104)가 가장 위쪽의 유전체 레이어 위로 형성된다. 그 후에, 외부 콘택트(102)의 적어도 일부분이 노출되도록 제1도전성 패드(106)가 제1패시베이션 레이어(104) 위로 형성 및 패터닝된다. 제2패시베이션 레이어(105)는 제1패시베이션 레이어(104) 위로 형성된다. 제2패시베이션 레이어(105)는 폴리이미드(polyimide) 레이어 또는 다른 폴리머 물질과 같은 것이 될 수 있다. 그 후에, UBM(under bump metallization) 레이어(107)가 제2패시베이션 레이어(105) 위로 형성 및 패터닝되어 외부 콘택트(102)로의 전기적 연결을 제공한다. UBM 레이어(107)는 구리, 텅스텐, 알루미늄, 은, 이들의 조합, 또는 이와 유사한 것과 같은 어느 적절한 도전성 물질로 형성될 수 있다.
해당 분야에서 통상적인 지식을 가진 자는 제1기판(100)이 다양한 다른 특징을 포함할 수 있다는 점을 이해할 수 있을 것이다. 예를 들어, 제1기판(100)은 다양한 금속화(metallization) 레이어/유전체 레이어, 비아, 콘택트, 관통 기판 비아(through-substrate via), 패시베이션 레이어, 라이너(liner), 접착/배리어 레이어, 재분배(redistribution) 레이어, 및/또는 이와 유사한 것을 포함할 수 있다.
앞서 설명한 구조를 형성하는데에는 어느 적절한 공정도 사용될 수 있으며 여기서는 그 내용을 상세히 설명하지 않기로 한다. 해당 분야에서 통상적인 지식을 가진 자가 그 내용을 이해하게 되면, 앞선 설명은 특정 실시 예의 특징에 대한 일반적인 설명을 제공하고 있는 것이며 다양한 다른 특징들도 존재할 수 있다는 것을 알 수 있을 것이다. 예들 들어, 다른 회로, 라이너, 배리어 레이어, UBM 구조, 및 이와 유사한 것이 존재할 수 있다. 앞선 설명은 단지 여기서 설명되는 실시 예에 대한 정황을 제공하는 것이며, 여기서 개시되는 내용이나 청구항의 범위를 이런 특정 실시 예로 제한하고자 하는 의도를 가지지 않는다.
도 1은 또한 일 실시 예에 따라 제2기판(120) 및 제3기판(150)을 도시하고 있다. 제2기판(120)은 예컨대 유기물 기판, 세라믹 기판, 실리콘 또는 유리 인터포져, 고밀도 인터커넥트(high-density interconnect), 또는 이와 유사한 것이 될 수 있다. 일 실시 예에 있어서, 제3기판(150)은 PCB가 되나 그 이외에도 다른 유형의 기판을 포함할 수 있다. 일부 실시 예에 있어서, 제2기판(120)은 커패시터, 저항기, 신호 분배 회로(signal distribution circuitry), 및/또는 이와 유사한 것과 같은 전기 소자를 포함할 수 있다. 이러한 회로 소자는 능동 소자, 수동 소자, 또는 능동 및 수동 소자가 조합된 것일 수 있다.
제2기판(120)은 다이측 면(124; die side)(예를 들어, 제1 면)을 따라 존재하는 범프 응력 버퍼 레이어(122; bump stress buffer layer) 및 외부측 면(128; external side)(예를 들어, 제2 면)을 따라 존재하는 제1볼 응력 버퍼 레이어(126; first ball stress buffer layer)를 구비한다. 다이측 면(124)에서, 범프 응력 버퍼 레이어(122)는 범프 버퍼 레이어(132; bump buffer layer)가 위에 형성되는 범프 콘택트(130; bump contact)(예를 들어, 제1 콘택트 패드 또는 제1 전기 콘택트)를 포함한다. 범프 버퍼 레이어(132)는 범프 콘택트(130) 위로 개구를 제공할 수 있도록 패터닝되며, 그에 의해 범프 콘택트(130)의 적어도 일부분을 노출시킨다. 범프 도전체 패드(134; bump conductor pad)는 이런 개구 내에 형성되며 범프 버퍼 레이어(132) 상면의 적어도 일부분과 겹쳐진다.
이와 유사하게 외부측 면(128)에서, 제1볼 응력 버퍼 레이어(126)는 제1볼 버퍼 레이어(142)가 위에 형성되는 제1볼 콘택트(140)(예를 들어, 제2 전기 콘택트)를 포함한다. 제2기판(120)은 각각의 제1볼 콘택트(140)와 범프 콘택트(130) 사이의 전기적 연결을 제공하는 일 이상의 비아(예컨대, 미 도시된 관통 기판 비아)를 구비할 수 있다. 제1볼 버퍼 레이어(142)는 제1볼 콘택트(140) 위로 개구를 제공할 수 있도록 패터닝되며, 그에 의해 제1볼 콘택트(140)의 적어도 일부분을 노출시킨다. 제1볼 도전체 패드(144)는 이런 개구 내에 형성되며 제1볼 버퍼 레이어(142) 상면의 적어도 일부분과 겹쳐진다.
제3기판(150)은 제2볼 응력 버퍼 레이어(160)를 구비한다. 제2볼 응력 버퍼 레이어(160)는 제2볼 버퍼 레이어(164)가 위에 형성되는 제2볼 콘택트(162)를 포함한다. 제2볼 버퍼 레이어(164)는 제2볼 콘택트(162) 위로 개구를 제공할 수 있도록 패터닝되며, 그에 의해 제2볼 콘택트(162)의 적어도 일부분을 노출시킨다. 제2볼 도전체 패드(166)는 이런 개구 내에 형성되며 제2볼 버퍼 레이어(164) 상면의 적어도 일부분과 겹쳐진다.
범프 버퍼 레이어(132), 제1볼 버퍼 레이어(142), 및 제2볼 버퍼 레이어(164)는 버퍼 레이어로 총칭될 수 있다. 이들은 스프레이 코팅(spray coating), 롤러 코팅(roller coating), 프린팅(printing), 필름 적층(film lamination), 또는 이와 유사한 것과 같은 적절한 방법을 이용하여 폴리머, 에폭시, 폴리이미드, 솔더 레지스트(solder resist), 포토레지스트(photoresist), 또는 이와 유사한 것과 같은 유전체 물질로 형성될 수 있다. 일 실시 예에 있어서, 이런 버퍼 레이어는 약 1 ㎛에서 약 30 ㎛까지의 두께를 갖는다. 그 후에, 포토레지스트 물질을 증착하고, 개구를 형성하는 패턴으로 포토레지스트 물질을 노광하고, 포토레지스트 물질의 원하지 않는 부분을 제거하도록 포토레지스트 물질을 현상하는 것에 의한 포토리소그래피(photolithography) 기술을 이용하거나 또는 포토레지스트 물질의 원하지 않는 부분을 제거하는 레이저 드릴링(laser drilling)에 의해 버퍼 레이어가 패터닝될 수 있다. 일단 패터닝된 포토레지스트 물질이 형성되면, 패터닝된 포토레지스트 물질은 도 1에 도시된 것과 같은 버퍼 레이어를 패터닝하기 위한 식각 마스크(etch mask)로 작용한다. 버퍼 레이어 자체는 광감성 폴리머와 같은 포토레지스트 물질로 형성될 수 있으며, 이 경우 식각 단계가 생략될 수도 있음이 이해되어야 할 것이다. 또는, 버퍼 레이어 자체가 레이저 드릴링에 의해 형성될 수도 있음이 이해되어야 할 것이다.
도 1에 있는 삽입도에서 도시되는 바와 같이, 일 실시 예에 있어서 버퍼 레이어에 있는 개구는 폭(D)과 높이(H)를 가지며, H/D로 정의되는 종횡비는 약 0.1에서 약 1까지의 범위를 갖는다. 다른 실시 예에 있어서, 폭(D)은 높이(H)의 대략 절반이 된다. 일 실시 예에 있어서 개구의 측벽은 경사질 수 있으며, 이런 실시 예에서는 폭(D)이 개구 측벽의 중간점에서 측정될 수 있다는 점이 이해되어야 할 것이다.
범프 도전체 패드(134), 제1볼 도전체 패드(144), 및 제2볼 도전체 패드(166)는 도전체 패드로 총칭될 수 있다. 이들은 PVD(physical vapor deposition), CVD(chemical vapor deposition), ECD(electrochemical deposition), MBE(molecular beam epitaxy), ALD(atomic layer deposition), 전기도금(electroplating), 및 이와 유사한 것을 포함하는 적절한 방법에 의해 형성될 수 있다. 일 실시 예에 있어서, 이런 도전체 패드는 컨포멀 시드 레이어(conformal seed layer)를 증착함으로써 형성될 수 있다. 여기서 컨포멀 시드 레이어는 후속되는 공정 단계 동안에 더 두꺼운 레이어의 형성을 도와주는 도전성 물질의 얇은 레이어이다. 이런 시드 레이어는 CVD 또는 PVD 기술을 이용하여 얇은 도전성 레이어를 증착시킴으로써 형성될 수 있다. 이런 얇은 도전성 레이어는 Ni, Au, Cu, Ti, Ta, TiN, TaN, 다른 불활성 금속, 이들의 조합, 또는 이와 유사한 것과 같은 물질의 얇은 레이어가 될 수 있다. 그 후에, 패터닝된 마스크가 도전체 패드의 측방향 경계를 결정하는 시드 레이어 위로 형성 및 패터닝된다. 패터닝된 마스크는 예컨대 패터닝된 포토레지스트 마스크, 하드 마스크(hard mask), 이들의 조합, 또는 이와 유사한 것이 될 수 있다.
패터닝된 마스크가 시드 레이어 위로 형성된 이후에, 전기도금 공정이 수행되어 도전체 패드를 원하는 두께로 형성시킬 수 있다. 이런 도전체 패드는 일 이상의 물질로 된 단일 레이어, 복합 레이어(composite layer), 적층 레이어(stacked layer), 또는 이와 유사한 레이어가 될 수 있다. 여기서 이용되는 일 이상의 물질은 Ta, Ti, Ni, Au, Cu, Al, Pd, 다른 불활성 금속, 또는 이와 유사한 물질이 될 수 있다. 예를 들어, 일 실시 예에 있어서 도전체 패드는 약 5 ㎛ 두께의 Cu 레어어 및 그 위에 있는 약 3 ㎛의 두께의 Ni 레이어를 포함한다. 일 실시 예에 있어서, 도전체 패드는 예컨대 Ni, Pd, Au, 또는 이와 유사한 물질과 같이 도전성 범프/볼로의 구리 확산(copper diffusion) 능력을 방지하거나 감소시키는 물질로 형성된다. 일 실시 예에 있어서, 도전체 패드는 비평면 형상의(non-planar) 표면을 가지며 약 10 ㎛ 미만의 균일한 두께를 갖는다. 일단 도전체 패드가 형성되면, 패터닝된 마스크와 시드 레이어의 남아 있는 부분은 제거될 수 있다. 포토레지스트 물질로 패터닝된 마스크가 형성되는 실시 예에 있어서, 포토레지스트 물질은 예컨대 화학 용액 또는 다른 박리 공정(stripping process)에 의해 제거될 수 있다. 여기서 이용되는 화학 용액은 에틸 락테이트(ethyl lactate), 아니솔(anisole), 메틸 부틸 아세테이트(methyl butyl acetate), 아밀 아세테이트(amyl acetate), 크레졸 노볼락 수지(cresol novolak resin), 디아조 광활성 화합물(diazo photoactive compound)( SPR9로도 칭해짐)의 혼합물과 같은 것이 될 수 있다. 2%의 불화수소(HF)산과 함께 DPP로 칭해지는 과산화수소(H2O2)와 인산(H3PO4)으로 된 화학 용액 안에서의 웨트 딥(wet dip)과 같은 세정 공정이나 다른 세정 공정이 수행되어 시드 레이어의 노출된 부분을 제거하고 버퍼 레이어의 표면에서 오염물을 제거할 수 있다. 앞서 설명된 공정으로 인하여 둥근 가장자리를 갖는 범프 도전체 패드(134), 제1볼 도전체 패드(144), 및 제2볼 도전체 패드(166)가 만들어진다는 점이 이해되어야 할 것이다.
제1기판(100)과 제2기판(120) 사이의 전기적 연결을 제공하는데 도전성 범프(170)가 이용되며, 제2기판(120)과 제3기판(150) 사이의 전기적 연결을 제공하는데 도전성 볼(172)이 이용된다. 일 실시 예에 있어서, 실리콘 인터포져와 같은 제2기판(120)은 제1기판(100)에 정합되는(matching) 열팽창 계수를 제공하는데 이는 제1기판(100)과 제2기판(120) 사이에서 열응력에 의해 야기되는 잠재적인 솔더 결함을 감소시키기 위함이다. 제2기판(120)은 또한 제1기판에서 감소된 피치를 갖는 작은 콘택트 패드와 제3기판(150)에서 증가된 피치를 갖는 큰 콘택트 패드 사이에서의 변환(adaptation)을 제공한다. 이런 변환 과정을 도와주고 제1기판(100)과 제3기판(150) 사이의 상이한 핀 구조가 가능하도록 만들기 위하여, 제2기판은 다이측 면(124)과 외부측 면(128) 중 어느 하나 또는 모두에서 일 이상의 재분배 레이어(RDL)를 포함할 수 있다. 도전성 범프(170)와 도전성 볼(172)은 무연(lead free) 범프, 공융(eutectic) 범프, Cu 포스트(post), 또는 이와 유사한 것이 될 수 있으며, 동질의(homogeneous) 물성을 포함할 수 있다.
선택적으로, 언더필(174; underfill)이 제1기판(100)과 제2기판(120) 사이 그리고 제2기판(120)과 제3기판(150) 사이에 제공될 수 있다. 해당 분야에서 통상적인 기술을 가진 자가 이해할 수 있듯이, 이는 각각 제1기판(100)을 제2기판(120)에 연결하고 제2기판(120)을 제3기판(150)에 연결하는 솔더 범프/볼을 외부 오염물로부터 보호하고 더욱 안정적인 전기적 연결을 제공하기 위한 것이다.
도 2a 및 2b는 다른 실시 예에 따르는 범프 연결과 볼 연결을 각각 도시한 것이다. 도 2a에 도시된 실시 예는 도 1에 도시된 실시 예와 유사하며, 다만 도 2a에 도시된 실시 예는 두 개의 범프 버퍼 레이어(1321, 1322)(예를 들어, 제1 버퍼 레이어(1322) 또는 제1 범프 버퍼 레이어(1322), 및 제2 버퍼 레이어(1321) 또는 제2 범프 버퍼 레이어(1321))와 두 개의 범프 도전체 패드(1341, 1342)(예를 들어, 제1 도전체 패드(1342) 또는 제1 범프 도전체 패드(1342), 및 제2 도전체 패드(1341) 또는 제2 범프 도전체 패드(1341))를 갖는다는 점이 다르다. 이들은 각각 범프 버퍼 레이어(132)와 범프 도전체 패드(134)를 참조하여 앞서 설명된 바와 같은 유사한 기술과 물질을 이용하는 유사한 방법으로 형성될 수 있다. 예를 들어, 범프 버퍼 레이어(1322)와 범프 콘택트(130) 사이에 범프 버퍼 레이어(1321)가 개재되고, 범프 도전체 패드(1341)와 범프 콘택트(130) 사이에 범프 도전체 패드(1342)가 개재된다.
이와 유사하게, 도 2b에 도시된 실시 예는 도 1에 도시된 실시 예와 유사하며, 다만 도 2b에 도시된 실시 예는 두 개의 볼 버퍼 레이어(1641, 1642)와 두 개의 볼 도전체 패드(1661, 1662)룰 갖는다는 점이 다르다. 이들은 각각 볼 버퍼 레이어(164)와 볼 도전체 패드(166)를 참조하여 앞서 설명된 바와 같은 유사한 기술과 물질을 이용하는 유사한 방법으로 형성될 수 있다. 도 2b의 기판(200)은 도 1의 제2기판(120) 또는 제3기판(150) 중의 어느 하나를 나타내어 제2기판(120) 및/또는 제3기판(150)은 두 개의 볼 버퍼 레이어(164)와 두 개의 볼 도전체 패드(166)를 가질 수 있다는 점이 주목되어야 할 것이다.
여기서 설명되었던 실시 예들은 도전성 범프 및/또는 도전성 볼이 동질의 물성을 갖는 것을 가능하게 한다는 점이 이해되어야 할 것이다. 다른 장치에서 사용되는 전기적 연결에 있어서, 도전성 범프 및/또는 도전성 볼은 솔더 레지스트, 언더필 물질과 같은 다양한 종류의 물질에 의해 둘러싸인다. 그러나 여기서 논의된 바와 같은 실시 예에 있어서, 도전성 범프 및/또는 도전성 볼은 단지 한 유형의 물질(예컨대, 언더필 물질)에 의해 둘러싸인다. 그렇게 때문에, 도전성 범프 및/또는 도전성 볼에 응력을 가하는 하나의 물성만이 존재한다. 또한 도전성 범프/볼이 다른 시스템에 있는 솔더 레지스트와 직접 연결되면, 도전체 패드와 도전성 범프/볼 사이의 열응력이 낮아진다는 것을 발견하였다.
도 3은 또 다른 실시 예를 도시한 것으로, 이런 실시 예는 예컨대 WLCSP 환경에서 이용될 수 있다. 본 실시 예에 있어서, WLCSP 다이(300)는 도전성 볼(372)에 의해 PCB(302)와 직접 연결된다. WLCSP 다이(300)는 밑에 있는 WLCSP 볼 콘택트(330)를 노출시키도록 패터닝된 WLCSP 볼 버퍼 레이어(332)를 갖는다. WLCSP 볼 도전체 패드(334)는 WLCSP 볼 버퍼 레이어(332)의 개구 내에 형성되며 WLCSP 볼 버퍼 레이어(332)의 표면 위로 연장한다. WLCSP 볼 콘택트(330), WLCSP 볼 버퍼 레이어(332), 및 WLCSP 볼 도전체 패드(334)는 각각 범프 콘택트(130), 범프 버퍼 레이어(132), 및 범프 도전체 패드(134)와 유사한 공정 및 물질을 이용하여 형성될 수 있다.
WLCSP 공정이 완료된 이후에, WLCSP 다이(300)는 예컨대 도전성 볼(372)을 이용하여 PCB(302)와 연결될 수 있다. 여기서 도전성 볼(372)은 앞서 설명된 도전성 볼(172)와 유사한 것일 수 있다. 앞서 설명된 언더필(174)과 유사한 것일 수 있는 선택적인 언더필(374)도 나타나 있다.
본 실시 예에 있어서, WLCSP 공정 기술에 따라 WLCSP 다이(300)는 그 자체가 도전성 볼(372)을 구비할 수 있다는 점도 주목되어야 할 것이다. 이와 같이, 본 실시 예는 도 1-2b를 참조하여 앞서 설명된 도전성 범프/볼 콘택트 구조를 PCB(302)뿐만이 아니라 WLCSP 기법에서 사용되는 다이에도 활용한다. 일부 장치는 과거에 앞서 논의된 것과 유사한 도전성 범프/볼 구조를 다이 그 자체에 이용하였으나, 본 실시 예는 무엇보다도 WLCSP 기법에서 도전성 범프/볼 구조를 이용하는 점이 구별된다.
앞서 개시된 바와 같은 실시 예는 도전성 범프/볼과 제2기판과 제3기판 사이의 응력을 감소시킬 수 있을 뿐만이 아니라, 제2기판 또는 제3기판에 있는 것과 같은 구조를 이용함에 따라 제1기판 자체(예컨대, 실리콘 다이)에서 발생하는 응력도 감소시킬 수 있다는 점이 확인되었다. 예를 들어, 시뮬레이션 결과는 실리콘 다이가 직접 기판에 부착되고 기판이 앞서 개시된 바와 같은 도전체 패드를 이용하는 실시 예에서 범프와 기판 사이의 응력이 줄어들었을 뿐만이 아니라 범프와 실리콘 다이 자체 사이의 응력도 줄어들었음을 나타내었다. 특히, 기판이 앞서 설명된 바와 같은 도전체 패드 구조를 가지지 않는 경우에 있어서의 기판과 다이 사이의 연결과 기판이 앞서 설명된 바와 같은 도전체 패드 구조를 가진 경우에 있어서의 기판과 다이 사이의 연결을 비교하는 시뮬레이션에 있어서, 범프와 다이 사이의 계면(interface) 영역에서의 응력은 적어도 32% 만큼 줄어들 수 있었다.
앞선 실시 예와 그 장점이 상세히 설명되었지만, 첨부된 청구항에 의해 정의되는 실시 예의 범위 및 사상을 벗어나지 않는 한도에서 다양한 변경, 치환, 및 개조가 이루어질 수 있다는 점이 이해되어야만 할 것이다. 더욱이, 본 출원의 범위는 상세한 설명에서 기재된 공정, 장치, 제조, 및 물질의 조성, 수단, 방법, 및 단계의 특정한 실시 예에 한정되도록 의도되지 않는다. 해당 분야에 통상적인 기술을 가진 자가 본 발명의 내용을 이해하게 된다면, 현재 존재하거나 추후에 개발될 수 있는 공정, 장치, 제조, 물질의 조성, 수단, 방법 또는 단계로서 여기서 설명된 실시 예에 대응되는 것과 실질적으로 동일한 기능을 수행하거나 실질적으로 동일한 결과를 달성할 수 있는 공정, 장치, 제조, 물질의 조성, 수단, 방법 또는 단계가 여기서 개시된 내용에 따라 실시될 수 있을 것이다. 따라서, 첨부된 청구항은 그 범위 내에서 이런 공정, 장치, 제조, 물질의 조성, 수단, 방법, 또는 단계를 포함하도록 의도된다. 또한, 각각의 청구항은 별도의 실시 예를 구성하는 것이고, 다양한 청구항 및 실시 예의 조합은 여기서 개시되는 내용의 범위 내에 있다.

Claims (10)

  1. 반도체 구조에 있어서,
    전기 회로를 구비한 제1기판;
    제1콘택트 패드, 상기 제1콘택트 패드 위에 있는 제1버퍼 레이어, 및 상기 제1콘택트 패드와 전기적으로 접촉하는 제1도전체 패드를 포함하는 제2기판; 및
    상기 제1기판과 상기 제2기판 사이에 개재되는 도전성 물질을 포함하고,
    상기 전기 회로는 상기 제1기판에 형성되고,
    상기 제1버퍼 레이어에 있는 개구는 상기 제1콘택트 패드의 적어도 일부분을 노출시키고,
    상기 제1도전체 패드는 비평면 형상의(non-planar) 표면을 가지며, 상기 개구의 측벽을 따라 형성되며, 상기 제1버퍼 레이어의 적어도 일부분 위로 연장하고,
    상기 도전성 물질은 상기 제1도전체 패드와 직접 접촉하는 것이며,
    상기 제2기판은 상기 제1기판과, 상기 제1기판과는 별개의 제3기판 사이에 개재되어, 상기 제1기판 및 상기 제3기판 간에 전기 콘택트를 제공하도록 구성된 것인 반도체 구조.
  2. 제1항에 있어서,
    상기 제1버퍼 레이어는 폴리머, 에폭시, 폴리이미드, 솔더 레지스트, 또는 감광성 물질을 포함하는 것인 반도체 구조.
  3. 제1항에 있어서,
    상기 반도체 구조는 상기 제1버퍼 레이어와 상기 제1콘택트 패드 사이에 개재되는 제2버퍼 레이어 및 상기 제1도전체 패드와 상기 제1콘택트 패드 사이에 개재되는 제2도전체 패드를 더 포함하고,
    상기 제2도전체 패드는 상기 제2버퍼 레이어의 상면 위로 연장하는 것인 반도체 구조.
  4. 서로 다른 반도체 다이들 간에 전기 콘택트를 제공하기 위한 반도체 구조에 있어서,
    제1면 및 제2면을 구비하는 기판; 및
    상기 기판의 상기 제1면 상에 형성되는 범프 응력 버퍼 레이어를 포함하고,
    상기 제1면과 상기 제2면 중 적어도 하나는 집적 회로 다이와 연결되도록 형성되고,
    상기 범프 응력 버퍼 레이어는 제1전기 콘택트 위에 있는 제1범프 버퍼 레이어를 포함하고,
    상기 제1범프 버퍼 레이어는 상기 제1전기 콘택트의 적어도 일부분 위에 있는 개구를 구비하고,
    상기 범프 응력 버퍼 레이어는 복수의 제1범프 도전체 패드들을 더 포함하고,
    상기 제1범프 도전체 패드들은 균일한 두께를 가지며, 상기 제1범프 버퍼 레이어의 상면 위로 연장하는 것인 반도체 구조.
  5. 제4항에 있어서,
    상기 반도체 구조는 상기 기판의 상기 제2면 상에 형성되는 볼 응력 버퍼 레이어를 더 포함하고,
    상기 볼 응력 버퍼 레이어는 제2전기 콘택트를 덮고 있는(overlying) 볼 버퍼 레이어를 포함하고,
    상기 볼 버퍼 레이어는 상기 제2전기 콘택트의 적어도 일부분 위에 있는 개구를 구비하고,
    상기 볼 응력 버퍼 레이어는 볼 도전체 패드를 더 포함하고,
    상기 볼 도전체 패드는 균일한 두께를 가지며, 상기 볼 버퍼 레이어의 상면 위로 연장하는 것인 반도체 구조.
  6. 제4항에 있어서,
    상기 기판의 상기 제1범프 도전체 패드들은 도전성 범프들을 통해 반도체 다이와 전기적으로 연결되는 것인 반도체 구조.
  7. 제4항에 있어서,
    상기 제1범프 버퍼 레이어는 폴리머, 에폭시, 폴리이미드, 솔더 레지스트, 또는 감광성 물질을 포함하는 것인 반도체 구조.
  8. 제4항에 있어서,
    상기 반도체 구조는 상기 제1범프 버퍼 레이어와 상기 제1전기 콘택트 사이에 개재되는 제2범프 버퍼 레이어 및 상기 제1범프 도전체 패드와 상기 제1전기 콘택트 사이에 개재되는 제2범프 도전체 패드를 더 포함하고,
    상기 제2범프 도전체 패드는 상기 제2범프 버퍼 레이어의 상면 위로 연장하는 것인 반도체 구조.
  9. 서로 다른 반도체 기판들 간에 전기 콘택트를 제공하는 반도체 장치 형성 방법에 있어서,
    제1면 상에 형성된 제1전기 콘택트를 구비하고 제2면 상에 형성된 제2전기 콘택트를 구비하는 기판을 제공하는 단계;
    상기 제1전기 콘택트를 덮고 있는 제1범프 버퍼 레이어를 형성하는 단계; 및
    상기 제1범프 버퍼 레이어의 상면 위로 연장하는 제1범프 도전체 패드를 형성하는 단계를 포함하고,
    상기 제1범프 버퍼 레이어는 상기 제1전기 콘택트의 적어도 일부분 위에 있는 제1개구를 구비하고,
    상기 제1범프 도전체 패드는 균일한 두께를 갖는 것인 반도체 장치 형성 방법.
  10. 제9항에 있어서,
    상기 제1범프 도전체 패드 위에 제2범프 버퍼 레이어를 형성하는 단계; 및
    상기 제2범프 버퍼 레이어의 상면 위로 연장하는 제2범프 도전체 패드를 형성하는 단계를 더 포함하고,
    상기 제2범프 버퍼 레이어는 상기 제1범프 도전체 패드의 적어도 일부분 위에 있는 제2개구를 구비하고,
    상기 제2범프 도전체 패드는 균일한 두께를 갖는 것인 반도체 장치 형성 방법.
KR1020100110384A 2010-05-20 2010-11-08 기판 콘택트 개구 KR101224728B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/784,298 US8698306B2 (en) 2010-05-20 2010-05-20 Substrate contact opening
US12/784,298 2010-05-20

Publications (2)

Publication Number Publication Date
KR20110128120A KR20110128120A (ko) 2011-11-28
KR101224728B1 true KR101224728B1 (ko) 2013-01-21

Family

ID=44971835

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100110384A KR101224728B1 (ko) 2010-05-20 2010-11-08 기판 콘택트 개구

Country Status (4)

Country Link
US (2) US8698306B2 (ko)
KR (1) KR101224728B1 (ko)
CN (1) CN102254872A (ko)
TW (1) TWI413225B (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140019173A (ko) * 2012-08-06 2014-02-14 삼성전기주식회사 솔더 코팅볼을 이용한 패키징 방법 및 이에 따라 제조된 패키지
US9543373B2 (en) * 2013-10-23 2017-01-10 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor structure and manufacturing method thereof
US11432393B2 (en) 2013-11-13 2022-08-30 Hypertherm, Inc. Cost effective cartridge for a plasma arc torch
US11278983B2 (en) 2013-11-13 2022-03-22 Hypertherm, Inc. Consumable cartridge for a plasma arc cutting system
US10456855B2 (en) 2013-11-13 2019-10-29 Hypertherm, Inc. Consumable cartridge for a plasma arc cutting system
US9981335B2 (en) 2013-11-13 2018-05-29 Hypertherm, Inc. Consumable cartridge for a plasma arc cutting system
US11684995B2 (en) 2013-11-13 2023-06-27 Hypertherm, Inc. Cost effective cartridge for a plasma arc torch
US9355927B2 (en) * 2013-11-25 2016-05-31 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor packaging and manufacturing method thereof
CN103700644B (zh) * 2013-12-23 2016-06-01 华进半导体封装先导技术研发中心有限公司 基于tsv工艺的转接板深槽电容及其制造方法
CN103700643B (zh) * 2013-12-23 2016-07-06 华进半导体封装先导技术研发中心有限公司 一种基于tsv工艺的转接板深槽电容及其制造方法
EP3180151B1 (en) * 2014-08-12 2021-11-03 Hypertherm, Inc. Cost effective cartridge for a plasma arc torch
TWI550803B (zh) * 2015-02-17 2016-09-21 南茂科技股份有限公司 封裝半導體裝置
TWI662657B (zh) 2015-04-07 2019-06-11 聯華電子股份有限公司 半導體元件的堆疊結構
JP7073251B2 (ja) 2015-08-04 2022-05-23 ハイパーサーム インコーポレイテッド 液冷プラズマアークトーチ用カートリッジフレーム
CN105472216B (zh) * 2015-12-01 2020-01-10 宁波舜宇光电信息有限公司 具有缓冲结构的电气支架及摄像模组
US10413991B2 (en) 2015-12-29 2019-09-17 Hypertherm, Inc. Supplying pressurized gas to plasma arc torch consumables and related systems and methods
US10643965B2 (en) * 2016-05-25 2020-05-05 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method of forming a joint assembly
TWI651819B (zh) * 2016-11-28 2019-02-21 矽品精密工業股份有限公司 基板結構及其製法
US10388658B1 (en) 2018-04-27 2019-08-20 Micron Technology, Inc. Transistors, arrays of transistors, arrays of memory cells individually comprising a capacitor and an elevationally-extending transistor, and methods of forming an array of transistors
CN110767604B (zh) * 2019-10-31 2022-03-18 厦门市三安集成电路有限公司 化合物半导体器件和化合物半导体器件的背面铜制程方法
CN111029296B (zh) * 2019-11-22 2022-11-22 中国电子科技集团公司第十三研究所 堆叠间距可控的多层基板堆叠结构的制备方法
TWI730933B (zh) * 2020-12-28 2021-06-11 欣興電子股份有限公司 晶片封裝結構及其製作方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1064955A (ja) 1996-08-20 1998-03-06 Nec Corp 半導体素子の実装構造
KR19990072933A (ko) * 1998-02-26 1999-09-27 클라크 3세 존 엠. 웨이퍼레벨칩스케일패키지및그제조방법
US20020096764A1 (en) 2000-10-13 2002-07-25 Min-Lung Huang Semiconductor device having bump electrode
JP2002319588A (ja) 2001-02-21 2002-10-31 Samsung Electronics Co Ltd 半導体素子のボンドパッド及びその形成方法

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2062134C (en) 1991-05-31 1997-03-25 Ibm Heteroepitaxial layers with low defect density and arbitrary network parameter
US5258648A (en) 1991-06-27 1993-11-02 Motorola, Inc. Composite flip chip semiconductor device with an interposer having test contacts formed along its periphery
US6224690B1 (en) 1995-12-22 2001-05-01 International Business Machines Corporation Flip-Chip interconnections using lead-free solders
US6124546A (en) 1997-12-03 2000-09-26 Advanced Micro Devices, Inc. Integrated circuit chip package and method of making the same
US6050832A (en) 1998-08-07 2000-04-18 Fujitsu Limited Chip and board stress relief interposer
US6274937B1 (en) 1999-02-01 2001-08-14 Micron Technology, Inc. Silicon multi-chip module packaging with integrated passive components and method of making
JP3444245B2 (ja) 1999-09-03 2003-09-08 日本電気株式会社 無電解ニッケル/金メッキへのはんだ付け方法、配線構造体、回路装置及びその製造方法
US6335491B1 (en) 2000-02-08 2002-01-01 Lsi Logic Corporation Interposer for semiconductor package assembly
JP4034107B2 (ja) 2002-04-17 2008-01-16 株式会社ルネサステクノロジ 半導体装置
US6596621B1 (en) 2002-05-17 2003-07-22 International Business Machines Corporation Method of forming a lead-free tin-silver-copper based solder alloy on an electronic substrate
TW558809B (en) 2002-06-19 2003-10-21 Univ Nat Central Flip chip package and process of making the same
US20050012225A1 (en) 2002-11-15 2005-01-20 Choi Seung-Yong Wafer-level chip scale package and method for fabricating and using the same
US6759318B1 (en) 2003-04-15 2004-07-06 Kinsus Interconnect Technology Corp. Translation pad flip chip (TPFC) method for improving micro bump pitch IC substrate structure and manufacturing process
TWI268012B (en) 2003-08-07 2006-12-01 Phoenix Prec Technology Corp Electrically conductive structure formed between neighboring layers of circuit board and method for fabricating the same
US7105918B2 (en) 2004-07-29 2006-09-12 Micron Technology, Inc. Interposer with flexible solder pad elements and methods of manufacturing the same
US7233074B2 (en) 2005-08-11 2007-06-19 Texas Instruments Incorporated Semiconductor device with improved contacts
US7390700B2 (en) 2006-04-07 2008-06-24 Texas Instruments Incorporated Packaged system of semiconductor chips having a semiconductor interposer
US7659632B2 (en) 2006-11-03 2010-02-09 Taiwan Seminconductor Manufacturing Co., Ltd. Solder bump structure and method of manufacturing same
US20080230901A1 (en) 2007-03-20 2008-09-25 International Business Machines Corporation Structure for controlled collapse chip connection with displaced captured pads
US7834449B2 (en) 2007-04-30 2010-11-16 Broadcom Corporation Highly reliable low cost structure for wafer-level ball grid array packaging
US8329541B2 (en) 2007-06-15 2012-12-11 Taiwan Semiconductor Manufacturing Company, Ltd. InP-based transistor fabrication
US8373275B2 (en) * 2008-01-29 2013-02-12 International Business Machines Corporation Fine pitch solder bump structure with built-in stress buffer
KR100979852B1 (ko) 2008-04-30 2010-09-02 앰코 테크놀로지 코리아 주식회사 반도체 장치
US8853830B2 (en) * 2008-05-14 2014-10-07 Taiwan Semiconductor Manufacturing Company, Ltd. System, structure, and method of manufacturing a semiconductor substrate stack
US8531015B2 (en) * 2009-03-26 2013-09-10 Stats Chippac, Ltd. Semiconductor device and method of forming a thin wafer without a carrier

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1064955A (ja) 1996-08-20 1998-03-06 Nec Corp 半導体素子の実装構造
KR19990072933A (ko) * 1998-02-26 1999-09-27 클라크 3세 존 엠. 웨이퍼레벨칩스케일패키지및그제조방법
US20020096764A1 (en) 2000-10-13 2002-07-25 Min-Lung Huang Semiconductor device having bump electrode
JP2002319588A (ja) 2001-02-21 2002-10-31 Samsung Electronics Co Ltd 半導体素子のボンドパッド及びその形成方法

Also Published As

Publication number Publication date
TWI413225B (zh) 2013-10-21
US20110285012A1 (en) 2011-11-24
US8698306B2 (en) 2014-04-15
KR20110128120A (ko) 2011-11-28
CN102254872A (zh) 2011-11-23
US9275964B2 (en) 2016-03-01
TW201143002A (en) 2011-12-01
US20140170851A1 (en) 2014-06-19

Similar Documents

Publication Publication Date Title
KR101224728B1 (ko) 기판 콘택트 개구
US10269778B2 (en) Package on package (PoP) bonding structures
TWI464849B (zh) 半導體結構及形成元件的方法
KR101803612B1 (ko) 3d 패키지 구조 및 그 형성 방법
US8546945B2 (en) Pillar structure having a non-planar surface for semiconductor devices
US20170338177A1 (en) Packaged Semiconductor Devices and Packaging Devices and Methods
TWI429040B (zh) 半導體結構及半導體裝置的製造方法
US9761513B2 (en) Method of fabricating three dimensional integrated circuit
US8921222B2 (en) Pillar structure having a non-planar surface for semiconductor devices
KR101711278B1 (ko) Ubm을 구비한 패키지 및 형성 방법
US20110227216A1 (en) Under-Bump Metallization Structure for Semiconductor Devices
KR20170003360A (ko) 디바이스 패키지 및 그 형성 방법
US10797005B2 (en) Semiconductor package and method for manufacturing the same
KR102127774B1 (ko) 전체 성형된 소형화 반도체 모듈
US20110241201A1 (en) Radiate Under-Bump Metallization Structure for Semiconductor Devices
US8741764B2 (en) Semiconductor device and method of forming conductive pillars having recesses or protrusions to detect interconnect continuity between semiconductor die and substrate
US11410953B2 (en) Via structure for packaging and a method of forming
US9877386B2 (en) Substrate structure and method of manufacturing the same
US11239142B2 (en) Package structure and method for forming the same
US9806047B2 (en) Wafer level device and method with cantilever pillar structure
KR101440341B1 (ko) 반도체 장치 및 그 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20151228

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170104

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20171229

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20181226

Year of fee payment: 7