KR101135705B1 - Atapi 스위치 - Google Patents

Atapi 스위치 Download PDF

Info

Publication number
KR101135705B1
KR101135705B1 KR1020050011722A KR20050011722A KR101135705B1 KR 101135705 B1 KR101135705 B1 KR 101135705B1 KR 1020050011722 A KR1020050011722 A KR 1020050011722A KR 20050011722 A KR20050011722 A KR 20050011722A KR 101135705 B1 KR101135705 B1 KR 101135705B1
Authority
KR
South Korea
Prior art keywords
data
data processing
storage drive
access
data storage
Prior art date
Application number
KR1020050011722A
Other languages
English (en)
Other versions
KR20060041899A (ko
Inventor
피르민 바이서
미카엘 마이어
뤼디거 가우스만
Original Assignee
하만 베커 오토모티브 시스템즈 게엠베하
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 하만 베커 오토모티브 시스템즈 게엠베하 filed Critical 하만 베커 오토모티브 시스템즈 게엠베하
Publication of KR20060041899A publication Critical patent/KR20060041899A/ko
Application granted granted Critical
Publication of KR101135705B1 publication Critical patent/KR101135705B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • G06F3/0607Improving or facilitating administration, e.g. storage management by facilitating the process of upgrading existing storage systems, e.g. for improving compatibility between host and storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • G06F3/0635Configuration or reconfiguration of storage systems by changing the path, e.g. traffic rerouting, path reconfiguration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0658Controller construction arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0674Disk device

Abstract

단일 데이터 저장 드라이브에 복수의 데이터 프로세싱 장치의 액세스를 가능케하는 데이터 전달 인터페이스가 제공된다. 데이터 프로세싱 장치는 복수의 데이터 프로세싱 장치 각각 및 데이터 저장 드라이브에 접속되는 스위치 수단을 포함한다. 제어 수단은 데이터 저장 드라이브에 한번에 데이터 프로세싱 장치들 중 단지 단수의 데이터 프로세싱 장치가 액세스하도록 스위치 수단을 제어한다.
데이터 저장 드라이브, 데이터 프로세싱 장치, 스위치 수단

Description

ATAPI 스위치{ATAPI SWITCH}
도 1은 단수의 프로세서 컴퓨터 시스템의 개략도.
도 2는 특정한 프로세싱 동작을 수행하기 위한 보조 프로세서가 장착된 컴퓨터 시스템의 개략도.
도 3은 2개의 별도의 저장 드라이브를 독립적으로 액세스하는 2개의 프로세서를 포함하는 컴퓨터 시스템의 개략도.
도 4는 본 발명에 따른 데이터 전달 인터페이스의 개략도.
도 5는 드라이브 상태 검출기를 포함한 도 4에 도시한 데이터 전달 인터페이스의 개략도.
도 6은 통신 수단이 추가적으로 장착된 본 발명의 데이터 전달 인터페이스의 개략도.
도 7은 프로세싱 장치의 일부인 제어 유닛에 의하여 제어되는 본 발명에 따른 데이터 전달 인터페이스.
도 8은 인터페이스 컨버터가 장착된 본 발명에 따른 데이터 전달 인터페이스의 개략도.
도 9는 본 발명의 데이터 전달 인터페이스의 일부인 복수의 스위치들을 포함하는 스위치 수단의 개략도.
도 10은 스위치 제어기에 의하여 제어되는 도 9에 도시한 스위치 수단의 도면.
도 11은 본 발명에 따른 스위치 수단에 포함된 스위치들의 예시적인 구성도.
도 12는 바람직한 구성에 따라서 스위치 수단의 일부인 선택기 스위치의 도면.
도 13은 본 발명에 따른 데이터 전달 인터페이스가 제공되는 정보 및 오락용 시스템의 개략도.
도 14는 도 13에 도시한 정보 및 오락용 시스템의 하드웨어 구성도.
도 15는 도 14에 도시한 데이터 전달 인터페이스의 인터페이스 제어기의 구조도.
도 16은 본 발명에 다른 단수의 데이터 저장 드라이브에 대한 복수의 데이터 프로세싱 장치들의 액세스를 가능케하는 방법을 도시하는 흐름도.
도 17은 이전의 액세스의 완료를 검출하는 단계를 포함하는 도 16에 도시한 방법의 데이터 프로세싱 장치를 선택하는 특정한 단계를 도시한 도면.
도 18은 이전의 액세스를 종료하는 단계를 포함하는 도 16에 도시한 방법의 데이터 프로세싱 장치를 선택하는 단계를 도시한 도면.
도 19는 액세스 요청에 따른 도 16에 도시한 방법의 데이터 프로세싱 장치를 선택하는 단계를 도시한 도면.
※ 도면의 주요부분에 대한 간단한 설명 ※
110, 120 ... 데이터 프로세싱 장치
130 ... 데이터 저장 드라이브
140 ... 제어 수단
150 스위치 수단
245 ... 드라이브 상태 검출기
340 ... 제어 수단
345 ... 통신 수단
410 ... 데이터 프로세싱 장치
440 ... 제어 유닛
510 ... 데이터 프로세싱 장치
590 ... ATA/ATAPI 컨버터
660, 670 ... 스위치
905 ... 신호
960 ... 선택기 스위치
1010 ... 중앙 프로세싱 유닛
1020 ... 보조 프로세싱 유닛
1030 ... 데이터 저장 드라이브
1051, 1052 ... 버퍼
1050, 2050 ... 스위치 제어기
1100 ... 데이터 전달 인터페이스
본 발명은 단일 데이터 저장 드라이브에 복수의 데이터 프로세싱 장치의 액세스를 가능케하는 데이터 전달 인터페이스에 관한 것이다. 특히, 본 발명은 별도의 임무를 수행하는 2개의 프로세서들 및 2개의 프로세서들 모두가 단수의 데이터 저장 드라이브에 액세스할 수 있도록 하는 데이터 전달 인터페이스가 장착된 정보 및 오락용 시스템에 관한 것이다.
하나 또는 복수의 저장 드라이브들을 액세스하는 단수의 프로세서를 사용하는 시스템 아키텍쳐는 가정용 또는 사무용 개인 컴퓨터와 같은 컴퓨터 시스템에서 매우 흔하다. 이러한 컴퓨터 시스템은 도 1에 개략적으로 도시되어 있다. 프로세서(10)는 데이터 프로세싱 및 제어 기능을 수행하도록 제공된다. 또한, 컴퓨터 시스템에는 저장 드라이브(30) 및 프로세서(10)가 저장 드라이브(30)에 액세스하도록 하는 제어기(20)가 장착된다. 프로세서(10) 및 제어기(20) 모두는 공통 데이터 버스에 접속된다. 예컨대, PCI 버스 또는 ISA 버스 등과 같은 내부 데이터 버스가 사용된다. 저장 드라이브(30)로서는, 하드디스크 드라이브 또는 DVD 드라이브와 같은 광학 저장 드라이브가 제공된다.
컴퓨터 시스템에 저장 드라이브를 접속시키기 위하여, ATA/ATAPI 표준에 따른 인터페이스가 널리 사용된다. 원래의 ATA(AT-부착) 버스 표준은 AT 부착 패킷 인터페이스(ATAPI)로 확장되었으며, 그 후로 ATA/ATAPI 표준으로 불리게 되었다. 특히, ATA/ATAPI 표준은 개인용 컴퓨터와 같은 컴퓨터 시스템에 교환가능한 저장 매체를 사용하는 드라이브들의 접속을 지원한다.
호스트 컴퓨터와 ATAPI 저장 드라이브 사이의 데이터의 전달은 저장 드라이브와 호스트 컴퓨터 모두에 의하여 사용되는 레지스터들 세트에 의하여 수행된다. 레지스터들 세트는 태스크 파일로 불리운다. ATAPI 저장 드라이브들은 섹터, 판독/기록 헤드의 위치 정보를 검색하기 위한 실린더 번호 또는 헤드 ID와 같은 장치 특정의 제어 정보를 요구한다. 이 정보는 개별적으로 전달되어 저장 드라이브의 레지스터에 기록된다.
ATA/ATAPI를 사용하는 저장 드라이브를 갖는 통신 세션은 여러 단계로 수행된다. 호스트 컴퓨터는 명령 단계 동안에 저장 드라이브 상의 명령 레지스터로 명령을 기록한다. 그에 따라, 데이터가 저장 드라이브로부터/로 전달되는 데이터 단계에 들어간다.
상술한 컴퓨터 시스템에서, 제어기(20)는 프로세서(10)로부터의 액세스 요청에 따라 ATA/ATAPI 명령을 생성하여, 프로세서(10)와 저장 드라이브(30) 사이에서 데이터를 전달한다.
이러한 컴퓨터 시스템에서, 컴퓨터 시스템의 기능은 프로세서(10)에 의하여 실행되는 소프트웨어 프로그램에 의하여 구현된다. 특히, 컴퓨터 시스템이 멀티미디어 시스템으로 사용되는 경우, 프로세서(10)는 비디오 디코딩 및 사운드 디코딩과 같은 연산을 위한 높은 연산 성능을 제공하도록 요구된다. 따라서, 개인용 컴퓨터 기반의 멀티미디어 시스템에는 고성능 프로세서가 장착된다.
내장 시스템을 사용하는 소비자 장치, 예컨대 차량용 정보 및 오락용 시스템 에 있어서는, 이러한 접근법은 적당하지 않다. 이러한 내장 시스템에는 비교적 낮은 연산력의 프로세서가 제공되는 것이 통상적이다. 비디오 디코딩과 같은 높은 연산력을 요하는 연산 기능을 수행하기 위하여, 이러한 특정한 연산 기능을 매우 효율적으로 수행하는 특화된 보조 프로세서가 제공된다.
보조 프로세서를 사용하는 컴퓨터 시스템의 구성을 위한 첫번째 접근법이 도 2에 도시되어 있다. 도 1과 관련하여 설명한 컴퓨터 시스템과 유사하게, 주 프로세서(15), 저장 드라이브(30) 및 주 프로세서(15)가 저장 드라이브(30)에 액세스할 수 있게 하는 제어기(20)가 제공된다. 주 프로세서(15)와 제어기(20)는 컴퓨터 시스템의 공통 데이터 버스에 의하여 상호접속된다. 또한, 보조 프로세서(40)는 특정한 프로세싱 기능을 수행하기 위하여 주 프로세서(15)에 접속된다.
이러한 접근법에 의하면, 주 프로세서(15)는 저장 드라이브(30)로부터의 데이터를 보조 프로세서(40)에 제공한다. 그 결과, 주 프로세서(15)는 저장 드라이브(30)로부터 요구되는 데이터를 획득하기 위하여 액세스 동작을 수행한다. 획득되는 데이터는 주 프로세서(15)로부터 보조 프로세서(40)로 포워딩되어, 그에 따라 프로세싱된다.
상술한 시스템 구성은, 보조 프로세서(40)에 의하여 요구되는 모든 데이터가 저장 드라이브(30)로부터 검색되고 주 프로세서(15)에 의하여 포워딩되어야 한다는 단점을 갖는다. 그 결과, 데이터를 보조 프로세서(40)에 공급하기 위하여 높은 프로세스 부하가 주 프로세서 상에 걸린다. 주 프로세서(15)의 남아있는 자원은 시스템 제어 동작, 차량 네비게이션 등을 제공하기 위한 네비게이션 데이터 프로세 싱과 같은 추가적인 프로세싱 임무를 동시에 수행하기에는 불충분하다.
멀티미디어 시스템과 같은 이러한 응용에서, 보조 프로세서(40)는 비디오 데이터를 디코딩하는데 사용된다. 따라서, 주 프로세서(15)는 대용량의 비디오 데이터를 검색 및 전달하며, 그에 대응하여 그 프로세싱 자원의 대부분을 소비하게 된다.
또한, 보조 프로세서(40)에 의하여 요구되는 데이터는 정교한 구조의 파일 시스템 내에 저장될 수 있다. 예컨대, DVD 비디오 디스크 상의 데이터는 특정한 계층적 파일 시스템 구조에 따라서 조직화된다. 요구되는 데이터 부분들은 이 특정의 파일 구조를 네비게이팅할 수 있는 호스트에 의하여만 적절히 액세스될 수 있다. 따라서, 주 프로세서(15)에는 보조 프로세서(40)에 의하여 프로세싱될 데이터의 파일 시스템 구조에 대응하는 파일 시스템 네비게이션 성능이 장착될 필요가 있다. 특히, DVD 비디오 디스크 파일 네비게이션 성능을 갖는 주 프로세서(15)를 제공하는 것은 실질적인 개발 노력을 요구한다.
보조 프로세서를 사용하는 컴퓨터 시스템의 또 다른 종래의 구성이 도 3에 도시되어 있다. 이 접근법에 따르면, 정보 및 오락용 시스템에는 2개의 프로세서(10, 15)가 장착되어 있다. 각 프로세서는 시스템의 특정한 임무를 수행한다. 제1 프로세서(10)는 제어기(20)를 통하여 제1 저장 드라이브(30)를 액세스한다. 제2 프로세서(45)에 의하여 요구되는 데이터는 별도의 부가적인 저장 드라이브(35) 상에 제공되어, 제2 프로세서에 의하여 직접 액세스된다.
예컨대, 제1 프로세서(10)는 정보 및 오락용 시스템의 시스템 제어 및 사용 자 인터페이스 기능을 제공한다. 더하여, 이 프로세서는 차량 네비게이션 소프트웨어를 구동할 수도 있다. 개개의 DVD 매체로부터 시스템 소프트웨어의 소프트웨어 업데이트 또는 도로 지도와 같은 네비게이션 정보를 제공하기 위하여 DVD 드라이브가 제1 저장 드라이브(30)로 제공된다. 제2 프로세서(45)는 부가적인 DVD 드라이브(35) 내로 삽입된 DVD 디스크로부터의 DVD 비디오 데이터를 액세스 및 디코딩할 수 있다. 이를 위하여, 제2 프로세서(45)로는 상용의 DVD 디코더 칩을 사용하는 것이 바람직하다. 이러한 디코더 칩은 소비자 DVD 플레이어에서 널리 사용되며, DVD 드라이브를 직접 액세스하기 위한 ATA/ATAPI 인터페이스를 포함한다. 더하여, 이 DVD 디코더 칩에는 DVD 파일 네비게이션 성능이 이미 장착되어 있다.
상술한 시스템 구성의 일 문제점은 2개의 별도의 저장 드라이브가 요구된다는 점이다. 2개의 별도의 저장 드라이브를 사용하는 것으로부터 유발되는 공간 요건 때문에, 차량 또는 공간 제한 하에 놓인 다른 응용에서 설치되기에는 이러한 시스템이 적당하지 않게 된다. 또한, 정보 및 오락용 시스템의 2개의 서로 다른 저장 드라이브를 제공하는 것은, 더 많은 하드웨어 노력 및 그에 따른 증가된 생산 비용을 가져온다.
각각이 서로 다른 유형의 데이터를 제공하는 2개의 별도의 저장 드라이브를 갖는 시스템은 동작시키기 어렵다는 것이 또 다른 문제점이다. 예컨대, 제1 저장 드라이브(30)는 소프트웨어 업데이트 또는 차량 네비게이션 데이터를 저장하는 CD 또는 DVD 매체만을 수용한다는 것이다. 제2 저장 드라이브(35)는 DVD 비디오 디스크만을 수용한다.
기존의 접근법은 데이터 저장 드라이브에 저장된 데이터에 대한 효율적인 액세스를 갖는 복수의 데이터 프로세싱 장치를 제공하지 못하는 것으로 보인다. 그 결과, 본 발명은 종래의 접근법의 문제점을 해결하는 향상된 데이터 전달 인터페이스를 제공하는 것을 목적으로 한다.
이는 독립항의 특징에 의하여 달성된다.
본 발명의 일 태양에 의하면, 데이터 전달 인터페이스는 단수의 데이터 저장 드라이브에 복수의 데이터 프로세싱 장치의 액세스를 가능케한다. 전달 인터페이스에는 복수의 데이터 프로세싱 장치 각각에 접속되고, 데이터 저장 드라이브에 접속되는 스위치 수단이 장착된다. 제어 수단은 복수의 데이터 프로세싱 장치들 중 단지 단수의 데이터 프로세싱 장치만이 한번에 상기 데이터 저장 드라이브에 액세스하도록 스위치 수단을 제어한다.
본 발명의 또 다른 태양에 의하면, 단수의 데이터 저장 드라이브에 대한 복수의 데이터 프로세싱 장치들의 액세스를 가능케하는 방법이 제공된다. 복수의 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치가 선택되고, 선택된 데이터 프로세싱 장치만이 한번에 데이터 저장 드라이브에 액세스하도록, 복수의 데이터 프로세싱 장치들 및 데이터 저장 드라이브에 접속되는 스위치 수단이 제어된다.
데이터 전달 인터페이스가 복수의 데이터 프로세싱 장치들로 하여금 단수의 데이터 저장 드라이브에 개별적으로 액세스하도록 하는 점이 본 발명의 특유한 접근법이다.
이러한 특유의 접근법으로 인하여, 각 데이터 프로세싱 장치의 프로세싱 자원이 효율적으로 사용된다. 특히, 데이터 프로세싱 장치들 중 어느 것도 또 다른 데이터 프로세싱 장치에 의하여 요구되는 데이터를 액세스 및 포워딩하는 것과 같은 비효율적인 동작을 수행하지 않는다. 그 결과, 비교적 저 연산력의 보다 경제적인 프로세싱 장치가 사용될 수 있다. 특히, 컴퓨터 시스템의 제어 또는 차량 네비게이션 데이터의 프로세싱과 같은 비교적 낮은 연산력의 주 프로세서의 임무는 데이터 저장 드라이브에 대한 보조 프로세서의 동시 액세스에 의하여 영향을 받지 않는다.
추가적인 장점은 데이터 프로세싱 장치들이 상호간의 데이터 저장 드라이브로의 액세스를 인터페이싱하는 것을 스위치 수단이 방지한다는 점이다. 따라서, 데이터 전달은 서로 다른 데이터 프로세싱 장치들에 의하여 명령된 액세스 신호들의 충돌없이 신뢰성있게 수행될 수 있다.
더하여, 단지 단수의 저장 드라이브를 사용함으로써, 본 발명은 하드웨어 및 공간 효율적 시스템 구성을 가능케한다.
바람직하게는, 본 발명의 데이터 전달 인터페이스는 2개의 별도의 데이터 프로세싱 장치들이 단수의 데이터 저장 드라이브에 액세스하도록 한다.
바람직한 실시예에 의하면, 스위치 수단은 데이터 프로세싱 장치로부터/로 송신되는 데이터를 유지하기 위한 버퍼를 포함한다. 그 결과, 특정한 프로세싱 장치로부터 송신되는 데이터 또는 특정한 프로세싱 장치로 송신되는 데이터는, 특정한 프로세싱 장치가 데이터 저장 드라이브를 액세스하도록 허용될 때까지, 버퍼 될 수 있다.
또 다른 바람직한 실시예에 의하면, 스위치 수단은 각각이 복수의 데이터 프로세싱 장치들 중 하나 및 데이터 저장 드라이브와 접속하는 복수의 스위치들을 포함한다. 이러한 방식으로, 각 프로세싱 장치와 데이터 저장 드라이브 사이의 신호의 전달은 신뢰성있게 인에이블링 또는 디스에이블링될 수 있다. 따라서, 서로 다른 데이터 프로세싱 장치들 사이의 간섭은 회피된다. 더하여, 데이터 저장 드라이브에 현재 액세스하는 것이 아닌 다른 임무를 수행하는 프로세싱 장치들은 데이터 저장 드라이브로부터의 신호에 의하여 방해받지 않는다.
추가적인 실시예에서, 스위치들 각각은 스위치를 통하여 송신되는 데이터를 유지하기 위한 버퍼를 포함한다. 따라서, 데이터 프로세싱 장치와 데이터 저장 드라이브 사이에 송신되는 데이터는 스위치가 인에이블링될 때 신뢰성있게 송신된다.
바람직하게는, 스위치 제어기는 스위치들을 제어하여, 데이터 저장 드라이브가 복수의 데이터 프로세싱 장치들 중 단수의 데이터 프로세싱 장치와 접속하도록 한다. 이러한 방식으로, 데이터 프로세싱 장치들 중 단지 하나만이 한번에 데이터 저장 드라이브를 액세스할 수 있음이 효율적으로 보장된다.
추가적인 실시예에 의하면, 스위치 제어기는 버퍼들을 제어하여, 데이터 저장 드라이브와 복수의 데이터 프로세싱 장치들 사이의 신호를 송신한다. 따라서, 스위치들을 통한 데이터의 송신의 매우 효율적인 제어가 달성된다.
바람직하게는, 버퍼들에는 출력 인에이블링 수단이 장착된다. 버퍼들로부 터의 데이터의 출력을 제어하기 위하여, 출력 인에이블링 수단은 스위치 제어기에 접속된다. 따라서, 스위치들을 통한 데이터의 송신이 신뢰성있게 제어될 수 있다.
추가적인 태양에 의하면, 데이터 저장 드라이브를 액세스하도록 허용된 복수의 데이터 프로세싱 장치들 중 단수의 데이터 프로세싱 장치를 지정하기 위한 제어 유닛을 갖는 제어 수단이 제공된다. 이러한 방식으로, 데이터 전달 인터페이스의 효율적인 제어가 제공된다.
바람직하게는, 제어 유닛은 복수의 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치의 일부이다. 이러한 방식으로, 주 프로세싱 장치는 데이터 저장 드라이브를 액세스하도록 허용되는 데이터 프로세싱 장치들 중 하나의 프로세싱 장치를 지정할 수 있어서, 매우 효율적인 데이터 전송 인터페이스의 제어가 제공된다.
또 다른 바람직한 실시예에 의하면, 스위치 수단은 데이터 저장 드라이브와 데이터 프로세싱 장치들 중 단수의 데이터 프로세싱 장치의 제어 신호 라인들 사이의 전기적 접속을 인에이블링하는 선택기 스위치를 포함한다. 선택기 스위치는 제어 수단으로부터의 신호에 따라서 제어된다. 따라서, 데이터 저장 드라이브의 제어 신호들은 데이터 프로세싱 장치들 중 단수의 데이터 프로세싱 장치에 신뢰성있게 제공된다. 그 결과, 데이터 저장 드라이브로부터의 제어 신호는 다른 데이터 프로세싱 장치들의 동작을 방해하지 않는다.
추가적인 실시예에서, 제어 수단에는 데이터 저장 드라이브의 동작 상태를 검출하는 드라이브 상태 검출기가 장착된다. 제어 수단은 그 검출 결과에 따라서 스위치 수단을 제어한다. 따라서, 향상된 신뢰성의 데이터 전달 인터페이스가 제공된다.
바람직하게는, 드라이브 상태 검출기는 데이터 저장 드라이브와 그 데이터 저장 드라이브를 액세스하는 데이터 프로세싱 장치 사이의 데이터 전달의 완료를 검출한다. 이 방식으로, 데이터의 전달은 신뢰성있게 완료되며, 스위치 수단의 행동에 의하여 방해되지 않는다.
추가적인 실시예에서, 제어 수단에는 복수의 데이터 프로세싱 장치들 중 하나 이상의 데이터 프로세싱 장치와 제어 신호를 교환하는 통신 수단이 장착된다. 따라서, 데이터 전달 인터페이스는 데이터 프로세싱 장치들과 상호작용할 수 있다. 예컨대, 데이터 프로세싱 장치들은 데이터 전달 인터페이스의 상태를 검출할 수 있다.
바람직하게는, 액세스 허락 신호를 갖는 데이터 프로세싱 장치가 제공되고, 그 액세스 허락 신호의 수신시에만 데이터 저장 드라이브를 액세스한다. 따라서, 데이터 프로세싱 장치는 액세스를 시도하였는지 여부를 신뢰성있게 통보받는다. 특히, 성공적이지 않은 액세스 시도의 프로세싱을 위한 장치가 불필요하다.
바람직하게는, 데이터 저장 드라이브를 액세스하는 데이터 프로세싱 장치에는 액세스 종료 신호가 제공되어, 그에 따라 데이터 프로세싱 장치는 데이터 저장 드라이브에 대한 그 액세스를 종료한다. 따라서, 또 다른 데이터 프로세싱 장치로 하여금 데이터 저장 드라이브에 액세스를 가능케 하기 위하여 장기간의 액세스 는 중지된다. 예컨대, 보다 높은 우선순위를 갖는 데이터 프로세싱 장치는 보다 낮은 우선순위의 데이터 프로세싱 장치의 액세스를 중지시킬 수 있다.
바람직하게는, 제어 수단은 복수의 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치로부터의 액세스 요청을 수신하고, 제어 수단은 그 액세스 요청에 따라서 스위치 수단을 제어한다. 따라서, 데이터 전달 인터페이스는 데이터 저장 드라이브로의 액세스를 데이터 프로세싱 장치들 중 특정한 데이터 프로세싱 장치에 신뢰성있게 제공하도록 제어될 수 있다.
또 다른 바람직한 실시예에 의하면, 제어 수단은, 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치와 데이터 저장 드라이브 사이에서 현재 수행되는 데이터 전달 동작이 완료되는 방식으로 스위치 수단을 제어한다. 따라서, 각 데이터 전달 동작은 신뢰성있게 완료된다.
바람직한 실시예에 의하면, 데이터 프로세싱 장치들 및 스위치 수단은 어드레스 신호 라인들, 제어 신호 라인들 및 데이터 신호 라인들에 의하여 접속된다. 이러한 어드레스 신호 라인들, 제어 신호 라인들 및 데이터 신호 라인들은 또한 스위치 수단을 데이터 저장 드라이브에 접속시킨다. 따라서, 적당한 스위칭 기술이 신호 라인의 종류에 따라서 사용될 수 있다.
바람직하게는, 데이터 저장 드라이브는 ATA/ATAPI 표준에 따른 인터페이스에 의하여 액세스된다. 이러한 저장 드라이브는 현재 널리 사용되며, 비용 효율적으로 획득될 수 있다.
바람직하게는, 복수의 데이터 프로세싱 장치들 중 하나 이상의 데이터 프로 세싱 장치에 ATA/ATAPI 표준에 따른 인터페이스가 장착된다. 이러한 데이터 프로세싱 장치는 본 발명의 데이터 전달 인터페이스를 통하여 저장 드라이브에 직접 어드레스할 수 있다.
바람직하게는, 데이터 전달 인터페이스는 데이터 프로세싱 장치의 액세스 신호를 ATA/ATAPI 표준에 따른 액세스 신호로 변환하기 위하여 복수의 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치에 접속되는 ATA/ATAPI 컨버터를 포함한다. 따라서, ATA/ATAPI 인터페이스가 장착되지 않은 데이터 프로세싱 장치들도 ATAPI 저장 드라이브를 액세스하기 위하여 본 발명의 데이터 전달 인터페이스를 이용할 수 있다.
본 발명의 바람직한 실시예에 의하면, 정보 및 오락용 시스템은 2개의 데이터 프로세싱 장치들로 하여금 단수의 데이터 저장 드라이브를 액세스하도록 하는 본 발명의 데이터 전달 인터페이스를 사용한다. 정보 및 오락용 시스템은 정보 및 오락용 시스템을 제어하기 위한 중앙 프로세싱 유닛 및 특정한 데이터 프로세싱 동작을 수행하기 위한 보조 프로세싱 유닛을 포함한다. 본 발명의 데이터 전달 인터페이스를 통하여 중앙 프로세싱 유닛 및 보조 프로세싱 유닛에 의하여 액세스되는 데이터 저장 드라이브가 제공된다.
이러한 특징들로 인하여, 중앙 프로세싱 유닛 및 보조 프로세싱 유닛 각각은 서로의 프로세싱 자원을 소모시키지 않고 개별적으로 데이터 저장 드라이브를 액세스할 수 있다. 따라서, 프로세싱 자원이 경제적으로 사용된다. 특히, 비교적 낮은 연산력의 중앙 프로세싱 유닛은 데이터 저장 드라이브와 보조 프로세싱 유닛 사이의 동시적인 데이터 전달에 의하여 영향을 받지 않고서 제어 동작과 같은 소정의 임무 세트를 수행한다. 추가적으로, 각 프로세싱 유닛은 특정한 유형의 저장된 데이터의 프로세싱 전용일 수 있다. 따라서, 프로세싱 효율성은 종래의 시스템에 비하여 향상된다. 프로세싱 유닛들 모두가 동일한 데이터 저장 드라이브를 액세스하기 때문에, 높은 하드웨어 및 공간 효율성의 시스템 구성이 제공된다.
추가적인 실시예에 의하면, 데이터 전달 인터페이스의 제어 유닛이 중앙 프로세싱 유닛의 일부인 정보 및 오락용 시스템이 제공된다. 따라서, 중앙 프로세싱 유닛은 효율적으로 데이터 전달 인터페이스를 제어할 수 있다.
바람직하게는, 제어 유닛은 보조 프로세싱 유닛을 추가적으로 제어한다. 보조 프로세싱 유닛은 중앙 유닛으로부터 액세스 허락 신호를 수신한 경우에만 데이터 저장 드라이브를 액세스한다. 따라서, 데이터 저장 드라이브에 대한 보조 프로세싱 유닛의 액세스는 중앙 프로세싱 유닛에 의하여 신뢰성있게 제어될 수 있다.
바람직하게는, 보조 프로세싱 유닛은 데이터 저장 드라이브에 저장된 비디오 및 오디오 신호들 중 하나 이상을 디코딩하는 디코딩 수단을 포함한다. 따라서, 복합 비디오/오디오 디코딩 절차가 전용 프로세싱 유닛에 의하여 수행되어, 중앙 프로세싱 유닛의 보다 낮은 프로세싱 부하 및 프로세싱 자원의 보다 효율적인 사용이 가능해진다.
바람직하게는, 정보 및 오락용 시스템에는 자기 또는 광학 디스크 드라이브, 가장 바람직하게는 하드디스크 드라이브 또는 DVD 드라이브가 장착된다. 따라서, 정보 및 오락용 시스템에는 고용량 저장 수단이 제공된다. 특히, DVD 포맷은 현재 널리 사용되며, 저장 매체는 쉽게 제공될 수 있다.
바람직한 실시예에서, 보조 프로세싱 유닛은 DVD 파일 네비게이션을 수행하는 파일 네비게이션 수단을 포함한다. DVD 파일 네비게이션 수단을 포함하는 이러한 프로세싱 유닛은 상용이며, 정보 및 오락용 시스템의 개발 노력을 감소시킨다.
또 다른 실시예에 의하면, 데이터 저장 드라이브에 대한 액세스는 전달 동작 시퀀스로 수행된다. 각 전달 동작은 데이터 전달을 위하여 데이터 저장 드라이브를 준비시키는 초기화 단계 및 데이터의 전달을 수행하는 전달 단계를 포함한다.
또 다른 바람직한 실시예에서, 이전에 선택된 데이터 프로세싱 유닛이 데이터 저장 드라이브를 액세스하는지 여부가 검출된다. 이전의 액세스가 완료된 후에만, 복수의 데이터 프로세싱 장치들 중 또 다른 데이터 프로세싱 장치가 데이터 저장 드라이브를 액세스하도록 선택된다. 따라서, 각 액세스는 신뢰성있게 완료될 수 있다.
바람직하게는, 각 데이터 프로세싱 장치는, 또 다른 데이터 프로세싱 장치가 데이터 저장 드라이브를 액세스하기 전에 소정의 수의 전달 동작을 수행할 수 있다. 따라서, 데이터 전달 인터페이스는 데이터 프로세싱 장치들에 데이터 저장 자원이 동일하게 제공되도록, 효율적으로 제어된다.
바람직하게는, 액세스 종료 신호는, 또 다른 데이터 프로세싱 장치로 하여금 상기 데이터 저장 드라이브를 액세스하도록 하기 전에 데이터 프로세싱 장치에 제 공되며, 데이터 프로세싱 장치는 현재의 전달 동작을 완료함으로써 액세스를 종료한다. 따라서, 복수의 단계를 포함하는 전달 동작이 신뢰성있게 수행될 수 있다. 특히, 데이터 전달 인터페이스는 ATA/ATAPI 표준에 따른 데이터 전달 동작을 지원한다.
바람직하게는, 소정의 시간 간격의 경과 후에, 도 다른 데이터 프로세싱 장치가 데이터 저장 드라이브를 액세스하도록 선택된다. 따라서, 액세스 간격의 기간은, 하나의 데이터 프로세싱 장치가 장시간의 기간 동안 데이터 저장 드라이브에 대한 액세스를 차단하여, 예컨대 사용자에 의하여 요청되는 데이터의 제공을 방지하는 것이 가능하지 않도록, 제한된다.
또 다른 바람직한 실시예에서, 데이터 프로세싱 장치들과 데이터 저장 드라이브 사이에서 송신되는 데이터는 데이터 저장 드라이브 및 데이터 프로세싱 장치에 접속되는 버퍼 내에 기록된다. 특정한 데이터 프로세싱 장치와 데이터 저장 드라이브 사이에 송신되는 데이터는, 특정한 데이터 프로세싱 장치가 데이터 저장 드라이브를 액세스하도록 선택되는 경우에, 상기 버퍼로부터 판독된다.
추가적인 실시예들은 종속항의 주제이다.
본 발명의 또 다른 특징들 및 장점들은 도면에 도시한 바와 같이 본 발명의 후술하는 설명으로부터 분명해진다.
본 발명의 실시예들을 도면을 참조하여 이하에서 설명하기로 한다.
본 발명에 따른 데이터 전달 인터페이스의 일반적인 구성이 도 4에 도시되 어 있다. 데이터 전달 인터페이스(100)는 복수의 데이터 프로세싱 장치들(110, 120) 및 단수의 데이터 저장 드라이브(130)와 접속된 스위치 수단(150)을 포함한다. 스위치 수단(150)은 데이터 프로세싱 장치들(110, 120)로 하여금 데이터 저장 드라이브(130)에 액세스하도록 한다. 스위치 수단은 제어 수단에 의하여 제어되어, 복수의 데이터 프로세싱 장치들(110, 120) 중 단수의 데이터 프로세싱 장치만이 한번에 데이터 저장 드라이브(130)에 액세스하는 것을 보장한다. 특히, 스위치 수단은 데이터 프로세싱 장치들과 데이터 저장 드라이브 사이에 신호의 교환을 인에이블링 또는 디스에이블링한다. 그 결과, 데이터 프로세싱 장치들(110, 120)의 신호 라인들(101, 102)은 스위치 수단(150)에 접속된다. 스위치 수단은 신호 라인(103)에 의하여 데이터 저장 드라이브(130)에 접속된다.
본 발명의 데이터 전달 인터페이스의 동작을 도 16을 참조하여 설명하도록 한다. 제 1 단계(S10)에서, 복수의 데이터 프로세싱 장치들 중 데이터 프로세싱 장치가 선택된다. 선택된 데이터 프로세싱 장치는 데이터 저장 드라이브(130)를 액세스하도록 인에이블링된다. 이는, 데이터 저장 드라이브(130)에 대한 선택된 데이터 프로세싱 장치의 액세스가 스위치 수단에 의하여 인에이블링되도록 단계 S20에서 스위치 수단(150)을 제어함으로써, 달성된다. 특히, 스위치 수단(150)은 신호가 선택된 데이터 프로세싱 장치와 데이터 저장 드라이브(130) 사이에서 전달될 수 있도록 제어된다.
하드디스크, 반도체 디스크, CD 또는 DVD 드라이브와 같은 광학 드라이브 중 하나가 데이터 저장 드라이브(130)로 사용될 수 있다. 특히, 광학 드라이브는 데 이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치에 의하여 수행되는 개개의 동작에 따라서 서로 다른 저장 매체로부터 데이터를 공급하는 것을 가능하게 한다.
다양한 데이터 프로세싱 장치들(110, 120)이 데이터 저장 드라이브를 액세스하는 본 발명의 데이터 전달 인터페이스에 접속될 수 있다. 이러한 프로세싱 장치들은 내장 시스템의 CPU와 같은 범용 프로세싱 유닛, 및 인코더, 디코더 또는 비디오 프로세서와 같은 특정한 임무 전용인 프로세싱 유닛을 포함한다.
예컨대, 제1 프로세싱 장치(110)는 제어 동작을 수행할 수 있으며, 데이터 저장 드라이브(130)에 삽입된 CD 또는 DVD 매체로부터 개개의 프로그램을 획득할 수 있다. 또 다른 데이터 프로세싱 장치(120)는 저장 드라이브(130)에 삽입되는 동일한 또는 또 다른 저장 매체 상에 제공되는 비디오 데이터를 액세스하고, 그 비디오 데이터를 디코딩할 수 있다.
이 예시적인 구성에서, 데이터 프로세싱 장치들(110, 120)에는 데이터 저장 드라이브(130)와 동일한 데이터 버스 표준에 따른 인터페이스 커넥터가 장착된다. 데이터 저장 드라이브에는 ATA/ATAPI 인터페이스와 같은 표준화된 데이터 버스 인터페이스가 장착된다.
ATA/ATAPI 표준에 의하면, 복수의 레지스터들이 데이터 저장 드라이브 상에 제공된다. 이 레지스터들은 데이터 레지스터, 위치 레지스터 및 명령 레지스터를 포함한다. ATA/ATAPI 데이터 버스는 컴퓨터 시스템과 같은 호스트 장치와 데이터 저장 드라이브를 접속시키는 복수의 신호 라인들을 포함한다. 특히, 어드레스 신호 라인들은 레지스터들 중 하나를 어드레스시키기 위하여 제공되고, 데이터 신호 라인들은 개개의 레지스터에 대한 데이터를 전달하기 위하여 제공되며, 제어 신호 라인들은 데이터의 기록 및 판독을 제어한다.
상술한 바와 같이, 호스트 컴퓨터와 ATAPI 저장 드라이브 사이의 통신 세션은 여러 단계로 수행된다. 특히, 명령 단계에서, 위치 정보 및 명령이 저장 드라이브 상의 개개의 레지스터에 기록되어, 데이터 전달을 초기화한다. 후속하는 단계에서, 앞서의 전달 명령에 따라서 데이터 저장 드라이브로부터/로 데이터가 전달된다.
ATA/ATAPI 표준에 따라서 데이터 저장 드라이브(130)를 액세스하는 본 발명의 데이터 전달 인터페이스가 이용되는 구성에서, 바람직하게는, 데이터 프로세싱 장치들(110, 120)에는 ATA/ATAPI 표준에 따른 버스 인터페이스가 또한 장착된다. 이러한 구성에서, 데이터 저장 드라이브(130)와 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치 사이에 교환되는 신호들은 변환을 요하지 않고 데이터 전달 인터페이스를 통하여 송신될 수 있다.
그러나, 본 발명은 데이터 프로세싱 장치들과 데이터 저장 드라이브에 동일한 데이터 버스 인터페이스가 장착되는 구성에 한정되지 않는다. 데이터 저장 장치(130)와 같은 동일한 데이터 버스 인터페이스가 제공되지 않는 데이터 프로세싱 장치에 접속되는 본 발명의 데이터 전달 인터페이스의 예시적인 구성이 도 8에 도시되어 있다. 이 도면에는, ATA/ATAPI 컨버터가 제공되지 않는 데이터 전달 인터페이스(500)의 시스템 구성이 도시되어 있다. ATA/ATAPI 컨버터(590)는 개개의 신호 라인들(502)을 통하여 데이터 프로세싱 장치들(510) 중 하나의 데이터 프로세 싱 장치로부터 액세스 신호를 수신한다. ATA/ATAPI 컨버터(590)는 ATAPI 표준에 따라서 데이터 프로세싱 장치(510)의 액세스 신호를 액세스 신호로 변환하는 것을 수행한다. 신호 라인(501)은 ATA/ATAPI 컨버터(590)를 스위치 수단(150)에 접속한다. 따라서, 데이터 프로세싱 장치(510)는 ATA/ATAPI 컨버터(590)와 스위치 수단(150)을 통하여 데이터 저장 드라이브를 액세스할 수 있다. 데이터 저장 드라이브(130)로부터의 데이터 및 데이터 제어 신호는 ATA/ATAPI 컨버터에 의하여 프로세싱 장치(510) 상에 제공되는 인터페이스에 따른 신호로 변환된다.
이 구성에 의하면, 서로 다른 데이터 버스 인터페이스가 장착된 데이터 프로세싱 장치들(510, 120)은 본 발명의 데이터 전달 인터페이스를 통하여 데이터 저장 드라이브(130)를 액세스할 수 있다.
본 실시예의 바람직한 구성에 의하면, ATA/ATAPI 컨버터(590)는 ATAPI 표준의 프로그램된 입력/출력 모드 4에 따른 액세스 신호를 생성한다. 이 액세스 모드는 높은 데이터 전달 속도를 제공한다. 또한, ATAPI 표준에 따른 데이터 전달 모드들 중 단지 하나의 전달 모드만을 이용함으로써, ATA/ATAPI 컨버터(590)의 복잡성이 감소된다.
ATA/ATAPI 컨버터는 ATA/ATAPI 커넥터의 특정한 어드레스 공간을 통하여 ATA/ATAPI 드라이브 레지스터들에 대한 액세스를 제공하는데, 각 어드레스 공간은 ATA/ATAPI 드라이브 레지스터들로 맵핑된다. 데이터 프로세싱 장치가 이 어드레스 공간을 어드레스하는 경우, ATA/ATAPI 컨버터는 ATAPI 저장 드라이브에 대한 대응하는 데이터를 전달한다.
추가하여, ATA/ATAPI 컨버터는 ATAPI 드라이브 인터럽트 신호에 따라서 데이터 프로세싱 장치에 대한 특정한 인터럽트 신호를 생성한다. 예컨대, 히타치 SH3 프로세서가 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치로 이용되는 경우, SH3 프로세서의 인터럽트 IRQ3가 ATAPI 드라이브 인터럽트로 할당될 수 있다.
본 발명의 실시예에 따른 데이터 전달 인터페이스는 복수의 데이터 프로세싱 장치들로 하여금 단수의 데이터 저장 드라이브를 개별적으로 액세스할 수 있도록 한다. 따라서, 각각의 데이터 프로세싱 장치는 그 고유의 프로세싱 요건에 따라서 데이터 전달 동작을 수행한다.
데이터 프로세싱 장치들 중 어느 것도 또 다른 데이터 프로세싱 장치에 의하여 이용되는 데이터의 액세스 및 전달과 같은 비효율적인 동작을 수행하지 않기 때문에, 상술한 특징은 본 발명의 특유의 장점이다. 따라서, 특정한 데이터 프로세싱 장치 상에서 동작하는 임무들은 프로세싱 자원이 감소되지 않는 장점이 있다. 더하여, 복수의 프로세싱 장치에 대한 데이터 저장 장치를 제공하기 위하여 단지 단수의 데이터 저장 드라이브만이 요구된다.
이하에서, 본 발명의 데이터 전달 인터페이스는 제2 실시예를 통하여 추가적으로 설명된다. 기 설명한 옵션, 바람직한 구성 및 장점들 또한 제2 실시예의 데이터 전달 장치에 적용가능하다.
도 5는 본 발명의 제2 실시예에 따른 데이터 전달 인터페이스(200)의 개략적인 구성을 도시한다. 제1 실시예와 유사하게, 복수의 데이터 프로세싱 장치들 (110, 120)이 스위치 수단(150)과 접속된다. 또한, 데이터 저장 드라이브(130)는 스위치 수단에 접속된다. 스위치 수단은 제어 수단(240)에 의하여 제어된다.
제어 수단(240)은 데이터 저장 드라이브(130)의 동작 상태를 검출하는 드라이브 상태 검출기(245)를 포함한다. 이는, 신호 라인(201)을 통하여 드라이브 상태 검출기(245)로 데이터 저장 드라이브(130)의 제어 신호를 공급함으로써 달성된다. 따라서, 제어 수단(240)은 데이터 저장 드라이브의 동작 상태를 검출하고, 그에 따라서 스위치 수단(150)을 제어할 수 있다.
드라이브 상태 검출기(245)는 데이터의 전달이 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치와 데이터 저장 드라이브 사이에서 현재 수행되는지 여부를 검출한다. 예컨대, 데이터 전달이 완료되었는지 여부 그리고 드라이브(130)가 또 다른 데이터 전달을 위하여 준비되었는지 여부를 검출하는데 데이터 저장 드라이브의 입력/출력 준비 신호가 사용될 수 있다.
검출 결과에 따라서, 데이터 저장 드라이브(130)와 데이터 프로세싱 장치들(110, 120) 중 하나의 데이터 프로세싱 장치 사이의 신호의 송신이 어떠한 데이터 전달도 현재 수행되지 않는 경우에만 스위치되도록, 스위치 수단(150)이 제어된다.
본 실시예의 데이터 프로세싱 장치의 동작이 도 17에 도시되어 있다. 데이터 프로세싱 장치가 선택되고, 데이터 저장 드라이브(130)로의 선택된 데이터 프로세싱 장치의 액세스를 인에이블링하기 위하여 스위치 수단이 제어되기 전에, 액세스가 현재 수행되는지 여부가 검출된다. 액세스가 완료되는 때에만, 또 다른 데이터 프로세싱 장치가 단계 S13에서 선택되고, 그에 따라 스위치 수단(150)이 제어 된다.
데이터 저장 드라이브가 ATA/ATAPI 표준에 따라서 액세스되는 바람직한 시스템 구성에서, 데이터 저장 드라이브의 초기화 및 실제의 데이터의 전달을 포함하는 전달 동작은, 또 다른 데이터 프로세싱 장치가 데이터 저장 드라이브를 접속하도록 허용되기 전에 완료된다. 그러나, 초기화 단계 후에 전달 동작을 종료하고, 데이터 저장 드라이브를 재초기화하는 것도 가능하다. 바람직하게는, 드라이브 리셋은 초기 상태로 데이터 저장 드라이브(130)를 리셋하는 경우에 수행된다.
본 발명의 제2 실시예에 따른 데이터 전달 인터페이스는 복수의 데이터 프로세싱 장치들로 하여금 단수의 데이터 저장 드라이브를 이용한 데이터 전달 동작을 신뢰성있게 수행하도록 한다. 특히, 데이터 전달 인터페이스는, 데이터 전달 동작이 완료되어, 방해된 전달 동작으로 인한 에러 또는 데이터 프로세싱 장치들 사이에 간섭이 발생하지 않음을 보장한다.
상술한 실시예에서 설명한 본 발명의 데이터 전달 인터페이스의 추가적인 특정이 본 발명의 제3 실시예에서 설명된다. 기 설명한 옵션, 바람직한 구성 및 장점들 또한 제3 실시예의 데이터 전달 장치에 적용가능하다.
도 6은 본 발명의 제1 및 제2 실시예와 유사한, 데이터 저장 장치(130)로의 액세스를 갖는 복수의 데이터 프로세싱 장치들(110, 120)을 제공하는 데이터 전달 인터페이스(300)를 도시한다. 데이터 전달 인터페이스(300)는 실시예 1 및 2에서 설명한 것과 동일한 스위치 수단인 스위치 수단(150)을 포함한다. 제어 수단(340)은, 제어 수단(340)에 하나 이상의 데이터 프로세싱 장치들과 제어 신호를 교 환하는 통신 수단(345)이 장착된다는 점에서, 상술한 제어 수단과 구별된다. 제어 신호 라인(301)은 제1 프로세싱 장치(110)와 통신 수단(345) 사이에 제공된다. 제어 수단(340)은 데이터 프로세싱 장치(110)와 교환된 제어 신호에 따라서 스위치 수단(150)을 제어한다.
예컨대, 데이터 프로세싱 장치(110)는, 데이터 전달 동작을 완료한 경우에, 제어 수단(340)에 제어 신호를 제공한다. 따라서, 본 발명의 제2 실시예에서 설명한 것과 유사하게, 제어 수단(340)은 데이터 프로세싱 장치에 의한 액세스의 완료를 검출하고, 또 다른 데이터 프로세싱 장치는 데이터 프로세싱 장치(110)에 의한 데이터 전달 동작의 종료가 검출된 후에만 데이터 저장 드라이브를 액세스하도록 허용된다.
또한, 제어 수단은 데이터 프로세싱 장치에 액세스 허락 신호를 제공할 수 있는데, 이는 스위치 수단(150)을 통하여 데이터 저장 드라이브(130)를 액세스하도록 개개의 데이터 프로세싱 장치가 인에이블링되는 것을 나타낸다. 액세스 허락 신호가 제공된 데이터 프로세싱 장치는 이러한 액세스 허락 신호를 수신한 후에만 데이터 저장 드라이브(130)를 액세스한다. 따라서, 데이터 프로세싱 장치는 데이터 저장 드라이브가 스위치 수단(150)에 의하여 인에이블링될 때까지는 불필요한 액세스 시도를 수행할 필요가 없다. 그 대신에, 데이터 프로세싱 장치는 액세스 허락 신호를 수신할 때까지 임의의 데이터 전달 동작을 중지할 수 있다.
옵션으로는, 제어 수단은 통신 수단(345)을 통하여 액세스 종료 신호를 데이터 프로세싱 장치에 제공한다. 액세스 종료 신호를 수신한 때에, 데이터 저장 드 라이브는 데이터 저장 드라이브에 대한 그 액세스를 종료한다. 따라서, 데이터 저장 드라이브를 액세스하는 데이터 전달을 현재 수행하는 프로세싱 장치가 아닌 프로세싱 장치를 인에이블링할 필요성이 있는 경우에, 데이터 프로세싱 장치는 그 현재의 데이터 전달 동작을 종료하도록 프롬프트될 수 있다. 따라서, 장시간의 기간 동안에 하나의 데이터 프로세싱 장치에 의한 데이터 저장 드라이브의 점유가 회피될 수 있다.
특히, ATA/ATAPI 표준에 따른 액세스를 수행하는 데이터 프로세싱 장치는 바람직하게는 드라이브의 초기화 및 데이터의 전달을 포함하는 현재의 데이터 전달 동작을 완료하도록 허용된다. 따라서, 스위치 수단의 스위치 절차는 데이터 저장 드라이브가 또 다른 데이터 전달 동작을 위하여 준비되는 경우에 수행된다.
이러한 데이터 전달 인터페이스의 동작은 도 18의 흐름도에 도시되어 있다. 단계 S14에서, 데이터 저장 드라이브는 데이터 저장 드라이브에 대한 그 액세스를 종료하도록 프롬프트된다. 후속하는 단계 S15에서, 또 다른 데이터 프로세싱 장치가 데이터 저장 드라이브를 액세스하도록 선택된다.
제어 수단(340)은 복수의 데이터 프로세싱 장치들(110, 120)로부터 액세스 요청을 수신할 수도 있으며, 그 액세스 요청에 따라서 스위치 수단(150)을 제어한다. 예컨대, 새로운 명령 또는 소프트웨어 업데이트를 획득하기 위하여 데이터 프로세싱 장치는 정기적으로 데이터 저장 드라이브에 대한 액세스를 요청할 수 있다. 액세스 요청을 발함으로써, 데이터 프로세싱 장치가 데이터 저장 드라이브로부터 추가적인 데이터의 획득을 요구할 때 수행되는 매 임무마다, 데이터 프로세싱 장치에 데이터 저장 드라이브로부터의 데이터가 신뢰성있게 제공될 수 있다.
그 동작은 도 19의 흐름도에 도시되어 있다. 액세스 요청이 단계 S16에서 수신된 후에, 데이터 저장 드라이브를 액세스할 데이터 프로세싱 장치의 선택이 액세스 요청에 따라서 제어 수단(340)에 의하여 수행된다.
바람직하게는, 복수의 데이터 프로세싱 장치들의 액세스 요청을 순차적으로 프로세싱하기 위하여, 제어 수단(340)은 액세스 요청 큐를 포함한다. 보다 바람직한 구성에서, 각 액세스 요청에 우선순위를 할당하고, 할당된 우선순위에 따라서 복수의 액세스 요청을 프로세싱하는 것 또한 가능하다. 예컨대, 우선순위는 각 프로세싱 장치에 기인한 우선순위 값에 따라서 할당될 수 있다. 선택적으로는, 각 프로세싱 장치는 생성되는 각 액세스 요청에 대하여 개별적인 우선순위를 할당할 수도 있다.
본 실시예의 데이터 프로세싱 장치의 예시적인 동작에 의하면, 데이터 저장 드라이브(130)를 액세스하는 데이터 프로세싱 장치는 소정의 시간 간격의 경과 후에 새롭게 선택되고, 스위치 수단(150)은 선택된 데이터 프로세싱 장치로 하여금 데이터 저장 드라이브를 액세스하도록 제어된다. 따라서, 각 데이터 프로세싱 장치는 소정의 시간 간격 동안에 데이터 저장 드라이브를 액세스할 수 있다. 그 후에, 또 다른 데이터 프로세싱 장치가 데이터 저장 드라이브를 액세스하기 위하여 선택될 수 있다. 따라서, 데이터 프로세싱 장치들 각각에 특정한 액세스 시간을 할당하는 것도 가능하다. 따라서, 특정한 시간 간격 이내에, 프로세싱 장치들 각각에게 데이터 저장 드라이브를 액세스할 기회가 주어진다.
본 실시예의 데이터 프로세싱 장치의 또 다른 예시적인 동작에 의하면, 데이터 저장 드라이브(130)를 액세스하도록 허용된 데이터 프로세싱 장치는 소정의 수의 전달 동작을 수행할 수 있다. 소정의 수의 전달 동작이 완료된 후에, 데이터 프로세싱 장치들 중 또 다른 데이터 프로세싱 장치가 데이터 저장 드라이브를 액세스하도록 선택된다. 추가적으로, 데이터 프로세싱 장치들의 각각에 수행하도록 허용되는 전달 동작의 개별적인 수가 할당될 수 있다. 이러한 방식으로, 데이터 저장 드라이브의 데이터 버스 인터페이스의 대역폭은, 높은 유연성을 갖는 데이터 프로세싱 장치들 사이에서 분산될 수 있다.
데이터 저장 드라이브를 액세스할 복수의 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치를 지정하기 위하여 데이터 프로세싱 장치 지정 신호를 제어 수단(340)에 제공하는 것 또한 가능하다. 지정된 데이터 프로세싱 장치로 하여금 데이터 저장 드라이브(130)를 액세스할 수 있도록 하기 위하여, 제어 수단(340)은 데이터 프로세싱 장치 지정 신호에 따라서 스위치 수단(150)을 제어한다.
데이터 프로세싱 장치 지정 신호는 바람직하게는 유저 인터페이스에 의하여 생성된다. 예컨대, 유저는 특정한 데이터 프로세싱 동작을 수행하기 위한 명령을 입력할 수 있다. 요청된 데이터 프로세싱 동작에 따라서, 특정한 데이터 프로세싱 장치는 데이터 저장 드라이브(130)에 대한 액세스를 요청한다. 개개의 데이터 프로세싱 장치는 사용자 인터페이스에 의하여 발해진 데이터 프로세싱 장치 지정 신호에 의하여 명령을 받는다.
본 발명의 실시예에서 설명한 옵션들은 결합될 수 있다. 예컨대, 데이터 저장 드라이브(130)에 대한 데이터 프로세싱 장치의 액세스가 스위치 수단(150)에 의하여 인에이블링될 때 액세스 허락 신호가 데이터 프로세싱 장치에 제공된다. 스위치 수단이 또 다른 데이터 프로세싱 장치로 하여금 데이터 저장 드라이브(130)를 액세스할 수 있도록 하기 전에, 현재 선택된 데이터 프로세싱 장치는 데이터 저장 드라이브(130)에 대한 그 액세스를 종료하도록 프롬프트된다. 또 다른 데이터 프로세싱 장치의 선택은 데이터 프로세싱 장치의 액세스 요청에 따라서 또는 데이터 프로세싱 장치 지정 신호에 따라서 수행될 수 있다. 추가적으로, 제어 수단(340)은, 소정의 시간 간격 후에 또는 소정의 수의 데이터 전달 동작 후에 데이터 저장 드라이브(130)에 대한 데이터 프로세싱 장치의 액세스를 종료시킬 수 있다.
본 발명의 데이터 전달 인터페이스의 행동을 유연하게 제어하기 위한 복수의 제어 옵션을 본 발명이 제공한다는 점은 상술한 예로부터 분명하다.
다음으로, 본 발명의 제4 바람직한 실시예를 설명한다. 제4 실시예에서는, 본 발명의 제1 내지 제3 실시예에서 설명한 데이터 전달 인터페이스를 추가적으로 특정한다. 따라서, 기 설명한 옵션, 바람직한 구성 및 장점들 또한 제4 실시예의 데이터 전달 장치에 적용가능하다.
본 발명의 제4 실시예에 의하면, 제어 수단은 데이터 저장 드라이브(130)를 액세스하도록 허용된 복수의 데이터 프로세싱 장치들 중 단수의 데이터 프로세싱 장치를 지정하기 위한 제어 유닛을 포함한다.
제어 유닛은 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치로부터의 요청에 따라서 데이터 프로세싱 장치를 지정한다. 선택적으로는, 제어 유닛은 데이터 프로세싱 장치가 순서대로 데이터 저장 드라이브를 액세스할 수 있도록 데이터 프로세싱 장치들을 순차적으로 선택한다. 그러나, 제어 유닛은 사용자 인터페이스로부터 지정 신호에 따라서 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치를 지정할 수도 있다.
제4 실시예의 바람직한 구성이 도 7에 도시한 개략적인 인터페이스 도면에 도시되어 있다. 이 구성에 의하면, 제어 유닛(440)은 데이터 프로세싱 장치들(410, 120) 중 하나의 데이터 프로세싱 장치의 일부이다. 따라서, 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치가 스위치 수단을 제어하는데 사용된다. 제어 유닛(440)은 데이터 프로세싱 장치들로 하여금 데이터 저장 드라이브를 액세스할 수 있도록 하는 스위치 수단(150)을 직접 제어한다. 이러한 방식으로, 데이터 전달 인터페이스의 하드웨어 복잡성은 매우 감소된다.
이 구성에서, 제어 유닛(440)은 제1 데이터 프로세싱 장치(410)의 일부이다. 또한, 제2 데이터 프로세싱 장치(120)를 제어하기 위하여도 제어 유닛이 장착된다. 그 결과, 제어 신호 라인(405)은 제어 유닛(440)과 데이터 프로세싱 장치(120) 사이에 제공된다.
제2 데이터 프로세싱 장치는 데이터 프로세싱 장치의 동작을 활성화 또는 비활성화함으로써 제어될 수 있다. 선택적으로는, 제2 데이터 프로세싱 장치(120)의 저장 드라이브 액세스 기능은 제어 유닛(440)에 의하여 제어된다. 예컨대, 본 발명의 제3 실시예에서 설명한 액세스 허락 신호 또는 액세스 종료 신호가 이러한 제어를 수행하기 위하여 이용될 수 있다.
따라서, 데이터 프로세싱 장치들(410) 중 하나의 데이터 프로세싱 장치는 효율적으로 그리고 유연하게 스위치 수단(150)을 제어할 수 있다. 또한, 제어 유닛(440)을 포함하는 데이터 프로세싱 장치(410)는 그 자신에 또는 데이터 저장 드라이브(130)를 액세스하는 데이터 프로세싱 장치들 중 또 다른 데이터 프로세싱 장치에 액세스 허락을 할당할 수 있다. 따라서, 본 발명의 데이터 전달 인터페이스를 포함하는 시스템 구성요소의 효율적인 제어가 달성된다.
상술한 구성에서는 제어 유닛(440)이 스위치 수단(150)을 직접 제어하지만, 제어 수단은 데이터 프로세싱 장치를 지정하는 제어 유닛(440)에 의하여 발해진 신호에 따라서 스위치 수단(150)을 제어하기 위하여 스위치 제어기를 더 포함할 수도 있다.
다음으로, 본 발명의 제5 실시예를 설명한다. 제5 실시예는 본 발명의 제1 내지 제4 실시예에서 설명한 데이터 전달 인터페이스를 추가적으로 특정한다. 따라서, 기 설명한 옵션, 바람직한 구성 및 장점들 또한 제5 실시예의 데이터 전달 장치에 적용가능하다.
본 발명의 제5 실시예에 의하면, 스위치 수단(150)에는 데이터 프로세싱 장치들로 송신되는 데이터 도는 데이터 송신 장치들로부터 송신되는 데이터를 유지하기 위한 버퍼가 장착된다. 버퍼는 데이터 프로세싱 장치들 각각 그리고 데이터 저장 드라이브(130)에 접속된다.
다음으로, 이러한 버퍼를 포함하는 스위치 수단의 예시적인 동작을 설명한다. 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치에 의하여 행해진 액세스 요청은 소정의 버퍼 어드레스에서 버퍼 내에 저장된다. 액세스 요청을 행한 데이터 프로세싱 장치가 데이터 저장 드라이브를 액세스하도록 현재 허용되지 않는 경우, 액세스 요청은 버퍼 내에 유지된다. 데이터 프로세싱 장치가 데이터 저장 드라이브를 액세스하도록 허용되자마자, 액세스 요청이 버퍼로부터 판독되어, 데이터 저장 드라이브(130)로 송신된다. 데이터 저장 드라이브(130)에서, 액세스 요청이 수행된다. 따라서, 데이터 저장 드라이브(130)에 기록되는 데이터가 수령되거나 또는 데이터 저장 드라이브로부터 판독되는 데이터가 버퍼로 전달되어 개개의 데이터 프로세싱 장치로 포워딩된다. 이 시간 동안에, 다른 데이터 프로세싱 장치들로부터의 액세스 요청이 버퍼에 저장되어 유지될 수도 있다. 따라서, 서로 다른 데이터 프로세싱 장치들로부터의 액세스 요청은 서로를 방해하지 않는다.
프로세싱 장치들 중 임의의 프로세싱 장치가 액세스 요청을 발하였는지 여부를 검사하기 위하여, 버퍼는 복수의 프로세싱 장치들에 접속된 그 데이터 인터페이스들을 순차적으로 판독한다. 예컨대, 버퍼는 큐에서의 이러한 액세스 요청을 스케쥴링하고 하나씩 큐에 저장된 액세스 요청을 수행한다.
각각이 데이터 프로세싱 장치들 중 하나에 대응하는 복수의 메모리 섹션이 버퍼 내에 제공된다. 제1 데이터 프로세싱 장치의 액세스 요청은 개개의 버퍼 섹션에 기록된다. 큐 제어에 따라서, 액세스 요청이 판독되어, 데이터 저장 드라이브로 보내진다. 데이터 저장 드라이브의 응답, 예컨대 액세스 요청에 따라서 판독된 데이터의 특정량이 버퍼로 전달되어 대응하는 버퍼 섹션에 저장된다. 나중에, 버퍼가 그 버퍼 섹션에 다시 어드레스하는 경우에, 데이터 저장 드라이브로부 터 수신되는 데이터가 판독되어, 데이터 프로세싱 장치로 전달된다. 이러한 동작을 수행하기 위하여, 버퍼는 데이터 프로세싱 장치들 및 데이터 저장 드라이브와 독립적으로 통신한다.
따라서, 단지 하나의 호스트, 즉 버퍼만이 데이터 저장 드라이브를 액세스하며, 따라서 데이터 저장 드라이브로/로부터 전달되는 데이터의 임의의 충돌이 회피된다. 또한, 데이터 프로세싱 장치들 각각이 데이터 저장 드라이브 대신에 버퍼를 액세스하고, 버퍼는 데이터 프로세싱 장치들로부터의 액세스 요청을 조정 및 큐잉한다.
본 발명의 제6 바람직한 실시예를 도 9를 참조하여 설명하기로 한다. 본 발명의 제6 실시예는 제1 내지 제5 실시예에서 설명한 본 발명의 데이터 전달 인터페이스의 스위치 수단의 구성을 추가적으로 특정한다. 따라서, 기 설명한 옵션, 바람직한 구성 및 장점들 또한 제6 실시예의 데이터 전달 장치에 적용가능하다.
도 9는 제6 실시예에 따른 스위치 수단(650)의 구성을 도시한다. 스위치 수단은 제1 스위치(660)를 포함한다. 이 스위치는 신호 라인(601)을 통하여 제1 데이터 프로세싱 장치와 접속된다. 제2 스위치(670)는 신호 라인(602)에 의하여 제2 데이터 프로세싱 장치와 접속된다. 이 구성에서 2개의 데이터 프로세싱 장치들에 접속된 스위치 수단을 설명한다. 그러나, 본 발명은 2개의 데이터 프로세싱 장치들에 한정되는 것은 아니다. 추가적인 스위치들을 제공함으로써, 보다 많은 수의 데이터 프로세싱 장치들이 스위치 수단(650)에 접속될 수 있다.
특히, 스위치들(660, 670) 중 하나의 스위치는 개개의 신호 라인(601, 602) 에 의하여 데이터 프로세싱 장치들 각각에 접속된다. 스위치들(660, 670)은 신호 라인(603)에 의하여 데이터 저장 드라이브에 공동으로 접속된다. 제어 수단으로부터의 제어 신호는, 신호 라인들(601, 602)과 신호 라인들(603) 사이의 신호의 송신이 인에이블링 또는 디스에이블링되는 방식으로, 스위치들(660, 670)을 제어하기 위하여 제공된다. 특히, 스위치들(660, 670) 중 단지 하나의 스위치만이 신호의 송신이 가능하도록, 스위치들은 제어된다. 바람직하게는, 분리된 제어 신호 라인들(605, 606)이 스위치들 각각의 제어를 위하여 제공된다.
스위치들을 제어하기 위한 제어 수단의 예시적인 구성이 도 10에 도시되어 있다. 도 10에 도시한 스위치 수단(650)은 도 9를 참조하여 설명한 스위치 수단과 동일한 구성을 갖는다. 특히, 각 스위치들(660, 670)이 데이터 프로세싱 장치들 중 개개의 데이터 프로세싱 장치와 접속되는 다수의 스위치들(660, 670)이 제공된다. 본 구성의 제어 수단은 스위치들(660, 670)을 제어하기 위한 스위치 제어기(780)를 포함한다. 활성화된 스위치를 통하여 신호의 송신을 가능케하기 위하여, 스위치 제어기는 스위치들(660, 670) 중 단 하나의 스위치만을 활성화하고, 다른 스위치들은 비활성화된다.
스위치 제어기(780)는 데이터 저장 드라이브(130)를 액세스하도록 허용된 데이터 프로세싱 장치를 지정하는 신호를 수신한다. 데이터 프로세싱 장치 지정에 따라서, 지정된 데이터 프로세싱 장치에 접속된 스위치만이 활성화되는 방식으로, 스위치 제어기(780)는 제어 신호(710, 720)를 생성한다.
따라서, 본 발명은 데이터 프로세싱 장치들 중 단 하나의 데이터 프로세싱 장치로 하여금 한번에 데이터 저장 드라이브를 액세스하도록 하는 데이터 전달 인터페이스를 효율적으로 제공한다. 특히, 데이터 전달 인터페이스는 별도의 데이터 프로세싱 장치들의 신호가 서로 간섭하는 것을 신뢰성있게 방지한다.
본 발명의 스위치 수단의 예시적인 구성이 도 11에 도시되어 있다.
각 스위치들(860, 870)은 특정한 데이터 프로세싱 장치에 접속된 복수의 신호 라인들(801, 802) 및 데이터 저장 드라이브에 접속된 신호 라인들(803) 상의 신호 송신을 인에이블링 또는 디스에이블링하기 위한 복수의 스위치들을 포함한다. ATA/ATAPI 드라이브가 사용되는 경우, 복수의 데이터 신호 라인들, 어드레스 신호 라인들 및 제어 신호 라인들이 제1 실시예에서 앞서 설명한 바와 동일하게 사용된다.
동일한 데이터 프로세싱 장치의 신호 라인들(801 또는 802)에 접속된 스위치들은 제어 신호 라인(805 또는 806)에 의하여 공동으로 제어된다.
상술한 구성에서, 데이터 저장 드라이브의 신호 라인(803)과 데이터 프로세싱 장치의 신호 라인들(801 또는 802) 사이의 전기적 접속이 구축된다. 따라서, 스위치들(860, 870)은 상술한 방식으로 제어가능한 임의의 종류의 반도체 스위치 또는 기계적 스위치를 포함할 수 있다.
그러나, 본 발명의 데이터 전달 인터페이스는 데이터 프로세싱 장치와 데이터 저장 드라이브 사이의 신호 라인들 상의 전기적 접속을 구축하는데 한정되는 것은 아니다. 예컨대, 스위치들(660, 670)은 데이터 프로세싱 장치들의 신호 라인들과 데이터 저장 드라이브의 신호 라인들 사이의 전기적 접속을 제공하지 않고 신 호의 전달을 인에이블링 또는 디스에이블링한다. 이러한 목적으로, 광전자 커플러들이 사용될 수 있다.
또 다른 옵션은 개개의 제어 신호에 따라서 신호 라인들 상으로 데이터를 보유 및 송신하기 위한 제어가능한 버퍼를 각각 갖는 스위치(660, 670)를 제공하는 것이다.
도 12에 도시한 바와 같이, 스위치 수단에는 선택기 스위치가 제공될 수도 있다. 선택기 스위치(960)는 데이터 저장 드라이브에 접속된 신호 라인들 중 하나의 신호 라인과 서로 다른 데이터 프로세싱 장치들에 접속된 신호 라인들(901, 902) 사이의 전기적인 접속을 구축한다. 바람직하게는, 데이터 저장 드라이브로부터의 인터럽트 신호 또는 상태 신호가 이러한 선택기 스위치(960)에 의하여 데이터 프로세싱 장치들 중 선택된 데이터 프로세싱 장치에 제공된다.
정보 및 오락용 시스템의 예시적인 구성을 본 발명의 제7 실시예를 통하여 설명하기로 한다. 정보 및 오락용 시스템은 본 발명의 제1 내지 제6 실시예를 통하여 설명한 데이터 전달 인터페이스를 사용한다.
도 13은 본 발명의 데이터 전달 인터페이스를 사용하는 정보 및 오락용 시스템(1000)의 예시적인 구성을 도시한다. 중앙 프로세싱 유닛(1010) 및 보조 프로세싱 유닛(1020)은 데이터 저장 드라이브(1030)를 액세스하기 위하여 본 발명의 데이터 전달 인터페이스(1100)에 접속된다.
중앙 프로세싱 유닛(1010)은 정보 및 오락용 시스템(1000)을 제어하고, 정보 및 오락용 시스템의 유저 인터페이스를 제공하는 것과 같은 다양한 임무를 수행한 다. 다른 임무는 이메일 클라이언트, 픽쳐 뷰어(picture viewer), 비디오 게임, 차량 네비게이션 소프트웨어 등을 포함할 수 있다. 보조 프로세싱 유닛(1020)은 특정한 프로세싱 동작을 수행하는데, 이는 이러한 동작을 위하여 최적화된 데이터 프로세싱 유닛에 의하여 수행되는 것이 유리하다.
예컨대, 보조 프로세싱 유닛(1020)은 인코딩된 비디오 데이터의 디코딩을 수행한다. 이러한 비디오 데이터는 종종 MPEG 표준 또는 DivX 명세사항에 따른 표면으로 인코딩 및 저장된다. 중앙 프로세싱 유닛(1010)에 의한 이러한 비디오 데이터의 디코딩은 중앙 프로세싱 유닛(1010)의 높은 연산 능력을 손상시키기 때문에, 이러한 임무는 보조 프로세싱 유닛(1020)에 의하여 수행된다. 따라서, 보다 낮은 연산력의 덜 비싼 중앙 프로세싱 유닛이 이용될 수 있다. 또한, 중앙 프로세싱 유닛(1010)은 비디오 데이터가 디코딩되는 동안 별도의 임무를 수행할 수 있다.
정보 및 오락용 시스템(1000)은 차량 내에서 이용하기에 적합하다. 정보 및 오락용 시스템(1000)의 이러한 응용에 대하여 특히, 중앙 프로세싱 유닛은 차량 네비게이션 소프트웨어를 구동하도록 장착된다. 데이터 저장 드라이브로, DVD 드라이브가 사용된다. 중앙 프로세싱 유닛은 도로지도와 같은 네비게이션 정보 또는 개개의 DVD 저장 매체 상에 제공되는 시스템 업데이트를 위한 소프트웨어를 판독하기 위하여 DVD 드라이브를 액세스한다.
중앙 프로세싱 유닛(1010) 및 보조 프로세싱 유닛(1020)이 독립적으로 DVD 저장 드라이브를 액세스한다는 점이 본 발명의 특유한 장점이다. 특히, 중앙 프 로세싱 유닛(1020)은 DVD 드라이브(1030)에 저장된 데이터를 보조 프로세싱 유닛(1020)에 제공하기 위하여 액세스 및 전달 동작을 수행할 필요가 없다. 그 결과, 중앙 프로세싱 유닛(1010)은 시스템 제어 및 차량 네비게이션과 같은 임무를 위하여 모든 그 프로세싱 자원을 사용할 수 있다. 또한, 중앙 프로세싱 유닛(1010) 및 보조 프로세싱 유닛(1020) 각각에 대하여 별도의 데이터 저장 드라이브를 제공할 필요가 없다. 따라서, 비용 및 공간 효율적인 차량 정보 및 오락용 시스템이 제공된다.
이 구성에서 보조 프로세싱 유닛(1020)은 DVD 드라이브를 액세스하기 위한 DVD 디코딩 유닛으로, 비디오 데이터를 저장하는 DVD 저장 매체 상에서 파일 네비게이션 및 그 저장된 비디오 데이터의 디코딩을 수행한다.
이러한 DVD 디코딩 유닛에는 DVD 파일 네비게이션 소프트웨어가 제공된다. 그 결과, DVD 디코딩 유닛은 비디오 데이터 등을 저장하는 DVD 저장 매체를 액세스하기 위하여 완전히 장착된다. 따라서, DVD 네비게이션 소프트웨어를 개발하기 위한 개별 노력은 요구되지 않는다. 반면에, 중앙 프로세싱 유닛이 데이터 프로세싱 장치와 보조 DVD 디코딩 유닛 사이에서 데이터 전달을 수행하는 종래의 설계에서는, DVD 저장 매체를 액세스하고자 하는 경우에는, 복잡한 DVD 파일 네비게이션 소프트웨어가 중앙 프로세싱 유닛을 위하여 개발되어야 한다.
이하에서는, 정보 및 오락용 시스템(1000)에서 사용되는 본 발명의 데이터 전달 인터페이스(1100)의 예시적인 구성을 설명한다.
데이터 전달 인터페이스(1100)는 2개의 스위치들(1051, 1052)로 구성된 스위 치 수단을 포함한다. 스위치들은 DVD 드라이브(1030)와 개개의 프로세싱 장치들(1010, 1020) 사이의 신호 라인들에서 데이터를 전달하기 위한 버퍼를 포함한다. 제어 수단은 중앙 프로세싱 유닛(1010)의 일부로 제공되는데, 이는 DVD 드라이브(1030)를 액세스하도록 허용된 데이터 프로세싱 장치를 지정한다. 예컨대, 새로운 차량 네비게이션 데이터 또는 새로운 시스템 소프트웨어가 DVD 드라이브(1030)으로부터 판독되는 경우, 중앙 프로세싱 유닛(1010)은 DVD 드라이브(1030)를 액세스하도록 지정된다. 반면에, DVD 디스크로부터 영화가 재생되는 경우, DVD 디코딩 유닛(1020)이 DVD 드라이브(1030)를 액세스하도록 지정된다.
데이터 전달 인터페이스(1100)는 인터페이스 제어기(1050)를 추가적으로 포함한다. 이 인터페이스 제어기(1050)에는 개별적인 스위치들(1051, 1052)을 제어하기 위한 스위치 제어기가 장착된다. 추가적으로, 인터페이스 제어기(1050)는 신호 라인들(1060)을 통하여 송신되는 중앙 프로세싱 유닛(1010)의 액세스 신호를 ATA/ATAPI 표준에 따른 액세스 신호로 변환시키기 위한 ATA/ATAPI 컨버터를 또한 포함한다.
인터페이스 제어기(1050)는 FPGA(field programmable gate array) 장치로 구현된다. FPGA 인터페이스 제어기는 스위치들(1051, 1052)을 제외한 데이터 전달 인터페이스(1100)의 모든 하드웨어 구성요소를 포함한다. 중앙 프로세싱 유닛(1010)과 함께 FPGA 인터페이스 제어기(1050)는 데이터 전달 인터페이스(1100)를 효율적으로 제어한다. FPGA 인터페이스 제어기(1050)는 단수의 장치에서의 ATA/ATAPI 컨버터 및 스위치 제어기를 특히 포함한다. 그 결과, 인터페이스 구성 요소의 고집적 밀도가 달성된다. 인터페이스 제어기(1050)가 직렬의 FPGA 장치로 효율적으로 생산될 수 있다는 점이 추가적인 장점이다.
중앙 프로세싱 유닛(1010)이 DVD 드라이브(1030)를 액세스하는 경우, DVD 디코딩 유닛(1020)의 동작은 중앙 프로세싱 유닛(1010)으로부터의 개별적인 신호 라인을 통하여 중지된다. 또한, 그 스윙치 제어기를 제어하기 위하여, 데이터 프로세싱 장치 지정 신호가 인터페이스 제어기(1050)에 제공된다. 따라서, 스위치 제어기는 중앙 프로세싱 유닛(1010)과 DVD 드라이브(1030) 사이의 데이터가 송신될 수 있도록 스위치(1051)를 활성화한다. 또한, DVD 디코딩 유닛(1020)과 DVD 드라이브(1030) 사이에 어떠한 신호도 송신되지 않도록, 스위치(1052)가 디스에이블링된다. 따라서, DVD 드라이브(1030)에 대한 중앙 프로세싱 유닛(1010)의 액세스는 DVD 디코딩 유닛(1020)으로부터의 어떠한 신호에 의하여도 인터럽트되지 않는다. 중앙 프로세싱 유닛(1010)의 액세스 신호는 그 신호를 ATA/ATAPI 표준에 따른 신호로 변환시키는 인터페이스 제어기(1050)로 전달된다. 이 신호는 스위치(1051)를 통하여 DVD 드라이브로 전달된다.
스위치들(1051, 1052)에는 신호 라인들(1001, 1002, 1003) 상에서 신호를 송신하기 위한 버퍼가 제공된다. 후술하는 바와 같은 방향 제어 신호(1071, 1072)는, 전달될 데이터의 방향을 결정하기 위하여 스위치들(1051, 1052)에 제공된다.
DVD 디코딩 유닛(1020)이 DVD 저장 드라이브(1030)를 액세스하려는 경우, DVD 디코딩 유닛은 중앙 프로세싱 유닛(1010)으로부터의 개별적인 제어 신호를 수신한다. 또한, 중앙 프로세싱 유닛은 DVD 드라이브(1030)를 액세스하기 위한 DVD 디코딩 유닛(1020)을 지정하기 위하여 인터페이스 제어기(1050)에 지정 신호를 제공한다. 이에 따라서, DVD 디코딩 유닛(1020)과 DVD 드라이브(1030) 사이의 데이터의 송신을 가능케 하기 위하여, 스위치(1051)는 디스에이블링되고, 스위치(1052)는 활성화된다. 이제, DVD 디코딩 유닛(1020)은 DVD 드라이브(1030)에 저장된 데이터를 액세스할 수 있다.
예시적인 구성에서, DVD 디코딩 유닛(1020)은 ST5508 장치와 같은 사용용 반도체 장치이다. 이러한 장치는 DVD 플레이어와 같은 소비자 비디오 장치에 사용되기 위하여 대량으로 효율적으로 제조된다. 따라서, 이 디코딩 장치는 비용 효율적으로 획득될 수 있다. 본 발명으로 인하여, 이러한 장치는 차량 정보 및 오락용 시스템에 효율적으로 통합될 수 있다.
이하에서, 본 발명의 제7 실시예에서 설명한 차량 정보 및 오락용 시스템의 시스템 구성은 본 발명의 제8 실시예에서 추가적으로 한정된다. 도 14는 이 예시적인 실시예의 차량 정보 및 오락용 시스템(2000)을 보다 상세히 도시한다.
중앙 프로세싱 유닛(1010)으로, 내장 프로세싱 시스템이 사용된다. 이러한 내장 시스템의 예는 SH3 또는 ARM 프로세서이다. 보조 프로세싱 유닛(1020)으로는, 상술한 바와 같이 표준 소비자 장치 DVD 디코딩 유닛이 사용된다.
디코딩 유닛(1020)과 DVD 드라이브(1030) 사이에 배치된 스위치(1052)는 3개의 버퍼들(1052a, 1052b, 1052c)을 포함한다. DVD 디코딩 유닛(1020)에는 바람직하게는 ATAPI 인터페이스가 장착된다. 또한, DVD 드라이브(1030)에는 ATAPI 인터페이스가 장착된다. 제1 버퍼(1052a)는 어드레스 신호 라인들과 판독/기록 제어 라인들(A, RD, WR(B)) 사이에 접속된다. 2개의 추가적인 버퍼들(1052b, 1052c)가 데이터 신호 라인들(D(B)) 상에서 신호를 송신하는데 사용된다.
버퍼들(1052a, 1052b, 1052c)에는 출력 인에이블 제어 입력(OE)이 장착된다. 버퍼들을 통하여 데이터 전달을 제어하기 위하여, 제어 신호(BUF_EN(B), DBUF_EN(B))가 인터페이스 제어기(2050)에 의하여 출력 인에이블 제어 입력(OE)으로 제공된다. 특히, 버퍼들(1052a, 1052b, 1052c)은 그 출력 인에이블링 제어 입력(OE)에서 개개의 제어 신호가 제공되는 경우에, 신호 라인들(A, RD, WR(B), D(B)) 상에 전달되는 데이터를 단지 출력한다.
버퍼들(1052a, 1052b, 1052c)에는 신호 라인들 상에서 전달되는 데이터의 방향을 제어하기 위한 방향 제어 입력이 추가적으로 장착된다. 버퍼(1052a)는, 신호들(A, RD, WR(B))가 항상 DVD 디코더로부터 DVD 드라이브로 송신되도록 구성된다. 데이터 신호 라인들(D(B))에 접속된 버퍼들(1052b, 1052C)을 통하여 데이터의 전달 방향은 DVD 디코더 유닛(1020)으로부터 신호(TR_DTR_DIR)에 의하여 제어된다.
유사하게, 제2 버퍼 세트들(1051a, 1051b, 1051c)은 대한 인터페이스 제어기(2050) 내에 제공되는 ATA/ATAPI 컨버터를 DVD 드라이브(1030)에 접속시키기 위하여 제공된다. 이 버퍼들의 구성은 상술한 버퍼들(1052a, 1052b, 1052c)의 구성과 대응된다. 제1 버퍼(1051a)는 어드레스, 판독 및 기록 신호들(A, RD, WR(A))을 위하여 제공되고, 2개의 추가적인 버퍼들(1051b, 1051c)은 데이터 신호 라인들(D(A))을 위하여 제공된다.
ATA/ATAPI 컨버터에 접속된 버퍼들(1051a, 1051b, 1051c)은 중앙 프로세싱 유닛(1010)과 DVD 드라이브(1030) 사이에서 데이터 전달을 인에이블링 또는 디스에이블링한다. 이 버퍼들은 버퍼들(1051a, 1051b, 1051c)의 출력 인에이블링 제어 입력(OE)에 접속된 제어 신호 라인들(BUF_EN(A), DBUF_EN(A))을 통하여 인터페이스 제어기(2050)에 의하여 제어된다.
인터페이스 제어기(2050)로부터 추가적인 방향 제어 신호 라인들(BUF_DIR(A))이 데이터 신호 라인들(D(A))에 접속된 버퍼들(1051b, 1051c)에 의하여 전달되는 신호의 방향을 제어하기 위하여 제공된다.
DVD 드라이브(1030)의 측에서는, 버퍼들(1051a-c, 1052a-c)이 DVD 드라이브(1030)의 ATAPI 인터페이스에 공동으로 접속된다.
DVD 드라이브(1300)로부터의 드라이브 제어 신호는 DVD 드라이브를 액세스하도록 허용된 데이터 프로세싱 장치에 제공된다. 이 신호는 데이터 액세스 동작을 제어하기 위한 드라이브 인터럽트 신호(DRIVE_IRQ_IN) 및 데이터 저장 드라이브가 또 다른 데이터 전달을 받아들이는 때를 나타내는 드라이브 인/아웃 준비 신호(DRIVE_IORDY_IN)를 포함한다. 특히, 신호(DRIVE_IRQ(B), DRIVE_IORDY_IN(B))와 같은 이 신호는 DVD 디코딩 유닛(1020) 또는 인터페이스 제어기(2050)의 ATA/ATAPI 컨버터에 제공된다.
ATA/ATAPI 컨버터는 이러한 신호를 변환하여, 그 신호를 중앙 프로세싱 유닛(1010)으로 제공한다. 매체 검출 신호(DISC_IN_DET) 및 드라이브 온도 신호(DRV_TEMP)와 같은 추가적인 드라이브 제어 신호가 중앙 프로세싱 유닛(1010)에 제 공된다. 중앙 프로세싱 유닛은 또한 DVD 드라이브(1030)를 초기화 상태로 리셋하기 위하여 드라이브 리셋 신호(DRV_RESET)를 DVD 드라이브(1030)에 제공한다.
따라서, 중앙 프로세싱 유닛(1010)의 일부인 제어 유닛은 DVD 드라이브(1030)로의 보조 프로세싱 유닛(1020) 또는 중앙 프로세싱 유닛(1010)의 액세스를 효율적으로 그리고 신뢰성있게 제어할 수 있다. 스위치 수단(1051a-c, 1052a-c)의 제공은 복수의 프로세싱 유닛(1010, 1020) 사이의 어떠한 간섭도 데이터 전달 동안에 발생하지 않음을 보장한다.
일반적으로 말하면, 데이터 프로세싱 장치들의 데이터 프로세싱의 방해를 초래하는 데이터 저장 드라이브로부터의 신호가 데이터 저장 드라이브를 액세스하는 데이터 처리 장치에만 제공된다는 점이 본 발명의 데이터 처리 인터페이스의 또 다른 장점이다. 따라서, 데이터 저장 드라이브를 현재 액세스하지 않는 데이터 프로세싱 장치에 대하여는 불필요한 방해가 초래되지 않는다.
특히, 드라이브 인터럽트 신호(DRV_IRQ_IN)가 이 시점에서 단지 DVD 디코딩 유닛(1020)에만 제공되기 때문에, 중앙 프로세싱 유닛(1010) 상에서 수행되는 임무는 DVD 디코딩 유닛(1020)이 DVD 저장 드라이브(1030)를 액세스하는 동안 방해되지 않는다.
인터페이스 제어기(2050)의 예시적인 구성이 도 15에 개략적으로 도시되어 있다. 바람직하게는, 인터페이스 제어기(2050)는 버퍼들(1051a-c, 1052a-c)을 제어하고, 상술한 드라이브 제어 신호(DRIVE_IRQ_IN, DRIVE_IORDY_IN)의 스위칭을 제어하기 위한 제어 로직(2200)을 포함한다. 인터페이스 제어기(2050)는 중앙 프로 세싱 유닛(1010)의 액세스 요청을 ATAPI 표준에 따른 액세스 요청으로 변환시키는 ATA/ATAPI 컨버터(2300)를 더 포함한다. 인터페이스 제어기(2050)의 입력/출력 유닛(2400)은 중앙 프로세싱 유닛(1010)으로부터의 액세스 신호 및 제어 신호를 수신하여, 이 신호를 제어 로직(2200) 또는 ATA/ATAPI 컨버터(2300) 중 하나로 제공한다.
특히, 중앙 프로세싱 유닛(1010)으로부터의 액세스 신호는 제어 신호 라인들(A, RD, WR(A)) 및 데이터 신호 라인들(D(A))을 통하여 DVD 드라이브(1030)를 액세스하는 ATA/ATAPI 컨버터에 제공된다. 또한, 버퍼들(1051b, 1051c)에 의하여 데이터 전달의 방향을 제어하기 위한 방향 제어 신호(BUF_DIR(A))를 ATA/ATAPI 컨버터가 또한 생성하는 것이 바람직하다. 바람직하게는, 중앙 프로세싱 유닛(1010)가 내장된 SH3 프로세스인 경우, DVD 드라이브 인터럽트 신호(DRIVE_IRQ_IN)는 SH3 프로세서의 인터럽트(IRQ3)으로 변환된다.
바람직하게는, ATA/ATAPI 컨버터는 인터페이스 제어기(2050)의 특정한 어드레스 공간을 통하여 ATA/ATAPI 드라이브 레지스터들에 대한 액세스를 제공하는데, 그 특정한 어드레스 공간은 ATA/ATAPI 드라이브 레지스터들에 맵핑된다. 데이터 프로세싱 장치가 이 어드레스 공간을 어드레스하는 경우에, ATA/ATAPI 컨버터는 대응하는 데이터를 ATAPI 저장 드라이브로 전달한다.
인터페이스 제어기(2050) 내에 버퍼들(1051a, 1051b, 1051c)에 대한 인에이블링 제어 신호(DBUF_EN(A), DBUF_EN(B))의 송신을 인에이블링 또는 디스에이블링하는 스위치들(2510, 2520)이 추가적으로 각각 제공된다. ATA/ATAPI 버스의 데이 터 신호 라인들 상에 제공되는 버퍼들을 제공하기 위하여, DVD 디코딩 유닛과 같은 호스트 장치에 의하여, 인에이블링 제어 신호(DBUF_EN(A), DBUF_EN(B))가 생성된다.
바람직하게는, 드라이브 제어 신호(DRIVE_IRQ_IN, DRIVE_IORDY_IN)를 신호(DRIVE_IRQ(B), DRIVE_IORDY_IN(B))로서 DVD 디코딩 유닛(1020) 또는 ATA/ATAPI 컨버터(2300) 중 어느 하나로 제공하기 위하여 추가적인 선택기 스위치들(2530, 2540)이 제공된다.
제어 로직(2200)은 신호 라인들(BUF_EN(A), BUF_EN(B)_를 통하여 버퍼들(1051a, 1052a)을 제어한다. 또한, 제어 로직(2200)은 인에이블링 제어 신호(DBUF_EN(A), DUBF_EN(B))를 스위칭하기 위한 스위치들(2510, 2520)을 제어한다. 또한, 드라이브 제어 신호의 목적지를 지정하는 선택기 스위치들(2530, 2540)은 제어 로직(2200)에 의하여 제어된다.
그러나, 스위치들(2530, 2540)은 선택기 스위치들로 구현되어야만 하는 것은 아니며, 개개의 제어 신호를 데이터 처리 장치들 중 단지 하나의 데이터 처리 장치에만 제공하도록 제어될 수 있는 또 다른 스위치들 배치를 포함할 수 있다. 예컨대, 2개의 스위치들이 선택기 대신에 사용될 수 있는데, 그 2개의 스위치들은 일측에 서로 다른 데이터 프로세싱 장치들과 접속되고, 반대측에 데이터 저장 드라이브와 공동으로 접속된다.
제어 로직(2200)은 중앙 프로세싱 유닛(1010)이 그 데이터 프로세싱 장치들(1010, 1020) 중 어느 것이 데이터 저장 드라이브(1030)를 액세스하는지를 나타내 는 데이터를 기록하는 레지스터(2210)를 포함한다. 레지스터(2210)의 데이터에 따라서, 버퍼 제어 신호(BUF_EN(A), BUF_EN(B))가 생성된다. 또한, 인터페이스 제어기(2050)를 위한 스위치들(2510, 2520, 2530, 2540)에 대한 제어 신호가 생성된다.
DVD 디코딩 유닛(1020)이 DVD 드라이브(1030)를 액세스하도록 선택되는 경우, 도 15에 도시한 스위치 상태가 초래된다. 특히, 드라이브 인터럽트 신호와 드라이브 인/아웃 준비 신호는 스위치들(2530, 2540)을 통하여 DVD 디코딩 유닛(1020)에 제공된다. 또한, ATA/ATAPI 컨버터로부터의 인에이블링 제어 신호(DBUF_EN(A))은 DVD 디코딩 유닛(1020)이 스위치(2510)에 의하여 송신되는 동안에는 스위치(2520)에 의하여 송신되지 않는다. 버퍼 제어 신호(BUF_EN(B))는 버퍼(1052a)가 데이터를 전달하도록 인에이블링되도록 세트된다. 그 결과, 제어 신호(BUF_EN(B))는 버퍼(1051a)가 디스에이블링되도록 세트된다.
중앙 프로세싱 유닛(1010)이 데이터 저장 드라이브(1030)를 액세스하도록 인에이블링되는 경우, 상술한 버퍼 제어 신호와 스위치의 상태가 반전된다.
본 발명의 정보 및 오락용 장치는 복수의 데이터 프로세싱 장치에 개별적인 데이터 저장 드라이브에 대한 액세스를 제공하기 위한 본 발명의 데이터 전달 인터페이스를 사용한다는 장점이 있다.
단수의 프로세서 컴퓨터 시스템과 비교하여, 보다 경제적인 중앙 프로세싱 유닛이 본 발명의 정보 및 오락용 시스템에 사용될 수 있다. 인코딩된 비디오 데이터를 액세스 및 디코딩하는 이러한 임무에 대하여, 지정된 고효율의 디코딩 장치 는 비교적 저가에서 상용가능하다. 그 결과, 이러한 프로세싱 유닛은 보조 프로세싱 유닛으로 사용되는 장점이 있다.
중앙 프로세싱 유닛이 데이터 저장 드라이브로부터 보조 프로세싱 유닛으로 데이터를 공급하는 액세스 동작을 수행하는 또 다른 기존의 시스템과 비교하여, 본 발명의 정보 및 오락용 시스템은 프로세싱 자원의 활용에서 보다 높은 효율을 달성한다. 각 프로세싱 유닛이 중앙 프로세싱 유닛의 프로세싱 자원을 소모시키지 않고 데이터 저장 드라이브를 개별적으로 액세스한다는 점이 본 발명의 특유한 장점이다. 따라서, 중앙 프로세싱 유닛에 대한 연산력 요구사항이 완화된다.
별도의 데이터 저장 드라이브가 데이터 프로세싱 유닛들 각각에 대하여 제공되는 또 다른 종래의 해법과 비교하여, 본 발명은 단수의 데이터 저장 드라이브가 복수의 데이터 프로세싱 장치들 각각에 대하여 데이터 저장 장치를 제공하기 때문에 보다 비용 및 공간 효율적인 시스템을 제공한다.
요컨대, 단수의 데이터 저장 드라이브에 대한 복수의 데이터 프로세싱 장치의 액세스를 가능케하는 데이터 전달 인터페이스가 제공된다. 데이터 프로세싱 장치는 복수의 데이터 프로세싱 장치들 각각과 데이터 저장 드라이브에 접속된 스위치 수단을 포함한다. 제어 수단은 데이터 처리 장치들 중 단수의 데이터 처리 장치가 데이터 저장 드라이브를 한번에 액세스하도록 스위치 수단을 제어한다.
그 결과, 각 데이터 프로세싱 장치는 개별적으로 데이터 저장 드라이브를 액세스할 수 있다. 특히, 데이터 프로세싱 장치들 중 어느 것도 데이터 저장 드라 이브와 또 다른 데이터 프로세싱 장치 사이의 데이터를 전달하는 것과 같은 비효율적인 임무에 대하여 그 프로세싱 자원을 사용하지 않기 때문에, 데이터 프로세싱 장치들의 고 프로세싱 효율이 달성된다.
데이터 저장 드라이브에 대한 각 데이터 프로세싱 장치의 액세스가 서로 다른 데이터 프로세싱 장치들로부터의 신호의 간섭없이 신뢰성있게 수행된다는 점이 본 발명의 데이터 전달 인터페이스의 또 다른 장점이다. 또한, 데이터 프로세싱 유닛의 프로세싱 흐름을 인터럽트하는 데이터 저장 드라이브로부터의 제어 신호는 데이터 저장 드라이브를 액세스하는 데이터 프로세싱 유닛에만 제공된다. 따라서, 현재 데이터 저장 드라이브를 액세스하지 않는 데이터 프로세싱 장치는 불필요한 방해없이 그 개별적인 임무를 수행한다.

Claims (39)

  1. 복수 개의 데이터 프로세싱 장치가 단일의 데이터 저장 드라이브에 액세스할 수 있도록 해주는 데이터 전달 인터페이스로서,
    상기 복수의 데이터 프로세싱 장치 각각에 접속되고, 상기 데이터 저장 드라이브에 접속되는 스위치 수단과;
    상기 복수의 데이터 프로세싱 장치 중 하나의 데이터 프로세싱 장치만이 한번에 상기 데이터 저장 드라이브에 액세스하도록 상기 스위치 수단을 제어하는 제어 수단과;
    상기 복수의 데이터 프로세싱 장치를 상기 스위치 수단에, 그리고 상기 스위치 수단을 상기 데이터 저장 드라이브에 접속시키는 어드레스 신호 라인들, 제어 신호 라인들 및 데이터 신호 라인들과;
    상기 복수의 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치에 접속되어, 그 데이터 프로세싱 장치의 액세스 신호를 ATA/ATAPI 표준에 따른 액세스 신호로 변환시키는 ATA/ATAPI 컨버터를
    포함하고,
    상기 스위치 수단은 복수의 스위치를 포함하고, 상기 스위치들 각각은 각 스위치를 통해 전송되는 데이터를 보유하기 위한 버퍼를 포함하고 상기 복수의 데이터 프로세싱 장치들 중 개개의 데이터 프로세싱 장치 및 상기 데이터 저장 드라이브를 접속하며,
    상기 제어 수단은, 상기 스위치들을 제어하여 상기 데이터 저장 드라이브를 상기 복수의 데이터 프로세싱 장치 중 하나의 데이터 프로세싱 장치와 접속하고, 상기 버퍼를 제어하여 상기 데이터 저장 드라이브와 상기 복수의 데이터 프로세싱 장치 중 하나의 데이터 프로세싱 장치 사이에서 신호를 전송하기 위한 스위치 제어기를 포함하며,
    상기 데이터 저장 드라이브는 상기 ATA/ATAPI 표준에 따른 인터페이스를 포함하고,
    상기 복수의 데이터 프로세싱 장치 중 하나 이상의 데이터 프로세싱 장치는 상기 ATA/ATAPI 표준에 따른 인터페이스를 포함하는 것을 특징으로 하는 데이터 전달 인터페이스.
  2. 삭제
  3. 삭제
  4. 삭제
  5. 삭제
  6. 삭제
  7. 제1항에 있어서, 상기 각각의 버퍼는 상기 버퍼들로부터의 데이터의 출력을 제어하기 위한 상기 스위치 제어기에 접속된 출력 인에이블링 수단을 포함하는 것을 특징으로 하는 데이터 전달 인터페이스.
  8. 제1항에 있어서, 상기 제어 수단은 상기 복수의 데이터 프로세싱 장치 중 하나의 데이터 프로세싱 장치를 상기 저장 드라이브에 액세스하도록 지정하기 위한 제어 유닛을 포함하는 것을 특징으로 하는 데이터 전달 인터페이스.
  9. 제8항에 있어서, 상기 제어 유닛은 상기 복수의 데이터 프로세싱 장치 중 하나의 데이터 프로세싱 장치의 일부인 것을 특징으로 하는 데이터 전달 인터페이스.
  10. 제1항에 있어서, 상기 스위치 수단은 상기 데이터 저장 드라이브의 제어 신호 라인들과 상기 데이터 프로세싱 장치들 중 하나의 데이터 프로세싱 장치 사이의 전기적 접속을 가능케 하는 선택기 스위치를 포함하고, 상기 선택기 스위치는 상기 제어 수단으로부터의 신호에 따라서 제어되는 것을 특징으로 하는 데이터 전달 인터페이스.
  11. 제1항에 있어서, 상기 제어 수단은 상기 데이터 저장 장치의 동작 상태를 검출하기 위한 드라이브 상태 검출기를 포함하고, 상기 제어 수단은 상기 검출 결과에 따라서 상기 스위치 수단을 제어하는 것을 특징으로 하는 데이터 전달 인터페이스.
  12. 제11항에 있어서, 상기 드라이브 상태 검출기는, 상기 데이터 저장 드라이브와 상기 데이터 저장 드라이브에 액세스하는 상기 데이터 프로세싱 장치 사이에서의 데이터 전달의 완료를 검출하는 것을 특징으로 하는 데이터 전달 인터페이스.
  13. 제1항에 있어서, 상기 제어 수단은 제어 신호를 상기 복수의 데이터 프로세싱 장치 중 하나 이상의 데이터 프로세싱 장치와 교환하는 통신 수단을 포함하는 것을 특징으로 하는 데이터 전달 인터페이스.
  14. 제13항에 있어서, 상기 제어 수단은 상기 복수의 데이터 프로세싱 장치 중 하나의 데이터 프로세싱 장치에 액세스 허락 신호를 제공하고, 상기 데이터 프로세싱 장치는 상기 액세스 허락 신호의 수신시에 상기 데이터 저장 드라이브에 액세스하는 것을 특징으로 하는 데이터 전달 인터페이스.
  15. 제13항 또는 제14항에 있어서, 상기 제어 수단은 상기 데이터 저장 드라이브에 액세스하는 데이터 프로세싱 장치에 액세스 종료 신호를 제공하고, 이에 따라 상기 데이터 프로세싱 장치가 상기 데이터 저장 드라이브에 대한 액세스를 종료하는 것을 특징으로 하는 데이터 전달 인터페이스.
  16. 제13항 또는 제14항에 있어서, 상기 제어 수단은 상기 복수의 데이터 프로세싱 장치 중 하나의 데이터 프로세싱 장치로부터의 액세스 요청을 수신하고, 상기 제어 수단은 상기 액세스 요청에 따라서 상기 스위치 수단을 제어하는 것을 특징으로 하는 데이터 전달 인터페이스.
  17. 제1항, 제7항, 제8항, 제9항, 제10항, 제11항, 제12항, 제13항 및 제14항 중 어느 한 항에 있어서, 상기 제어 수단은, 상기 복수의 데이터 프로세싱 장치 중 하나의 데이터 프로세싱 장치와 상기 데이터 저장 드라이브 사이에 현재 수행되는 데이터 전달 동작이 완료되도록 상기 스위치 수단을 제어하는 것을 특징으로 하는 데이터 전달 인터페이스.
  18. 삭제
  19. 삭제
  20. 삭제
  21. 삭제
  22. 정보 및 오락용 시스템에 있어서,
    상기 정보 및 오락용 시스템을 제어하는 중앙 프로세싱 유닛과;
    특정한 데이터 프로세싱 동작을 수행하는 보조 프로세싱 유닛과;
    데이터 저장 드라이브와;
    상기 데이터 저장 드라이브에 대한 상기 중앙 프로세싱 유닛 및 상기 보조 프로세싱 유닛의 액세스를 가능케 하는, 청구항 제1항에 따른 데이터 전달 인터페이스
    를 포함하는 것을 특징으로 하는 정보 및 오락용 시스템.
  23. 제22항에 있어서, 상기 데이터 전달 인터페이스의 상기 제어 유닛은 상기 중앙 프로세싱 유닛의 일부인 것을 특징으로 하는 정보 및 오락용 시스템.
  24. 제23항에 있어서, 상기 제어 유닛은 또한 상기 보조 프로세싱 유닛을 제어하고, 상기 보조 프로세싱 유닛은 상기 제어 유닛으로부터 액세스 허락 신호를 수신한 후에 상기 데이터 저장 드라이브에 액세스하는 것을 특징으로 하는 정보 및 오락용 시스템.
  25. 제22항 내지 제24항 중 어느 한 항에 있어서, 상기 보조 프로세싱 유닛은 상기 데이터 저장 드라이브에 저장된 비디오 및 오디오 데이터 중 하나 이상을 디코딩하기 위한 디코딩 수단을 포함하는 것을 특징으로 하는 정보 및 오락용 시스템.
  26. 제22항 내지 제24항 중 어느 한 항에 있어서, 상기 데이터 저장 드라이브는 자기 또는 광학 디스크 드라이브, 하드디스크 또는 DVD 드라이브인 것을 특징으로 하는 정보 및 오락용 시스템.
  27. 제22항 내지 제24항 중 어느 한 항에 있어서, 상기 보조 프로세싱 유닛은 DVD 파일 내비게이션을 수행하는 파일 내비게이션 수단을 포함하는 것을 특징으로 하는 정보 및 오락용 시스템.
  28. 삭제
  29. 삭제
  30. 삭제
  31. 삭제
  32. 삭제
  33. 삭제
  34. 삭제
  35. 삭제
  36. 삭제
  37. 삭제
  38. 삭제
  39. 삭제
KR1020050011722A 2004-02-18 2005-02-12 Atapi 스위치 KR101135705B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP04003680A EP1566737B1 (en) 2004-02-18 2004-02-18 ATAPI switch
EP04003680.8 2004-02-18

Publications (2)

Publication Number Publication Date
KR20060041899A KR20060041899A (ko) 2006-05-12
KR101135705B1 true KR101135705B1 (ko) 2012-04-13

Family

ID=34707316

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050011722A KR101135705B1 (ko) 2004-02-18 2005-02-12 Atapi 스위치

Country Status (8)

Country Link
US (1) US7546396B2 (ko)
EP (1) EP1566737B1 (ko)
JP (1) JP5026672B2 (ko)
KR (1) KR101135705B1 (ko)
CN (1) CN100504745C (ko)
AT (1) ATE422261T1 (ko)
CA (1) CA2496063C (ko)
DE (1) DE602004019327D1 (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4610211B2 (ja) * 2004-03-11 2011-01-12 クラリオン株式会社 データ転送装置、データ転送装置の制御方法、制御プログラム及び記録媒体
CN1945518A (zh) * 2005-10-08 2007-04-11 华硕电脑股份有限公司 电子装置与控制模块
JP5306824B2 (ja) * 2006-01-11 2013-10-02 クゥアルコム・インコーポレイテッド 無線端末のビーコン信号の使用を含むタイミングおよび/または同期に関連する方法および装置
KR101261022B1 (ko) 2006-01-19 2013-05-06 삼성전자주식회사 데이터 처리 장치 및 이의 프로그램 데이터 셋팅 방법
AU2007216911B2 (en) * 2006-09-22 2010-10-21 Harris Global Communications, Inc. Adaptive peak power management of load devices sharing a power source
US7969746B2 (en) * 2006-09-22 2011-06-28 Itt Manufacturing Enterprises, Inc. Connection of a system module to an electronic device
GB2455347B (en) * 2007-12-07 2012-04-11 Virtensys Ltd Control path I/O virtualisation
US8719471B2 (en) * 2008-12-05 2014-05-06 Advanced Fusion Technologies Method and system for enhanced interconnectivity in vessel computers
TWI489296B (zh) * 2013-05-17 2015-06-21 Wistron Corp 電腦
CN105933368A (zh) * 2015-12-24 2016-09-07 中国银联股份有限公司 一种用户行为数据上载方法及装置
JP2021099555A (ja) * 2019-12-19 2021-07-01 株式会社日立製作所 ストレージシステム及びコントローラ配置方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030022285A (ko) * 2000-07-17 2003-03-15 어드밴스드 마이크로 디바이시즈, 인코포레이티드 다중 최소 항들로 패킷 데이터 바이트들의 버퍼-프리를평가하는 장치 및 방법

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4371932A (en) * 1979-07-30 1983-02-01 International Business Machines Corp. I/O Controller for transferring data between a host processor and multiple I/O units
JPS61166668A (ja) * 1985-01-19 1986-07-28 Panafacom Ltd 多重プロセツサ制御方式
JPS6243766A (ja) * 1985-08-21 1987-02-25 Hitachi Ltd 共用資源の状態管理方式
JPH0750950B2 (ja) * 1988-08-03 1995-05-31 日本電信電話株式会社 時分割スイッチ
JPH0340046A (ja) * 1989-07-06 1991-02-20 Hitachi Ltd キャッシュメモリ制御方式および情報処理装置
JPH03113690A (ja) * 1989-09-28 1991-05-15 Toshiba Corp 情報処理装置
JPH0765036A (ja) * 1993-08-27 1995-03-10 Towa Electron Kk 電子出版
US5701450A (en) * 1994-02-25 1997-12-23 Seagate Technology, Inc. System including ATA sequencer microprocessor which executes sequencer instructions to handle plurality of real-time events allowing to perform all operations without local microprocessor intervention
US5392280A (en) * 1994-04-07 1995-02-21 Mitsubishi Electric Research Laboratories, Inc. Data transmission system and scheduling protocol for connection-oriented packet or cell switching networks
JPH08328772A (ja) * 1995-05-29 1996-12-13 Tec Corp プリンタ切換装置
JPH1125008A (ja) * 1997-07-03 1999-01-29 Fuji Xerox Co Ltd データ転送制御装置およびデータ転送制御方法
US6192433B1 (en) * 1998-07-14 2001-02-20 Tandem Computers Incorporated Automatic SCSI termination readjustment
US6289369B1 (en) * 1998-08-25 2001-09-11 International Business Machines Corporation Affinity, locality, and load balancing in scheduling user program-level threads for execution by a computer system
GB2350212B (en) * 1999-02-09 2003-10-08 Adder Tech Ltd Data routing device and system
JP2002116927A (ja) * 2000-10-11 2002-04-19 Matsushita Electric Ind Co Ltd 光ディスクシミュレーション装置
JP2002132452A (ja) * 2000-10-24 2002-05-10 Ricoh Co Ltd データ記録装置とデータ記録システムとデータ記録方法
JP4821042B2 (ja) * 2000-10-31 2011-11-24 ソニー株式会社 データ変換装置、記憶装置、プロトコル変換装置、デバイス制御装置、記録再生システム、及び記録再生方法
JP2003122463A (ja) * 2001-10-12 2003-04-25 Fujitsu Ltd バス分割システム
US7065707B2 (en) * 2002-06-24 2006-06-20 Microsoft Corporation Segmenting and indexing web pages using function-based object models
JP4002210B2 (ja) * 2003-05-13 2007-10-31 日本電信電話株式会社 入力・クロスポイントバッファ型スイッチおよびそのスケジューリング方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030022285A (ko) * 2000-07-17 2003-03-15 어드밴스드 마이크로 디바이시즈, 인코포레이티드 다중 최소 항들로 패킷 데이터 바이트들의 버퍼-프리를평가하는 장치 및 방법

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Serial ATA II-Port Selector(2003.07.28) *
Serial ATA II-Port Selector(2003.07.28.) *

Also Published As

Publication number Publication date
CA2496063C (en) 2011-06-07
EP1566737A1 (en) 2005-08-24
JP5026672B2 (ja) 2012-09-12
EP1566737B1 (en) 2009-02-04
US20060023574A1 (en) 2006-02-02
JP2005235219A (ja) 2005-09-02
ATE422261T1 (de) 2009-02-15
CN1658142A (zh) 2005-08-24
KR20060041899A (ko) 2006-05-12
CA2496063A1 (en) 2005-08-18
DE602004019327D1 (de) 2009-03-19
CN100504745C (zh) 2009-06-24
US7546396B2 (en) 2009-06-09

Similar Documents

Publication Publication Date Title
KR101135705B1 (ko) Atapi 스위치
US6385681B1 (en) Disk array control device with two different internal connection systems
US6850998B2 (en) Disk array system and a method for controlling the disk array system
US7668967B2 (en) Method and system for providing and controlling sub-burst data transfers
US6915367B2 (en) Shared peripheral architecture
US5996045A (en) IDE disk drive arrangement that combines the capacity of a master drive and slave drive while hiding the presence of slave drive to a host computer
US6924953B2 (en) Dual communication port sharing apparatus
US20050198425A1 (en) Combined optical storage and flash card reader using single ide or sata port and method thereof
KR101491687B1 (ko) 버퍼 용량의 사용이 개선된 대량 저장 시스템
US10664172B1 (en) Coupling multiple controller chips to a host via a single host interface
KR100638378B1 (ko) 디스크 제어장치의 메모리 구조에 대한 시스템 및 방법
EP1288774A2 (en) Integrated drive controller for systems with integrated mass storage
JP4025032B2 (ja) ディスク制御装置、および、そのデータアクセス方法
JP2002116883A (ja) ディスクアレイ制御装置
US7016983B2 (en) System and method for controlling a communication bus
US20080109583A1 (en) High performance serial bus data recorder
JP2002278922A (ja) コンピュータバスシステム
JPH0519181B2 (ko)
JPH1153292A (ja) 記憶装置サブシステム
JPH10269138A (ja) キャッシュメモリ制御及びそれを用いたデータ処理装置
JPH05502315A (ja) データ記憶サブシステムとホスト・データ処理システム間のデータ転送方法
JPH04113413A (ja) 計算機システム
JPH06114162A (ja) テレビゲーム用の外部記憶装置
JPH05298227A (ja) ディスク装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee