KR100972716B1 - 반도체 소자 및 이의 제조 방법 - Google Patents

반도체 소자 및 이의 제조 방법 Download PDF

Info

Publication number
KR100972716B1
KR100972716B1 KR1020080021951A KR20080021951A KR100972716B1 KR 100972716 B1 KR100972716 B1 KR 100972716B1 KR 1020080021951 A KR1020080021951 A KR 1020080021951A KR 20080021951 A KR20080021951 A KR 20080021951A KR 100972716 B1 KR100972716 B1 KR 100972716B1
Authority
KR
South Korea
Prior art keywords
film
gate electrode
conductive
layer
semiconductor device
Prior art date
Application number
KR1020080021951A
Other languages
English (en)
Other versions
KR20090096875A (ko
Inventor
이병인
이영복
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020080021951A priority Critical patent/KR100972716B1/ko
Priority to US12/398,817 priority patent/US20090224307A1/en
Publication of KR20090096875A publication Critical patent/KR20090096875A/ko
Application granted granted Critical
Publication of KR100972716B1 publication Critical patent/KR100972716B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • H01L29/513Insulating materials associated therewith with a compositional variation, e.g. multilayer structures the variation being perpendicular to the channel plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/517Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • H01L29/7881Programmable transistors with only two possible levels of programmation

Abstract

본 발명은 반도체 소자 및 이의 제조 방법에 관한 것으로, 반도체 기판 상에 터널 절연막, 제1 도전막, 유전체막, 제2 도전막, 및 게이트 전극막을 순차적으로 적층하는 단계와, 상기 게이트 전극막을 패터닝하여 상기 제2 도전막을 노출시키는 단계와, 상기 게이트 전극막의 측벽에 보호막을 형성하는 단계, 및 노출된 상기 제2 도전막, 유전체막, 및 제1 도전막을 식각하여 게이트 패턴을 형성하는 단계를 포함하는 반도체 소자 및 이의 제조 방법을 개시한다.
임계치수, 보호막, 유효 채널 길이

Description

반도체 소자 및 이의 제조 방법{Semiconductor device and method for manufacturing the same}
본 발명은 반도체 소자 및 이의 제조 방법에 관한 것으로, 특히 게이트 패턴을 형성하기 위한 반도체 소자 및 이의 제조 방법에 관한 것이다.
일반적으로 반도체 소자 중 플래시 메모리 소자는 게이트 패턴은 플로팅 게이트용 도전막, 유전체막, 콘트롤 게이트용 도전막, 게이트 전극을 패터닝하여 게이트 패턴을 형성한다.
도 1은 종래 기술에 따른 반도체 소자의 게이트 패턴을 형성하기 위한 소자의 단면도이다.
도 1을 참조하면, 반도체 기판(10) 상에 터널 절연막(11), 플로팅 게이트용 도전막(12), 유전체막(13), 콘트롤 게이트용 도전막(14), 게이트 전극막(15), 및 하드 마스크막(16)을 순차적으로 적층하여 형성한다. 이후, 하드 마스크막(16)을 패터닝하여 이를 이용한 식각 공정을 실시하여 게이트 전극막(15),콘트롤 게이트용 도전막(14), 유전체막(13), 플로팅 게이트용 도전막(12), 및 터널 절연막(11)을 순차적으로 패터닝하여 게이트 패턴을 형성한다.
일반적으로 50nm 이하의 반도체 소자에서는 게이트 전극막으로 텅스텐 실리사이드(Wsix)막을 사용할 경우 텅스텐 실리사이드(Wsix)막 자체의 비저항이 높아 워드라인의 저항(Rs)이 증가하여 프로그램 속도 및 독출 속도가 저하하게 된다. 이를 해결하기 위해서는 텅스텐 실리사이드(Wsix)막의 두께를 증가시켜야 하나 이는 워드라인의 패터닝 공정이 어렵고 워드라인들을 전기적으로 분리시키는 소자 분리막 내에 보이드(Void)가 발생할 수 있다. 따라서 텅스텐 실리사이드(Wsix)막 보다 비저항이 낮은 텅스텐(W)막을 사용하여 게이트 전극막을 형성하는 방법이 연구중이다.
그러나 텅스텐막은 열공정에 의해 쉽게 산화되고, 세정 공정시 세정 용액에 의해 쉽게 부식되거나 산화되어 용해되므로 후속 공정의 제약이 많다.
또한 반도체 소자의 집적도가 점차 증가함에 따라 게이트 패턴의 임계치수(Critical Dimension)도 점차 감소하게 되어 유효 채널 길이(effective channel length)도 감소하게 된다. 유효 채널 길이를 확보하기 위해서는 게이트 전극막(15)을 패터닝한 후, 식각 마스크를 보정하여 오차를 감소시켜야 하며, 이 후, 플로팅 게이트용 도전막(12)을 패터닝할 때도 식각 마스크를 보정하여야 정확한 게이트 패턴 식각 공정을 진행함으로써 소자의 유효 채널 길이를 확보할 수 있다. 이러한 식각 마스크의 보정 공정은 제조 공정 시간 및 비용을 증가시킨다.
또한 최적의 플로팅 게이트 임계치수를 확보하기 위해서는 콘트롤 게이트의 임계치수를 증가시켜야하고, 이는 워드라인 브릿지 현상 또는 셀간 인터퍼런스 마진을 감소시켜 소자의 제조 공정에 많은 어려움이 발생한다.
본 발명이 이루고자 하는 기술적 과제는 반도체 소자의 게이트 패턴 형성 공정시 게이트 전극막을 패터닝 한 후, 게이트 전극막의 노출된 표면 즉, 게이트 전극막의 측벽을 보호막으로 감싸 후속 열공정, 세정 공정 및 식각 공정시 게이트 전극막이 산화되는 것을 방지할 수 있는 반도체 소자 및 제조 방법을 제공하는 데 있다.
본 발명의 일실시 예에 따른 반도체 소자는 반도체 기판 상에 순차적으로 적층된 터널 절연막, 플로팅 게이트용 도전막, 유전체막, 콘트롤 게이트용 도전막, 및 게이트 전극막이 적층된 게이트 패턴, 및 상기 게이트 전극막 측벽에 형성된 보호막을 포함한다.
상기 보호막은 질화막 및 산화막의 이중 구조로 구성된다.
상기 게이트 전극막의 임계치수보다 상기 플로팅 게이트용 도전막의 임계치수가 크도록 형성된다. 상기 게이트 전극막은 텅스텐(W)으로 구성된다.
상기 게이트 전극막 상에 형성된 하드 마스크 패턴을 더 포함한다. 상기 게이트 전극막과 상기 콘트롤 게이트용 도전막 사이에 형성된 확산 방지막을 더 포함한다.
본 발명의 일실시 예에 따른 반도체 소자의 제조 방법은 반도체 기판 상에 터널 절연막, 제1 도전막, 유전체막, 제2 도전막, 및 게이트 전극막을 순차적으로 적층하는 단계와, 상기 게이트 전극막을 패터닝하여 상기 제2 도전막을 노출시키는 단계와, 상기 게이트 전극막의 측벽에 보호막을 형성하는 단계, 및 노출된 상기 제2 도전막, 유전체막, 및 제1 도전막을 식각하여 게이트 패턴을 형성하는 단계를 포함한다.
상기 게이트 전극막을 형성한 후, 상기 게이트 전극막 상에 하드 마스크막을 형성하는 단계를 더 포함한다. 상기 하드 마스크막은 SiON막, TEOS 산화막, 비정질 카본막을 순차적으로 적층하여 형성한다.
상기 게이트 전극막을 패터닝하는 단계는 상기 게이트 전극막의 임계치수가 상기 게이트 패턴의 임계치수보다 작도록 식각한다. 상기 제2 도전막 및 상기 제1 도전막의 임계치수는 상기 게이트 전극막의 임계치수보다 크도록 패터닝한다.
상기 보호막은 질화막 및 산화막의 이중 구조로 형성한다. 상기 유전체막은 제1 산화막, 질화막, 및 제2 산화막으로 형성한다. 상기 제2 산화막보다 상기 산화막의 두께가 더 두껍도록 형성한다.
상기 보호막은 열처리 공정을 이용하여 형성하며, 상기 열처리 공정은 열처리 공정은 NH3 가스를 이용하여 실시한다. 상기 열처리 공정은 800 내지 1000℃의 온도 범위에서 실시한다. 상기 열처리 공정은 900℃의 온도에서 15 내지 20초 동안 실시한다.
본 발명의 일실시 예에 따르면, 반도체 소자의 게이트 패턴 형성 공정시 게이트 전극막을 패터닝 한 후, 게이트 전극막의 노출된 표면 즉, 게이트 전극막의 측벽을 보호막으로 감싸 후속 열공정, 세정 공정 및 식각 공정시 게이트 전극막이 산화되는 것을 방지할 수 있다.
또한 게이트 전극막의 임계치수보다 크도록 콘트롤 게이트 및 플로팅 게이트의 임계치수가 크도록 게이트 패턴을 형성함으로써, 소자의 유효 채널 길이를 용이하게 확보할 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 설명하기로 한다. 그러나, 본 발명은 이하에서 개시되는 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 본 발명의 범위가 다음에 상술하는 실시예에 한정되는 것은 아니다. 단지 본 실시예는 본 발명의 개시가 완전하도록 하며 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명의 범위는 본원의 특허청구범위에 의해서 이해되어야 한다.
도 2a 내지 도 2c는 본 발명의 제1 실시 예에 따른 반도체 소자의 제조 방법을 설명하기 위한 소자의 단면도이다.
도 2a를 참조하면, 반도체 기판(100) 상에 터널 절연막(101), 플로팅 게이트용 도전막(102), 유전체막(103), 콘트롤 게이트용 도전막(104), 게이트 전극막(106), 및 하드 마스크막(107)을 순차적으로 적층하여 형성한다.
이때, 플로팅 게이트용 도전막(102) 및 콘트롤 게이트용 도전막(104)은 폴리 실리콘막을 사용하여 형성할 수 있으며, 유전체막(103)은 제1 산화막(103a), 질화막(103b), 및 제2 산화막(103c)으로 이루어진 ONO 구조로 형성하는 것이 바람직하다. 게이트 전극막(106)은 텅스텐(W)막으로 형성하는 것이 바람직하다.
플로팅 게이트용 도전막(102)은 불순물이 함유되지 않은 비정질 폴리 실리콘막과 불순물이 함유된 폴리 실리콘막으로 구성된 이중막으로 형성하는 것이 바람직하다.
콘트롤 게이트용 도전막(104)을 형성한 후, 게이트 전극막(106)을 형성하기 전에 확산 방지막(105)을 형성하는 것이 바람직하다. 확산 방지막(105)은 WN막으로 형성하는 것이 바람직하다.
하드 마스크막(107)은 SiON막, TEOS 산화막, 비정질 카본막을 순차적으로 적층하여 형성하는 것이 바람직하다.
도 2b를 참조하면, 하드 마스크막(107) 상에 포토 레지스트 패턴을 형성한 후, 포토 레지스트 패턴을 이용한 식각 공정을 실시한다. 즉, 하드 마스크막(107)을 패터닝한다.
이 후, 패터닝된 하드 마스크막(107a)을 식각 마스크로 이용하는 식각 공정을 실시하여 게이트 전극막(106), 확산 방지막(105), 및 콘트롤 게이트용 도전 막(104)을 식각하여 1차 게이트 패턴을 형성한다. 이때 식각 공정은 콘트롤 게이트용 도전막(104)을 중단부까지 식각하는 것이 바람직하다.
패터닝된 게이트 전극막(106)의 임계치수(a)는 후속 형성하려는 게이트 패턴의 임계치수보다 작도록 형성하는 것이 바람직하다. 게이트 전극막(106)의 임계치수(a)는 게이트 패턴의 임계치수보다 10nm 작도록 형성하는 것이 바람직하다.
이후, 1차 게이트 패턴 및 콘트롤 게이트용 도전막(104) 상부에 제1 보호막(108)을 형성한다. 제1 보호막(108)은 질화막으로 형성하는 것이 바람직하다.
이 후, 제1 보호막(108)을 포함한 전체 구조 상에 제2 보호막(109)을 형성한다. 제2 보호막(109)은 산화막으로 형성하는 것이 바람직하다.
제1 및 제2 보호막(108, 109)은 후속 공정시 노출되는 게이트 전극막(106)의 측벽을 보호하여 이상 산화가 발생하는 것을 방지하기 위함이다. 또한, 후속 유전체막(103) 식각 공정시 같이 식각되는 것을 방지하기 위하여 질화막, 및 산화막으로 이중 구조로 제1 및 제2 보호막(108, 109)을 형성한다. 제2 보호막(109)은 유전체막(103)의 제2 산화막(103c) 보다 두껍게 형성하는 것이 바람직하다.
도 2c를 참조하면, 식각 공정을 실시하여 콘트롤 게이트용 도전막(104) 상에 형성된 제1 및 제2 보호막(108, 109), 콘트롤 게이트용 도전막(104), 유전체막(103), 플로팅 게이트용 도전막(102), 및 터널 절연막(101)을 식각하여 게이트 패턴(110)을 형성한다.
이때 콘트롤 게이트용 도전막(104)의 임계치수(b) 및 플로팅 게이트용 도전막(102)의 임계 치수(c)는 게이트 전극막(106)의 임계치수(a) 보다 크도록 식각하 는 것이 바람직하다. 이는 소자의 유효 채널 길이를 확보하기 위함이다.
플로팅 게이트용 도전막(102)의 임계 치수(c)는 제1 및 제2 보호막(108, 109)의 증착 두께를 증가시켜 제어 가능하다.
도 3a 및 도 3b는 본 발명의 제2 실시예에 따른 반도체 소자의 제조 방법을 설명하기 위한 소자의 단면도이다.
본 발명의 제2 실시예는 제1 실시예의 도 2a에 도시된 공정까지 동일한 공정을 진행하므로 이에 대한 상세한 설명은 생략하도록 한다.
도 3a를 참조하면, 하드 마스크막(107) 상에 포토 레지스트 패턴을 형성한 후, 포토 레지스트 패턴을 이용한 식각 공정을 실시한다. 즉, 하드 마스크막(107)을 패터닝한다.
이 후, 패터닝된 하드 마스크막(107a)을 식각 마스크로 이용하는 식각 공정을 실시하여 게이트 전극막(106), 확산 방지막(105), 및 콘트롤 게이트용 도전막(104)을 식각하여 1차 게이트 패턴을 형성한다. 이때 식각 공정은 콘트롤 게이트용 도전막(104)을 중단부까지 식각하는 것이 바람직하다.
이 후, 열처리 공정을 진행하여 게이트 전극막(106)의 측벽을 변환시켜 보호막(108)을 형성한다. 보호막(108)은 WNx막으로 형성하는 것이 바람직하다.
열처리 공정은 NH3 가스를 이용하여 실시하는 것이 바람직하다.
도 4a 및 도 4b는 NH3 가스를 이용한 열처리 공정의 공정 조건에 대한 보호 막(108)의 저항값을 나타내는 그래프이다. 그래프를 참조하면, 열처리 공정시 800 내지 1000℃의 온도 범위에서 실시하는 것이 저항값이 높다. 좀더 바람직하게는 900℃의 온도 범위에서 실시하는 것이 바람직하다. 또한 900℃의 온도 범위에서 열처리 공정을 실시할 경우 15 내지 20초 동안 열처리 공정을 진행하는 것이 저항값이 높다. 따라서 본원 발명의 열처리 공정은 900℃의 온도 범위에서 15 내지 20초 동안 실시하는 것이 바람직하다.
이때 노출되는 콘트롤 게이트용 도전막(104)의 표면도 열처리 공정에 의해 SixNx막으로 변화할 수 있다. 이때 변화한 막은 후속 유전체막(103) 식각 공정시 같이 제거된다.
도 3b를 참조하면, 식각 공정을 실시하여 콘트롤 게이트용 도전막(104), 유전체막(103), 플로팅 게이트용 도전막(102), 및 터널 절연막(101)을 식각하여 게이트 패턴(110)을 형성한다. 식각 공정시 보호막(108)에 의해 게이트 전극막(106)의 측벽이 보호되어 이상산화를 방지할 수 있다.
본 발명의 기술 사상은 상기 바람직한 실시 예에 따라 구체적으로 기술되었으나, 상기한 실시 예는 그 설명을 위한 것이며, 그 제한을 위한 것이 아님을 주지하여야 한다. 또한, 본 발명의 기술 분야에서 통상의 전문가라면 본 발명의 기술 사상의 범위 내에서 다양한 실시 예가 가능함을 이해할 수 있을 것이다.
도 1은 종래 기술에 따른 반도체 소자의 게이트 패턴을 형성하기 위한 소자의 단면도이다.
도 2a 내지 도 2c는 본 발명의 제1 실시 예에 따른 반도체 소자의 제조 방법을 설명하기 위한 소자의 단면도이다.
도 3a 및 도 3b는 본 발명의 제2 실시 예에 따른 반도체 소자의 제조 방법을 설명하기 위한 소자의 단면도이다.
<도면의 주요 부분에 대한 부호 설명>
100 : 반도체 기판 101 : 터널 절연막
102 : 플로팅 게이트용 도전막 103 : 유전체막
104 : 콘트롤 게이트용 도전막 105 :확산 방지막
106 : 게이트 전극막 107 : 하드 마스크막
108 : 제1 보호막 109 : 제2 보호막

Claims (20)

  1. 반도체 기판 상에 순차적으로 적층된 터널 절연막, 플로팅 게이트용 도전막, 유전체막, 콘트롤 게이트용 도전막, 및 게이트 전극막이 적층된 게이트 패턴; 및
    상기 게이트 전극막 측벽 및 상부에 이중막으로 형성된 보호막을 포함하는 반도체 소자.
  2. 제 1 항에 있어서,
    상기 보호막은 질화막 및 산화막의 이중 구조로 구성된 반도체 소자.
  3. 제 1 항에 있어서,
    상기 게이트 전극막의 임계치수보다 상기 플로팅 게이트용 도전막의 임계치수가 크도록 구성된 반도체 소자.
  4. 제 1 항에 있어서,
    상기 게이트 전극막은 텅스텐(W)으로 구성된 반도체 소자.
  5. 제 1 항에 있어서,
    상기 게이트 전극막 상에 형성된 하드 마스크 패턴을 더 포함하는 반도체 소자.
  6. 제 1 항에 있어서,
    상기 게이트 전극막과 상기 콘트롤 게이트용 도전막 사이에 형성된 확산 방지막을 더 포함하는 반도체 소자.
  7. 반도체 기판 상에 터널 절연막, 제1 도전막, 유전체막, 제2 도전막, 및 게이트 전극막을 순차적으로 적층하는 단계;
    상기 게이트 전극막을 패터닝하여 상기 제2 도전막을 노출시키는 단계;
    상기 게이트 전극막의 측벽에 이중막 구조의 보호막을 형성하는 단계; 및
    상기 보호막을 마스크로 이용하여 노출된 상기 제2 도전막, 유전체막, 및 제1 도전막을 식각하여 게이트 패턴을 형성하는 단계를 포함하는 반도체 소자의 제조 방법.
  8. 제 7 항에 있어서,
    상기 게이트 전극막을 형성한 후,
    상기 게이트 전극막 상에 하드 마스크막을 형성하는 단계를 더 포함하는 반도체 소자의 제조 방법.
  9. 제 8 항에 있어서,
    상기 하드 마스크막은 SiON막, TEOS 산화막, 비정질 카본막을 순차적으로 적층하여 형성하는 반도체 소자의 제조 방법.
  10. 제 7 항에 있어서,
    상기 게이트 전극막을 패터닝하는 단계는
    상기 게이트 전극막의 임계치수가 상기 게이트 패턴의 임계치수보다 작도록 식각하는 반도체 소자의 제조 방법.
  11. 제 7 항에 있어서,
    상기 제2 도전막 및 상기 제1 도전막의 임계치수는 상기 게이트 전극막의 임계치수보다 크도록 패터닝되는 반도체 소자의 제조 방법.
  12. 제 7 항에 있어서,
    상기 보호막은 질화막 및 산화막으로 형성하는 반도체 소자의 제조 방법.
  13. 제 12 항에 있어서,
    상기 유전체막은 제1 산화막, 질화막, 및 제2 산화막으로 형성하는 반도체 소자의 제조 방법.
  14. 제 13 항에 있어서,
    상기 제2 산화막보다 상기 산화막의 두께가 더 두껍도록 형성하는 반도체 소자의 제조 방법.
  15. 제 7 항에 있어서,
    상기 보호막은 열처리 공정을 이용하여 형성하는 반도체 소자의 제조 방법.
  16. 제 15 항에 있어서,
    상기 열처리 공정은 NH3 가스를 이용하여 실시하는 반도체 소자의 제조 방법.
  17. 제 15 항에 있어서,
    상기 열처리 공정은 800 내지 1000℃의 온도 범위에서 실시하는 반도체 소자의 제조 방법.
  18. 제 15 항에 있어서,
    상기 열처리 공정은 900℃의 온도에서 15 내지 20초 동안 실시하는 반도체 소자의 제조 방법.
  19. 반도체 기판 상에 터널 절연막, 제1 도전막, 유전체막, 제2 도전막, 게이트 전극막, 및 하드 마스크막을 순차적으로 적층하는 단계;
    상기 하드 마스크막 및 상기 게이트 전극막을 패터닝하여 상기 제2 도전막을 노출시키는 단계;
    열처리 공정을 실시하여 상기 게이트 전극막의 측벽에 보호막을 형성하는 단계; 및
    노출된 상기 제2 도전막, 유전체막, 및 제1 도전막을 식각하여 게이트 패턴을 형성하되, 상기 제2 도전막 및 제1 도전막의 임계치수가 상기 게이트 전극막의 임계치수보다 크도록 형성하는 단계를 포함하며,
    상기 열처리 공정은 NH3 가스를 이용하여 900℃의 온도에서 15 내지 20초 동안 실시하는 반도체 소자의 제조 방법.
  20. 삭제
KR1020080021951A 2008-03-10 2008-03-10 반도체 소자 및 이의 제조 방법 KR100972716B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020080021951A KR100972716B1 (ko) 2008-03-10 2008-03-10 반도체 소자 및 이의 제조 방법
US12/398,817 US20090224307A1 (en) 2008-03-10 2009-03-05 Semiconductor Device and Method of Fabricating the Same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080021951A KR100972716B1 (ko) 2008-03-10 2008-03-10 반도체 소자 및 이의 제조 방법

Publications (2)

Publication Number Publication Date
KR20090096875A KR20090096875A (ko) 2009-09-15
KR100972716B1 true KR100972716B1 (ko) 2010-07-27

Family

ID=41052705

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080021951A KR100972716B1 (ko) 2008-03-10 2008-03-10 반도체 소자 및 이의 제조 방법

Country Status (2)

Country Link
US (1) US20090224307A1 (ko)
KR (1) KR100972716B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100981530B1 (ko) * 2008-05-26 2010-09-10 주식회사 하이닉스반도체 반도체 소자 및 이의 제조 방법
KR101038603B1 (ko) 2008-05-26 2011-06-03 주식회사 하이닉스반도체 반도체 소자 및 이의 제조 방법
KR20120089513A (ko) * 2010-12-13 2012-08-13 삼성전자주식회사 비휘발성 기억 소자 및 그 제조 방법
CN104752434B (zh) * 2013-12-30 2017-11-03 中芯国际集成电路制造(上海)有限公司 存储器件及其形成方法
US11127830B2 (en) * 2019-01-17 2021-09-21 Micron Technology, Inc. Apparatus with multidielectric spacers on conductive regions of stack structures, and related methods
US11508752B2 (en) * 2019-12-17 2022-11-22 Taiwan Semiconductor Manufacturing Company, Ltd. Grid structure to reduce domain size in ferroelectric memory device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020029772A (ko) * 1999-09-02 2002-04-19 토토라노 제이. 빈센트 캡슐화된 텅스텐 게이트 모스 트랜지스터와 메모리 셀 및그 제조 방법
KR20040036960A (ko) * 2002-10-25 2004-05-04 주식회사 하이닉스반도체 반도체소자 및 그 제조방법

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6297092B1 (en) * 1998-12-02 2001-10-02 Micron Technology, Inc. Method and structure for an oxide layer overlaying an oxidation-resistant layer
KR100640657B1 (ko) * 2005-07-25 2006-11-01 삼성전자주식회사 반도체 소자의 미세 패턴 형성 방법
US7601648B2 (en) * 2006-07-31 2009-10-13 Applied Materials, Inc. Method for fabricating an integrated gate dielectric layer for field effect transistors

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020029772A (ko) * 1999-09-02 2002-04-19 토토라노 제이. 빈센트 캡슐화된 텅스텐 게이트 모스 트랜지스터와 메모리 셀 및그 제조 방법
KR100773994B1 (ko) * 1999-09-02 2007-11-08 스펜션 엘엘씨 밀봉된 텅스텐 게이트 mos 트랜지스터와 메모리 셀 및 그 제조 방법
KR20040036960A (ko) * 2002-10-25 2004-05-04 주식회사 하이닉스반도체 반도체소자 및 그 제조방법
KR100905177B1 (ko) * 2002-10-25 2009-06-29 주식회사 하이닉스반도체 반도체소자의 제조방법

Also Published As

Publication number Publication date
US20090224307A1 (en) 2009-09-10
KR20090096875A (ko) 2009-09-15

Similar Documents

Publication Publication Date Title
KR100953034B1 (ko) 반도체 소자 및 이의 제조 방법
KR20060133166A (ko) 불휘발성 메모리 장치의 게이트 형성 방법
KR100972716B1 (ko) 반도체 소자 및 이의 제조 방법
US7811888B2 (en) Method for fabricating semiconductor memory device
KR100671627B1 (ko) 플래쉬 메모리소자의 소스 콘택 형성방법
KR100981530B1 (ko) 반도체 소자 및 이의 제조 방법
US20130149851A1 (en) Methods of Protecting Elevated Polysilicon Structures During Etching Processes
US6974999B2 (en) Semiconductor device and method of manufacturing the same
KR20090104252A (ko) 반도체 소자 및 이의 제조 방법
KR101038603B1 (ko) 반도체 소자 및 이의 제조 방법
KR20100108715A (ko) 비휘발성 메모리 장치의 제조방법
KR20100003833A (ko) 반도체 소자 및 이의 제조 방법
KR101055388B1 (ko) 반도체 소자의 제조 방법
KR100956595B1 (ko) 텅스텐 오염을 방지한 반도체 소자의 제조방법
KR100904735B1 (ko) 반도체소자의 컨택홀 형성방법
KR101123041B1 (ko) 반도체 소자의 형성 방법
KR100976684B1 (ko) 반도체 메모리 소자의 콘택홀 형성 방법
JP2005183916A (ja) フラッシュ素子の製造方法
JP2008098480A (ja) 半導体装置の製造方法
KR101034416B1 (ko) 반도체 소자 및 이의 제조 방법
KR20030093445A (ko) 반도체소자의 게이트전극 형성방법
KR100612558B1 (ko) 난드 플래시 메모리 소자의 제조 방법
KR100997432B1 (ko) 반도체 소자의 제조방법
KR100967025B1 (ko) 플래시 메모리 소자의 제조 방법
JPH1154635A (ja) フラッシュメモリの製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee