KR100811173B1 - 신호 전송시 부정합 rc 효과를 감소시킬 수 있는디스플레이 패널 및 그 제조 방법 - Google Patents

신호 전송시 부정합 rc 효과를 감소시킬 수 있는디스플레이 패널 및 그 제조 방법 Download PDF

Info

Publication number
KR100811173B1
KR100811173B1 KR1020060062696A KR20060062696A KR100811173B1 KR 100811173 B1 KR100811173 B1 KR 100811173B1 KR 1020060062696 A KR1020060062696 A KR 1020060062696A KR 20060062696 A KR20060062696 A KR 20060062696A KR 100811173 B1 KR100811173 B1 KR 100811173B1
Authority
KR
South Korea
Prior art keywords
display panel
integrated circuit
connection
driver integrated
cross
Prior art date
Application number
KR1020060062696A
Other languages
English (en)
Other versions
KR20070090707A (ko
Inventor
칭-이 왕
Original Assignee
우 옵트로닉스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 우 옵트로닉스 코포레이션 filed Critical 우 옵트로닉스 코포레이션
Publication of KR20070090707A publication Critical patent/KR20070090707A/ko
Application granted granted Critical
Publication of KR100811173B1 publication Critical patent/KR100811173B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

디스플레이 패널은 기판, 복수 개의 데이터 라인, 드라이버 집적 회로, 및 복수 개의 접속 라인을 포함한다. 상기 디스플레이 패널의 데이터 라인들은 신호 전송을 위해 상기 기판의 디스플레이 영역 상에 배치된다. 상기 드라이버 집적 회로는 패널 동작들에 필요한 구동 신호들을 제공하기 위해 상기 데이터 라인들에 전기적으로 접속된다. 상기 디스플레이 패널의 각각의 데이터 라인은 대응하는 접속 라인을 통해 상기 드라이버 집적 회로에 전기적으로 접속된다. 상기 접속 라인들의 제1 접속 라인은 제1 단면 및 제2 단면을 포함하며, 상기 제2 단면의 두께는 상기 제1 단면의 두께보다 실질적으로 얇게 이루어진다.

Description

신호 전송시 부정합 RC 효과를 감소시킬 수 있는 디스플레이 패널 및 그 제조 방법{Display panel capable of reducing mismatching RC effect during signal transmission and method of manufacturing the same}
도 1은 종래 기술의 LCD 패널을 개략적으로 보여주는 도면.
도 2는 도 1에 도시된 LCD 패널의 소스 드라이버를 확대하여 보여주는 도면.
도 3은 다른 종래 기술의 LCD 패널을 개략적으로 보여주는 도면.
도 4는 본 발명에 따른 제1 실시예의 LCD 패널의 드라이버 회로 및 배선들에 대한 레이아웃을 보여주는 도면.
도 5는 본 발명에 따른 제1 실시예의 중간 접속 배선에 대한 단면을 보여주는 도면.
도 6은 본 발명에 따른 제2 실시예의 LCD 패널의 드라이버 회로 및 배선들에 대한 레이아웃을 보여주는 도면.
도 7은 본 발명에 따른 제3 실시예의 LCD 패널의 드라이버 회로 및 배선들에 대한 레이아웃을 보여주는 도면.
본 발명은 디스플레이 패널에 관한 것이며, 더 구체적으로 기술하면, 신호 전송시 부정합 RC 효과를 감소시킬 수 있는 디스플레이 패널 및 이를 제조하는 방법에 관한 것이다.
과학 기술의 향상으로 소형이며, 효율적이고 휴대가능한 지능 정보 제품들이 우리의 생활 일부로 되어가고 있다. 디스플레이 장치들은 이동 전화들, 개인 휴대 정보 단말기(personal digital assistant; PDA)들, 또는 노트북 컴퓨터들과 같은 모든 지능 정보 제품들이 통신 인터페이스가 되는 디스플레이 장치들을 필요로 하기 때문에 중요한 역할을 수행한다. 액정 디스플레이(liquid crystal display; LCD) 패널이 가벼운 중량, 적은 전력 소비, 및 적은 방사선을 특징으로 하기 때문에, 상기 LCD는 성숙한 평면 패널 디스플레이 기술이다. 고화질 요건들에 기인하여, 상기 LCD는 고품질, 고해상, 및 낮은 가격으로 발전되고 있다.
도 1을 참조하면, 도 1에는 종래 기술의 LCD 패널(10)의 개략도가 도시되어 있다. 상기 LCD 패널(10)의 디스플레이 영역(20)은 복수 개의 나란한 데이터 라인(12) 및 복수 개의 나란한 스캐닝 라인(14)을 포함한다. 상기 데이터 라인들(12)은 상기 스캐닝 라인들(14)에 대하여 수직이며 상기 스캐닝 라인들(14)과 인터레이스(interlace)되며 2개의 인접한 스캐닝 라인들(14) 및 각각 2개의 인접한 데이터 라인들(12) 간에 픽셀 유닛(16)이 형성된다. 상기 LCD 패널(10)의 데이터 라인들(12)은 복수 개의 데이터 라인 그룹으로 분할된다. 상기 데이터 라인 그룹들 각각은 대응하는 소스 드라이버(S1-Sm)를 통해 신호들을 수신한다. 상기 LCD 패널(10) 의 스캐닝 라인들(14)은 복수 개의 스캐닝 라인 그룹들로 분할된다. 상기 스캐닝 라인 그룹들 각각은 대응하는 게이트 드라이버 집적 회로(IC)(G1-Gn)를 통해 신호를 수신한다. 상기 소스 드라이버들(S1-Sm) 및 상기 게이트 드라이버 IC들(G1-Gn)은 LCD 패널(10)의 비-디스플레이 영역(30) 상에 배치된다. 상기 LCD 패널의 화질을 향상시키기 위해, 상기 LCD 패널의 데이터 라인들의 개수는 대개 증가된다. 상기 LCD 패널의 원가를 감소시키기 위해 상기 소스 드라이버들의 개수가 대개 감소된다. 그러므로, 상기 LCD 패널의 화질을 향상시키고 상기 LCD 패널의 원가를 감소시키기 위해, 단일 소스 드라이버에 접속된 데이터 라인들의 개수가 증가되어야 한다.
도 2를 참조하면, 도 2에는 LCD 패널(10)의 소스 드라이버(S1)의 확대도가 도시되어 있다. 상기 소스 드라이버(S1) 및 상기 데이터 라인들(D1-D2m) 간에는 복수 개의 접속 패드(22) 및 접속 배선(C1-C2m)이 접속되어 있다. 그러므로, 상기 소스 드라이버(S1)는 상기 데이터 라인들(D1-D2m)에 전기적으로 접속된다. 상기 접속 배선들(C1-C2m)은 상기 소스 드라이버(S1) 및 상기 접속 패드(22)와의 접속을 이루게 하는 선형 배선이다. 도 2에 도시된 바와 같이, 주변 접속 배선들(C1,C2m)의 길이들은 중간 접속 배선(Cm)의 길이보다 길다. 접속 배선들(C1-C2m)의 개수가 많으면 상기 주변 접속 배선(C1 또는 C2m) 및 상기 중간 접속 배선(Cm) 간의 차이가 더 커지게 된다. 상기 접속 배선의 저항이 상기 접속 배선의 길이에 정비례하기 때문에, 상기 주변 접속 배선(C1 또는 C2m)의 저항이 상기 중간 접속 배선(Cm)의 저항보다 크게 된다. 그러므로, 상기 소스 드라이버(S1)가 출력하고 있는 동안 상기 주변 접속 배선(C1 또는 C2m)의 임피던스는 기타 접속 배선(C2-C2m -1)의 임피던스보다 크게 된다. 신호 전송시 부정합 RC 효과 때문에, 상기 LCD 패널(10)의 화질은 악화된다.
도 3을 참조하면, 도 3에는 다른 종래 기술의 LCD 패널(10')의 개략도가 도시되어 있다. 부정합 RC 효과의 문제를 극복하기 위해, 중간 접속 배선(Cm)은 상기 접속 배선(Cm)의 저항을 증가시키고 상기 접속 배선(Cm)의 RC 효과 및 상기 주변 접속 배선(C1 또는 C2m)의 RC 효과 간의 차이를 감소시키기 위해 지그재그 배선을 지닌다. 그러나, 상기 소스 드라이버(S1)에 전기적으로 접속된 데이터 라인들(D1-D2m)의 개수 및 상기 접속 배선들(C1-C2m)의 개수가 많기 때문에, 상기 접속 배선(Cm)을 레이아웃하기 위한 공간이 제한된다. 그러므로, 비록 상기 접속 배선(Cm)이 지그재그 배선일지라도, 상기 접속 배선(Cm) 및 상기 접속 배선(C1 또는 C2m)의 길이 간의 차이가 효율적으로 감소되지 않음으로써 상기 접속 배선(Cm)의 RC 효율 및 상기 접속 배선(C1 또는 C2m)의 RC 효과 간의 차이가 약간 감소될 수 있다. 그 외에도, Cm -2, Cm-1, Cm +1 또는 Cm +2와 같은 접속 배선(Cm)에 인접한 다른 접속 배선들 및 주변 접속 배선(C1 또는 C2m)의 저항 간의 차이가 무시될 수 없다. 제한된 레이아웃 영역 때문 에, 상기 접속 배선(Cm)이 지그재그로 이루어질 경우에 상기 접속 배선(Cm -2, Cm -1, Cm +1 또는 Cm +2)이 지그재그로 이루어지기 어렵다. 요약하면, 상기 LCD 패널(10')의 접속 배선 및 데이터 라인들의 RC 효과가 효율적으로 감소될 수 없기 때문에, 상기 LCD 패널(10')의 화질이 향상될 수 없다.
본 발명의 목적은 신호 전송시 부정합 RC 효과를 감소시킬 수 있는 디스플레이 패널 및 그 제조 방법을 제공하는 것이다.
본 발명에 의하면, 디스플레이 패널이 개시되어 있다. 상기 디스플레이 패널은, 디스플레이 영역을 지니는 기판, 신호 전송을 위해 상기 기판의 디스플레이 영역 상에 배치된 복수 개의 배선, 상기 디스플레이 패널의 동작들에 필요한 구동 신호들을 제공하기 위해 상기 배선들에 전기적으로 접속된 드라이버 집적 회로(IC), 및 각각의 접속 배선이 상기 드라이버 집적 회로 및 복수 개의 배선 중 대응하는 배선에 전기적으로 접속된 복수 개의 접속 배선을 포함한다. 상기 접속 배선들의 제1 접속 배선은 제1 단면 및 제2 단면을 포함하며, 상기 제2 단면의 두께는 상기 제1 단면의 두께와 실질적으로 다르게 이루어진다.
또한, 본 발명은 디스플레이 패널을 제조하는 방법을 개시한다. 상기 방법은, 신호 전송을 위해 상기 디스플레이 패널의 기판의 디스플레이 영역 상에 복수 개의 배선을 구성하는 단계, 상기 디스플레이 패널의 동작들에 필요한 구동 신호들 을 제공하기 위한 드라이버 집적 회로를 구성하는 단계, 및 상기 드라이버 집적 회로에 상기 배선들 중 하나를 접속시키기 위한 제1 접속 배선을 형성하는 단계를 포함한다. 상기 제1 접속 배선이 제1 단면 및 제2 단면을 포함하며, 상기 제2 단면의 두께가 상기 제1 단면의 두께보다 실질적으로 얇게 이루어진다.
당업자가 여러 도면들 및 그림들에 도시되어 있는 이하 바람직한 실시예에 대한 상세한 설명을 이해한 후라면 본 발명의 이들 및 다른 목적들이 틀림없이 자명해질 것이다.
도 4를 참조하면, 도 4에는 본 발명에 따른 제1 실시예의 LCD 패널(40)의 드라이버 회로 및 배선들에 대한 레이아웃이 도시되어 있다. 상기 실시예에서, 상기 LCD 패널(40)의 소스 드라이버 IC(S1) 및 데이터 라인들(D1-D2m)은 본 발명에 따른 레이아웃을 어떠한 방식으로 수행해야 할지를 설명하는데 사용된다. 상기 소스 드라이버 IC(S1)가 상기 데이터 라인들(D1-D2m)에 신호들을 전송할 경우에, 상기 데이터 라인들(D1-D2m)을 상기 소스 드라이버 IC(S1)에 전기적으로 접속시키기 위해 상기 LCD 패널(40) 상에 복수 개의 접속 패드(42) 및 복수 개의 접속 배선(L1-L2m)을 구성하는 것이 필요하다. 제1 실시예에서, 상기 접속 배선들(L1-L2m)은 상기 접속 패드들(42)을 상기 소스 드라이버 회로(S1)에 접속시켜 주는 선형 배선이다. 상기 접속 배선(L1-L2m)의 저항(R)은 다음과 같은 수학식 1로 표시될 수 있으며,
R = σL/A
상기 식 중, σ는 상기 접속 배선들(L1-L2m)의 저항 계수이며, L은 상기 접속 배선들(L1-L2m)의 길이이고, A는 상기 접속 배선들(L1-L2m)의 단면적이다.
주변 접속 배선들(L1,L2m)의 길이들이 중간 접속 배선(Lm)의 길이보다 길며 상기 접속 배선들(L1-L2m)의 저항들이 상기 접속 배선들(L1-L2m)의 길이에 정비례하기 때문에, 하프톤 마스크(halftone mask)는 상기 접속 배선들(L1-L2m)의 일부 단면들의 두께를 감소시켜 상기 접속 배선들(L1-L2m)의 저항들의 차이들을 감소시키도록 상기 접속 배선들(L1-L2m)을 형성하는데 사용된다. 제1 실시예에서, 가장 짧은 접속 배선(Lm)의 단면들(B1-Bt)의 일부 재료는 상기 접속 배선(Lm)의 단면들(B1-Bt)을 얇게 하도록 상기 하프톤 마스크를 사용하여 노출 절차를 수행하여 제거된다. 그러므로, 상기 단면들(B1-Bt)의 단면적들은 상기 접속 배선(Lm)의 단면의 단면적보다 작게 되는데, 이 경우에 B1-Bt가 도 4에 점선으로 나타나 있다. 접속 배선의 저항이 상기 접속 배선의 단면적에 역비례하기 때문에, 상기 접속 배선(Lm)의 저항 및 주변 접속 배선(L1 또는 L2m)의 저항 간의 차이가 상기 접속 배선(Lm)의 단면들(B1-Bt)을 얇게 함으로써 감소될 수 있다. 그 외에도, 상기 단면들(B1-Bt)의 개수 및 길이들은 상기 접속 배선(Lm)의 저항 및 상기 주변 접속 배선(L1 또는 L2m)의 저항 간의 차이에 따 라 결정된다.
도 5를 참조하면, 도 5에는 상기 제1 실시예의 LCD 패널(40)의 접속 배선(Lm)의 단면도가 도시되어 있다. 도 5에는 상기 접속 배선(Lm)의 단면들(B1-Bt)이 얇아져 있는 것으로 나타나 있다. 그러므로, 상기 단면들(B1-Bt)의 저항이 상기 접속 배선(Lm)의 다른 단면들의 저항보다 크며, 상기 접속 배선(Lm)의 저항 및 상기 주변 접속 배선(L1 또는 L2m)의 저항 간의 차이가 감소된다.
제1 실시예에서, 상기 단면 배선(Lm) 중 단지 몇몇 단면들만이 얇아져 있다. 그러나, 본 발명의 제2 실시예에서는, 몇몇 접속 배선들의 저항들은 그러한 접속 배선들의 단면들을 얇게 함으로써 증가된다. 도 6을 참조하면, 도 6에는 본 발명에 따른 제2 실시예의 LCD 패널(60)의 드라이버 회로 및 배선들에 대한 레이아웃이 도시되어 있다. 제2 실시예에서는, 상기 LCD 패널(60)의 소스 드라이버 IC(S1) 및 데이터 라인들(D1-D2m)이 또한 본 발명에 따른 레이아웃을 어떠한 방식으로 수행해야 할지를 설명하는데 사용된다. 상기 실시예에서, 가장 긴 접속 배선들(L1,L2m)을 제외한 모든 접속 배선들(L2-L2m -1)은 몇몇 얇아져 있는 단면들을 포함한다. 상기 접속 배선들(L2-L2m -1)의 얇아져 있는 단면들의 길이들은 상기 접속 배선들(L2-L2m -1)의 저항들 및 주변 접속 배선(L1 또는 L2m)의 저항 간의 차이들에 따라 결정된다. 그러므 로, N(Lm) > N(Lm -1 또는 Lm +1) > N(Lm -2 또는 Lm +2) > ...> N(L2 또는 L2m -1)과 같은 관계가 성립되는데, 상기 식 중, N(Lm)은 상기 접속 배선(Lm)의 얇아져 있는 단면들의 개수를 나타내며, N(Lp 또는 Lq)는 상기 접속 배선(Lp 또는 Lq)의 얇아져 있는 단면들의 개수를 나타낸다.
도 7을 참조하면, 도 7에는 본 발명에 따른 제3 실시예의 LCD 패널(70)의 드라이버 회로 및 배선들에 대한 레이아웃이 도시되어 있다. 상기 제2 실시예에서, 상기 LCD 패널(60)의 소스 드라이버 IC(S1) 및 데이터 라인들(D1-D2m)은 본 발명에 따른 레이아웃을 어떠한 방식으로 수행해야 할지를 설명하는데 사용된다. 상기 제3 실시예에서는, 중간 접속 배선(Lm)이 얇아져 있는 단면들(B1-Bt)을 포함할 뿐만 아니라, 지그재그형 배선이다. 그러므로, 상기 접속 배선(Lm)의 저항은 단면들(B1-Bt)을 얇게 함으로써 그리고 상기 접속 배선(Lm)을 길게 함으로써 증가된다. 따라서, 접속 배선(Lm)의 저항 및 주변 접속 배선(L1 또는 L2m)의 저항 간의 차이는 접속 배선들(L1-L2m)의 개수가 많을 때 더 효율적으로 감소될 수 있다.
비록 상기 LCD 패널들(40,60,70)의 소스 드라이버 IC(S1) 및 데이터 라인들(D1-D2m)이 본 발명에 따른 레이아웃을 어떠한 방식으로 수행해야 할지를 설명하는데 사용되고 있지만, 여기서 유념해야 할 점은 본 발명이 또한 상기 LCD 패널들의 게이트 드라이버 IC들 및 스캐닝 라인들 간의 배선에 채택될 수 있다는 것이다. 상기 접속 배선들의 개수, 얇아져 있는 단면들의 개수 및 길이들, 및 얇아져 있는 단면들을 포함하는 접속 배선들의 개수는 위에 언급된 실시예들에 국한되지 않는다. 그 외에도, 상기 소스 드라이버 IC들 및 상기 게이트 드라이버 IC들은 상기 LCD 패널의 기판의 비-디스플레이 영역 상에 위치해 있을 수도 있으며 가요성 인쇄 회로(flexible printed circuit; FPC) 보드를 통해 상기 기판에 인접 배치될 수도 있다.
종래 기술의 LCD 패널과는 대조적으로, 본 발명의 LCD 패널들(40,60,70)의 신호 전송시 부정합 RC 효과는 드라이버 IC들에 접속된 더 긴 접속 배선의 몇몇 단면들을 얇게 하기 위해 하프톤 마스크를 사용하여 노출 절차를 수행함으로써 감소된다. 그러므로, 상기 접속 배선들은 각각의 드라이버 IC에 연결된 접속 배선들의 개수가 증가되도록 한정된 레이아웃 내에서 상기 접속 배선들이 배선될 수 있다. 상기 LCD 패널들의 화질은 효율적으로 개선될 수 있다. 더욱이, LCD 패널들의 해상도는 증가될 수 있으며, LCD 패널들의 원가가 감소될 수 있다.
당업자들은 상기 장치 및 방법의 여러 가지의 변경들 및 변형들이 본 발명의 교시들을 유지하면서 구현될 수 있음을 용이하게 알 수 있을 것이다. 따라서, 위에 언급된 개시 내용은 첨부된 특허청구범위의 한계로만 제한되는 것으로 해석되어야 한다.

Claims (16)

  1. 디스플레이 패널에 있어서,
    디스플레이 영역을 지니는 기판;
    신호 전송을 위해 상기 기판의 디스플레이 영역 상에 배치된 복수 개의 배선;
    상기 디스플레이 패널의 동작들에 필요한 구동 신호들을 제공하기 위해 상기 배선들에 전기적으로 접속된 드라이버 집적 회로(IC); 및
    각각의 접속 배선이 상기 드라이버 집적 회로 및 복수 개의 배선 중 대응하는 배선에 전기적으로 접속된 복수 개의 접속 배선으로서, 제1 접속 배선은 제1 단면 및 제2 단면을 포함하며, 상기 제2 단면의 두께는 상기 제1 단면의 두께와 다르게 이루어지는 복수 개의 접속 배선을 포함하는 것을 특징으로 하는 디스플레이 패널.
  2. 제1항에 있어서, 상기 배선들은 복수 개의 나란한 스캐닝 라인 및 복수 개의 나란한 데이터 라인을 포함하며, 상기 스캐닝 라인들은 상기 데이터 라인들에 대하여 수직이며 상기 데이터 라인들과 인터레이스(interlace)되고, 2개의 인접한 데이터 라인들 및 각각 2개의 인접한 스캐닝 라인들 사이에 픽셀 유닛이 형성되는 것을 특징으로 하는 디스플레이 패널.
  3. 제1항에 있어서, 상기 배선들은 복수 개의 나란한 데이터 라인이며, 상기 드라이버 집적 회로는 소스 드라이버 집적 회로이며, 접속 배선들은 상기 소스 드라이버 집적 회로 및 상기 데이터 라인들에 전기적으로 접속되는 것을 특징으로 하는 디스플레이 패널.
  4. 제1항에 있어서, 상기 배선들은 복수 개의 나란한 스캐닝 라인이며, 상기 드라이버 집적 회로는 게이트 드라이버 집적 회로이고, 상기 접속 배선들은 상기 게이트 드라이버 집적 회로 및 상기 스캐닝 라인들에 전기적으로 접속되는 것을 특징으로 하는 디스플레이 패널.
  5. 제1항에 있어서, 상기 접속 배선들의 제2 접속 배선의 모든 단면들의 두께들의 값이 동일한 것을 특징으로 하는 디스플레이 패널.
  6. 제5항에 있어서, 상기 제1 접속 배선의 길이는 상기 제2 접속 배선의 길이보다 짧은 것을 특징으로 하는 디스플레이 패널.
  7. 제1항에 있어서, 상기 접속 배선들 모두가 선형 배선인 것을 특징으로 하는 디스플레이 패널.
  8. 제1항에 있어서, 상기 제1 접속 배선은 지그재그형 배선인 것을 특징으로 하 는 디스플레이 패널.
  9. 제1항에 있어서, 상기 디스플레이 패널은 액정 디스플레이 패널인 것을 특징으로 하는 디스플레이 패널.
  10. 제1항에 있어서, 상기 기판은 비-디스플레이 영역을 더 포함하며, 상기 드라이버 집적 회로는 상기 비-디스플레이 영역 상에 배치되는 것을 특징으로 하는 디스플레이 패널.
  11. 제1항에 있어서, 상기 디스플레이 패널은 가요성 인쇄 회로 보드를 더 포함하며, 상기 드라이버 집적 회로는 가요성 인쇄 회로(flexible printed circuit; FPC) 보드를 통해 상기 기판에 인접 배치되는 것을 특징으로 하는 디스플레이 패널.
  12. 디스플레이 패널을 제조하는 방법에 있어서,
    상기 방법은,
    신호 전송을 위해 상기 디스플레이 패널의 기판의 디스플레이 영역 상에 복수 개의 배선을 구성하는 단계;
    상기 디스플레이 패널의 동작들에 필요한 구동 신호들을 제공하기 위한 드라이버 집적 회로를 구성하는 단계; 및
    상기 드라이버 집적 회로에 상기 배선들 중 하나를 접속시키기 위한 제1 접속 배선을 형성하는 단계로서, 상기 제1 접속 배선이 제1 단면 및 제2 단면을 포함하며, 상기 제2 단면의 두께가 상기 제1 단면의 두께보다 얇게 이루어지는 단계를 포함하는 것을 특징으로 하는 디스플레이 패널의 제조 방법.
  13. 제12항에 있어서, 상기 제1 접속 배선은 하프톤 마스크를 통해 형성되는 것을 특징으로 하는 디스플레이 패널의 제조 방법.
  14. 제12항에 있어서,
    상기 방법은,
    상기 드라이버 집적 회로에 상기 배선들 중 하나를 접속시키기 위한 제2 접속 배선을 형성하는 단계로서, 제2 접속 배선의 모든 단면들의 두께들이 동일한 단계를 더 포함하는 것을 특징으로 하는 디스플레이 패널의 제조 방법.
  15. 제12항에 있어서, 상기 디스플레이 패널의 동작들에 필요한 구동 신호들을 제공하기 위한 드라이버 집적 회로를 구성하는 단계는 상기 디스플레이 패널의 동작들에 필요한 구동 신호들을 제공해 주는 드라이버 집적 회로를 상기 기판의 비-디스플레이 영역 상에 구성하는 단계인 것을 특징으로 하는 디스플레이 패널의 제조 방법.
  16. 제12항에 있어서, 상기 디스플레이 패널의 동작들에 필요한 구동 신호들을 제공하기 위한 드라이버 집적 회로를 설정하는 단계는 상기 디스플레이 패널의 동작들에 필요한 구동 신호들을 제공해 주는 드라이버 집적 회로를 상기 기판에 인접하게 구성하는 단계인 것을 특징으로 하는 디스플레이 패널의 제조 방법.
KR1020060062696A 2006-03-02 2006-07-04 신호 전송시 부정합 rc 효과를 감소시킬 수 있는디스플레이 패널 및 그 제조 방법 KR100811173B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW095107084A TWI276878B (en) 2006-03-02 2006-03-02 Display panel capable of reducing mismatching RC effect during signal transmission and method of manufacturing the same
TW095107084 2006-03-02

Publications (2)

Publication Number Publication Date
KR20070090707A KR20070090707A (ko) 2007-09-06
KR100811173B1 true KR100811173B1 (ko) 2008-03-07

Family

ID=38471134

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060062696A KR100811173B1 (ko) 2006-03-02 2006-07-04 신호 전송시 부정합 rc 효과를 감소시킬 수 있는디스플레이 패널 및 그 제조 방법

Country Status (4)

Country Link
US (1) US7791702B2 (ko)
JP (2) JP2007233328A (ko)
KR (1) KR100811173B1 (ko)
TW (1) TWI276878B (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI343107B (en) * 2008-05-16 2011-06-01 Au Optronics Corp Flat display and chip bonding pad
KR101475299B1 (ko) * 2008-08-20 2014-12-23 삼성디스플레이 주식회사 액정 표시 장치 및 그의 제조 방법
KR20100112861A (ko) * 2009-04-10 2010-10-20 삼성전자주식회사 영상표시장치
TWI403937B (zh) * 2010-06-03 2013-08-01 Au Optronics Corp 觸控顯示器及其觸控顯示基板
US9087492B2 (en) * 2012-04-23 2015-07-21 Au Optronics Corporation Bus-line arrangement in a gate driver
CN104122720B (zh) * 2013-05-22 2017-08-29 深超光电(深圳)有限公司 阵列基板以及使用该阵列基板的液晶显示面板
JP5969961B2 (ja) 2013-07-12 2016-08-17 富士フイルム株式会社 配線基板
WO2016113979A1 (ja) * 2015-01-16 2016-07-21 アルプス電気株式会社 静電容量式センサ
EP3246798A4 (en) 2015-01-16 2018-08-29 Alps Electric Co., Ltd. Capacitive sensor
WO2017072943A1 (ja) * 2015-10-30 2017-05-04 堺ディスプレイプロダクト株式会社 配線基板及び表示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030094599A (ko) * 2002-06-07 2003-12-18 삼성전자주식회사 박막 트랜지스터 기판
KR20040013534A (ko) * 2002-08-07 2004-02-14 삼성전자주식회사 액정 표시 장치 및 이에 사용하는 구동 집적 회로
KR20040050523A (ko) * 2002-12-10 2004-06-16 엘지.필립스 엘시디 주식회사 액정표시소자
JP2004213020A (ja) 2002-12-30 2004-07-29 Samsung Electronics Co Ltd 信号線を有する表示板及び液晶表示装置
KR20050019025A (ko) * 2003-08-08 2005-02-28 세이코 엡슨 가부시키가이샤 전기 광학 패널, 전기 광학 장치 및 전자 기기

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0296717A (ja) * 1988-10-04 1990-04-09 Canon Inc 液晶位相格子
JP2715936B2 (ja) * 1994-09-30 1998-02-18 日本電気株式会社 薄膜トランジスタ型液晶表示装置とその製造方法
JPH10339880A (ja) * 1997-06-09 1998-12-22 Hitachi Ltd 液晶表示装置
JP2000012541A (ja) * 1998-06-19 2000-01-14 Toshiba Corp 半導体装置の製造方法
JP4132580B2 (ja) * 1999-08-06 2008-08-13 シャープ株式会社 配線構造および基板の製造方法ならびに液晶表示装置およびその製造方法
JP3868687B2 (ja) * 1999-12-10 2007-01-17 株式会社アドバンスト・ディスプレイ 表示装置用基板の製造方法
JP3525918B2 (ja) * 2000-10-31 2004-05-10 セイコーエプソン株式会社 電気光学装置、その検査方法および電子機器
JP2002190598A (ja) * 2000-12-20 2002-07-05 Matsushita Electric Ind Co Ltd 薄膜トランジスタアレイ基板およびその製造方法
US7088323B2 (en) 2000-12-21 2006-08-08 Lg.Philips Lcd Co., Ltd. Liquid crystal display device and method for fabricating the same
JP3702860B2 (ja) * 2001-04-16 2005-10-05 セイコーエプソン株式会社 電気光学装置、その製造方法及び電子機器
JP2003140181A (ja) 2001-11-02 2003-05-14 Nec Corp 液晶表示装置
JP4226368B2 (ja) * 2002-06-07 2009-02-18 シャープ株式会社 配線基板、表示装置、及び配線基板の製造方法
JP4361248B2 (ja) 2002-07-31 2009-11-11 富士通マイクロエレクトロニクス株式会社 フォトマスク、そのパターン欠陥検出方法及びそれを用いたパターン形成方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030094599A (ko) * 2002-06-07 2003-12-18 삼성전자주식회사 박막 트랜지스터 기판
KR20040013534A (ko) * 2002-08-07 2004-02-14 삼성전자주식회사 액정 표시 장치 및 이에 사용하는 구동 집적 회로
KR20040050523A (ko) * 2002-12-10 2004-06-16 엘지.필립스 엘시디 주식회사 액정표시소자
JP2004213020A (ja) 2002-12-30 2004-07-29 Samsung Electronics Co Ltd 信号線を有する表示板及び液晶表示装置
KR20050019025A (ko) * 2003-08-08 2005-02-28 세이코 엡슨 가부시키가이샤 전기 광학 패널, 전기 광학 장치 및 전자 기기

Also Published As

Publication number Publication date
TWI276878B (en) 2007-03-21
JP2007233328A (ja) 2007-09-13
US20070206146A1 (en) 2007-09-06
TW200734721A (en) 2007-09-16
JP2010140041A (ja) 2010-06-24
KR20070090707A (ko) 2007-09-06
US7791702B2 (en) 2010-09-07

Similar Documents

Publication Publication Date Title
KR100811173B1 (ko) 신호 전송시 부정합 rc 효과를 감소시킬 수 있는디스플레이 패널 및 그 제조 방법
US8279154B2 (en) Driving method for display device
US6999153B2 (en) Liquid crystal display for testing defects of wiring in panel
CN109001945B (zh) 显示面板及显示模组
CN100472286C (zh) 缩小信号传递时电阻-电容效应差异的显示面板及其制法
JP3708467B2 (ja) 表示装置
CN101752307A (zh) 图像显示设备及其制造方法
US7723728B2 (en) Fan-out wire structure for a display panel
CN107463033A (zh) 显示装置
US20030030604A1 (en) Liquid crystal display
KR20190125196A (ko) 디스플레이 패널
CN112201155A (zh) 显示面板
JP2006071861A (ja) 電気光学装置及び電子機器
CN112002697B (zh) 源极侧的扇出结构、阵列基板和显示装置
CN107290903B (zh) 一种阵列基板、显示面板和显示装置
US20040012745A1 (en) Liquid crystal display device with flexible printed circuit board
JP4024604B2 (ja) 液晶表示装置
KR100990315B1 (ko) 액정표시장치
KR100831302B1 (ko) 액정표시장치를 이용한 휴대 정보 단말기
JP6829379B2 (ja) 画像表示装置
JP2004252178A (ja) 電気光学パネル、電気光学パネルの製造方法、電気光学装置および電子機器
JP4737367B2 (ja) 表示装置及びこれを用いた携帯端末
CN210156039U (zh) Led显示屏
JP2004302035A (ja) 液晶表示装置
JP2004157495A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
FPAY Annual fee payment

Payment date: 20130130

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140204

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150130

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160127

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170202

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180219

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20190218

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20200218

Year of fee payment: 13