CN210156039U - Led显示屏 - Google Patents

Led显示屏 Download PDF

Info

Publication number
CN210156039U
CN210156039U CN201920903251.9U CN201920903251U CN210156039U CN 210156039 U CN210156039 U CN 210156039U CN 201920903251 U CN201920903251 U CN 201920903251U CN 210156039 U CN210156039 U CN 210156039U
Authority
CN
China
Prior art keywords
hollow
row
areas
area
led
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201920903251.9U
Other languages
English (en)
Inventor
余仁质
李向东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Luzhou Tiannuo Technology Co Ltd
Original Assignee
Luzhou Tiannuo Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Luzhou Tiannuo Technology Co Ltd filed Critical Luzhou Tiannuo Technology Co Ltd
Priority to CN201920903251.9U priority Critical patent/CN210156039U/zh
Application granted granted Critical
Publication of CN210156039U publication Critical patent/CN210156039U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本实用新型公开了一种LED显示屏,包括PCB基板,所述PCB基板包括第一非镂空区、第二非镂空区和设置在所述第一非镂空区与所述第二非镂空区之间的镂空区,其中,在所述第一非镂空区和所述第二非镂空区均设置有并行驱动芯片,所述镂空区包括横向间隔布置的多个镂空层和多个实体层,每个实体层上设置有LED,所述镂空区至少包括第一列镂空区、第二列镂空区、第三列镂空区和第四列镂空区,所述第一列镂空区中的每个LED与设置在所述第一非镂空区的并行驱动芯片相连,所述第二列镂空区中的每个LED与设置在所述加强件中的第一组线路相连,所述第三列镂空区中的每个LED与设置在所述加强件中的第二组线路相连,以及所述地所述第四列镂空区中的每个LED与设置在所述第二非镂空区的并行驱动芯片相连。

Description

LED显示屏
技术领域
本说明书实施例涉及显示技术领域,尤其涉及一种LED显示屏。
背景技术
随着LED显示技术的更新迭代迅速,LED显示屏已经广泛应用于各种场合,重大活动更是离不开LED显示屏。LED透明屏因其透光、轻薄,安排维护简便,静音、低功耗的特性,在现阶段的市场,越多越多替代传统LED显示屏。
现有技术中通常会在室内安装LED显示屏,而安装在室内的LED显示屏为了降低成本,通常会将LED显示屏中的PCB板中设置较少层的电路板,在电路层数不高时会促使PCB上进行整体布局的区域变小,为了促使走线布局能够与 PCB板上的LED个数匹配,会使用串行控制芯片控制每个LED进行显示,在使用串行控制芯片时,除时钟对应的一条线路之外,串行控制芯片中的锁存 LATCH、亮度OE,行扫ABC,R/G/B数据信号等其余全部信号仅对应一条线路,如此,使得串行控制芯片的可用带宽变小,具体表现在画质上,就是灰度减少,图像细腻度不够,显得画质粗糙,不够清晰,如此,会导致画质粗糙和显示效果差的问题。
实用新型内容
为了能够解决现有技术中存在的上述技术问题,本实用新型提供了一种 LED显示屏,能够在确保成本的情况下提高显示效果。
本实用新型实施例提供了一种LED显示屏,包括PCB基板,所述PCB基板包括第一非镂空区、第二非镂空区和设置在所述第一非镂空区与所述第二非镂空区之间的镂空区,其中,在所述第一非镂空区和所述第二非镂空区均设置有并行驱动芯片,所述镂空区包括横向间隔布置的多个镂空层和多个实体层,每个实体层上设置有LED,其中,
所述镂空区至少包括第一列镂空区、第二列镂空区、第三列镂空区和第四列镂空区,所述第一列镂空区设置在靠近所述第一非镂空区的一侧,所述第四列镂空区设置在靠近所述第二非镂空区的一侧,在所述第二列镂空区和所述第三列镂空区之间设置有加强件,所述第一列镂空区中的每个LED与设置在所述第一非镂空区的并行驱动芯片相连,所述第二列镂空区中的每个LED与设置在所述加强件中的第一组线路相连,所述第三列镂空区中的每个LED与设置在所述加强件中的第二组线路相连,以及所述地所述第四列镂空区中的每个LED与设置在所述第二非镂空区的并行驱动芯片相连,所述第一组线路与设置在所述第一非镂空区的并行驱动芯片相连,所述第二组线路与设置在所述第二非镂空区的并行驱动芯片相连。
可选的,每两个实体层之间间隔有一个镂空层。
可选的,设置在每个实体层上的LED的宽度小于对应的实体层的宽度。
可选的,在所述第一非镂空区中设置有用于连接外部设备的第一通信接口。
可选的,在所述第二非镂空区中设置有用于连接外部设备的第二通信接口。
可选的,在所述第一通信接口或所述第二通信接口所在的位置进行贴片加工。
可选的,设置在所述第一非镂空区的并行驱动芯片与设置在所述第二非镂空区的并行驱动芯片互为镜像,以使得通过所述第一通信接口或所述第二通信接口接入的外部数据能够传输到设置在所述第一非镂空区和所述第二非镂空区中的每个并行驱动芯片。
可选的,所述加强件由非镂空的区域形成的加强条。
可选的,所述第一非镂空区和所述第二非镂空区中均设置有安装孔。
可选的,所述加强件上设置有安装孔。
通过一个实施例或多个实施例,本实用新型具有以下有益效果或者优点:
由于本申请实施例是将PCB基板划分为第一非镂空区、第二非镂空区和镂空区,而所述镂空区至少包括第一列镂空区、第二列镂空区、第三列镂空区和第四列镂空区,所述第一列镂空区设置在靠近所述第一非镂空区的一侧,所述第四列镂空区设置在靠近所述第一非镂空区的一侧,在所述第二列镂空区和所述第三列镂空区之间设置有加强件,如此,可以将设置在同一侧的第一列镂空区中的每个LED与第一非镂空区的并行驱动芯片直接相连,以及将设置在同一侧的第四列镂空区中的每个LED与设置在第二非镂空区的并行驱动芯片直接相连,能够缩短布线长度;而且将第二列镂空区和第三列镂空区中的每个LED通过设置在加强件中的线路与并行驱动芯片相连,促使加强件中设置的线路负担了部分密集布线的压力,从而能够有效降低密集走线所需空间,进而可用减少 PCB板的层数,能够有效降低成本。
附图说明
图1为本说明书实施例中LED显示屏的正面发光LED布局结构示意图;
图2为本说明书实施例中LED显示屏的背面芯片布局结构示意图;
图3为本说明书实施例中实体层和镂空层的间隔结构图;
图4为本说明书实施例中LED显示屏中显示第一列镂空区、第二列镂空区、第三列镂空区和第四列镂空区的结构示意图。
具体实施方式
本实用新型提供包括PCB基板1,PCB基板1包括第一非镂空区10、第二非镂空区11和设置在第一非镂空区10与第二非镂空区11之间的镂空区12,其中,在第一非镂空区10和第二非镂空区11均设置有并行驱动芯片13,镂空区12包括横向间隔布置的多个镂空层121和多个实体层122,每个实体层上设置有LED123,通过在每个镂空层121布局线路以控制每个实体层122上的每个 LED123均会电性连接一个并行驱动芯片13;
其中,镂空区12至少包括第一列镂空区124、第二列镂空区125、第三列镂空区126和第四列镂空区127,第一列镂空区124设置在靠近第一非镂空区 10的一侧,第四列镂空区127设置在靠近第二非镂空区11的一侧,在第二列镂空区125和第二列镂空区126之间设置有加强件14,第一列镂空区124中的每个LED与设置在第一非镂空区10的并行驱动芯片相连,第二列镂空区125 中的每个LED与设置在加强件14中的第一组线路相连,第二列镂空区126中的每个LED与设置在加强件14中的第二组线路相连,以及所述地第四列镂空区127中的每个LED与设置在第二非镂空区11的并行驱动芯片相连,所述第一组线路与设置在第一非镂空区10的并行驱动芯片相连,所述第二组线路与设置在第二非镂空区11的并行驱动芯片相连。
如此,第一列镂空区124设置在靠近第一非镂空区10的一侧,即第一列镂空区124和第一非镂空区10设置在同一侧;以及第四列镂空区127设置在靠近第二非镂空区11的一侧,使得第四列镂空区127和第二非镂空区11设置在同一侧,如此,可以将设置在同一侧的第一列镂空区124中的每个LED与第一非镂空区的并行驱动芯片直接相连,以及将设置在同一侧的第四列镂空区中的每个LED与设置在第二非镂空区的并行驱动芯片直接相连,能够缩短布线长度;而且还能够将第二列镂空区和第三列镂空区中的每个LED通过设置在加强件14中的线路与并行驱动芯片相连,促使加强件14中设置的线路负担了部分密集布线的压力,从而能够有效降低密集走线所需空间,进而可用减少PCB板的层数,能够有效降低成本。
本说明书实施例中,镂空区12中可以设置4个或4个以上数量的列镂空区,相应地,根据镂空区12中设置的列镂空区的数量,确定设置的加强件14 的数量;例如在镂空区12中设置4列或5列镂空区时,加强件14可以设置一个;以及在镂空区12中设置6列或7列镂空区时,加强件14可以设置为2个,使得每个加强件14中设置的线路能够至少两列镂空区中的每个LED相连。
本说明书实施例中,第一非镂空区10中设置有多个并行驱动芯片13,并行驱动芯片13的数量根据驱动LED灯的数量来匹配,可以使得每个并行驱动芯片13能够控制对应的实体层122上的所有LED;当然,第一非镂空区10中还可以仅设置一个并行驱动芯片13,用于通过一个并行驱动芯片134与第一列镂空区124123中的每个LED相连。
具体来讲,并行驱动芯片13包括并行行扫芯片和并行列驱芯片中的至少一种,一个并行驱动芯片13可以与设置在镂空区12中若干列LED灯相连和/ 或若干行的LED灯相连,本说明书不作具体限制。
具体来讲,以一个并行驱动芯片13为例,该并行驱动芯片13中的时钟信号、锁存信号、亮度信号、行扫信号和RGB信号等每个信号均对应一个线路,且该并行驱动芯片13对应的每个线路均可布置在对应的镂空层121中然后与设置在实体层122上的每个LED连接,从而通过该并行驱动芯片控制对应的实体层122上的每个LED,因为是并行驱动,且每个信号对应一个线路,从而能够极大的增加进行数据传输的可用带宽,在可用带宽增大的基础其传输的数据携带的数据量也会增大,携带的数据量增大的基础上,其控制的精确度也会随之提高,进而能够提高画质并使得显示效果增强。
本说明书实施例中,如图2和图3所示,每两个实体层122之间间隔有一个镂空层121,且设置在每个实体层122上的LED123的宽度小于对应的实体层 122的宽度。由于每两个实体层122之间间隔有一个镂空层121;而且LDE124 的宽度小于对应的实体层122的宽度,以方便在实体层上进行布线和焊盘布局。
本说明书实施例中,如图2所示,第一非镂空区10中设置有第一芯片布局区域131,用于将第一非镂空区10中的并行驱动芯片13设置在第一芯片布局区域131中;相应地,第二非镂空区11中设置有第二芯片布局区域132,用于将第二非镂空区11中的并行驱动芯片13设置在第一芯片布局区域132中
本说明书实施例中,加强件14可以是由非镂空的区域形成的加强条,以提高PCB板的结构强度。
本说明书实施例中,如图4所示,第一列镂空区124中的每个LED123与设置在第一非镂空区10的并行驱动芯片13相连,第二列镂空区125中的每个 LED123与设置在加强件14中的第一组线路20相连,第三列镂空区126中的每个LED与设置在加强件14中的第二组线路21相连,以及第四列镂空区127中的每个LED与设置在第二非镂空区11的并行驱动芯片13相连,第一组线路20 与设置在第一非镂空区10的并行驱动芯片13相连,第二组线路21与设置在第二非镂空区11的并行驱动芯片13相连。
如此,使得第一非镂空区10的并行驱动芯片13的引脚(线路)通过对应的镂空层121与第一列镂空区124中的每个LED123直连,第二非镂空区11的并行驱动芯片13的引脚(线路)通过对应的镂空层121与第四列镂空区127 中的每个LED123直连,以缩短布线长度;而且,第二列镂空区125和第三列镂空区126中的每个LED123通过设置在加强件14中的线路与并行驱动芯片13 相连,如此,使得加强件14中设置的线路负担了部分密集布线的压力,从而能够有效降低密集走线所需空间,进而可用减少PCB板的层数,能够有效降低成本。
本说明书实施例中,参见图2,在第一非镂空区10中设置有用于连接外部设备的第一通信接口30,在第二非镂空区11中设置有用于连接外部设备的第二通信接口31,在第一通信接口30或第二通信接口31所在的位置进行贴片加工,使得在第一通信接口30或第二通信接口31所在的位置设置有贴片;此时,由于仅需对一个通信接口所在的位置进行贴片加工,从而能够有效降低成本。其中,第一通信接口30和第二通信接口31可以均为信号接口排针。其中,第一通信接口30和第二通信接口31是方便在将LED显示屏组装在箱体中时,灵活进行左右安装,在进行左右安装过程中防止对信号的传输造成影响。
进一步地,第一通信接口30每个并行驱动芯片相连,以及第二通信接口 31与每个并行驱动芯片相连,以使得通过第一通信接口30或第二通信接口31 接入的外部数据能够传输到设置在第一非镂空区10和第二非镂空区11中的每个并行驱动芯片13。
具体地,设置在第一非镂空区10的并行驱动芯片13与设置在第二非镂空区11的并行驱动芯片13互为镜像,以使得通过第一通信接口30或第二通信接口31接入的外部数据能够传输到设置在第一非镂空区10和第二非镂空区11 中的每个并行驱动芯片13。
本说明书实施例中,所述外部数据可以由外部设备提供,其中,所述外部设备一般是LED显示屏专用数据发送卡,图像视频信号,也可以由USB、笔记本电脑、台式电脑、智能手机和平板电脑集成转换的视频控制信号等。
具体来讲,第一通信接口30与每个并行驱动芯片13相连,第二通信接口 31与每个并行驱动芯片13相连,使得所述外部设备通过第一通信接口30或第二通信接口31将数据传输给每个并行驱动芯片13,而现有技术中室内的LED 显示屏分左右灯板,设计信号是单向的,左灯板信号向左,右灯板向右,其加工制造维护不便,而本说明书实施例采用的直通信号布线,左右信号是直通的,信号能够横穿整个PCB基板1并没有方向性,从任何一方输入,都不影响电路性能,使得加工制造维护更加方便。
本说明书实施例中,第一非镂空区10和第二非镂空区11中均设置有通孔 40,且加强件14上也设置有通孔41,通过设置安装孔40和安装孔41以方便安装。
基于上述技术方案,第一列镂空区124设置在靠近第一非镂空区10的一侧,即第一列镂空区124和第一非镂空区10设置在同一侧;以及第四列镂空区127设置在靠近第二非镂空区11的一侧,使得第四列镂空区127和第二非镂空区11设置在同一侧,如此,可以将设置在同一侧的第一列镂空区124中的每个LED与第一非镂空区的并行驱动芯片直接相连,以及将设置在同一侧的第四列镂空区中的每个LED与设置在第二非镂空区的并行驱动芯片直接相连,能够缩短布线长度;而且还能够将第二列镂空区和第三列镂空区中的每个LED 通过设置在加强件14中的线路与并行驱动芯片相连,促使加强件14中设置的线路负担了部分密集布线的压力,从而能够有效降低密集走线所需空间,进而可用减少PCB板的层数,能够有效降低成本。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本实用新型。对这些实施例的多种修改对本领域的专业技术人员来说将使显而易见的,本文所定义的一般原理可以在不脱离实用新型的精神或范围的情况下,在其他实施例中实现。因此,本实用新型将不会被限制与本文所示的这些实施例,而是要符合与本文所公开的原理和新颖性特点相一致的最宽的范围。

Claims (10)

1.一种LED显示屏,其特征在于,包括PCB基板,所述PCB基板包括第一非镂空区、第二非镂空区和设置在所述第一非镂空区与所述第二非镂空区之间的镂空区,其中,在所述第一非镂空区和所述第二非镂空区均设置有并行驱动芯片,所述镂空区包括横向间隔布置的多个镂空层和多个实体层,每个实体层上设置有LED,其中,
所述镂空区至少包括第一列镂空区、第二列镂空区、第三列镂空区和第四列镂空区,所述第一列镂空区设置在靠近所述第一非镂空区的一侧,所述第四列镂空区设置在靠近所述第二非镂空区的一侧,在所述第二列镂空区和所述第三列镂空区之间设置有加强件,所述第一列镂空区中的每个LED与设置在所述第一非镂空区的并行驱动芯片相连,所述第二列镂空区中的每个LED与设置在所述加强件中的第一组线路相连,所述第三列镂空区中的每个LED与设置在所述加强件中的第二组线路相连,以及所述第四列镂空区中的每个LED与设置在所述第二非镂空区的并行驱动芯片相连,所述第一组线路与设置在所述第一非镂空区的并行驱动芯片相连,所述第二组线路与设置在所述第二非镂空区的并行驱动芯片相连。
2.如权利要求1所述的显示屏,其特征在于,每两个实体层之间间隔有一个镂空层。
3.如权利要求1所述的显示屏,其特征在于,设置在每个实体层上的LED的宽度小于对应的实体层的宽度。
4.如权利要求1所述的显示屏,其特征在于,在所述第一非镂空区中设置有用于连接外部设备的第一通信接口。
5.如权利要求4所述的显示屏,其特征在于,在所述第二非镂空区中设置有用于连接外部设备的第二通信接口。
6.如权利要求5所述的显示屏,其特征在于,在所述第一通信接口或所述第二通信接口所在的位置设置有贴片。
7.如权利要求5所述的显示屏,其特征在于,所述第一通信接口与每个并行驱动芯片相连,以及所述第二通信接口与每个并行驱动芯片相连。
8.如权利要求1所述的显示屏,其特征在于,所述加强件由非镂空的区域形成的加强条。
9.如权利要求1-8任一项所述的显示屏,其特征在于,所述第一非镂空区和所述第二非镂空区中均设置有安装孔。
10.如权利要求9所述的显示屏,其特征在于,所述加强件上设置有安装孔。
CN201920903251.9U 2019-06-14 2019-06-14 Led显示屏 Active CN210156039U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201920903251.9U CN210156039U (zh) 2019-06-14 2019-06-14 Led显示屏

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201920903251.9U CN210156039U (zh) 2019-06-14 2019-06-14 Led显示屏

Publications (1)

Publication Number Publication Date
CN210156039U true CN210156039U (zh) 2020-03-17

Family

ID=69763003

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201920903251.9U Active CN210156039U (zh) 2019-06-14 2019-06-14 Led显示屏

Country Status (1)

Country Link
CN (1) CN210156039U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110232872A (zh) * 2019-06-14 2019-09-13 泸州天诺科技有限公司 Led显示屏

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110232872A (zh) * 2019-06-14 2019-09-13 泸州天诺科技有限公司 Led显示屏

Similar Documents

Publication Publication Date Title
US20230080422A1 (en) Display panel with narrow lower border and electronic device
CN111650793B (zh) 显示面板及其阵列基板
US8405646B2 (en) Display panel and active device array substrate thereof
US7791702B2 (en) Display panel comprising sections of at least one of the connecting wires having different thicknesses and method of manufacturing the same
JPWO2017038083A1 (ja) 画像表示装置
US20070081117A1 (en) Display device and a circuit thereon
CN210156039U (zh) Led显示屏
US20240231152A1 (en) Backlight module and display device
US11424234B2 (en) Flexible foldable display screen and manufacturing method thereof
CN100451749C (zh) 液晶显示面板及其线路结构
US20070103413A1 (en) Method for transmitting control signal of flat display panel
CN209546039U (zh) 柔性线路板结构
CN113851080B (zh) 一种Mini-LED驱动方法和显示系统
US20240221606A1 (en) Display apparatuses, display panels, and methods of driving display panels
CN110232872A (zh) Led显示屏
KR200388146Y1 (ko) 드라이브단과 엘이디단이 단일기판으로 일체화된 엘이디전광판 모듈
CN115394247B (zh) 显示面板、显示面板的驱动方法及显示装置
CN221615486U (zh) 显示基板、显示面板和显示装置
JP2539438Y2 (ja) 液晶表示装置
CN114373421B (zh) 显示面板和显示装置
WO2022057902A1 (zh) 显示面板与半导体显示装置
US12093596B2 (en) Distributed SOP display panel and display system
WO2024130716A1 (zh) 发光模组和显示装置
CN215935168U (zh) 一种印刷电路板、背光模组和显示装置
US7173812B2 (en) Backlight module and feedback circuit structure thereof

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant