KR100801174B1 - 표시장치 및 타이밍 컨트롤러 - Google Patents

표시장치 및 타이밍 컨트롤러 Download PDF

Info

Publication number
KR100801174B1
KR100801174B1 KR1020060042757A KR20060042757A KR100801174B1 KR 100801174 B1 KR100801174 B1 KR 100801174B1 KR 1020060042757 A KR1020060042757 A KR 1020060042757A KR 20060042757 A KR20060042757 A KR 20060042757A KR 100801174 B1 KR100801174 B1 KR 100801174B1
Authority
KR
South Korea
Prior art keywords
clock
signal
con
image data
output port
Prior art date
Application number
KR1020060042757A
Other languages
English (en)
Other versions
KR20060118334A (ko
Inventor
토모히로 타시로
Original Assignee
미쓰비시덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰비시덴키 가부시키가이샤 filed Critical 미쓰비시덴키 가부시키가이샤
Publication of KR20060118334A publication Critical patent/KR20060118334A/ko
Application granted granted Critical
Publication of KR100801174B1 publication Critical patent/KR100801174B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

표시장치의 불필요한 전자복사(EMI)의 저감을 꾀한다. 표시장치에 있어서, 컬럼 드라이버 CD1∼CD8의 각각은, 타이밍 컨트롤러(10)로부터의 클록 신호 및 화상 데이터 신호에 근거하여, 표시 패널을 구동한다. 타이밍 컨트롤러(10)는, 동일한 클록 신호를 출력하는 2개의 클록 출력 포트 및, 화상 데이터 신호를 출력하는 적어도 1개의 데이터 출력 포트를 구비한다. 컬럼 드라이버 CD1∼CD8의 각각은, 그 2개의 클록 출력 포트의 어느 쪽인가 한쪽에 L자형 배선의 클록 선 CLK1 또는 CLK2을 통해서 접속하고, 데이터 출력 포트의 각각은 T자형 배선의 데이터 선(DA)을 통해서 컬럼 드라이버의 모두에 접속한다.
표시 패널, 컬럼 드라이버, 타이밍 컨트롤러

Description

표시장치 및 타이밍 컨트롤러{DISPLAY AND TIMING CONTROLLER}
도 1은 본 발명의 실시 예1에 관련되는 표시장치 및 T-CON의 구성을 설명하기 위한 도면이다.
도 2는 종래의 표시장치의 구성의 일례를 도시한 도면이다.
도 3은 종래의 표시장치의 구성의 일례를 도시한 도면이다.
도 4는 종래의 표시장치의 구성의 일례를 도시한 도면이다.
도 5는 종래의 L자형 배선구조를 갖는 표시장치의 구성을 설명하기 위한 도면이다.
도 6은 종래의 T자형 배선구조를 갖는 표시장치의 구성을 설명하기 위한 도면이다.
도 7은 RSDS의 데이터 맵핑을 도시한 도면이다.
도 8은 본 발명의 효과를 설명하기 위한 전송선로 시뮬레이션 결과를 도시한 도면이다.
도 9는 본 발명의 실시 예 1의 변형 예를 도시한 도면이다.
본 발명은, 표시장치 및 그것에 탑재되는 타이밍 컨트롤러에 관한 것으로서, 특히, 차동 신호 방식을 사용한 신호 전달의 기술에 관한 것이다.
예를 들면, 액정 표시 장치 등의 표시장치는, 표시 패널을 구동하는 컬럼 드라이버(Column Driver(CD))에, 클록 신호 및 그것에 동기한 화상 데이터 신호를 공급하는 타이밍 컨트롤러(Timing Controller, 이하 「T-CON」)을 구비하고 있다. T -CON으로부터 컬럼 드라이버까지의 신호전송에는, 신호 선 개수의 삭감, 및 불필요한 전자 복사(Electro-magnetic Interference, 이하 「EMI」)의 저감을 목적으로서, mini-LVDS(Low Voltage Differential Signaling), RSDS(등록상표)(Reduced Swing Differential Signaling)이라고 하는 차동 신호를 사용한 전송 방식(이하 「차동 신호 방식」)이 최근 많이 사용되고 있다.
mini-LVDS는 일반적으로, 고주파수 대응이 되는 SXGA(1280×1024 화소)을 넘는 고해상도의 표시장치에 채용된다. 그 경우는, 화면을 좌우로 2분할하는 구동이 통상적이다. 즉, T-CON은, 수평방향의 1라인 분의 화상 데이터를, 전반과 후반의 2개의 화상 데이터로 나누고, 2개의 그룹으로 나눈 컬럼 드라이버 군에 병렬로 공급한다. 따라서, T-CON의 화상 데이터 신호의 출력 포트는, 화면 좌측용의 포트와 화면 우측용의 포트를 개별적으로 갖도록 2포트화된다(예를 들면, 특허문헌 1, 2).
한편, RSDS는, mini-LVDS와 비교하면, SXGA 이하의 저주파 영역의 해상도로 채용되는 경우가 많으며, 특히 XGA(1024×768 화소)급에서 많이 사용되고 있다. 이 경우는, 화면 전체를 일괄해서 구동하는 것이 통상적이다(예를 들면, 특허문헌 3의 도 5). 또 특허문헌 3에서는, 컬럼 드라이버를 복수 개의 그룹으로 나누고, 그룹마다 다른 클록 신호를 주는 기술이 제안되어 있다.
[특허문헌 1] 일본국 공개특허공보 특개 2004-354567호
[특허문헌 2] 일본국 공개특허공보 특개 2004-205901호
[특허문헌 3] 일본국 공개특허공보 특개 2004-45985호
일반적으로, T-CON으로부터 컬럼 드라이버로 차동 신호를 전달하는 차동 배선의 레이아웃으로서는, T-CON의 위치에 따라 「L자형 배선」 혹은 「T자형 배선」이 사용된다.
컬럼 드라이버는, 예를 들면 나중에 도시하는 도 2∼도 4과 같이, 표시 패널의 한 변을 따라 나란히 설치된다. L자형 배선 구조에서는, T-CON을 컬럼 드라이버에 접속하는 회로기판의 일단부(예를 들면 8개의 컬럼 드라이버를 갖는 경우이면 1번째 혹은 8번째의 컬럼 드라이버의 근방)에 배치하고, 차동 배선을 컬럼 드라이버 쪽 줄을 따라 1방향으로 배선한다(후에 도시한 도 5 참조).
또, T자형 배선구조에서는, T-CON은 컬럼 드라이버에 접속하는 기판의 중앙부(예를 들면 8개의 컬럼 드라이버를 갖는 경우이면 4번째 및 5번째의 컬럼 드라이버의 근방)에 배치된다. T-CON으로부터 연장되는 차동 배선은 도중에 좌우로 분기하고, 그 분기점으로부터 각각 좌우의 컬럼 드라이버 쪽 줄을 따라 2방향으로 배선된다(나중에 나타내는 도 6 참조)
상세한 것은 후술하지만, L자형 배선은 T자형 배선에 비해서 신호 선에 흐르 는 전류를 적게 할 수 있고, 또한 신호 파형의 왜곡이 적기 때문에, EMI의 저감에 효과가 있다. 그렇지만, T-CON을 기판의 일단부에 배치해서 L자형 배선구조를 채택하는 것이 곤란한 경우도 많아, 현재에도 T자형 배선은 일반적으로 사용되고 있다.
본 발명은 이상과 같은 과제를 해결하기 위해 이루어진 것으로서, T-CON을 기판의 일단부에 배치하는 것이 곤란한 경우에도, 신호 파형을 개선해서 EMI의 저감을 도모하는 것이 가능한 타이밍 컨트롤러 및 표시장치를 제공하는 것을 목적으로 한다.
본 발명에 관계되는 표시장치는, 차동 신호 방식에 의해, 클록 신호 및 그것에 동기한 화상 데이터 신호를 출력하는 타이밍 컨트롤러와, 상기 클록 신호 및 상기 화상 데이터 신호에 근거해 표시 패널을 구동하는 복수의 드라이버를 구비하는 표시장치로서, 상기 타이밍 컨트롤러는, 각각이 차동 쌍(differential pair)으로 이루어지고, 동일한 클록 신호를 출력하는 2개의 클록 출력 포트와, 각각이 차동 쌍으로 이루어지고, 상기 화상 데이터 신호를 출력하는 적어도 1개의 데이터 출력 포트를 구비하며, 상기 드라이버의 각각은, 상기 2개의 클록 출력 포트의 어느 한쪽에 접속하고, 상기 데이터 출력 포트의 각각이, 상기 복수의 드라이버의 모두에 접속하는 것이다.
본 발명에 관계되는 타이밍 컨트롤러는, 차동 신호 방식에 의해, 클록 신호 및 그것에 동기한 화상 데이터 신호를 출력하는 타이밍 컨트롤러로서, 각각이 차동 쌍으로 이루어지고, 동일한 상기 클록 신호를 출력하는 2개의 클록 출력 포트와, 각각이 차동 쌍으로 이루어지고, 각각이 수평 또는 수직방향의 1라인 전체 분의 상기 화상 데이터 신호를 출력하는 적어도 1개의 데이터 출력 포트를 구비하는 것이다.
이하에 본 발명의 실시 예에 관하여 설명한다. 이 실시 예에서는, 표시장치에 있어서의 T-CON으로부터 컬럼 드라이버로의 클록 신호 및 화상 데이터 신호의 전달 방식을, RSDS 방식으로서 설명한다. 단, 본 발명은 RSDS 방식에의 적용에 한정되는 것은 아니며, 예를 들면 mini-LVDS 등, 차동 신호 방식의 신호 전송이 행해지는 시스템에 널리 적용가능하다.
<실시 예 1>
우선 설명의 편의를 위해, 본 발명의 설명에 앞서, 종래의 표시장치에 관하여 설명한다. 도 2∼도 4는 표시장치의 구성의 구체적인 예를 도시한 도면이다.
도 2의 예에 있어서, 표시 패널(11)을 구동하는 컬럼 드라이버(15)는 TCP(Tape Carrier Package) 혹은 COF(Chip on Film;14)(이하 「TCP/COF(14)」이라고 칭한다)에 탑재되어 있고, 해당 TCP/COF(14)는, 표시 패널(11) 및 회로기판(12)에 각각 ACF(Anisotropic Conductive Film)을 통해서 접속하고 있다. 이 예에서는, 표시장치는 컬럼 드라이버(15)를 8개 갖고 있다. 예를 들면, XGA(1024×768 화소)의 표시 패널을 구동하기 위해서, 1개당 데이터 출력 개수가 384개(128화소 분의 RGB 데이터)인 컬럼 드라이버를 사용했을 경우 등이 이 경우에 해당한다. 컬럼 드라이버(15)를 탑재한 TCP/COF(14)는, 표시 패널(11)의 한 변을 따라 설치되어 있다. T-CON(13)은 회로기판(12)에 탑재되어 있고, 그 위치는 T-CON(13)에 신호를 입력하기 위한 입력 커넥터(16)(외부 입력 단자) 및 표시 패널(11)과의 위치 관계나 배선의 용이함 등을 고려해서 결정된다. 도 2의 예에서는, T-CON(13)은 회로기판(12)의 중앙부 근방에 설치되어 있다. 도면 중의 화살표는 신호의 흐름을 나타내고 있다. T-CON(13)은 회로기판(12)의 중앙부 근방에 설치되는 경우, 신호는 중앙부 부근에서 2방향으로 나누어지고 나서 각각 좌우의 각 컬럼 드라이버(15)에 공급되는 경우가 많아, T자 배선이 채용된다(나중에 도시한 도 6 참조).
한편, 도 3의 예에 있어서는, T-CON(13)은 회로기판(12)의 일단부에 설치되어 있다. 이 경우에는, 신호는 해당 일단부에서 컬럼 드라이버(15) 쪽 줄을 따라 일방향으로 전달되면서 각 컬럼 드라이버(15)에 공급되는 경우가 많아, 신호 선으로서 L자 배선이 채용된다(나중에 도시한 도 5 참조).
또한, 도 2 및 도 3에 있어서는, 회로기판(12)에서의 부품 탑재면(T-CON(13)의 탑재면)은, TCP/COF(14)에의 접속면과 같은 측의 면으로 되어 있지만, 그것과는 반대 측의 면이 되는 경우도 있다. 또 TCP/COF(14)로서는, 컬럼 드라이버(15)가 회로기판(12) 및 표시 패널(11)에의 접속면과 같은 면에 배치되는 형태도 있으며, 반대의 면에 배치되는 형태도 있다(일반적으로 TCP의 경우는 어느 쪽의 형태도 있을 수 있지만, COF의 경우에는 후자의 형태만이 된다).
또, 상기의 2개의 예에서는, 컬럼 드라이버(15)가 TCP/COF(14) 위에 설치된 경우를 나타냈지만, 최근에는 도 4와 같이 컬럼 드라이버(15)를 표시 패널(11) 자신이 탑재한 COG(Chip On Glass)의 형태도 있다. 그 경우, 회로기판(12)과 표시 패널(11)은 FPC(Flexible Printed Circuit;18) 상의 신호 선을 통해서 접속되는 경우가 많다.
도 4와 같이 회로기판(12)에 접속하는 FPC 접속 커넥터(17)가 FPC(18)의 중앙부 근방에 설치되는 경우, T-CON(13)으로부터의 신호는 FPC(18)의 중앙부 부근에서 2방향으로 나눠지고 나서 표시 패널(11) 상의 각 컬럼 드라이버(15)에 공급되는 경우가 많아, FPC(18) 상의 배선으로서 T자 배선이 채용된다. 또 도면에 나타내는 것은 생략하지만, FPC 접속 커넥터(17)가 FPC(18)의 일단부 근방에 설치되는 경우에는, T-CON(13)으로부터의 신호는 해당 일단부에서 컬럼 드라이버(15) 쪽 줄을 따라 일방향으로 전달되면서 표시 패널(11) 상의 각 컬럼 드라이버(15)에 공급되는 경우가 많아, FPC(18) 상의 배선으로서 L자 배선이 채용된다.
또, 도 5 및 도 6은 모두, 종래의 표시장치의 구성을 설명하기 위한 도면이며, 표시장치에 있어서의 T-CON과 컬럼 드라이버와의 접속 관계를 나타내는 블럭도다.
도 5 및 도 6에 나타내는 표시장치의 각각은, 8개의 컬럼 드라이버 CD1∼CD8(「컬럼 드라이버(CD)」라고 총칭하는 것도 있다)를 구비하고 있다. 컬럼 드라이버(CD1∼CD8)는, 표시 패널의 1변을 따라, CD1, CD2,..., CD8의 순으로 나란히 설치된다.
8개의 컬럼 드라이버 CD1∼CD8의 각각은, 타이밍 컨트롤러(10)(이하 「T- CON(1O)」라고 칭한다)로부터 클록 신호 및 그것에 동기하는 화상 데이터 신호를 수신하고, 그것들에 의거하여 표시 패널을 구동한다. 또한 T-CON(10)으로부터는 소정의 타이밍에서 스타트 펄스(SP)가 출력되고, 8개의 컬럼 드라이버(CD)를 염주 묶는 방식으로 접속하는 신호 선을 통해서 컬럼 드라이버 CD1, CD2,...,CD8로 순차적으로 전송된다. 그것에 의하여, 각 컬럼 드라이버(CD)가 직렬로 전송되는 화상 데이터를 판독하는 타이밍이 규정된다.
본 실시 예에서는, T-CON(10)으로부터 컬럼 드라이버(CD)로의 클록 신호 및 화상 데이터 신호의 전송은 RSDS 방식에 의해 행해진다. 그것들의 신호의 전송선로로서는, P측(+측)과 N측(-측)의 한 쌍의 신호 선(「차동 쌍」라고도 칭한다)으로 이루어지는 차동 배선이 이용되고 있다. 설명의 편의상 이하에 있어서는 클록신호의 차동 배선을 「클록 선」, 화상 데이터 신호의 차동 배선을 「데이터 선」이라고 칭한다.
RSDS 방식을 사용한 표시장치에서는, 동작 주파수를 억제하면서 높은 해상도를 실현하기 위해서, 화상 데이터 신호는 복수의 데이터 선을 사용해서 병렬로 복수 비트가 전송된다. 예를 들면 도 7은, 6비트/컬러의 RSDS 데이터의 맵핑을 나타내고 있다. 동 도면에서, CLK P/N은 클록 신호, SP는 스타트 펄스, DxxP/N(xx=00, 01, 02, 10, 11, 12, 20, 21, 22)은 화상 데이터 신호를 나타내고 있다. Sn(m)은 컬럼 드라이버 출력의 n번째 라인에서의 m번째의 비트의 데이터를 나타내고 있고, 더블 에지에서 샘플링되어 하위 비트로부터 2비트마다 각각의 데이터 선을 통해서 직렬 전송된다. 따라서, 6비트의 RGB 데이터의 전송에서는, 6×3÷2=9 쌍의 데이터 선이 필요하게 된다. 즉, 필요한 데이터 선의 수를 N이라고 하면, 6비트의 RGB 데이터를 전송하는 RSDS에서는, N=9이다. 마찬가지로, 8비트의 RGB 데이터의 RSDS의 경우에는, N=12가 된다.
도 5의 종래 예에서는, T-CON(10)이 컬럼 드라이버 CD1∼CD8 중 끝부분의 컬럼 드라이버 CD1의 가까이에 설치되므로, T-CON(10)으로부터 컬럼 드라이버(CD)로의 클록 신호(도 7의 CLK P/N) 및 화상 데이터 신호(도 7의 DxxP/N)의 전송을 행하는 클록 선(CLK) 및 N개의 데이터 선 DA(1)∼DA(N)(「데이터 선(DA)」이라고 총칭할 것도 있다)로서 L자형 배선구조가 채용된다.
즉, 클록 선(CLK) 및 N개의 데이터 선 DA(1)∼DA(N)의 각각은, T-CON(10)로부터, 컬럼 드라이버 CD1, CD2,...,CD8의 순으로, 컬럼 드라이버(CD) 쪽 줄을 따라 1방향으로 배선된다. 그리고, 전류에서 전압으로의 변환 및 신호의 반사의 억제를 위해서, 클록 선(CLK)은 종단저항 RCLK으로 종단되고, 데이터 선 DA(1)∼DA(N)은 각각 종단저항 R(1)∼R(N)으로 종단된다.
이와 같이 L자형 배선구조에서는, 데이터 선(DA) 및 클록 선(CLK)은, 컬럼 드라이버(CD) 쪽 줄의 일단으로부터 타단으로 향하는 1방향으로 배선되고, 그 타단 측이 종단저항으로 종단된다. 바꿔 말하면, L자형 배선구조에서는, 데이터 선(DA) 및 클록 선(CLK)은, 각각 T-CON(10)에 접속하는 제1 단, 종단저항 R에 의해 종단된 제2 단, 및 제1 단과 제2 단과의 사이에서 분기하여 컬럼 드라이버(CD)에 접속하는 제3 단을 구비하고, 종단되는 제2 단을 1개만 갖는 구조가 된다.
도 6의 종래 예에서는, T-CON(10)이 컬럼 드라이버 CD1∼CD8의 중앙의 컬럼 드라이버 CD4, CD5의 가까이에 설치되므로, T-CON(10)로부터 컬럼 드라이버(CD)로의 클록 신호(도 7의 CLK P/N) 및 화상 데이터 신호(도 7의 DxxP/N)의 전송을 행하는 클록 선(CLK) 및 데이터 선(DA)으로서 T자형 배선구조가 채용된다.
즉, T-CON(10)으로부터 연장되는 클록 선(CLK) 및 N개의 데이터 선 DA(1)∼DA(N)의 각각은, 컬럼 드라이버 CD4, CD5의 사이에서, 각각 컬럼 드라이버 CD1∼CD4 측과 컬럼 드라이버 CD5∼CD8 측의 2방향으로 분기한다. 컬럼 드라이버 CD1∼CD4측으로 분기한 클록 선(CLK) 및 데이터 선(DA)은 각각 컬럼 드라이버 CD1∼CD4 쪽 줄을 따라 T-CON(10)측으로부터 CD4, CD3, CD2, CD1의 순으로 배선되고, 또한, 각각 종단저항 RCLK1 및 종단저항 R1(1)∼R1(N)으로 종단된다. 한편, 컬럼 드라이버 CD5∼CD8측으로 분기한 클록 선(CLK) 및 N개의 데이터 선(DA)은, 각각 컬럼 드라이버 CD5∼CD8 쪽 줄을 따라, T-CON(10)측으로부터 CD5, CD6, CD7, CD8의 순으로 배선되고, 또한, 각각 종단저항 RCLK2 및 종단저항 R2(1)∼R2(N)으로 종단된다.
이와 같이 T자형 배선구조에서는, 데이터 선(DA) 및 클록 선(CLK)은, 중앙으로부터 양단으로 향해서 배선되기 때문에, 그 양단 측이 종단저항으로 종단된다. 바꿔 말하면, T자형 배선은, 상기의 「제2 단」을 2개 갖게 된다.
T자형 배선은 L자형 배선과 비교하면 분기가 있기 때문에 신호의 반사가 커져, 신호 파형의 왜곡이 큰 경향이 있다. 또 상기한 바와 같이, 반사를 억제하기 위한 종단저항은, 1개의 차동 배선마다 L자형 배선의 경우에는 1개, T자형 배선의 경우에는 2개 필요하게 된다.
RSDS에서는 차동 배선의 종단저항은 100Ω이지만, T자형 배선의 경우에는 양단의 2개의 종단저항이 병렬 접속되므로, T-CON(10)의 RSDS출력 측에서 본 실효 임피던스는 50Ω이 된다(단, 실제로 사용시에서는 컬럼 드라이버(CD)의 입력 용량 등의 영향으로 실효 임피던스가 저하하기 때문에, 실제의 종단저항 값은 이론값보다도 작게 하는 일이 많다). 그 때문에 L자형 배선의 경우와 같은 신호 진폭을 T자형 배선에서 얻기 위해서는, T-CON(10)의 RSDS 출력 전류를 약 2배로 상승시킬 필요가 있다.
즉 T자형 배선은, L자형 배선과 비교하면, 신호 파형의 왜곡이 크고 또한 배선에 흐르는 전류가 크기 때문에, EMI가 증가하는 경향이 있어 바람직하지 않다. 따라서, EMI 대책의 시점에서는, 가능한 한 L자형 배선구조를 채용하는 것이 바람직하다.
XGA의 표시장치를 상정한 전송선로 시뮬레이션 결과를 도 8a, 도 8b에 나타낸다. 해당 시뮬레이션에서는, 8개의 컬럼 드라이버에 접속한 차동 배선을 상정하고 있고, 도 8a는 L자형 배선에서의 차동 신호 파형, 도 8b는 T자형 배선에서의 차동 신호 파형의 시뮬레이션 결과를 각각 나타내고 있다. 양쪽 모두, 컬럼 드라이버의 입력단에서의 파형을 나타내고 있다. 도 8a, 도 8b로부터 알 수 있듯이, 이 시뮬레이션에 있어서도, L자형 배선의 신호 파형(도 8a) 쪽이 왜곡이 적다고 하는 결과를 얻을 수 있고, L자형 배선의 우위성을 확인할 수 있다.
이 L자형 배선의 우위성에도 관계없이, 현재에서도 T자형 배선구조가 일반적 으로 사용되고 있는 것은, T-CON을 항상 기판의 일단부에 배치해서 L자형 배선 구조를 채택하는 것이 곤란하기 때문이다. 기판 상의 T-CON의 위치는, 표시장치의 외부 입력 단자와의 위치 관계나 배선의 용이함 등을 고려해서 결정할 필요가 있는 동시에, 표시장치의 비용 삭감을 위해 기판 면적의 증가를 억제할 필요가 있기 때문에, T-CON의 위치에 제한이 가해지는 것이 그 이유이다.
도 1은 실시 예 1에 관련되는 표시장치 및 T-CON의 구성을 설명하기 위한 도면이며, 표시장치에서의 T-CON과 컬럼 드라이버와의 접속 관계를 나타내는 블럭도다. 이 도면에 있어서, 도 5 및 도 6에 나타낸 것과 같은 요소에 관해서는 동일한 부호를 부착하고 있으므로, 여기에서는 그것들의 상세한 설명은 생략한다.
도 1에 나타내는 표시장치에 있어서는, T-CON(10)이 컬럼 드라이버 CD1∼CD8 쪽 줄의 중앙(컬럼 드라이버 CD4, CD5의 사이)에 설치된다. 그 경우, 종래에는 도 6과 같이 T자형 배선구조를 채택했지만, 본 실시 예에서는, 클록 신호(CLK P/N)는 T-CON(10)로부터 연장되는 2개의 L자형 배선을 통해서 각 컬럼 드라이버(CD)에 전송된다. 즉, 클록 신호는, T-CON(10)으로부터 컬럼 드라이버(CD) 쪽 줄의 일단측(컬럼 드라이버 CD1 측)으로 향하는 L자형 배선인 클록 선 CLK1 및, 타단측(컬럼 드라이버 CD8 측)을 향하는 L자형 배선인 클록 선 CLK2의 2개를 사용해서 전달된다.
즉, 본 실시 예에 관련되는 T-CON(10)은, 클록 선 CLK1이 접속하는 클록 출력 포트와, 클록 선 CLK2가 접속하는 클록 출력 포트 2개를 갖고 있다. 이것들의 각 포트는, 각각이 차동 쌍으로 이루어져 있다. 본 실시 예에 있어서는, 2개의 클록 출력 포트는 서로 동일한 클록 신호(CLK P/N)를 출력한다. 따라서, 각 컬럼 드라이버(CD)는, 클록 선 CLK1, CLK2의 어느 한 쪽에 접속하면 된다. 도 1의 예에서는, T-CON(10)이 컬럼 드라이버 CD4, CD5의 사이에 설치되어 있기 때문에, 클록 선 CLK1에 컬럼 드라이버 CD1∼CD4을 접속시키고, 클록 선 CLK2에 컬럼 드라이버 CD5∼CD8를 접속시킨다.
이와 같이, T-CON(10)의 클록 출력 포트가 2포트화되어 있으므로, T-CON(10)으로부터 양측으로 향하여, 2개의 L자형 배선(클록 선 CLK1 및 클록 선 CLK2)을 배선할 수 있다. 따라서, T-CON(10)을 컬럼 드라이버가 탑재되는 기판의 일단부에 배치하는 것이 곤란하기 때문에 그 중앙 부근에 배치한 경우라도, 클록 신호의 전송을, T자형 배선을 사용하지 않고, L자형 배선만을 통해서 행할 수 있다. 따라서, 클록 신호의 파형의 열화가 억제되어, 클록 신호에 기인하는 EMI의 성분이 저감된다.
한편, 이 T-CON(10)에 있어서, 화상 데이터를 출력하는 데이터 출력 포트는, 2포트화되어 있지 않다. 즉, 위에서 설명한 SXGA를 넘는 해상도의 mini-LVDS와 같은 화면을 좌우(혹은 상하)로 2분할하는 구동은 행하지 않는다. 따라서 T-CON(10)는, 수평방향(혹은 수직방향)의 1라인 분의 화상 데이터를 분할하지 않고 각 컬럼 드라이버(CD)에 전달한다. 따라서, T-CON(10)의 데이터 출력 포트의 각각으로부터는, 수평 또는 수직방향의 1라인 전체 분의 상기 화상 데이터 신호가 출력된다. 따라서 T-CON(10)이 컬럼 드라이버(CD) 쪽 줄의 중앙 부근에 설치되었을 때는, 데이터 선(DA)에는 도 1과 같이 T자형 배선구조가 채용된다. 그 때문에 본 실시 예에 있어서는, 화상 데이터 신호에 기인하는 EMI의 성분은, 종래의 표시장치로 거의 바뀌지 않는다고 생각된다.
단, 예를 들면 RSDS 방식에서는, 도 7의 데이터 맵핑에 나타나 있는 바와 같이, 화상 데이터 신호가 하위 비트로부터 2비트씩 직렬 전송되는 형태이다. 그 때문에 EMI 측정시에 통례로서 사용되고 있는 중간색을 사용하지 않는 검은색 배경에 흰색의 "H" 문자 패턴 표시에 있어서도, 화상 데이터 신호는, 클록 신호와 달리 최대주파수에서 토글하는 크리티컬한 신호 파형으로는 안 된다(흰색 배경에 검은색 문자의 경우도 같다). 즉, 표시장치가 발생하는 EMI는, 화상 데이터 신호보다도 클록 신호의 기여가 크다. 따라서, EMI를 저감시키기 위해서는, 클록 신호의 파형을 개선하는 것이 보다 효과적이다고 말할 수가 있다. 본 발명은 그 특성에 착안해서 이뤄져 있다.
즉, 본 실시 예에 의하면, 화상 데이터 신호에 기인하는 EMI의 성분은 종래와 같은 정도이지만, 클록 신호에 기인하는 EMI 성분을 저감할 수 있으므로, 표시장치 전체로서의 EMI를 효과적으로 저감할 수 있다.
또한, T-CON의 클록 출력 포트뿐만 아니라, 데이터 출력 포트도 2포트화해, 항상 데이터 선 및 클록 선의 양쪽 모두 L자 배선으로 할 수 있게 하는 수법도 고려된다. 그러나, 일반적으로 데이터 출력 포트는, 화상 데이터 신호의 병렬 출력을 위해 복수 개 필요하다. 상기한 바와 같이, 예를 들면 RSDS에서는, 6비트/컬러의 RGB 데이터에서는 9 쌍, 8비트/컬러의 RGB 데이터에서는 12 쌍의 포트가 필요하다. 따라서, 각 데이터 출력 포트까지 2포트화하면, T-CON의 포트 수(출력 핀수)가 극단적으로 증가하는 결과가 되고, T-CON의 회로 규모의 증대나 비용상승을 초래하기 때문에 바람직하지 않다. 즉, 본 실시 예에 의하면, T-CON의 회로 규모의 증대나 비용상승을 억제하면서, EMI를 저감할 수 있다.
또한, 도 1에서는, T-CON(10)이 컬럼 드라이버 CD4, CD5의 사이에 설치되어 있기 때문에, 클록 선 CLK1에 컬럼 드라이버 CD1∼CD4을 접속시켜, 클록 선 CLK2에 컬럼 드라이버 CD5∼CD8을 접속시켰지만, 본 발명의 적용은 그 구조에 한정되는 것은 아니다. 예를 들면, T-CON(10)을 컬럼 드라이버 CD3, CD4의 사이에 설치해야 하는 경우에는, 클록 선 CLK1에 컬럼 드라이버 CD1∼CD3를 접속시키고, 클록선 CLK2에 컬럼 드라이버 CD4∼CD8을 접속시켜도 좋다. 즉, 컬럼 드라이버(CD)의 각각이 2개의 클록 선 CLK1, CLK2의 어느 쪽에 접속할지는, T-CON(10)과의 위치 관계에 따라 적당하게 변경할 수 있다. 즉, 본 실시 예에 의하면, T-CON(10)의 위치에 관계없이, 항상 클록 신호는 L자형 배선만으로 전달되어, EMI 저감의 효과를 얻을 수 있다.
또한, 본 실시 예에 있어서도, T-CON(10)를 컬럼 드라이버 CD1의 가까이에 설치 가능한 경우에는, 도 5와 같이 클록 선(클록 선 CLK1, CLK2의 어느 한쪽) 및 데이터 선(DA)을 L자형 배선구조로 하는 것이 가능하다. T-CON(10)의 2개의 클록 출력 포트는 동일한 클록 신호를 출력하므로, 그 경우에는, 2개 중 어느 한쪽만을 사용하면 된다.
또한, 본 실시 예에 있어서, T-CON(10), 컬럼 드라이버(CD) 및 표시 패널의 접속 형태로서는, 도 2 및 도 3에 나타낸 바와 같이 TCP 혹은 COF를 사용한 것이라 도 좋고, 도 4에 나타낸 바와 같이 COG을 사용한 것이라도 좋다. 즉, 도 1에 나타낸 데이터 선(DA) 및 클록 선 CLK1, CLK2은, T-CON(10)이 탑재된 회로기판에 형성되어 있어도 되고, T-CON(10)이 탑재된 회로기판과 COG의 표시 패널을 접속하는 FPC(18)에 형성되어 있어도 된다.
이상의 설명에 있어서는, 컬럼 드라이버(CD)가 항상 CD1, CD2, ..., CD8의 순으로 일방향 스캔을 행하는 표시장치에 관하여 설명했지만, 본 발명의 적용은 그것에 한정되는 것은 아니다. 예를 들면 도 9는 본 실시 예의 변형 예를 나타내는 도면이고, 본 실시 예를 양쪽 방향 스캔 대응의 표시장치에 적용한 예다. 동 도면과 같이, T-CON(10)는 스타트 펄스(SP)의 출력을, 순 스캔용과 역 스캔용의 2개 갖고 있다.
도 9의 표시장치에 있어서 순 스캔 시에는, T-CON(10)은 소정의 타이밍에서 순 스캔용의 스타트 펄스(SP)(forward)를 컬럼 드라이버 CD1에 입력한다. 해당 스타트 펄스(SP)(forward)는, 8개의 컬럼 드라이버(CD)를 염주 묶는 방식으로 접속하는 신호 선을 통해서 컬럼 드라이버 CD1, CD2, ..., CD8로 순차적으로 전송되고, 각 컬럼 드라이버 CD는 그것에 따라 동작한다. 역 스캔 시에는, T-CON(10)은 소정의 타이밍에서 역 스캔용의 스타트 펄스(SP)(reverse)를 컬럼 드라이버 CD8에 입력하고, 이번에는 컬럼 드라이버 CD8, CD7, ..., CD1로 순차적으로 전송되며, 각 컬럼 드라이버(CD)는 그것에 따라 동작한다.
또한, 도 9에 있어서는 각 컬럼 드라이버(CD) 사이의 스타트 펄스(SP)의 신호 선의 양단에 화살표를 부착하고 있지만, 이것은 스캔 방향에 따라 스타트 펄 스(SP)의 전달 방향이 변하는 것을 나타낸 것이다.
<실시 예2>
상기한 바와 같이, T자형 배선의 경우와 L자형 배선의 경우에서는 종단저항의 개수가 다르기 때문에, 전달하는 신호의 진폭을 양자 사이에서 같게 하기 위해서는, T-CON의 출력 전류 값을 변경할 필요가 있다. 구체적으로는, T자형 배선의 경우는, L자형 배선의 대략 2배의 전류 값이 필요하다.
또한, T-CON의 출력 버퍼의 출력 전류 값은, 클록 선 및 데이터 선을 전달하는 신호의 진폭에 직접 영향을 주므로, EMI를 저감시키기 위해서는, 컬럼 드라이버의 입력의 규격 값을 만족시키는 범위에서 가능한 한 작게 하는 것이 바람직하다.
실시 예 1의 T-CON(10)에 있어서는, 도 1과 같이, 2개의 클록 출력 포트에는 L자형 배선(클록 선 CLK1, CLK2)이 접속하고, 데이터 출력 포트에는 T자형 배선(데이터 선(DA))이 접속하는 경우가 상정된다. 거기에서 본 실시 예에서는, 실시 예 1의 T-CON(10)에 있어서, 데이터 출력 포트의 출력 버퍼의 출력 전류와, 클록 출력 포트의 출력 버퍼의 출력 전류를, 개별적으로 조정할 수 있도록 한다.
그것에 의해, 데이터 출력 포트의 출력 전류를 T자형 배선에 적합한 전류 값으로 유지하면서, 클록 출력 포트의 출력 전류를 L자형 배선에 적합한 전류 값(예를 들면 데이터 출력 포트의 1/2정도)으로 설정하는 것이 가능하다.
따라서, 실시 예 1에 있어서, EMI에의 기여가 큰 클록 신호의 진폭을 보다 적절히 설정하는 것이 가능하게 되고, 더 효과적으로 EMI의 저감을 도모할 수 있다. 또한 데이터 출력 포트 및 클록 출력 포트의 출력 전류를 개별적으로 조정가능 함으로써 여러 가지 회로기판에도 대응할 수 있게 되어, 넓은 범용성을 얻을 수 있다고 하는 이점도 있다.
또한, T-CON(10)을 컬럼 드라이버 CD1의 가까이에 설치하고, 도 5와 마찬가지로 클록 선(클록 선 CLK1, CLK2의 어느 한쪽) 및 데이터 선(DA)의 양쪽을 L자형 배선구조로 할 경우에는, 데이터 출력 포트 및 클록 출력 포트의 양쪽을 L자형 배선에 적합한 전류 값으로 설정할 수도 있다.
T-CON(10)의 출력 버퍼의 출력 전류를 조정하는 수단으로서는, 예를 들면 T-CON(10)에, 데이터 출력 포트 및 클록 출력 포트의 출력 버퍼의 출력 전류 조정용의 외장형 저항기를 각각 설치하고, 그 저항값을 개별적으로 조정함으로써 각 출력 전류를 조정할 수 있도록 구성하면 된다.
본 발명에 의하면, 타이밍 컨트롤러의 클록 출력 포트가 2포트화되어 있으므로, 드라이버의 탑재 기판의 일단부에 배치 곤란한 경우라도, 클록 신호의 전송을, T자형 배선을 사용하지 않고, L자형 배선만을 통해서 행하는 것이 가능하다. 따라서, 클록 신호의 파형의 열화가 억제되어, 클록 신호에 기인하는 EMI의 성분이 저감된다. 또한 데이터 출력 포트가 2포트화하지 않고 있기 때문에, 타이밍 컨트롤러의 포트 수(출력 핀수)가 극단적으로 증가하는 것이 억제된다. 상세한 것은 후술하지만, 예를 들면 RSDS 방식 등에서는 화상 데이터 신호는 최대 주파수에서 토글하는 크리티컬한(critical) 신호 파형으로는 안 되기 때문에, 그 EMI에의 기여는 클 록 신호만큼 크지 않다. 따라서, 클록 신호의 전송에 L자형 배선을 사용함으로써, 그것에 기인하는 EMI의 성분이 저감되면, 충분한 효과를 얻을 수 있다.

Claims (5)

  1. 차동 신호 방식에 의해, 클록 신호 및 그것에 동기한 화상 데이터 신호를 출력하는 타이밍 컨트롤러와,
    상기 클록 신호 및 상기 화상 데이터 신호에 근거해 표시 패널을 구동하는 복수의 드라이버를 구비하는 표시장치로서,
    상기 타이밍 컨트롤러는,
    각각이 차동 쌍으로 이루어지고, 서로 동일한 클록 신호를 출력하는 2개의 클록 출력 포트와,
    각각이 차동 쌍으로 이루어지고, 상기 화상 데이터 신호를 출력하는 적어도 1개의 데이터 출력 포트를 구비하고,
    상기 드라이버의 각각은, 상기 2개의 클록 출력 포트의 어느 한쪽에 접속하고,
    상기 데이터 출력 포트의 각각은, 상기 복수의 드라이버의 모두에 접속하는 것을 특징으로 하는 표시장치.
  2. 제 1 항에 있어서,
    상기 타이밍 컨트롤러의 상기 클록 출력 포트와 상기 드라이버를 접속하는 2개의 차동 배선의 각각은,
    상기 클록 출력 포트에 접속하는 제1 단, 종단저항에 의해 종단된 제2 단, 및 상기 제1 단과 상기 제2 단과의 사이에서 분기하여 상기 드라이버에 접속하는 제3 단을 구비하고, 상기 제2 단을 1개만 갖고 있는 것을 특징으로 하는 표시장치.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 타이밍 컨트롤러는,
    상기 클록 출력 포트 및 상기 데이터 출력 포트의 출력 전류 값을, 서로 독립하여 조정 가능하도록 구성되어 있는 것을 특징으로 하는 표시장치.
  4. 차동 신호 방식에 의해, 클록 신호 및 그것에 동기한 화상 데이터 신호를 출력하는 타이밍 컨트롤러로서,
    각각이 차동 쌍으로 이루어지고, 서로 동일한 클록 신호를 출력하는 2개의 클록 출력 포트와,
    각각이 차동 쌍으로 이루어지고, 각각이 수평 또는 수직방향의 1라인 전체 분의 상기 화상 데이터 신호를 출력하는 적어도 1개의 데이터 출력 포트를 구비하는 것을 특징으로 하는 타이밍 컨트롤러.
  5. 제 4 항에 있어서,
    상기 클록 출력 포트 및 상기 데이터 출력 포트의 출력 전류 값을, 서로 독립하여 조정 가능하도록 구성되어 있는 것을 특징으로 하는 타이밍 컨트롤러.
KR1020060042757A 2005-05-16 2006-05-12 표시장치 및 타이밍 컨트롤러 KR100801174B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005142245A JP2006317828A (ja) 2005-05-16 2005-05-16 表示装置およびタイミングコントローラ
JPJP-P-2005-00142245 2005-05-16

Publications (2)

Publication Number Publication Date
KR20060118334A KR20060118334A (ko) 2006-11-23
KR100801174B1 true KR100801174B1 (ko) 2008-02-11

Family

ID=37418671

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060042757A KR100801174B1 (ko) 2005-05-16 2006-05-12 표시장치 및 타이밍 컨트롤러

Country Status (5)

Country Link
US (1) US20060256099A1 (ko)
JP (1) JP2006317828A (ko)
KR (1) KR100801174B1 (ko)
CN (1) CN100485768C (ko)
TW (1) TW200706974A (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI348678B (en) * 2006-08-07 2011-09-11 Himax Tech Inc Lcd with source driver and a data transmitting method thereof
JP4997593B2 (ja) * 2007-04-09 2012-08-08 Nltテクノロジー株式会社 表示装置
KR100855995B1 (ko) * 2007-05-23 2008-09-02 삼성전자주식회사 디스플레이 패널 구동 장치 및 방법
KR101394435B1 (ko) * 2007-09-28 2014-05-14 삼성디스플레이 주식회사 백라이트 드라이버 및 이를 포함하는 액정 표시 장치
TWI380269B (en) * 2007-10-05 2012-12-21 Au Optronics Corp Display and method of transmitting image data therein
TWI355639B (en) * 2007-12-24 2012-01-01 Au Optronics Corp Display, data conrol circuit and driving method th
JP2010091686A (ja) * 2008-10-06 2010-04-22 Rohm Co Ltd タイミングコントロール回路およびそれを用いた表示装置および電子機器
TWI407421B (zh) * 2009-02-17 2013-09-01 Au Optronics Corp 用於驅動一液晶顯示面板之驅動裝置
KR101363136B1 (ko) * 2009-05-15 2014-02-14 엘지디스플레이 주식회사 액정표시장치
KR101617325B1 (ko) * 2009-06-03 2016-05-19 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
JP5753656B2 (ja) * 2009-12-21 2015-07-22 ザインエレクトロニクス株式会社 送受信システムおよび画像表示システム
KR101778650B1 (ko) 2011-02-23 2017-09-15 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
US8711570B2 (en) 2011-06-21 2014-04-29 Apple Inc. Flexible circuit routing
JP2015125371A (ja) * 2013-12-27 2015-07-06 三菱電機株式会社 ドライバicおよびドライバicを備える液晶表示装置
KR20160112143A (ko) 2015-03-18 2016-09-28 삼성전자주식회사 전자 장치 및 전자 장치에서의 디스플레이 패널의 화면 업데이트 방법
CN105957479B (zh) * 2016-05-31 2019-09-10 深圳市华星光电技术有限公司 接口装置及具有该接口装置的液晶显示器
EP3561685B1 (en) * 2018-04-27 2022-06-01 IniVation AG Device and method for controlling a transfer of information from a plurality of electronic components through a communication bus to a host device
US11024209B2 (en) * 2018-05-03 2021-06-01 Novatek Microelectronics Corp. Integrated circuit and anti-interference method thereof
KR102656688B1 (ko) 2019-07-16 2024-04-11 엘지디스플레이 주식회사 레벨 시프터부 및 이를 포함하는 표시장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10268838A (ja) 1997-03-25 1998-10-09 Hitachi Ltd 液晶表示装置
JPH10340070A (ja) 1997-06-09 1998-12-22 Hitachi Ltd 液晶表示装置
JP2001324962A (ja) 2000-05-12 2001-11-22 Hitachi Ltd 液晶表示装置
KR20020059240A (ko) * 2000-12-27 2002-07-12 가네꼬 히사시 액정 표시 장치의 구동 방법 및 구동 회로

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6388651B1 (en) * 1995-10-18 2002-05-14 Kabushiki Kaisha Toshiba Picture control device and flat-panel display device having the picture control device
US6356260B1 (en) * 1998-04-10 2002-03-12 National Semiconductor Corporation Method for reducing power and electromagnetic interference in conveying video data
KR20000074515A (ko) * 1999-05-21 2000-12-15 윤종용 액정표시장치 및 그의 화상 신호 전송 배선 형성 방법
KR100878274B1 (ko) * 2002-08-08 2009-01-13 삼성전자주식회사 표시 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10268838A (ja) 1997-03-25 1998-10-09 Hitachi Ltd 液晶表示装置
JPH10340070A (ja) 1997-06-09 1998-12-22 Hitachi Ltd 液晶表示装置
JP2001324962A (ja) 2000-05-12 2001-11-22 Hitachi Ltd 液晶表示装置
KR20020059240A (ko) * 2000-12-27 2002-07-12 가네꼬 히사시 액정 표시 장치의 구동 방법 및 구동 회로

Also Published As

Publication number Publication date
JP2006317828A (ja) 2006-11-24
CN1870123A (zh) 2006-11-29
TW200706974A (en) 2007-02-16
CN100485768C (zh) 2009-05-06
US20060256099A1 (en) 2006-11-16
KR20060118334A (ko) 2006-11-23

Similar Documents

Publication Publication Date Title
KR100801174B1 (ko) 표시장치 및 타이밍 컨트롤러
US8373636B2 (en) Driving method for display device
JP4907797B2 (ja) 半導体集積回路および液晶表示装置
EP1962270A1 (en) Display device with polarity inversion driving
KR100864926B1 (ko) 액정표시장치
KR102489595B1 (ko) 칩 온 필름 및 그를 포함하는 디스플레이 장치
KR100812073B1 (ko) 차동 신호 전송 시스템 및 이를 구비한 평판표시장치
JP3266119B2 (ja) 液晶表示装置及び映像データ転送方法
US7289092B2 (en) Liquid-crystal driver and liquid-crystal display
US20010040545A1 (en) Liquid crystal display device
KR100804342B1 (ko) 액정 표시 장치
KR20080088021A (ko) 액정표시장치
KR100870499B1 (ko) 액정표시장치와 그 구동방법
KR100864976B1 (ko) 액정표시장치
CN113744638A (zh) 显示面板、显示装置及驱动显示面板的方法
KR20000007604A (ko) 액정표시장치
KR20180073106A (ko) 표시 장치
JP5192026B2 (ja) 液晶表示装置
KR101001421B1 (ko) 액정표시장치
KR102652109B1 (ko) 표시패널 및 표시장치
CN116386465A (zh) 显示装置
KR20070052424A (ko) 소스 드라이버 패키지, 이의 제조 방법 및 이를 포함하는액정 표시 장치
KR20050096690A (ko) 라인 온 글래스형 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee