JP4907797B2 - 半導体集積回路および液晶表示装置 - Google Patents

半導体集積回路および液晶表示装置 Download PDF

Info

Publication number
JP4907797B2
JP4907797B2 JP2001250448A JP2001250448A JP4907797B2 JP 4907797 B2 JP4907797 B2 JP 4907797B2 JP 2001250448 A JP2001250448 A JP 2001250448A JP 2001250448 A JP2001250448 A JP 2001250448A JP 4907797 B2 JP4907797 B2 JP 4907797B2
Authority
JP
Japan
Prior art keywords
cmads
signal
bus
circuit
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001250448A
Other languages
English (en)
Other versions
JP2003060061A (ja
Inventor
誠 春原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Electronics Corp
Original Assignee
Renesas Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Electronics Corp filed Critical Renesas Electronics Corp
Priority to JP2001250448A priority Critical patent/JP4907797B2/ja
Priority to US10/201,969 priority patent/US7193597B2/en
Priority to TW91118237A priority patent/TW575863B/zh
Priority to KR1020020049280A priority patent/KR100753624B1/ko
Publication of JP2003060061A publication Critical patent/JP2003060061A/ja
Application granted granted Critical
Publication of JP4907797B2 publication Critical patent/JP4907797B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、半導体集積回路および液晶表示装置に関し、特に、TFT液晶パネルのソース側信号線を駆動する半導体集積回路および液晶パネルと複数のこれら半導体集積回路とを備える液晶表示装置に関する。
【0002】
【従来の技術】
図8は、従来の一般的な液晶表示装置の概略構成図である。液晶表示装置61においては、画像信号として、画像の明るさの段階を対数軸上で等間隔に表示した画像データを入力として用いる。基準電圧に基づいて、液晶表示装置側で画像データに応じて変化する大きさの直流電圧を発生し、液晶パネル62に供給することによって画像表示を行う。この際、液晶パネル62では、裏面から与えられる照明(バックライト)を透過させる程度によって輝度が定まる。一般的に多く使用されるノーマリ・ホワイト型の液晶パネルでは、入力が大きいほど透過率が小さくなり、画像データに対する入力電圧と透過率との関係(V−T特性)が定まっているので、基準となる直流電圧(基準階調電圧Vγ)と画像データ入力とから液晶パネルのV−T特性に合わせるための補正(ガンマ(γ)補正)を行った所要の直流電圧を発生し、液晶パネル62に供給できるようになっている。
【0003】
表示装置制御部63から信号線駆動集積回路65へのデータ転送方法は、画像データ(Red、Green、Blue)と同期データとが表示装置制御部63に入力され、表示装置制御部63は画像データDATと信号側制御信号CON1,CON2を出力する。これらの信号は、液晶表示装置1の基板に設けられた配線を通して複数の信号線駆動集積回路65−1〜65−mのそれぞれの入力端子に接続される。すなわち、表示装置制御部63の1個の出力端子に対して、複数の信号線駆動集積回路65の入力端子が接続される。
【0004】
以下、図8の従来の液晶表示装置の構成および動作について説明する。液晶表示装置61は、液晶パネル62と、表示制御回路63と、走査線駆動部64、m個の信号線駆動集積回路65−1〜65−mとを備えて構成されている。個数mは、液晶パネル62の信号線入力数と信号線駆動集積回路65の信号線駆動出力数との比により定められる。
【0005】
液晶パネル62は、表示面に縦(垂直)方向に複数行の走査線を形成する配線を配列するとともに、横(水平)方向に複数列の信号線を形成する配線を配列し、更に各行の走査線と各列の信号線との交点毎に画素電極を配置し、それぞれの画素電極と対応する信号線との間に薄膜トランジスタ(Thin Film Transistor:TFT)を設け、各TFTのゲートを対応する走査線に接続した構成を有している。この場合、各画素電極は、水平方向に赤(R)、緑(G)、青(B)の各色が、順次配列されて走査線に接続されることによってカラーの1画素を構成し、このような画素が水平方向に第1の所定数だけ走査線に沿って配列されているとともに、垂直方向には、各信号線毎に同色の画素電極が第2の所定数だけ接続されて、1画素面を構成するようになっている。
【0006】
表示制御回路63は、シリアルデータからなるR,G,Bの各色の画像データを、同期データにしたがって、走査線毎に液晶パネル2の画素配列に対応して並べ替えた画像データDATを、信号線駆動集積回路65−1〜65−mに出力するとともに、同期データに応じて、信号線駆動集積回路65−1〜65−mに対して信号側制御信号CON1,CON2を出力し、また走査線駆動部64に対して走査側制御信号CON3を出力する。信号側制御信号CON1は比較的低速で変化する信号で、シフト方向切換信号R/L、ラッチ信号STBなどを含む。信号側制御信号CON2は高速で変化する信号で、クロックCLK、極性反転POLなどを含む。
【0007】
走査線駆動部64は、走査側制御信号CON3に基づいて、1フィールド期間毎に各走査線に対して走査信号を出力する。信号線駆動集積回路65は、信号側制御信号CON1,CON2に基づいて、1走査期間毎に表示制御回路63から並べ替えられた画像データDATと基準階調電圧Vγとを用い、液晶パネル2のV−T特性に応じてガンマ補正が行われた信号を生成して各信号線毎に出力する。
【0008】
以下、液晶表示装置61の概略の動作について説明する。パソコン等からなる画面描画装置(図示しない)は、R,G,Bの各色毎に、例えばシリアルに画像データを出力する。各色の画像データは、表示しようとする画像の階調数に対応し、例えば64階調の場合には6ビットのデジタル化された信号からなっている。また、画面描画装置は、同期データとして、各フィールドの表示期間に対応して垂直同期信号を出力し、各行の走査期間に対応して水平同期信号を出力する。
【0009】
液晶表示装置61において、表示制御回路63は、水平/垂直の同期データに基づいて、入力されたR,G,Bの各画像データを、走査線毎に、R,G,Bの繰り返しに並べ替え、液晶パネル62の画素配列に対応して並べ替えられた画像データを信号線駆動集積回路65−1〜65−mに出力するとともに、走査線駆動部64に対して走査側制御信号CON3を出力し、信号線駆動集積回路65ー1〜65−mに対して信号側制御信号CON1,CON2を出力する。
【0010】
これによって、走査線駆動部64では、走査側制御信号CON3に基づいて、垂直走査期間毎に1フィールドの画面を形成する走査信号を各走査線に対して順次出力するので、各走査線に接続されたTFTがオン状態となり、その走査線に接続された各画素電極にそれぞれの信号線から信号電圧が供給される。
【0011】
また、信号線駆動集積回路65−1〜65−mでは、表示制御回路63から並べ替えられた画像データDATと、R,G,Bの各色に対応する基準階調電圧Vγとを用い、液晶パネル62の各色のV−T特性に応じて、所定のガンマ値になるようにガンマ補正が行われた直流電圧からなる信号線駆動出力SOを生成し、対応する各信号線に出力して液晶パネル62に供給する。
【0012】
図9は、信号線駆動集積回路65の内部模式図である。シフトレジスタ、データレジスタ、ラッチ回路、レベルシフタ、D/Aコンバータボルテージフォロア出力回路からなる内部回路14を含む信号線駆動回路チップ71は、例えばTCP(Tape Carrier Package)などに実装され、信号線駆動回路チップ71のパッド22と対応するパッケージの端子23とが接続されている。一般に、1個の信号線駆動集積回路65が液晶パネルへ供給する信号線駆動出力SOの個数は数百個程度と非常に多いので、信号線駆動回路チップ71では、信号線駆動出力用のパッドが配置される側の辺がこれに平面視で垂直方向の辺に比較して極端に大きい形状となる。信号線駆動集積回路65の信号線駆動出力用の端子も信号線駆動出力用パッド側に対応した側に設けられる。入力側は、画像データDATの入力数が比較的多いこともあり、信号線駆動回路チップ71の入力用のパッドは、信号線駆動出力用のパッドが配置される辺と対向する辺に沿って配置され、信号線駆動集積回路65の入力用の各端子も同じ側に設けられる。すなわち、平面視で図9のように、入力用の各端子は信号線駆動集積回路65の上部に設けられ、信号駆動出力用の端子は信号線駆動集積回路65の下部に設けられるのが一般的な配置である。
【0013】
【発明が解決しようとする課題】
ところで、近年医療分野などにおいて高精細に表示できるモニタ画面が求められている。例えば、X線で撮った体内の映像を写真と同等の高精度画面で表示できれば、体内の微妙な状態を外部から観察することが可能となるからである。そのような高精細映像を液晶表示装置で実現するには、高密度画面にする必要がある。高密度画面を実現するためには、画素の微細化が必要になり、同じ画面サイズの場合は液晶パネルにより多くの画素が設置されることになる。画像データ量は画素数に比例して多くなるので、それら画像データを表示するためには、データ転送の高速化を図ることが必要になる。しかし、データ転送を高速化するために転送クロックを高速にすると電磁ノイズ(EMIノイズ)が発生し、このノイズが画像データに重なって画質が低下するという相反する問題が起こってきた。
【0014】
このEMIノイズによる問題を解決する従来の技術として、特開平11−194748号公報には、データバスの本数を増やしてパラレルでデータ転送を行うことにより、同じデータ転送量でクロック周波数を下げる技術が記載されている。しかしながら、この従来例の技術では、高精細化によるデータ量の増加に伴ってバス幅を増大させなければならないので、液晶表示装置61内の配線領域が増大し、液晶表示装置が小型化できなくなるという問題点が生じる。液晶表示装置では、高精細化への対応と同時に、液晶表示装置61の外枠が液晶パネル62の外枠に極力近づくように小型化することが要求されているので、配線領域の増大が付随する技術では両方の課題を解決することができない。
【0015】
EMIノイズが改良された高速インタフェース技術があれば、配線本数を増大させることなく表示装置制御部63から複数の信号線駆動集積回路65へ高速にデータ転送することが可能であるが、従来の低EMI高速インタフェース技術として知られるECLインタフェース、LVDSインタフェースなどでは、1個の送信回路から複数の受信回路に信号を転送することが困難であるか、または受信回路の個数に対応させて個別に最適設計する必要があるため容易に採用できなかった。これに対し、1個の送信回路から複数の受信回路へデータを高速に転送することに適した技術として、出願人が特開2001−53598号公報で開示した技術があり、この伝送方式をCMADS(Current Mode Advanced Differential Signaling)と命名した。出願人は画像データ等の転送にこの技術を採用した液晶表示装置も提案している。CMADS回路では100〜200mV程度の振幅の差動信号対により送信回路と受信回路との間で信号を転送するため、他の低EMIのインタフェースと同等以上の低EMI化が実現できる。CMADS回路で使用する送信回路をCMADS送信回路、受信回路をCMADS受信回路と呼び、CMADS送信回路とCMADS受信回路との間の伝送路をCMADSバスと呼ぶ。
【0016】
図10は、特開2001−53598号公報に開示したCMADS回路の一例の回路図である。CMADS回路は、2値の入力信号DIに応じて交互にオンするMOSトランジスタ82および83を有するCMADS送信回路81と、MOSトランジスタ82がオンしたときに伝送路84aに所定値の電流を供給するMOSトランジスタ87とMOSトランジスタ83がオンしたときに伝送路84bに所定値の電流を供給するMOSトランジスタ88とを有するCMADS受信回路86とを含んで構成され、CMADS受信回路86内のMOSトランジスタ88のドレイン電圧DRの反転したものを2値の受信出力信号DOとして出力する。CMADS回路では、CMADS受信回路86が電流を供給するので、図10のように1個のCMADS送信回路81に対して複数のCMADS受信回路86−1,86−2,86−3を伝送路84a,84bを介して並列に接続した場合でも、CMADS送信回路81のオープンドレインMOSトランジスタ82および83のON時の抵抗を十分に小さく設定しておくことにより、接続個数に対応した最適設計などを必要とせずに支障なく動作するという利点がある。
【0017】
出願人が提案したこのCMADS回路を液晶表示装置に適用することにより、すなわち、表示装置制御部63の画像データ等の出力部にCMADS送信回路を設けて画像データDATをCMADSバスに送出し、信号線駆動集積回路65−1〜65−mのそれぞれの入力部にCMADS受信回路を設けることにより、画像データDAT等の高速信号の配線数を削減して液晶表示装置を小型化することが可能であり、これを第2の従来技術とする。CMADS回路では、従来のCMOS回路による伝送に比較して4倍程度の速度での伝送が可能なので2線式であっても1/2以下のバス配線本数に削減できる。このように、出願人は、CMADS回路を液晶表示装置に適用することにより高精細なかつ小型の液晶表示装置を実現した。
【0018】
しかしながら、小型化の要求はとどまるところを知らず、高精細な表示装置の更に一層の小型化が強く要求されている。本発明の目的は、CMADSバスを採用する第2の従来技術により出願人が実現した小型化を越え、更に一層小型な高精細液晶表示装置を実現することが可能な技術を提供することにある。
【0021】
【課題を解決するための手段】
第3の発明の半導体集積回路は、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介してシリアルデータを受信しシリアルパラレル変換して内部回路に供給し信号処理する半導体集積回路であって、複数のCMADSバス入力用端子と、CMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して内部CMADSバス配線に出力する第1のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力して増幅しシリアルパラレル変換回路に出力する第3のCMADS受信回路とを備えている。第3の発明では、CMADSバス入力用端子が半導体集積回路の平面視における1辺である第1の辺に沿って配置され、CMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子が第1の辺に対向する第2の辺に沿って配置されることが好ましい。
【0022】
第4の発明の半導体集積回路は、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介してシリアルデータを受信しシリアルパラレル変換して内部回路に供給し信号処理する半導体集積回路であって、複数のCMADSバス入力用端子と、CMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、第1の内部CMADSバス配線と、第2の内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第1の内部CMADSバス配線に出力する第1のCMADS送信回路と、第2の内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、第1の内部CMADSバス配線からCMADS振幅の信号を入力して増幅しシリアルパラレル変換回路に出力する第3のCMADS受信回路と、第3のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第2の内部CMADSバス配線に出力する第3のCMADS送信回路とを備えている。第4の発明では、CMADSバス入力用端子が半導体集積回路の平面視における1辺である第1の辺に沿って配置され、CMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子が第1の辺に対向する第2の辺に沿って配置されることが好ましい。
【0023】
第5の発明の液晶表示装置は、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、CMADSバス入力用端子と対応するCMADSバス出力用端子とを接続する内部CMADSバス配線と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力するCMADS受信回路とを有する液晶パネルの信号線駆動用半導体集積回路を、それぞれの信号線駆動用半導体集積回路の第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにしてm個(m≧2の正整数)配列して備え、第i(iは1からm−1までの正整数)番目の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続している。
【0024】
第6の発明の液晶表示装置は、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、CMADSバス入力用端子のそれぞれに接続した第1の内部CMADSバス配線と、CMADSバス出力用端子のそれぞれに接続した第2の内部CMADSバス配線と、第1の内部CMADSバス配線のCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力するCMADS受信回路と、CMADS受信回路の出力を入力してCMADS振幅の信号に変換し第2の内部CMADSバス配線に出力するCMADS送信回路とを有する液晶パネルの信号線駆動用半導体集積回路を、それぞれの信号線駆動用半導体集積回路の第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにしてm個(m≧2の正整数)配列して備え、第i(iは1からm−1までの正整数)番目の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続している。
【0025】
第7の発明の液晶表示装置は、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、CMADSバス入力用端子と対応するCMADSバス出力用端子とを接続する内部CMADSバス配線と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力するCMADS受信回路とを有する第1の信号線駆動用半導体集積回路と、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、CMADSバス入力用端子のそれぞれに接続した第1の内部CMADSバス配線と、CMADSバス出力用端子のそれぞれに接続した第2の内部CMADSバス配線と、第1の内部CMADSバス配線のCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力するCMADS受信回路と、CMADS受信回路の出力を入力してCMADS振幅の信号に変換し第2の内部CMADSバス配線に出力するCMADS送信回路とを有する第2の信号線駆動用半導体集積回路とを備え、第1の信号線駆動用半導体集積回路の所定の個数毎に第2の信号線駆動用半導体集積回路を置換挿入して計m個(m≧2の正整数)の信号線駆動用半導体集積回路をそれぞれの第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにして配列し、第i(iは1からm−1までの正整数)番目の第1または第2の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の第1または第2の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続している。
【0026】
第8の発明の液晶表示装置は、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して内部CMADSバス配線に出力する第1のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力する第3のCMADS受信回路とを有する液晶パネルの信号線駆動用半導体集積回路を、それぞれの信号線駆動用半導体集積回路の第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにしてm個(m≧2の正整数)配列して備え、第i(iは1からm−1までの正整数)番目の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続している。
【0027】
第9の発明の液晶表示装置は、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、CMADSバス入力用端子と対応するCMADSバス出力用端子とを接続する内部CMADSバス配線と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力するCMADS受信回路とを有する第1の信号線駆動用半導体集積回路と、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して内部CMADSバス配線に出力する第1のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力する第3のCMADS受信回路とを有する第2の信号線駆動用半導体集積回路とを備え、第1の信号線駆動用半導体集積回路の所定の個数毎に第2の信号線駆動用半導体集積回路を置換挿入して計m個(m≧2の正整数)の信号線駆動用半導体集積回路をそれぞれの第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにして配列し、第i(iは1からm−1までの正整数)番目の第1または第2の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の第1または第2の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続している。
【0028】
第10の発明の液晶表示装置は、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、第1の内部CMADSバス配線と、第2の内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第1の内部CMADSバス配線に出力する第1のCMADS送信回路と、第2の内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、第1の内部CMADSバス配線からCMADS振幅の信号を入力して増幅しシリアルパラレル変換回路に出力する第3のCMADS受信回路と、第3のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第2の内部CMADSバス配線に出力する第3のCMADS送信回路とを有する液晶パネルの信号線駆動用半導体集積回路を、それぞれの信号線駆動用半導体集積回路の第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにしてm個(m≧2の正整数)配列して備え、第i(iは1からm−1までの正整数)番目の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続している。
【0029】
第11の発明の液晶表示装置は、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、CMADSバス入力用端子と対応するCMADSバス出力用端子とを接続する内部CMADSバス配線と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力するCMADS受信回路とを有する第1の信号線駆動用半導体集積回路と、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、第1の内部CMADSバス配線と、第2の内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第1の内部CMADSバス配線に出力する第1のCMADS送信回路と、第2の内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、第1の内部CMADSバス配線からCMADS振幅の信号を入力して増幅しシリアルパラレル変換回路に出力する第3のCMADS受信回路と、第3のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第2の内部CMADSバス配線に出力する第3のCMADS送信回路とを有する第2の信号線駆動用半導体集積回路とを備え、第1の信号線駆動用半導体集積回路の所定の個数毎に第2の信号線駆動用半導体集積回路を置換挿入して計m個(m≧2の正整数)の信号線駆動用半導体集積回路をそれぞれの第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにして配列し、第i(iは1からm−1までの正整数)番目の第1または第2の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の第1または第2の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続している。
【0030】
【発明の実施の形態】
次に、本発明について図面を参照して詳細に説明する。図1は本発明の液晶表示装置の概略構成図である。ここで表示装置制御部3の機能は基本的には図8の表示装置制御部63と同じであるが、高速の信号側制御信号CON2およびバスの配線本数を削減するために、画像データDAT等の転送信号をパラレルシリアル変換したのちにCMADS送信回路によりCMADS振幅の相補の信号として送信する。画像データDAT等をCMADS方式により伝送することは第2の従来例と同様であるが、本発明では、CMADS方式とすることによってバスの信号本数が大幅に削減することに着目し、CMADSバス配線が信号線駆動集積回路を貫通するようにした。
【0031】
すなわち、本発明では、半導体集積回路であるところの信号線駆動集積回路5−1〜5−mのそれぞれについて、信号線駆動出力端子が配置される側の辺(例えば5−1の下辺)に対して平面視で垂直方向の一辺(例えば5−1の左辺)に沿ってCMADS信号振幅の画像データDAT(および信号側制御信号CON2)を入力する端子を配列し、これと対向する辺(5−1の右辺)に沿って入力に1対1に対応してCMADS信号振幅の画像データDAT(および信号側制御信号CON2)を出力する端子を配列する。それぞれの入力端子と入力端子に対応する出力端子において、入力端子から信号線駆動出力端子が配置される側の辺までの距離と、対応する出力端子から出力端子信号線駆動出力端子が配置される側の辺(5−1の下辺)までの距離とが等しくなるようにして、CMADS信号振幅の信号である画像データDAT等を出力する端子を設けることにより、実質的にCMADSバスを信号線駆動集積回路の内部を貫通して接続したと同等で、且つ、隣接した信号線駆動集積回路間の接続部で画像データDAT等のCMADSバス信号線が折れ曲がりなく接続することが可能となる。これにより、従来必要であった配線領域の大部分(図1で削減領域として示す)を削減することができ、第2の従来技術による液晶表示装置よりも一層小型の液晶表示装置を実現できる。なお、走査線駆動部4の機能・構成は、図8の走査線駆動部64と同一であるので、説明を省略する。
【0032】
図2は、本発明の第1の実施形態の半導体集積回路であるところの信号線駆動集積回路5の内部ブロックと表示装置制御部および隣接する信号線駆動集積回路との接続を模式的に示した図である。図2で、表示装置制御部3内のCMADS送信回路10は、図10に示したCMADS送信回路81を複数個含むものである。表示装置制御部3は、クロックCLKおよび極性反転POL等を含む高速な信号側制御信号CON2と、R,G,Bそれぞれの階調を表す画像データを例えば複数画素単位でパラレルシリアル変換して信号線本数を削減した画像データDATとをCMADS送信回路10に接続されたCMADSバスを介して信号線駆動集積回路5−1に伝送する。信号線駆動集積回路5−1は、受けた信号をCMADS入力回路11のCMADS受信回路12により内部回路の電源電圧VDDのレベルのCMOS振幅の信号に増幅してシリアルパラレル変換回路13に供給する。画像データは、シリアルパラレル変換回路13により、表示装置制御部3でパラレルシリアル変換される前の画像データ形式に戻したのちに内部回路14に供給する。内部回路14は図9の従来の信号線駆動集積回路65の内部回路と同様に、シフトレジスタ、データレジスタ、ラッチ回路、レベルシフタ、D/Aコンバータ、ボルテージフォロア出力回路を含んで構成され、画像データと、R,G,Bの各色に対応する基準階調電圧Vγとを用い、液晶パネル2の各色のV−T特性に応じて、所定のガンマ値になるようにガンマ補正が行われた直流電圧からなる信号線駆動出力SOを生成し、対応する各信号線に出力して液晶パネル2に供給する。なお、信号側制御信号CON1は、シフト方向切換信号R/L、ラッチ信号STBなどの比較的低速で変化する信号であり、信号側制御信号CON2は、クロックCLK、極性反転POLなどの高速で変化する信号であり、CASはカスケード接続のための配線である。
【0033】
本実施形態において、信号線駆動集積回路の5−1,5−2は下辺の端子から信号線駆動出力SOを出力し、CMADS振幅の高速の信号側制御信号CON2(クロックCLK、極性反転POLなど)と、CMADS振幅の画像データDAT(n個のデータ信号d1〜dnを含む)とが信号線駆動集積回路の5−1の左辺の端子から入力されそれに対向する右辺の端子から出力されて、それが次の信号線駆動集積回路5−2の左辺の端子に入力される形態をとっている。信号線駆動集積回路5−1の左辺のデータd1を入力する端子と、右辺のデータd1を出力する端子とは、左辺のデータd1を入力する端子と下辺との距離と、右辺のデータd1を出力する端子と下辺との距離とが等しくなるようにして配置されている。データd2〜dnおよびクロックCLK、極性反転POLを入力する左辺の端子とそれぞれに対応して出力する右辺の端子についても同様の位置関係に設置されている。また、信号線駆動集積回路5−1〜5−nのすべてにおいて、左辺の端子と右辺の端子とは信号線駆動集積回路の5−1について説明したと同一の関係を有しているので、右辺から出力され信号の配線は、次の信号線駆動集積回路5−2の左辺の端子に配線の折れ曲がりなどが発生せず直接に入力できる。
【0034】
図3は、第1実施形態の信号線駆動集積回路のレイアウトの模式図であり、図3(a)は、従来例の図9と同様に例えばTCPなどのパッケージに実装した実施例の信号線駆動集積回路であり、図3(b)は、チップを直接に液晶表示装置の基板に実装する実施例の信号線駆動集積回路である。
【0035】
図3(a)では、信号線駆動チップ21aのそれぞれのパッド22は信号線駆動集積回路5aの外部リードである端子23に接続されており、下辺の端子から信号線駆動出力SOを出力し、信号線駆動集積回路5aの左辺の端子から入力した画像データDAT等のCMADSバス配線はそれぞれ信号線駆動チップ21aの左辺のパッドに接続され、チップ内部のCMADSバス配線により右辺のパッドに接続され、パッドから左辺の端子へ接続されて出力する。信号線駆動集積回路5aの左辺のデータdj(jは1〜nの正整数)を入力する端子と下辺との距離と、右辺の端子のデータdjを出力する端子と下辺との距離とが同一であり、他の対応する左辺の端子と右辺の端子とも同様の関係であることは、既に説明したとおりである。なお、信号線駆動チップ21a内では、図3(a)のように、信号振幅の大きい内部回路の信号変化が微小振幅のCMADSバス配線に干渉することを防ぐために、内部CMADSバス配線を内部回路14を迂回して配置することが望ましい。また、図示していないが、通常、パッド22のうち少なくとも入力用のパッドおよび出力用のパッドにはESDなどの過電圧印加による破壊を防止する保護素子が設けられる。
【0036】
図3(b)では、パッド24に例えばバンプが形成されていて、パッドがそのまま端子を兼用するので、信号線駆動チップ21bのそれぞれのパッド24は信号線駆動集積回路5bの端子となっており、下辺の端子から信号線駆動出力SOを出力し、左辺の端子から入力した画像データDAT等のCMADSバス配線はチップ内部のCMADSバス配線により右辺の外部出力端子に接続されて出力する。信号線駆動集積回路5bの左辺の例えばデータd1を入力する端子と下辺との距離と、右辺の端子のデータd1を出力する端子と下辺との距離とが同一であり、他の対応する左辺の端子と右辺の端子とも同様の関係であることは、図3(a)と同様である。また、信号線駆動チップ21b内では、内部CMADSバス配線を内部回路14を迂回して配置することが望ましいことも図3(a)と同様である。また、通常、入力用のパッドおよび出力用のパッドには保護素子が設けられることも図3(a)と同様である。
【0037】
一般に半導体集積回路チップはプリント基板に搭載されるが、プリント基板の配線ピッチは半導体集積回路チップ内の配線ピッチに比べて10〜100倍と遙かに大きい。本実施形態では、信号線駆動集積回路と液晶表示装置の基板とのインタフェース部で両者のピッチを合わせるために、プリント基板の入力配線は、信号線駆動集積回路に2つある短辺の片方において大部分のスペースをインタフェースの入力として使用し、信号線駆動集積回路の内部に配線スペースを設けてCMADSバスを金属配線を用いて配線し、もう片方の短辺における大部分のスペースをインタフェースの出力として使用する。
【0038】
次に、本発明の第2実施形態について説明する。図4は、本発明の第2実施形態の信号線駆動集積回路30の内部模式図である。左辺のデータdj(jは1〜nの正整数)を入力する端子と、これと対応する右辺のデータdjを出力する端子とは、左辺のデータdjを入力する端子と下辺との距離と、右辺のデータdjを出力する端子と下辺との距離とが等しくなるようにして配置されていることは図2の第1実施形態の信号線駆動集積回路5と同様である。相違点は、第1実施形態ではCMADS入力回路としてCMADS受信回路12とシリアルパラレル変換回路13のみを備えていたのに対して、本実施形態は、CMADSバスを受信するCMADS受信回路31と、シリアルパラレル変換回路13に加えてCMADS送信回路32を備えている点である。本実施形態では、CMADSバスを介して入力した画像信号DAT等をCMADS受信回路31で電源電圧VDDレベルのCMOS振幅の信号に増幅してシリアルパラレル変換回路に送出するとともに、一旦電源電圧VDDレベルのCMOS振幅に変換した画像データDAT等の信号をCMADS送信回路32により再びCMADS信号に変換して次段の信号線駆動集積回路に送出する。
【0039】
図5(a)の信号側駆動集積回路の配置接続図を参照して第2実施形態におけるインタフェースの説明をする。画像データDATおよび信号側制御信号CON2が、表示装置制御部3のCMADS送信回路10からCMADSバスを通じて信号線駆動集積回路30−1のCMADS受信回路31へ転送され、電源電圧VDDレベルのCMOS振幅の信号に増幅される。受信されたデータは、信号線駆動集積回路30−1の内部回路14にて必要なデータであればシリアルパラレル変換回路13へ取り込まれる。必要なデータでなければ、信号線駆動集積回路30−1内のCMADS送信回路32でCMADS振幅の信号に再変換し、隣接して配置された次の信号線駆動集積回路30−2へデータを転送する。以後に続く信号線駆動回路30−2〜30−6は、信号線駆動回路30−1と同様のインタフェース構造であり、同様に動作してデータ転送が行われる。
【0040】
本形態形態では、第1実施形態の信号線駆動集積回路5の内部の配線負荷の影響等により多数の信号線駆動集積回路のCMADS受信回路に一括してCMADSバスを接続すると正常に動作しなくなる危険性がある場合に、第2実施形態の信号線駆動集積回路30を用いてCMADSバスにおいて信号レベルを強化して次段に送信することにより、安定で信頼度の高いデータ転送を行うことができる。第2実施形態の使用法として、勿論、図5(a)のように第2実施形態の信号線駆動集積回路30のみを用いて直列接続してもよいが、図5(b)のように、第1実施形態の信号線駆動集積回路5の所定段数の接続毎に第2実施形態の信号線駆動集積回路30を置換挿入するようにしてもよい。このようにすることにより1個のCMADS送信装置に対するCMADS受信装置の個数を所定数以下に制限できるので、CMADSバスの信号レベルを強化してデータ転送の信頼性を高めると同時に、CMADS伝送方式の特徴である並列受信を有効利用して液晶表示装置に搭載されるCMADS送信回路・受信回路の個数の増加を抑制できるため、図5(a)に比較して消費電力を低減することが可能となる。
【0041】
なお、本実施例においても、図3(a)と同様に信号線駆動チップをパッケージに組み込んだ信号線駆動集積回路としてもよく、または、図3(b)と同様に信号線駆動チップそのものが液晶表示装置のプリント基板に直接に実装する信号線駆動集積回路としてもよい。
【0042】
次に、本発明の第3実施形態について説明する。図6は、本発明の第3実施形態の信号線駆動集積回路40の内部模式図である。左辺のデータdj(jは1〜n)を入力する端子と、これと対応する右辺のデータdjを出力する端子とは、左辺のデータdjを入力する端子と下辺との距離と、右辺のデータdjを出力する端子と下辺との距離とが等しくなるようにして配置されていることは第1実施形態の信号線駆動集積回路5および第2実施形態の信号線駆動集積回路30と同様である。第1実施形態の信号線駆動集積回路5との相違点は、本実施形態では、各信号線駆動集積回路毎に貫通して配置されているCMADSバスの入り口に第1のCMADS受信回路41aおよび第1のCMADS送信回路42aを対にして設置し、CMADSバスの出口に第2のCMADS受信回路41bおよび第2のCMADS送信回路42bを対にして設置している点である。
【0043】
次に、第3実施形態におけるインターフェイスについて説明する。画像データ信号DATおよび信号側制御信号CON2が、CMADSバスを通して信号線駆動集積回路40に送信され第1のCMADS受信回路41aで受信される。受信されたデータは、第1のCMADS送信回路41bにより再度CMADS振幅の信号に変換され、信号線駆動集積回路40の内部のCMADSバスを通して伝送される。信号線駆動集積回路40の内部回路14に必要なデータであれば、第3のCMADS受信回路41cへ取り込まれ、必要でないデータは、信号線駆動集積回路40の出口にある第2のCMADS受信回路41bへ送信される。第2のCMADS受信回路41bで受信されたデータは、第2のCMADS送信回路42bによりCMADS振幅の信号に再々度変換され、次段の信号線駆動集積回路(図示せず)へデータが送信される。
【0044】
本実施形態も、第2実施形態の信号線駆動集積回路30と同様に、第1実施形態の信号線駆動集積回路5の内部の配線負荷の影響等により多数の信号線駆動集積回路のCMADS受信回路に一括してCMADSバスを接続すると正常に動作しなくなる危険性がある場合に、第1実施形態の信号線駆動集積回路5に換えて使用することにより、安定で信頼度の高いデータ転送を行うことができる。本実施形態では、外部から入力したCMADS振幅の信号を一旦増幅してからすぐに再変換して内部CMADSバスにのせているので、信号線駆動集積回路内部の配線負荷の影響に対して第2の実施形態よりさらに安定となる。また、第3実施形態の信号線駆動集積回路40も、図5(a)と同様に、信号線駆動集積回路40のみを直列接続して用いてもよいが、図5(b)と同様に、第1実施形態の信号線駆動集積回路5の所定段数の接続毎に信号線駆動集積回路40を置換挿入することによりCMADSバスの信号レベルを強化してデータ転送の信頼性を高めると同時に消費電力を低減することが可能となる。
【0045】
なお、本実施形態においても、図3(a)と同様に信号線駆動チップをパッケージに組み込んだ信号線駆動集積回路としてもよく、または、図3(b)と同様に信号線駆動チップそのものが液晶表示装置のプリント基板に直接に実装する信号線駆動集積回路としてもよい。
【0046】
次に、本発明の第4実施形態について説明する。左辺のデータdj(jは1〜nの正整数)を入力する端子と、これと対応する右辺のデータdjを出力する端子とは、左辺のデータdjを入力する端子と下辺との距離と、右辺のデータdjを出力する端子と下辺との距離とが等しくなるようにして配置されていることは第1実施形態の信号線駆動集積回路5、第2実施形態の信号線駆動集積回路30および第3実施形態の信号線駆動集積回路40と同様である。図7は、本発明の第4実施形態の信号線駆動集積回路50の内部模式図である。信号線駆動集積回路50は、第2実施形態の信号線駆動集積回路30と第3実施形態の信号線駆動集積回路40とを重ね合わせた形態を持っている。すなわち、信号線駆動集積回路40と同様に、CMADSバスの入り口に第1のCMADS受信回路51aおよび第1のCMADS送信回路52aを対にして設置し、CMADSバスの出口に第2のCMADS受信回路51bおよび第2のCMADS送信回路52bを対にして設置するとともに、信号線駆動集積回路30と同様に、第1の内部CMADSバスから受信する第3のCMADS受信回路51cと第2の内部CMADSバスに送信する第3のCMADS送信回路52cとを備えている。第1のCMADS送信回路52aから第1の内部CMADSバスにより転送されたCMADS振幅の信号を第3のCMADS受信回路51cによりCMOS振幅の信号に増幅してシリアルパラレル変換回路13に供給し、また、第3のCMADS送信回路52cによりこのCMOS振幅の信号を再度CMADS振幅の信号に変換して第2の内部CMADSバスを通じて第2のCMADS受信回路51bに供給する。
【0047】
本実施形態も、第1実施形態の信号線駆動集積回路5の内部の配線負荷の影響等により多数の信号線駆動集積回路のCMADS受信回路に一括してCMADSバスを接続すると正常に動作しなくなる危険性がある場合に、第1実施形態の信号線駆動集積回路5に換えて使用することにより、安定で信頼度の高いデータ転送を行うことができ、第3実施形態と同様に、信号線駆動集積回路内部の配線負荷の影響に対しては第2の実施形態よりさらに安定性を向上できる。また、第4実施形態の信号線駆動集積回路50も、図5(a)と同様に、信号線駆動集積回路50のみを直列接続して用いてもよいが、図5(b)と同様に、第1実施形態の信号線駆動集積回路5の所定段数の接続毎に信号線駆動集積回路50を置換挿入することによりCMADSバスの信号レベルを強化してデータ転送の信頼性を高めると同時に消費電力を低減することが可能となる。
【0048】
なお、本実施例においても、図3(a)と同様に信号線駆動チップをパッケージに組み込んだ信号線駆動集積回路としてもよく、または、図3(b)と同様に信号線駆動チップそのものが液晶表示装置のプリント基板に直接に実装する信号線駆動集積回路としてもよい。
【0049】
以上は、信号線駆動集積回路にCMADSバスを貫通させてプリント基板上の配線領域を低減する技術を液晶表示装置に適用した例であるが、本発明はこれに限定されるものでなく、例えば、MPUチップ、メモリチップ、ペリフェラルチップ等を有するマイクロコンピュータにおいて、転送データをパラレルシリアル変換するとともにCMADS振幅の信号とし、各チップ間をCMADSバスが貫通するように配置して結合することにより、高信頼性で高速のマイクロコンピュータを実現できるものである。
【0050】
【発明の効果】
以上のように、CMADSバスを用いることにより画像データ等の信号を伝送するバス配線の本数を削減して信号線駆動集積回路における信号線駆動出力の外部出力端子が配置される辺と垂直方向の辺から入力できるようにするとともに、信号線駆動集積回路のそれぞれのCMADS外部入力端子と対応する外部出力端子とを信号線駆動出力の外部出力端子が配置される辺からの距離が同一になるように配置して、実質的にCMADSバス配線が信号線駆動集積回路を貫通するように設けたので、これまで配線ピッチが大きいプリント基板上に配置されていたバス配線を配線ピッチの小さい集積回路チップ内部に収納することが可能となり、プリント基板が小型化でき、高速高精細の液晶表示装置を第2の従来例で実現できる限界よりも更に小型化することが可能となった。
【図面の簡単な説明】
【図1】本発明の液晶表示装置の概略構成図である。
【図2】本発明の第1の実施形態の信号線駆動集積回路の内部ブロックと表示装置制御部および隣接する信号線駆動集積回路との接続を模式的に示した図である。
【図3】第1実施形態の信号線駆動集積回路のレイアウトの模式図であり、(a)は、パッケージに実装した例であり、(b)は、チップを直接に液晶表示装置の基板に実装する例である。
【図4】本発明の第2実施形態の信号線駆動集積回路の内部模式図である。
【図5】第2実施形態の信号側駆動集積回路の配置接続図である。
【図6】本発明の第3実施形態の信号線駆動集積回路の内部模式図である。
【図7】本発明の第4実施形態の信号線駆動集積回路の内部模式図である。
【図8】従来の液晶表示装置の概略構成図である。
【図9】信号線駆動集積回路の内部模式図である。
【図10】CMADS回路の回路図である。
【符号の説明】
1 液晶表示装置
2 液晶パネル
3 表示装置制御部
4 走査線駆動部
5,30,40,50 信号線駆動集積回路
10,32,42a,42b,52a,52b,52c CMADS送信回路
11 CMADS入力回路
12,31,41a,41b,51a,51b,51c CMADS受信回路
13 シリアルパラレル変換回路
14 内部回路
21a,21b 信号線駆動チップ
22,24 パッド
23 端子
CON1,CON2 信号側制御信号
DAT 画像データ
SO 信号線駆動出力

Claims (21)

  1. 相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介してシリアルデータを受信しシリアルパラレル変換して内部回路に供給し信号処理する半導体集積回路であって、複数のCMADSバス入力用端子と、CMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して内部CMADSバス配線に出力する第1のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力して増幅しシリアルパラレル変換回路に出力する第3のCMADS受信回路とを備えることを特徴とする半導体集積回路。
  2. 相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介してシリアルデータを受信しシリアルパラレル変換して内部回路に供給し信号処理する半導体集積回路であって、半導体集積回路の平面視における1辺である第1の辺に沿って配置された複数のCMADSバス入力用端子と、第1の辺に対向する第2の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して内部CMADSバス配線に出力する第1のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力して増幅しシリアルパラレル変換回路に出力する第3のCMADS受信回路とを備えることを特徴とする半導体集積回路。
  3. 前記CMADSバス入力用端子が配置される辺に対して垂直方向の1辺を基準辺としCMADSバス入力用端子から基準辺までの距離が該CMADS入力用端子に対応するCMADSバス出力用端子から基準辺までの距離と等しくして配置されていることを特徴とする請求項記載の半導体集積回路。
  4. 前記内部CMADSバス配線が内部回路を迂回して配置されていることを特徴とする請求項または記載の半導体集積回路。
  5. 半導体集積回路はパッケージに実装されていて前記CMADSバス入力用端子および前記CMADSバス出力用端子がパッケージのリードであることを特徴とする請求項または記載の半導体集積回路。
  6. 半導体集積回路はプリント基板に直接に実装されるチップであり、前記CMADSバス入力用端子および前記CMADSバス出力用端子がチップに設けられたパッドであること特徴とする請求項または記載の半導体集積回路。
  7. 相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する半導体集積回路であって、半導体集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して内部CMADSバス配線に出力する第1のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力して増幅しシリアルパラレル変換回路に出力する第3のCMADS受信回路とを備えることを特徴とする半導体集積回路。
  8. 相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介してシリアルデータを受信しシリアルパラレル変換して内部回路に供給し信号処理する半導体集積回路であって、複数のCMADSバス入力用端子と、CMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、第1の内部CMADSバス配線と、第2の内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第1の内部CMADSバス配線に出力する第1のCMADS送信回路と、第2の内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、第1の内部CMADSバス配線からCMADS振幅の信号を入力して増幅しシリアルパラレル変換回路に出力する第3のCMADS受信回路と、第3のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第2の内部CMADSバス配線に出力する第3のCMADS送信回路とを備えることを特徴とする半導体集積回路。
  9. 相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介してシリアルデータを受信しシリアルパラレル変換して内部回路に供給し信号処理する半導体集積回路であって、半導体集積回路の平面視における1辺である第1の辺に沿って配置された複数のCMADSバス入力用端子と、第1の辺に対向する第2の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、第1の内部CMADSバス配線と、第2の内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第1の内部CMADSバス配線に出力する第1のCMADS送信回路と、第2の内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、第1の内部CMADSバス配線からCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力する第3のCMADS受信回路と、第3のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第2の内部CMADSバス配線に出力する第3のCMADS送信回路とを備えることを特徴とする半導体集積回路。
  10. 前記CMADSバス入力用端子が配置される辺に対して垂直方向の1辺を基準辺としCMADSバス入力用端子から基準辺までの距離が該CMADS入力用端子に対応するCMADSバス出力用端子から基準辺までの距離と等しくして配置されていることを特徴とする請求項記載の半導体集積回路。
  11. 前記内部CMADSバス配線が内部回路を迂回して配置されていることを特徴とする請求項または10記載の半導体集積回路。
  12. 半導体集積回路はパッケージに実装されていて前記CMADSバス入力用端子および前記CMADSバス出力用端子がパッケージのリードであることを特徴とする請求項10または11記載の半導体集積回路。
  13. 半導体集積回路はプリント基板に直接に実装されるチップであり、前記CMADSバス入力用端子および前記CMADSバス出力用端子がチップに設けられたパッドであること特徴とする請求項10または11記載の半導体集積回路。
  14. 相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する半導体集積回路であって、半導体集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、第1の内部CMADSバス配線と、第2の内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第1の内部CMADSバス配線に出力する第1のCMADS送信回路と、第2の内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、第1の内部CMADSバス配線からCMADS振幅の信号を入力して増幅しシリアルパラレル変換回路に出力する第3のCMADS受信回路と、第3のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第2の内部CMADSバス配線に出力する第3のCMADS送信回路とを備えることを特徴とする半導体集積回路。
  15. 相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、CMADSバス入力用端子と対応するCMADSバス出力用端子とを接続する内部CMADSバス配線と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力するCMADS受信回路とを有する液晶パネルの信号線駆動用半導体集積回路を、それぞれの信号線駆動用半導体集積回路の第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにしてm個(m≧2の正整数)配列して備え、第i(iは1からm−1までの正整数)番目の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続したことを特徴とする液晶表示装置。
  16. 相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、CMADSバス入力用端子のそれぞれに接続した第1の内部CMADSバス配線と、CMADSバス出力用端子のそれぞれに接続した第2の内部CMADSバス配線と、第1の内部CMADSバス配線のCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力するCMADS受信回路と、CMADS受信回路の出力を入力してCMADS振幅の信号に変換し第2の内部CMADSバス配線に出力するCMADS送信回路とを有する液晶パネルの信号線駆動用半導体集積回路を、それぞれの信号線駆動用半導体集積回路の第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにしてm個(m≧2の正整数)配列して備え、第i(iは1からm−1までの正整数)番目の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続したことを特徴とする液晶表示装置。
  17. 相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、CMADSバス入力用端子と対応するCMADSバス出力用端子とを接続する内部CMADSバス配線と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力するCMADS受信回路とを有する第1の信号線駆動用半導体集積回路と、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、CMADSバス入力用端子のそれぞれに接続した第1の内部CMADSバス配線と、CMADSバス出力用端子のそれぞれに接続した第2の内部CMADSバス配線と、第1の内部CMADSバス配線のCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力するCMADS受信回路と、CMADS受信回路の出力を入力してCMADS振幅の信号に変換し第2の内部CMADSバス配線に出力するCMADS送信回路とを有する第2の信号線駆動用半導体集積回路とを備え、第1の信号線駆動用半導体集積回路の所定の個数毎に第2の信号線駆動用半導体集積回路を置換挿入して計m個(m≧2の正整数)の信号線駆動用半導体集積回路をそれぞれの第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにして配列し、第i(iは1からm−1までの正整数)番目の第1または第2の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の第1または第2の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続したことを特徴とする液晶表示装置。
  18. 相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して内部CMADSバス配線に出力する第1のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力する第3のCMADS受信回路とを有する液晶パネルの信号線駆動用半導体集積回路を、それぞれの信号線駆動用半導体集積回路の第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにしてm個(m≧2の正整数)配列して備え、第i(iは1からm−1までの正整数)番目の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続したことを特徴とする液晶表示装置。
  19. 相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、CMADSバス入力用端子と対応するCMADSバス出力用端子とを接続する内部CMADSバス配線と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力するCMADS受信回路とを有する第1の信号線駆動用半導体集積回路と、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して内部CMADSバス配線に出力する第1のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力する第3のCMADS受信回路とを有する第2の信号線駆動用半導体集積回路とを備え、第1の信号線駆動用半導体集積回路の所定の個数毎に第2の信号線駆動用半導体集積回路を置換挿入して計m個(m≧2の正整数)の信号線駆動用半導体集積回路をそれぞれの第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにして配列し、第i(iは1からm−1までの正整数)番目の第1または第2の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の第1または第2の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続したことを特徴とする液晶表示装置。
  20. 相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、第1の内部CMADSバス配線と、第2の内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第1の内部CMADSバス配線に出力する第1のCMADS送信回路と、第2の内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、第1の内部CMADSバス配線からCMADS振幅の信号を入力して増幅しシリアルパラレル変換回路に出力する第3のCMADS受信回路と、第3のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第2の内部CMADSバス配線に出力する第3のCMADS送信回路とを有する液晶パネルの信号線駆動用半導体集積回路を、それぞれの信号線駆動用半導体集積回路の第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにしてm個(m≧2の正整数)配列して備え、第i(iは1からm−1までの正整数)番目の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続したことを特徴とする液晶表示装置。
  21. 相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、CMADSバス入力用端子と対応するCMADSバス出力用端子とを接続する内部CMADSバス配線と、内部CMADSバス配線からCMADS振幅の信号を入力し増幅してシリアルパラレル変換回路に出力するCMADS受信回路とを有する第1の信号線駆動用半導体集積回路と、相補の小振幅信号対からなるCMADS信号線対を複数含むCMADSバスを介して画像データを受信しシリアルパラレル変換して内部回路に供給し信号処理して液晶パネルの信号線駆動出力を出力する集積回路であって、集積回路の平面視における1辺である第1の辺に沿って配置された複数の信号線駆動出力用端子と、第1の辺に対して垂直方向の第2の辺に沿って配置された複数のCMADSバス入力用端子と、第2の辺に対向する第3の辺に沿って配置されCMADSバス入力用端子のそれぞれに対応して設けられた複数のCMADSバス出力用端子と、第1の内部CMADSバス配線と、第2の内部CMADSバス配線と、CMADSバス入力用端子からCMADS振幅の信号を入力し増幅して出力する第1のCMADS受信回路と、第1のCMADS受信回路に隣接して設置され第1のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第1の内部CMADSバス配線に出力する第1のCMADS送信回路と、第2の内部CMADSバス配線からCMADS振幅の信号を入力し増幅して出力する第2のCMADS受信回路と、第2のCMADS受信回路に隣接して設置され第2のCMADS受信回路の出力を入力しCMADS振幅の信号に変換してCMADS出力用端子に出力する第2のCMADS送信回路と、第1の内部CMADSバス配線からCMADS振幅の信号を入力して増幅しシリアルパラレル変換回路に出力する第3のCMADS受信回路と、第3のCMADS受信回路の出力を入力しCMADS振幅の信号に変換して第2の内部CMADSバス配線に出力する第3のCMADS送信回路とを有する第2の信号線駆動用半導体集積回路とを備え、第1の信号線駆動用半導体集積回路の所定の個数毎に第2の信号線駆動用半導体集積回路を置換挿入して計m個(m≧2の正整数)の信号線駆動用半導体集積回路をそれぞれの第1の辺が液晶パネルの信号線入力側の辺と平行に相対するようにして配列し、第i(iは1からm−1までの正整数)番目の第1または第2の信号線駆動用半導体集積回路のCMADSバス出力用端子を第(i+1)番目の第1または第2の信号線駆動用半導体集積回路の対応するCMADSバス入力用端子にそれぞれ接続したことを特徴とする液晶表示装置。
JP2001250448A 2001-08-21 2001-08-21 半導体集積回路および液晶表示装置 Expired - Fee Related JP4907797B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2001250448A JP4907797B2 (ja) 2001-08-21 2001-08-21 半導体集積回路および液晶表示装置
US10/201,969 US7193597B2 (en) 2001-08-21 2002-07-25 Semiconductor integrated circuit and liquid crystal display device
TW91118237A TW575863B (en) 2001-08-21 2002-08-13 Semiconductor integrated circuit and liquid crystal display device
KR1020020049280A KR100753624B1 (ko) 2001-08-21 2002-08-20 반도체집적회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001250448A JP4907797B2 (ja) 2001-08-21 2001-08-21 半導体集積回路および液晶表示装置

Publications (2)

Publication Number Publication Date
JP2003060061A JP2003060061A (ja) 2003-02-28
JP4907797B2 true JP4907797B2 (ja) 2012-04-04

Family

ID=19079263

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001250448A Expired - Fee Related JP4907797B2 (ja) 2001-08-21 2001-08-21 半導体集積回路および液晶表示装置

Country Status (4)

Country Link
US (1) US7193597B2 (ja)
JP (1) JP4907797B2 (ja)
KR (1) KR100753624B1 (ja)
TW (1) TW575863B (ja)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW567459B (en) * 2002-10-22 2003-12-21 Hannstar Display Corp Driving chip, serial differential signal circuit, driving circuit of liquid crystal display, and method of receiving differential signal transmitted from bus
KR100864501B1 (ko) * 2002-11-19 2008-10-20 삼성전자주식회사 액정 표시 장치
JP4443140B2 (ja) * 2003-04-25 2010-03-31 株式会社 日立ディスプレイズ 液晶表示装置
TWI273542B (en) * 2003-10-21 2007-02-11 Au Optronics Corp Cascade driver circuit for liquid crystal display
JP4492928B2 (ja) * 2003-12-08 2010-06-30 ルネサスエレクトロニクス株式会社 データ伝送装置
KR100604829B1 (ko) * 2004-01-14 2006-07-28 삼성전자주식회사 디스플레이 장치
TWI352542B (en) * 2004-02-17 2011-11-11 Hon Hai Prec Ind Co Ltd Apparatus and method for adjusting brightness and
KR101032947B1 (ko) * 2004-03-18 2011-05-09 삼성전자주식회사 표시 장치 및 그 구동 장치
JP4567356B2 (ja) 2004-03-31 2010-10-20 ルネサスエレクトロニクス株式会社 データ転送方法および電子装置
JP4809590B2 (ja) 2004-03-31 2011-11-09 エーユー オプトロニクス コーポレイション 電子装置
TWI240110B (en) * 2004-07-15 2005-09-21 Au Optronics Corp A liquid crystal display and method thereof
US20060120202A1 (en) * 2004-11-17 2006-06-08 Yang Wan Kim Data driver chip and light emitting display
KR100600314B1 (ko) * 2004-11-17 2006-07-18 삼성에스디아이 주식회사 발광 표시 장치 및 그것의 데이터 구동 칩
JP4846244B2 (ja) * 2005-02-15 2011-12-28 ルネサスエレクトロニクス株式会社 半導体装置
JP2006317615A (ja) * 2005-05-11 2006-11-24 Toshiba Matsushita Display Technology Co Ltd 表示装置
JP4920204B2 (ja) * 2005-06-24 2012-04-18 富士電機株式会社 半導体装置
TWI284872B (en) * 2005-11-22 2007-08-01 Chi Mei Optoelectronics Corp Flat panel display having a data transfer interface with multi-channels and image transfer method thereof
TW200737109A (en) * 2006-03-30 2007-10-01 Au Optronics Corp Display module
US7933315B2 (en) * 2006-08-15 2011-04-26 Analog Devices, Inc. Spread spectrum communication and synchronization
TW200826018A (en) * 2006-10-12 2008-06-16 Ntera Inc Distributed display apparatus
JP4305496B2 (ja) * 2006-11-22 2009-07-29 セイコーエプソン株式会社 集積回路装置及び電子機器
JP4800260B2 (ja) * 2007-05-31 2011-10-26 ルネサスエレクトロニクス株式会社 表示パネル駆動用半導体集積回路装置
JP2009032714A (ja) * 2007-07-24 2009-02-12 Renesas Technology Corp 半導体集積回路、表示装置及び電子回路
US7892253B2 (en) * 2007-08-28 2011-02-22 Phil Durango, Llc Tourniquet and method of use
JP5467568B2 (ja) * 2008-04-01 2014-04-09 株式会社ジャパンディスプレイ 電気光学装置、電子機器および電気光学装置の駆動方法
KR101580897B1 (ko) * 2008-10-07 2015-12-30 삼성전자주식회사 디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 장치
JP5410848B2 (ja) * 2009-06-11 2014-02-05 ルネサスエレクトロニクス株式会社 表示装置
JP2011059492A (ja) * 2009-09-11 2011-03-24 Renesas Electronics Corp 表示装置のソースドライバ及びその制御方法
TWI518653B (zh) 2010-12-17 2016-01-21 聯詠科技股份有限公司 時序控制器、源極驅動裝置、面板驅動裝置、顯示器裝置及驅動方法
CN102693707B (zh) * 2011-03-22 2014-11-05 联咏科技股份有限公司 显示装置与其驱动方法
CN103177682B (zh) * 2013-03-26 2015-05-13 京东方科技集团股份有限公司 一种显示驱动电路及其驱动方法、显示装置
KR102304807B1 (ko) * 2014-08-18 2021-09-23 엘지디스플레이 주식회사 액정표시장치
US9812059B2 (en) * 2015-07-13 2017-11-07 Sct Technology, Ltd. Display device, method for transmitting data packet, and LED system
US9747872B2 (en) * 2015-07-13 2017-08-29 Sct Technology, Ltd. LED display device and method for operating the same
US9704430B2 (en) * 2015-07-13 2017-07-11 Sct Technology, Ltd. LED display device and method for operating the same
CN207458548U (zh) * 2016-12-06 2018-06-05 广州硅芯电子科技有限公司 Led显示装置
US10593256B2 (en) 2018-03-22 2020-03-17 Sct Ltd. LED display device and method for operating the same

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0611683A (ja) * 1992-06-25 1994-01-21 Seiko Epson Corp 集積回路相互の結線構造及び電子光学装置及び電子印字装置
JPH07212692A (ja) * 1994-01-25 1995-08-11 Casio Comput Co Ltd 液晶表示装置
JP3200536B2 (ja) * 1995-05-23 2001-08-20 松下電器産業株式会社 液晶表示装置および液晶駆動用ic
JP3416045B2 (ja) 1997-12-26 2003-06-16 株式会社日立製作所 液晶表示装置
JPH11242463A (ja) * 1998-02-25 1999-09-07 Hitachi Ltd 液晶表示装置及び液晶制御回路
US6940496B1 (en) * 1998-06-04 2005-09-06 Silicon, Image, Inc. Display module driving system and digital to analog converter for driving display
AU4422799A (en) * 1998-06-04 1999-12-20 Silicon Image, Inc. Display module driving system and digital to analog converter for driving display
KR100313243B1 (ko) * 1998-12-31 2002-06-20 구본준, 론 위라하디락사 데이터 전송 장치 및 그 방법
JP2001053598A (ja) * 1999-08-16 2001-02-23 Nec Corp インターフェイス回路、該インターフェイス回路を備えた電子機器及び通信システム
JP3508837B2 (ja) * 1999-12-10 2004-03-22 インターナショナル・ビジネス・マシーンズ・コーポレーション 液晶表示装置、液晶コントローラ、ビデオ信号伝送方法
JP5541534B2 (ja) * 2011-09-06 2014-07-09 日立オートモティブシステムズ株式会社 内燃機関の制御装置

Also Published As

Publication number Publication date
US7193597B2 (en) 2007-03-20
KR100753624B1 (ko) 2007-08-30
JP2003060061A (ja) 2003-02-28
TW575863B (en) 2004-02-11
KR20030017361A (ko) 2003-03-03
US20030038771A1 (en) 2003-02-27

Similar Documents

Publication Publication Date Title
JP4907797B2 (ja) 半導体集積回路および液晶表示装置
US20050264586A1 (en) Display device
KR101451796B1 (ko) 표시장치
US20080204434A1 (en) Display Device
JP4099991B2 (ja) 表示ドライバ及びそれを使用した表示装置
KR100878274B1 (ko) 표시 장치
US8159431B2 (en) Electrooptic device and electronic apparatus
US11062643B2 (en) Data driver including noise shielding lines and display apparatus having the same
US20050184978A1 (en) Signal driving system for a display
US6982694B2 (en) Source driver
US7737929B2 (en) Display device having low voltage differential signal lines overlapping drive circuits
US7289092B2 (en) Liquid-crystal driver and liquid-crystal display
KR100520860B1 (ko) 표시 장치용 구동 장치
JP2000250490A (ja) 液晶表示装置
US7102611B2 (en) Chip-on-glass type liquid crystal display
US20080116933A1 (en) Integrated circuit device and electronic instrument
CN109767695B (zh) 一种显示装置及其老化方法
JP2006072289A (ja) 駆動ユニット及びこれを有する表示装置
JP5825468B2 (ja) 画像表示装置及び該画像表示装置に用いられる伝送信号制御方法
US7274359B2 (en) Display device and circuit board therefor including interconnection for signal transmission
JP4698953B2 (ja) 表示装置
JP3200536B2 (ja) 液晶表示装置および液晶駆動用ic
JP2006023589A (ja) 液晶表示装置
KR100759980B1 (ko) 액정 표시 장치
US20060028265A1 (en) Device for generating a gamma correction voltage and display ultilizing the same

Legal Events

Date Code Title Description
RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20070705

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080717

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20100421

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20111014

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111018

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111214

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120110

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120112

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150120

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4907797

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees