CN113744638A - 显示面板、显示装置及驱动显示面板的方法 - Google Patents

显示面板、显示装置及驱动显示面板的方法 Download PDF

Info

Publication number
CN113744638A
CN113744638A CN202110577367.XA CN202110577367A CN113744638A CN 113744638 A CN113744638 A CN 113744638A CN 202110577367 A CN202110577367 A CN 202110577367A CN 113744638 A CN113744638 A CN 113744638A
Authority
CN
China
Prior art keywords
gate line
gate
line
lines
gate lines
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110577367.XA
Other languages
English (en)
Inventor
申东熹
李根虎
李龙熙
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN113744638A publication Critical patent/CN113744638A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0278Details of driving circuits arranged to drive both scan and data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes

Abstract

公开了显示面板、显示装置及驱动显示面板的方法,该显示面板包括多个块。块包括在第一方向上延伸的多条第一栅极线和在不同于第一方向的第二方向上延伸的多条第二栅极线。在块中,第一栅极线一对一地连接到对应的第二栅极线。设置在块的第一区域中的第二栅极线一对一地连接到多条第一栅极线中的奇数编号的第一栅极线。设置在块的第二区域中的第二栅极线一对一地连接到多条第一栅极线中的偶数编号的第一栅极线。

Description

显示面板、显示装置及驱动显示面板的方法
技术领域
本发明构思的实施方式涉及显示面板,包括显示面板的显示装置以及使用显示装置驱动显示面板的方法。更具体地,本发明构思的实施方式涉及减小边框宽度并提高显示质量的显示面板、包括显示面板的显示装置以及使用显示装置驱动显示面板的方法。
背景技术
通常,显示装置包括显示面板和显示面板驱动器。显示面板包括栅极线和数据线。显示面板驱动器包括驱动控制器、栅极驱动器和数据驱动器。
通常,栅极驱动器设置在显示面板的侧部处,并且栅极线在显示面板中在水平方向上延伸。数据驱动器设置在显示面板的上部或下部处,并且数据线在显示面板中在垂直方向上延伸。
由于栅极驱动器,显示面板的侧部的边框宽度可能增加。此外,栅极驱动器和数据驱动器被独立地制造并且接合,使得显示装置的制造成本可能增加。
发明内容
本发明构思的实施方式提供了显示面板,其减小了显示装置的边框宽度,并且在具有减小的边框宽度的结构中减小了栅极信号的传播延迟,以提高显示面板的显示质量。
本发明构思的实施方式还提供了包括显示面板的显示装置。
本发明构思的实施方式还提供了使用显示装置驱动显示面板的方法。
在根据本发明构思的显示面板的实施方式中,显示面板包括多个块。块包括在第一方向上延伸的多条第一栅极线和在不同于第一方向的第二方向上延伸的多条第二栅极线。在块中,第一栅极线一对一地连接到对应的第二栅极线。块被划分成第一区域和第二区域。设置在块的第一区域中的第二栅极线一对一地连接到多条第一栅极线中的奇数编号的第一栅极线。设置在块的第二区域中的第二栅极线一对一地连接到多条第一栅极线中的偶数编号的第一栅极线。
在实施方式中,块还可以包括在第二方向上延伸的多条数据线。
在实施方式中,第一栅极线可以设置在第一层上。第二栅极线和数据线可以设置在不同于第一层的第二层上。第一栅极线可以通过接触孔连接到对应的第二栅极线。
在实施方式中,两条相邻的第二栅极线之间可以设置有三条数据线或六条数据线。
在实施方式中,通过在第一区域中将第一栅极线和对应的第二栅极线被连接处的点进行连接而产生的第一虚拟线以及通过在第二区域中将第一栅极线和对应的第二栅极线被连接处的点进行连接而产生的第二虚拟线可以形成V形。
在实施方式中,多条第一栅极线包括第一条第一栅极线至第2N条第一栅极线,多条第二栅极线包括第一条第二栅极线至第2N条第二栅极线,并且N是等于或大于2的整数,在第一区域中,第一条第二栅极线可以连接到第一条第一栅极线,第二条第二栅极线可以连接到第三条第一栅极线,第N-1条第二栅极线可以连接到第2N-3条第一栅极线,并且第N条第二栅极线可以连接到第2N-1条第一栅极线。在第二区域中,第N+1条第二栅极线可以连接到第2N条第一栅极线,第N+2条第二栅极线可以连接到第2N-2条第一栅极线,第2N-1条第二栅极线可以连接到第四条第一栅极线,并且第2N条第二栅极线可以连接到第二条第一栅极线。
在实施方式中,通过在第一区域中将第一栅极线和对应的第二栅极线被连接处的点进行连接而产生的第一虚拟线以及通过在第二区域中将第一栅极线和对应的第二栅极线被连接处的点进行连接而产生的第二虚拟线可以彼此平行。
在实施方式中,多条第一栅极线包括第一条第一栅极线至第2N条第一栅极线,多条第二栅极线包括第一条第二栅极线至第2N条第二栅极线,并且N是等于或大于2的整数,在第一区域中,第一条第二栅极线可以连接到第一条第一栅极线,第二条第二栅极线可以连接到第三条第一栅极线,第N-1条第二栅极线可以连接到第2N-3条第一栅极线,并且第N条第二栅极线可以连接到第2N-1条第一栅极线。在第二区域中,第N+1条第二栅极线可以连接到第二条第一栅极线,第N+2条第二栅极线可以连接到第四条第一栅极线,第2N-1条第二栅极线可以连接到第2N-2条第一栅极线,并且第2N条第二栅极线可以连接到第2N条第一栅极线。
在根据本发明构思的显示面板的实施方式中,显示面板包括多个块。块包括在第一方向上延伸的多条第一栅极线和在不同于第一方向的第二方向上延伸的多条第二栅极线。在块中,第一栅极线一对一地连接到对应的第二栅极线。块被划分成第一区域至第四区域。设置在块的第一区域中的第二栅极线一对一地连接到多条第一栅极线中的第4X-3条第一栅极线。设置在块的第二区域中的第二栅极线一对一地连接到多条第一栅极线中的第4X-1条第一栅极线。设置在块的第三区域中的第二栅极线一对一地连接到多条第一栅极线中的第4X-2条第一栅极线。设置在块的第四区域中的第二栅极线一对一地连接到多条第一栅极线中的第4X条第一栅极线。X是自然数。
在实施方式中,通过在第一区域中将第一栅极线和对应的第二栅极线被连接处的点进行连接而产生的第一虚拟线、通过在第二区域中将第一栅极线和对应的第二栅极线被连接处的点进行连接而产生的第二虚拟线、通过在第三区域中将第一栅极线和对应的第二栅极线被连接处的点进行连接而产生的第三虚拟线以及通过在第四区域中将第一栅极线和对应的第二栅极线被连接处的点进行连接而产生的第四虚拟线可形成W形。
在实施方式中,多条第一栅极线包括第一条第一栅极线至第4N条第一栅极线,多条第二栅极线包括第一条第二栅极线至第4N条第二栅极线,并且N是等于或大于2的整数,在第一区域中,第一条第二栅极线可以连接到第一条第一栅极线,第二条第二栅极线可以连接到第五条第一栅极线,第N-1条第二栅极线可以连接到第4N-7条第一栅极线,并且第N条第二栅极线可以连接到第4N-3条第一栅极线。在第二区域中,第N+1条第二栅极线可以连接到第4N-1条第一栅极线,第N+2条第二栅极线可以连接到第4N-5条第一栅极线,第2N-1条第二栅极线可以连接到第七条第一栅极线,并且第2N条第二栅极线可以连接到第三条第一栅极线。在第三区域中,第2N+1条第二栅极线可以连接到第二条第一栅极线,第2N+2条第二栅极线可以连接到第六条第一栅极线,第3N-1条第二栅极线可以连接到第4N-6条第一栅极线,并且第3N条第二栅极线可以连接到第4N-2条第一栅极线。在第四区域中,第3N+1条第二栅极线可以连接到第4N条第一栅极线,第3N+2条第二栅极线可以连接到第4N-4条第一栅极线,第4N-1条第二栅极线可以连接到第八条第一栅极线,并且第4N条第二栅极线可以连接到第四条第一栅极线。
在根据本发明构思的显示装置的实施方式中,显示装置包括显示面板、栅极驱动器和数据驱动器。显示面板配置成显示图像。栅极驱动器配置成向显示面板输出栅极信号。数据驱动器配置成向显示面板输出数据电压。显示面板包括多个块。块包括在第一方向上延伸的多条第一栅极线和在不同于第一方向的第二方向上延伸的多条第二栅极线。在块中,第一栅极线一对一地连接到对应的第二栅极线。块被划分成第一区域和第二区域。设置在块的第一区域中的第二栅极线一对一地连接到多条第一栅极线中的奇数编号的第一栅极线。设置在块的第二区域中的第二栅极线一对一地连接到多条第一栅极线中的偶数编号的第一栅极线。
在实施方式中,显示面板的块可以包括在第二方向上延伸的多条数据线。
在实施方式中,第一栅极线可以设置在第一层上。第二栅极线和数据线可以设置在不同于第一层的第二层上。第一栅极线可以通过接触孔连接到对应的第二栅极线。
在实施方式中,通过在第一区域中将第一栅极线和对应的第二栅极线被连接处的点进行连接而产生的第一虚拟线以及通过在第二区域中将第一栅极线和对应的第二栅极线被连接处的点进行连接而产生的第二虚拟线可以形成V形。
在实施方式中,多条第一栅极线包括第一条第一栅极线至第2N条第一栅极线,多条第二栅极线包括第一条第二栅极线至第2N条第二栅极线,并且N是等于或大于2的整数,在第一区域中,第一条第二栅极线可以连接到第一条第一栅极线,第二条第二栅极线可以连接到第三条第一栅极线,第N-1条第二栅极线可以连接到第2N-3条第一栅极线,并且第N条第二栅极线可以连接到第2N-1条第一栅极线。在第二区域中,第N+1条第二栅极线可以连接到第2N条第一栅极线,第N+2条第二栅极线可以连接到第2N-2条第一栅极线,第2N-1条第二栅极线可以连接到第四条第一栅极线,并且第2N条第二栅极线可以连接到第二条第一栅极线。
在实施方式中,可以将栅极信号顺序地施加到第二栅极线,使得可以在第一子帧期间扫描第一区域中的奇数编号的第一栅极线,并且可以在第一子帧之后的第二子帧期间扫描第二区域中的偶数编号的第一栅极线。
在实施方式中,可以将栅极信号交替地施加到第一区域中的第二栅极线和第二区域中的第二栅极线,使得可以顺序地扫描块中的第一栅极线。
在实施方式中,通过在第一区域中将第一栅极线和对应的第二栅极线被连接处的点进行连接而产生的第一虚拟线以及通过在第二区域中将第一栅极线和对应的第二栅极线被连接处的点进行连接而产生的第二虚拟线可以彼此平行。
在实施方式中,多条第一栅极线包括第一条第一栅极线至第2N条第一栅极线,多条第二栅极线包括第一条第二栅极线至第2N条第二栅极线,并且N是等于或大于2的整数,在第一区域中,第一条第二栅极线可以连接到第一条第一栅极线,第二条第二栅极线可以连接到第三条第一栅极线,第N-1条第二栅极线可以连接到第2N-3条第一栅极线,并且第N条第二栅极线可以连接到第2N-1条第一栅极线。在第二区域中,第N+1条第二栅极线可以连接到第二条第一栅极线,第N+2条第二栅极线可以连接到第四条第一栅极线,第2N-1条第二栅极线可以连接到第2N-2条第一栅极线,并且第2N条第二栅极线可以连接到第2N条第一栅极线。
在实施方式中,可以将栅极信号顺序地施加到第二栅极线,使得可以在第一子帧期间扫描第一区域中的奇数编号的第一栅极线,并且可以在第一子帧之后的第二子帧期间扫描第二区域中的偶数编号的第一栅极线。
在实施方式中,可以将栅极信号交替地施加到第一区域中的第二栅极线和第二区域中的第二栅极线,使得可以顺序地扫描块中的第一栅极线。
在实施方式中,显示装置还可以包括柔性电路基板。栅极驱动器可以包括栅极驱动芯片。数据驱动器可以包括第一源极驱动芯片和第二源极驱动芯片。第一源极驱动芯片、栅极驱动芯片和第二源极驱动芯片可以顺序地设置在柔性电路基板中。
在根据本发明构思的驱动显示面板的方法的实施方式中,显示面板包括多个块。块包括在第一方向上延伸的多条第一栅极线、在不同于第一方向的第二方向上延伸的多条第二栅极线以及在第二方向上延伸的多条数据线。该方法包括:向设置在显示面板的块的第一区域中的第二栅极线和设置在显示面板的块的第二区域中的第二栅极线施加栅极信号;以及向显示面板的数据线施加数据电压。在块中,第一栅极线一对一地连接到对应的第二栅极线。设置在块的第一区域中的第二栅极线一对一地连接到多条第一栅极线中的奇数编号的第一栅极线。设置在块的第二区域中的第二栅极线一对一地连接到多条第一栅极线中的偶数编号的第一栅极线。
根据显示面板、显示装置和驱动显示面板的方法,栅极驱动器和数据驱动器设置在显示面板的一侧处,使得可以减小显示面板的侧部的边框宽度。
此外,在显示面板的块的第一区域中,第一栅极线和与第一栅极线对应的第二栅极线一对一地连接,并且在块的第二区域中,第一栅极线和与第一栅极线对应的第二栅极线一对一地连接,使得可以减小显示面板的底侧部处的栅极信号的传播延迟。因此,可以提高显示面板的显示质量。
附图说明
通过参考附图详细描述本发明构思的实施方式,本发明构思的上述和其它特征及优点将变得更加明显,在附图中:
图1是示出根据本发明构思的实施方式的显示装置的框图;
图2是示出图1的显示装置的平面图;
图3是示出图1的柔性电路基板的平面图;
图4A是示出图1的显示面板的栅极线和数据线的结构的示例的平面图;
图4B是示出图1的显示面板的栅极线和数据线的结构的示例的平面图;
图4C是示出图4B的显示面板的栅极线和数据线的结构的第一层的平面图;
图4D是示出图4B的显示面板的栅极线和数据线的结构的第二层的平面图;
图5是示出根据比较实施方式的显示面板的第一栅极线和第二栅极线之间的连接的示意图;
图6是示出图5的显示面板的第一栅极线和第二栅极线之间的连接的详细图;
图7是示出图1的显示面板的第一栅极线和第二栅极线之间的连接的示意图;
图8是示出图7的第一栅极线和第二栅极线之间的连接的详细图;
图9是示出施加到图8的第二栅极线的栅极信号的示例的时序图;
图10是示出施加到图8的第二栅极线的栅极信号的另一示例的时序图;
图11是示出根据本发明构思的实施方式的显示面板的第一栅极线和第二栅极线之间的连接的示意图;
图12是示出图11的第一栅极线和第二栅极线之间的连接的详细图;
图13是示出施加到图12的第二栅极线的栅极信号的示例的时序图;
图14是示出施加到图12的第二栅极线的栅极信号的示例的时序图;
图15是示出根据本发明构思的实施方式的显示面板的第一栅极线和第二栅极线之间的连接的示意图;以及
图16是示出图15的第一栅极线和第二栅极线之间的连接的详细图。
具体实施方式
应当理解,尽管本文中可以使用术语“第一”、“第二”、“第三”等来描述各种元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应受这些术语的限制。这些术语仅用于将一个元件、组件、区域、层或部分与另一元件、组件、区域、层或部分区分开。因此,在不背离本文中的教导的情况下,以下讨论的“第一元件”、“第一组件”、“第一区域”、“第一层”或“第一部分”可以被称为第二元件、第二组件、第二区域、第二层或第二部分。本文中使用的术语仅出于描述特定实施方式的目的,而不是旨在进行限制。如本文中所使用的,单数形式“一个”、“一种”和“该”旨在包括复数形式,包括“至少之一”,除非内容另外清楚地指示。“至少之一”不应被解释为限制“一个”或“一种”。“或”意指“和/或”。如本文中所使用的,术语“和/或”包括相关联的所列项目中的一个或多个的任何和所有组合。还将理解,当在本说明书中使用时,术语“包括(comprises)”和/或“包括(comprising)”或者“包括(includes)”和/或“包括(including)”指定所陈述的特征、区域、整体、步骤、操作、元件和/或组件的存在,但不排除一个或多个其它特征、区域、整体、步骤、操作、元件、组件和/或其组的存在或添加。在下文中,将参考附图详细解释本发明构思。
图1是示出根据本发明构思的实施方式的显示装置的框图。
参考图1,显示装置包括显示面板100和显示面板驱动器。显示面板驱动器包括驱动控制器200、栅极驱动器300、伽马参考电压发生器400和数据驱动器500。
在实施方式中,例如,驱动控制器200和数据驱动器500可以整体地形成。例如,驱动控制器200、伽马参考电压发生器400和数据驱动器500可以整体地形成。至少包括整体地形成的驱动控制器200和数据驱动器500的驱动模块可以被称呼为时序控制器嵌入式数据驱动器(“TED”)。
显示面板100具有其中显示图像的显示区域和与显示区域相邻的外围区域。
显示面板100包括多条栅极线HGL和VGL、多条数据线DL以及多个像素P,多个像素P电连接到栅极线HGL和VGL以及数据线DL。第一栅极线HGL可以在第一方向D1上延伸,第二栅极线VGL可以在与第一方向D1交叉的第二方向D2上延伸,并且数据线DL可以在第二方向D2上延伸。第一栅极线HGL和第二栅极线VGL可以彼此连接。例如,第一栅极线HGL和第二栅极线VGL可以以一对一的方式连接。例如,第一栅极线HGL的数量可以与第二栅极线VGL的数量基本上相同。第一栅极线HGL可以被称为水平栅极线。第二栅极线VGL可被称为垂直栅极线。
驱动控制器200从外部装置接收输入图像数据IMG和输入控制信号CONT。输入图像数据IMG可以包括红色图像数据、绿色图像数据和蓝色图像数据。输入图像数据IMG可以包括白色图像数据。输入图像数据IMG可以包括品红色图像数据、黄色图像数据和青色图像数据。输入控制信号CONT可以包括主时钟信号和数据使能信号。输入控制信号CONT还可以包括垂直同步信号和水平同步信号。
驱动控制器200基于输入图像数据IMG和输入控制信号CONT产生第一控制信号CONT1、第二控制信号CONT2、第三控制信号CONT3和数据信号DATA。
驱动控制器200基于输入控制信号CONT产生用于控制栅极驱动器300的操作的第一控制信号CONT1,并将第一控制信号CONT1输出到栅极驱动器300。第一控制信号CONT1还可以包括垂直起动信号和栅极时钟信号。
驱动控制器200基于输入控制信号CONT产生用于控制数据驱动器500的操作的第二控制信号CONT2,并将第二控制信号CONT2输出到数据驱动器500。第二控制信号CONT2可以包括水平起动信号和负载信号。
驱动控制器200基于输入图像数据IMG产生数据信号DATA。驱动控制器200将数据信号DATA输出到数据驱动器500。
驱动控制器200基于输入控制信号CONT产生用于控制伽马参考电压发生器400的操作的第三控制信号CONT3,并将第三控制信号CONT3输出到伽马参考电压发生器400。
栅极驱动器300响应于从驱动控制器200接收到的第一控制信号CONT1而产生驱动栅极线HGL和VGL的栅极信号。栅极驱动器300将栅极信号输出到栅极线HGL和VGL。例如,栅极驱动器300可以将栅极信号顺序地输出到栅极线HGL和VGL。如图1中所示,栅极驱动器300可以设置在显示面板100的与数据驱动器500相同的一侧处。
伽马参考电压发生器400响应于从驱动控制器200接收的第三控制信号CONT3而产生伽马参考电压VGREF。伽马参考电压发生器400将伽马参考电压VGREF提供给数据驱动器500。伽马参考电压VGREF具有与数据信号DATA的电平对应的值。
在实施方式中,伽马参考电压发生器400可以设置在驱动控制器200中,或者设置在数据驱动器500中。
数据驱动器500从驱动控制器200接收第二控制信号CONT2和数据信号DATA,并从伽马参考电压发生器400接收伽马参考电压VGREF。数据驱动器500使用伽马参考电压VGREF将数据信号DATA转换为具有模拟类型的数据电压。数据驱动器500将该数据电压输出至数据线DL。
图2是示出图1的显示装置的平面图。图3是示出图1的柔性电路基板的平面图。
参考图1至图3,显示装置包括显示面板100和显示面板驱动器。显示面板驱动器可以包括印刷电路板(“PCB”)610和多个柔性电路基板(柔性印刷电路板,“FPC”)620。
柔性电路基板620的第一侧连接到显示面板100,并且柔性电路基板620的第二侧连接到印刷电路板610。柔性电路基板620的第二侧与第一侧相对。
柔性电路基板620包括柔性材料。柔性电路基板620可以覆盖显示面板100的侧表面。因此,印刷电路板610可以朝向显示面板100的后表面弯曲。
在实施方式中,例如,柔性电路基板620可以设置在显示面板100的一侧处。例如,柔性电路基板620可以设置在显示面板100的上侧处。
一个柔性电路基板620包括栅极驱动芯片和源极驱动芯片二者。因此,栅极驱动芯片和源极驱动芯片相对于显示面板100设置在相同的侧处。
印刷电路板610可以包括驱动控制器200。
如图3中所示,栅极驱动器300可以包括栅极驱动芯片GIC。数据驱动器500可以包括第一源极驱动芯片SIC1和第二源极驱动芯片SIC2。
在实施方式中,例如,第一源极驱动芯片SIC1、栅极驱动芯片GIC和第二源极驱动芯片SIC2可以顺序地设置在柔性电路基板620中。输出由第一源极驱动芯片SIC1产生的数据电压的线和输出由栅极驱动芯片GIC产生的栅极信号的线可以在柔性电路基板620中交叉。
在实施方式中,例如,第一源极驱动芯片SIC1的第一输出信号、第二输出信号和第三输出信号可以分别通过柔性电路基板620的第一焊盘P1、第二焊盘P2和第三焊盘P3输出。栅极驱动芯片GIC的第一输出信号可以通过柔性电路基板620的第四焊盘P4输出。第一源极驱动芯片SIC1的第四输出信号、第五输出信号和第六输出信号可以分别通过柔性电路基板620的第五焊盘P5、第六焊盘P6和第七焊盘P7输出。栅极驱动芯片GIC的第二输出信号可以通过第八焊盘P8输出。
图4A是示出图1的显示面板的栅极线和数据线的结构的示例的平面图。
参考图1至图4A,第一栅极线HGL可以设置在第一层上,并且第二栅极线VGL以及数据线DL1、DL2和DL3可以设置在不同于第一层的第二层上。
第一栅极线HGL可以通过接触孔CNT连接到第二栅极线VGL。
在实施方式中,例如,三条数据线DL1、DL2和DL3设置在两条相邻的第二栅极线VGL之间。
图4B是示出图1的显示面板的栅极线和数据线的结构的示例的平面图。图4C是示出图4B的显示面板的栅极线和数据线的结构的第一层的平面图。图4D是示出图4B的显示面板的栅极线和数据线的结构的第二层的平面图。
参考图1至图3以及图4B至图4D,第一层可以是其中设置像素P的栅电极的栅极金属层,并且第二层可以是其中设置像素P的源极-漏极电极的源极-漏极金属层。
第一层可以包括第一栅极线HGL1和HGL2、存储线SL1和SL2、栅电极GE以及第二栅极子电极VGS11和VGS12。第一栅极线HGL1和HGL2可以在第一方向D1上延伸。存储线SL1和SL2可以包括在第一方向D1上延伸的延伸部分和在第二方向D2上从延伸部分突出的突出部分。
第二层可以包括第二栅极线VGL1和VGL2、数据线DL1至DL6、源电极SE和漏电极DE。第二栅极线VGL1和VGL2在第二方向D2上延伸。数据线DL1至DL6在第二方向D2上延伸。
第一条第一栅极线HGL1可以通过第一接触孔CNT11和第二接触孔CNT12连接到第一条第二栅极线VGL1。例如,第一条第一栅极线HGL1可以包括两个分支部分。第一条第一栅极线HGL1的第一分支部分可以通过第一接触孔CNT11连接到第一条第二栅极线VGL1。第一条第一栅极线HGL1的第二分支部分可以通过第二接触孔CNT12连接到第一条第二栅极线VGL1。
以相同的方式,第二条第一栅极线HGL2可以通过第三接触孔CNT21和第四接触孔CNT22连接到第二条第二栅极线VGL2。
第一条第二栅极线VGL1可以分别通过子接触孔CNTS1和CNTS2连接到设置在第一层上的第二栅极子电极VGS11和VGS12。第一条第二栅极线VGL1通过子接触孔CNTS1和CNTS2连接到第二栅极子电极VGS11和VGS12,使得可以减小第一条第二栅极线VGL1的布线电阻。
在图4B中的本实施方式中,六条数据线DL1至DL6可设置在两条相邻的第二栅极线VGL1和VGL2之间。
栅电极GE可以设置在第一栅极线HGL1和HGL2中。源电极SE可以从数据线DL1至DL6朝向栅电极GE突出。在平面图中,漏电极DE与栅电极GE重叠。漏电极DE设置成与源电极SE相邻。栅电极GE、源电极SE和漏电极DE可以形成显示面板100的开关元件。
图5是示出根据比较实施方式的显示面板的第一栅极线和第二栅极线之间的连接的示意图。图6是示出图5的显示面板的第一栅极线和第二栅极线之间的连接的详细图。
根据图5的比较实施方式的显示面板100可以包括第一块BL1、第二块BL2和第三块BL3。在块(例如,BL1)中,第一栅极线H1至H2N可一对一地连接到对应的第二栅极线V1至V2N。这里,第一栅极线的数量可以总共为2N。例如,如图6中所示,第一栅极线H1至H2N可以分别连接到第二栅极线V1至V2N。
在图5和图6中,第一栅极线H1至H2N和对应的第二栅极线V1至V2N之间的连接点表示为圆点。在图5和图6的每个块中,将第一栅极线H1至H2N和对应的第二栅极线V1至V2N被连接处的圆点进行连接的线可以示出为单条对角线。
传输到第一位置A1(其是第一块BL1中的底部中央位置)的栅极信号的传播延迟可以是与显示面板100在第二方向D2上的高度对应的传播延迟以及与第一块BL1在第一方向D1上的宽度的一半对应的传播延迟之和。由于传输到第一位置A1的栅极信号的传播延迟,可能降低设置在第一位置A1处的像素P(参考图1)的充电率,并且可能在第一位置A1处产生污点。
传输到第二位置A2(其是第三块BL3中的最右下位置)的栅极信号的传播延迟可以是与显示面板100在第二方向D2上的高度对应的传播延迟以及与第三块BL3在第一方向D1上的宽度对应的传播延迟之和。传输到第二位置A2的栅极信号的传播延迟可能是图5的结构的最坏情况。由于传输到第二位置A2的栅极信号的传播延迟,可能降低设置在第二位置A2处的像素P(参考图1)的充电率,并且可能在第二位置A2处产生污点。
图7是示出图1的显示面板的第一栅极线和第二栅极线之间的连接的示意图。图8是示出图7的第一栅极线和第二栅极线之间的连接的详细图。
参考图1至图4D、图7和图8,显示面板100可以包括第一块BL1、第二块BL2和第三块BL3。尽管在本实施方式中显示面板100包括三个块BL1、BL2和BL3,但是本发明构思可以不限于块的此数量。
在第一块BL1中,第一栅极线H1至H2N可以以一对一的方式连接到对应的第二栅极线V1至V2N。与第一块BL1类似,在第二块BL2中,第一栅极线H1至H2N可以一对一地连接到对应的第二栅极线V1至V2N。与第一块BL1和第二块BL2类似,在第三块BL3中,第一栅极线H1至H2N可以一对一地连接到对应的第二栅极线V1至V2N。在每个块中,第一栅极线H1至H2N中的每一条可以连接到第二栅极线V1至V2N中的对应一条。这里,第一栅极线的数量可以总共为2N。
在图7和图8中,第一栅极线H1至H2N和对应的第二栅极线V1至V2N之间的连接点表示为圆点。在图7中,块BL1、BL2和BL3中的每一个可以被划分成两个区域。
在图8中,设置在块(例如,BL1)的第一区域中的第二栅极线(例如,V1至VN)可以一对一地连接到第一栅极线H1至H2N中的奇数编号的第一栅极线H1、H3、H5、H7……H2N-7、H2N-5、H2N-3和H2N-1。在图8中,设置在块(例如,BL1)的第二区域中的第二栅极线(例如,VN+1至V2N)可以一对一地连接到第一栅极线H1至H2N中的偶数编号的第一栅极线H2、H4、H6、H8……H2N-6、H2N-4、H2N-2和H2N。块(例如,BL1)的第二区域在第一方向D1上与块(例如,BL1)的第一区域相邻。第一区域可以是块的其中设置第二栅极线V1至VN的右半区域,并且第二区域可以是块的其中设置第二栅极线VN+1至V2N的左半区域。
在图7的每个块中,在第一区域中将第一栅极线和对应的第二栅极线被连接处的圆点进行连接的第一线(即,第一虚拟线)以及在第二区域中将第一栅极线和对应的第二栅极线被连接处的圆点进行连接的第二线(即,第二虚拟线)可以形成V形。
在实施方式中,例如,在图8中,在第一区域中,第一条第二栅极线V1可以连接到第一条第一栅极线H1,第二条第二栅极线V2可以连接到第三条第一栅极线H3,第N-1条第二栅极线VN-1可以连接到第2N-3条第一栅极线H2N-3,并且第N条第二栅极线VN可以连接到第2N-1条第一栅极线H2N-1。在第二区域中,第N+1条第二栅极线VN+1可以连接到第2N条第一栅极线H2N,第N+2条第二栅极线VN+2可以连接到第2N-2条第一栅极线H2N-2,第2N-1条第二栅极线V2N-1可以连接到第四条第一栅极线H4,并且第2N条第二栅极线V2N可以连接到第二条第一栅极线H2。
尽管第一区域设置在块(例如,BL1)中的左侧中,并且第二区域设置在块(例如,BL1)中的右侧中,但是本发明的构思不限于此。
在本实施方式中,传输到第一位置A1(其是第一块BL1中的底部中央位置)的栅极信号的传播延迟可以是与显示面板100在第二方向D2上的高度对应的传播延迟。因此,与传输到图5和图6的比较实施方式的第一位置A1的栅极信号的传播延迟相比,在本实施方式中,可以减小传输到第一位置A1的栅极信号的传播延迟。
在本实施方式中,传输到第二位置A2(其是第三块BL3中的最右下位置)的栅极信号的传播延迟可以是与显示面板100在第二方向D2上的高度对应的传播延迟以及与第三块BL3在第一方向D1上的宽度的一半对应的传播延迟之和。因此,与传输到图5和图6的比较实施方式的第二位置A2的栅极信号的传播延迟相比,在本实施方式中,可以减小传输到第二位置A2的栅极信号的传播延迟。
图9是示出施加到图8的第二栅极线的栅极信号的示例的时序图。
参考图7至图9,当将栅极信号G1到G2N顺序地施加到图8的第一条第二栅极线V1至第2N条第二栅极线V2N时,可以在第一子帧期间扫描第一区域(例如,右半区域)中的奇数编号的第一栅极线H1、H3、H5、H7……H2N-7、H2N-5、H2N-3和H2N-1,并且可以在第一子帧之后的第二子帧期间扫描第二区域(例如,左半区域)中的偶数编号的第一栅极线H2、H4、H6、H8……H2N-6、H2N-4、H2N-2和H2N。当将栅极信号G1到G2N顺序地施加到图8的第一条第二栅极线V1至第2N条第二栅极线V2N时,可以以隔行驱动方法驱动显示面板100。
图10是示出施加到图8的第二栅极线的栅极信号的另一示例的时序图。
参考图7、图8和图10,可以将栅极信号G1至G2N交替地施加到第一区域中的第二栅极线V1至VN和第二区域中的第二栅极线VN+1至V2N。当将栅极信号G1至G2N交替地施加到第一区域中的第二栅极线V1至VN和第二区域中的第二栅极线VN+1至V2N时,可以顺序地扫描块(例如,BL1)中的第一栅极线H1至H2N。当顺序地扫描块(例如,BL1)中的第一栅极线H1至H2N时,称为逐行驱动方法。
如图10中所示,例如,可以将第一脉冲输出到连接到第一条第一栅极线H1的第一条第二栅极线V1,可以将第二脉冲输出到连接到第二条第一栅极线H2的第2N条第二栅极线V2N,可以将第三脉冲输出到连接到第三条第一栅极线H3的第二条第二栅极线V2,并且可以将第四脉冲输出到连接到第四条第一栅极线H4的第2N-1条第二栅极线V2N-1。
根据实施方式,栅极驱动器300和数据驱动器500设置在显示面板100的一侧处,使得可以减小显示面板100的侧部的边框宽度。
此外,在显示面板100的块(例如,BL1)的第一区域(例如,右半部分)中,奇数编号的第一栅极线H1至H2N-1和第二栅极线V1至VN一对一地连接,并且在块(例如,BL1)的第二区域中,偶数编号的第一栅极线H2至H2N和第二栅极线VN+1至V2N一对一地连接,使得可以减小显示面板100的底侧部处的栅极信号的传播延迟。因此,可以提高显示面板100的显示质量。
图11是示出根据本发明构思的实施方式的显示面板的第一栅极线和第二栅极线之间的连接的示意图。图12是示出图11的第一栅极线和第二栅极线之间的连接的详细图。
除了第一栅极线和第二栅极线之间的连接结构之外,根据本实施方式的显示面板、显示装置和驱动显示面板的方法与参考图1至图10解释的前述实施方式的显示面板、显示装置和驱动显示面板的方法基本上相同。因此,将使用相同的附图标记来表示与在图1至图10的前述实施方式中描述的部件相同或相似的部件,并且将省略关于上述元件的任何重复的解释。
参考图1至图4D、图11和图12,显示装置包括显示面板100和显示面板驱动器。显示面板驱动器包括驱动控制器200、栅极驱动器300、伽马参考电压发生器400和数据驱动器500。
显示面板100可以包括第一块BL1、第二块BL2和第三块BL3。尽管在本实施方式中显示面板100包括三个块BL1、BL2和BL3,但是本发明构思可以不限于块的此数量。
在图11和图12中,第一栅极线H1至H2N和对应的第二栅极线V1至V2N之间的连接点表示为圆点。在图11中,块BL1、BL2和BL3中的每一个可以被划分成两个区域。
在图12中,设置在块(例如,BL1)的第一区域中的第二栅极线(例如,V1至VN)可以以一对一的方式连接到第一栅极线H1至H2N中的奇数编号的第一栅极线H1、H3、H5、H7……H2N-7、H2N-5、H2N-3和H2N-1。在图12中,设置在块(例如,BL1)的第二区域中的第二栅极线(例如,VN+1至V2N)可以一对一地连接到第一栅极线中的偶数编号的第一栅极线H2、H4、H6、H8……H2N-6、H2N-4、H2N-2和H2N。块(例如,BL1)的第二区域在第一方向D1上与块(例如,BL1)的第一区域相邻。这里,第一栅极线的数量可以总共为2N。
在图11的每个块中,在第一区域(例如,块的右半区域)中将第一栅极线和对应的第二栅极线被连接处的圆点进行连接的第一线(即,第一虚拟线)以及在第二区域(例如,块的左半区域)中将第一栅极线和对应的第二栅极线被连接处的圆点进行连接的第二线(即,第二虚拟线)可以彼此平行。
在实施方式中,例如,在图12中,在第一区域中,第一条第二栅极线V1可以连接到第一条第一栅极线H1,第二条第二栅极线V2可以连接到第三条第一栅极线H3,第N-1条第二栅极线VN-1可以连接到第2N-3条第一栅极线H2N-3,并且第N条第二栅极线VN可以连接到第2N-1条第一栅极线H2N-1。在第二区域中,第N+1条第二栅极线VN+1可以连接到第二条第一栅极线H2,第N+2条第二栅极线VN+2可以连接到第四条第一栅极线H4,第2N-1条第二栅极线V2N-1可以连接到第2N-2条第一栅极线H2N-2,并且第2N条第二栅极线V2N可以连接到第2N条第一栅极线H2N。
尽管第一区域设置在块(例如,BL1)中的左侧中,并且第二区域设置在块(例如,BL1)中的右侧中,但是本发明的构思不限于此。
在本实施方式中,传输到第一位置A1(其是第一块BL1中的底部中央位置)的栅极信号的传播延迟可以是与显示面板100在第二方向D2上的高度对应的传播延迟。因此,与传输到图5和图6的比较实施方式的第一位置A1的栅极信号的传播延迟相比,在本实施方式中,可以减小传输到第一位置A1的栅极信号的传播延迟。
在本实施方式中,传输到第二位置A2(其是第三块BL3中的最右下位置)的栅极信号的传播延迟可以是与显示面板100在第二方向D2上的高度对应的传播延迟以及与第三块BL3在第一方向D1上的宽度的一半对应的传播延迟之和。因此,与传输到图5和图6的比较实施方式的第二位置A2的栅极信号的传播延迟相比,在本实施方式中,可以减小传输到第二位置A2的栅极信号的传播延迟。
图13是示出施加到图12的第二栅极线的栅极信号的示例的时序图。
参考图11至图13,当将栅极信号G1至G2N顺序地施加到图12的第一条第二栅极线V1至第2N条第二栅极线V2N时,可以在第一子帧期间扫描第一区域中的奇数编号的第一栅极线H1、H3、H5、H7……H2N-7、H2N-5、H2N-3和H2N-1,并且可以在第一子帧之后的第二子帧期间扫描第二区域中的偶数编号的第一栅极线H2、H4、H6、H8……H2N-6、H2N-4、H2N-2和H2N。当将栅极信号G1至G2N顺序地施加到图12的第一条第二栅极线V1至第2N条第二栅极线V2N时,可以以隔行驱动方法驱动显示面板100。
图14是示出施加到图12的第二栅极线的栅极信号的示例的时序图。
参考图11、图12和图14,栅极信号G1至G2N可以交替地施加到第一区域中的第二栅极线V1至VN和第二区域中的第二栅极线VN+1至V2N。当将栅极信号G1至G2N交替地施加到第一区域中的第二栅极线V1至VN和第二区域中的第二栅极线VN+1至V2N时,可以顺序地扫描块(例如,BL1)中的第一栅极线H1至H2N。当顺序地扫描块(例如,BL1)中的第一栅极线H1至H2N时,称为逐行驱动方法。
如图14中所示,例如,可以将第一脉冲输出到连接到第一条第一栅极线H1的第一条第二栅极线V1,可以将第二脉冲输出到连接到第二条第一栅极线H2的第N+1条第二栅极线VN+1,可以将第三脉冲输出到连接到第三条第一栅极线H3的第二条第二栅极线V2,并且可以将第四脉冲输出到连接到第四条第一栅极线H4的第N+2条第二栅极线VN+2。
根据实施方式,栅极驱动器300和数据驱动器500设置在显示面板100的一侧处,使得可以减小显示面板100的侧部的边框宽度。
此外,在显示面板100的块(例如,BL1)的第一区域中,第一栅极线H1至H2N-1和第二栅极线V1至VN一对一地连接,并且在块(例如,BL1)的第二区域中,第一栅极线H2至H2N和第二栅极线VN+1至V2N一对一地连接,使得可以减小显示面板100的底侧部处的栅极信号的传播延迟。因此,可以提高显示面板100的显示质量。
图15是示出根据本发明构思的实施方式的显示面板的第一栅极线和第二栅极线之间的连接的示意图。图16是示出图15的第一栅极线和第二栅极线之间的连接的详细图。
除了第一栅极线和第二栅极线之间的连接结构之外,根据本实施方式的显示面板、显示装置和驱动显示面板的方法与参考图1至10解释的前述实施方式的显示面板、显示装置和驱动显示面板的方法基本上相同。因此,将使用相同的附图标记来表示与在图1至10的前述实施方式中描述的部件相同或相似的部件,并且将省略关于上述元件的任何重复的解释。
参考图1至图4D、图15和图16,显示装置包括显示面板100和显示面板驱动器。显示面板驱动器包括驱动控制器200、栅极驱动器300、伽马参考电压发生器400和数据驱动器500。
显示面板100可以包括第一块BL1、第二块BL2和第三块BL3。尽管在本实施方式中显示面板100包括三个块BL1、BL2和BL3,但是本发明构思可以不限于块的此数量。
在图15和图16中,第一栅极线H1至H4N和对应的第二栅极线V1至V4N之间的连接点表示为圆点。在图15中,块BL1、BL2和BL3中的每一个可以被划分成四个区域。
在图16中,设置在块(例如,BL1)的第一区域(例如,最右四分之一区域)中的第二栅极线(例如,V1至VN)可以一对一地连接到第一栅极线H1至H4N中的第4X-3条第一栅极线H1、H5、H9……H4N-7和H4N-3。这里,X是从1到N的整数。在图16中,设置在块(例如,BL1)的第二区域中的第二栅极线(例如,VN+1至V2N)可以以一对一的方式连接到第一栅极线H1至H4N中的第4X-1条第一栅极线H4N-1、H4N-5、H4N-9……H11、H7和H3。块(例如,BL1)的第二区域在第一方向D1上与块(例如,BL1)的第一区域相邻。在图16中,设置在块(例如,BL1)的第三区域中的第二栅极线(例如,V2N+1至V3N)可以一对一地连接到第一栅极线H1至H4N中的第4X-2条第一栅极线H2、H6、H10……H4N-6和H4N-2。块(例如,BL1)的第三区域在第一方向D1上与块(例如,BL1)的第二区域相邻。在图16中,设置在块(例如,BL1)的第四区域(例如,最左四分之一区域)中的第二栅极线(例如,V3N+1至V4N)可以一对一地连接到第一栅极线H1至H4N中的第4X条第一栅极线H4N、H4N-4、H4N-8……H12、H8和H4。块(例如,BL1)的第四区域在第一方向D1上与块(例如,BL1)的第三区域相邻。这里,第一栅极线的数量可以总共为4N。X可以是1至N之间的整数。
在图15的每个块中,在第一区域中将第一栅极线和对应的第二栅极线被连接处的圆点进行连接的第一线(即,第一虚拟线)、在第二区域中将第一栅极线和对应的第二栅极线被连接处的圆点进行连接的第二线(即,第二虚拟线)、在第三区域中将第一栅极线和对应的第二栅极线被连接处的圆点进行连接的第三虚拟线以及在第四区域中将第一栅极线和对应的第二栅极线被连接处的圆点进行连接的第四线(即,第四虚拟线)可以形成W形。
在实施方式中,例如,在图16中,在第一区域中,第一条第二栅极线V1可以连接到第一条第一栅极线H1,第二条第二栅极线V2可以连接到第五条第一栅极线H5,第N-1条第二栅极线VN-1可以连接到第4N-7条第一栅极线H4N-7,并且第N条第二栅极线VN可以连接到第4N-3条第一栅极线H4N-3。在第二区域中,第N+1条第二栅极线VN+1可以连接到第4N-1条第一栅极线H4N-1,第N+2条第二栅极线VN+2可以连接到第4N-5条第一栅极线H4N-5,第2N-1条第二栅极线V2N-1可以连接到第七条第一栅极线H7,并且第2N条第二栅极线V2N可以连接到第三条第一栅极线H3。在第三区域中,第2N+1条第二栅极线V2N+1可以连接到第二条第一栅极线H2,第2N+2条第二栅极线V2N+2可以连接到第六条第一栅极线H6,第3N-1条第二栅极线V3N-1可以连接到第4N-6条第一栅极线H4N-6,并且第3N条第二栅极线V3N可以连接到第4N-2条第一栅极线H4N-2。在第四区域中,第3N+1条第二栅极线V3N+1可以连接到第4N条第一栅极线H4N,第3N+2条第二栅极线V3N+2可以连接到第4N-4条第一栅极线H4N-4,第4N-1条第二栅极线V4N-1可以连接到第八条第一栅极线H8,并且第4N条第二栅极线V4N可以连接到第四条第一栅极线H4。
在本实施方式中,可以改变或切换第一区域至第四区域的位置。在第一区域至第四区域中,第二栅极线V1至V4N可以分别连接到四的倍数的第4X条第一栅极线、被除以四时余数为一的第4X-3条第一栅极线、被除以四时余数为二的第4X-2条第一栅极线以及被除以四时余数为三的第4X-1条第一栅极线。
在本实施方式中,传输到第一位置A1(其是第一块BL1中的底部中央位置)的栅极信号的传播延迟可以是与显示面板100在第二方向D2上的高度对应的传播延迟以及与第一块BL1在第一方向D1上的宽度的四分之一对应的传播延迟之和。因此,与传输到图5和图6的比较实施方式的第一位置A1的栅极信号的传播延迟相比,在本实施方式中,可以减小传输到第一位置A1的栅极信号的传播延迟。
在本实施方式中,传输到第二位置A2(其是第三块BL3中的最右下位置)的栅极信号的传播延迟可以是与显示面板100在第二方向D2上的高度对应的传播延迟以及与第三块BL3在第一方向D1上的宽度的四分之一对应的传播延迟之和。因此,与传输到图5和图6的比较实施方式的第二位置A2的栅极信号的传播延迟相比,在本实施方式中,可以减小传输到第二位置A2的栅极信号的传播延迟。
图9的隔行驱动方法和图10的逐行驱动方法可以以与在图9和图10中描述的方法类似的方式应用于本实施方式。
根据实施方式,栅极驱动器300和数据驱动器500设置在显示面板100的一侧处,使得可以减小显示面板100的侧部的边框宽度。
此外,在显示面板100的块(例如,BL1)的第一区域中,第4X-1条第一栅极线H1至H4N-1和第二栅极线V1至VN以一对一的方式连接,在块(例如,BL1)的第二区域中,第4X-3条第一栅极线H3至H4N-3和第二栅极线VN+1至V2N一对一地连接,在块(例如,BL1)的第三区域中,第4X-2条第一栅极线H2至H4N-2和第二栅极线V2N+1至V3N一对一地连接,并且在块(例如,BL1)的第四区域中,第4X条第一栅极线H4至H4N和第二栅极线V3N+1至V4N一对一地连接,使得可以减小显示面板100的底侧部处的栅极信号的传播延迟。因此,可以提高显示面板100的显示质量。
根据如以上解释的本实施方式的显示面板、显示装置和驱动显示面板的方法,可以减小显示装置的边框宽度并且可以提高显示面板的显示质量。
以上是对本发明构思的说明,而不应被解释为对本发明构思的限制。尽管已经描述了本发明构思的一些实施方式,但是本领域的技术人员将容易理解,在实质上不背离本发明构思的新颖教导和优点的情况下,可以对实施方式进行许多修改。因此,所有这些修改都旨在包括在如权利要求中所限定的本发明构思的范围内。在权利要求中,装置加功能的条款旨在覆盖本文中描述的执行所陈述功能的结构,并且不仅覆盖结构等效,而且覆盖等效结构。因此,应当理解,前述内容是对本发明构思的说明,而不应被解释为限于所公开的具体实施方式,并且对所公开的实施方式以及其它实施方式的修改旨在包括在所附权利要求的范围内。本发明的构思由所附权利要求限定,且包括权利要求的等同包括在其中。

Claims (24)

1.显示面板,所述显示面板包括多个块,所述块包括在第一方向上延伸的多条第一栅极线和在不同于所述第一方向的第二方向上延伸的多条第二栅极线,
其中,在所述块中,所述第一栅极线一对一地连接到对应的所述第二栅极线,
其中,所述块被划分成第一区域和第二区域,
其中,设置在所述块的所述第一区域中的所述第二栅极线一对一地连接到所述多条第一栅极线中的奇数编号的第一栅极线,以及
其中,设置在所述块的所述第二区域中的所述第二栅极线一对一地连接到所述多条第一栅极线中的偶数编号的第一栅极线。
2.根据权利要求1所述的显示面板,其中,所述块还包括在所述第二方向上延伸的多条数据线。
3.根据权利要求2所述的显示面板,其中,所述第一栅极线设置在第一层上,
其中,所述第二栅极线和所述数据线设置在不同于所述第一层的第二层上,以及
其中,所述第一栅极线通过接触孔连接到所述对应的所述第二栅极线。
4.根据权利要求2所述的显示面板,其中,所述多条数据线中的三条数据线或六条数据线设置在所述多条第二栅极线中的两条相邻的第二栅极线之间。
5.根据权利要求1所述的显示面板,其中,通过在所述第一区域中将所述第一栅极线和所述对应的所述第二栅极线被连接处的点进行连接而产生的第一虚拟线以及通过在所述第二区域中将所述第一栅极线和所述对应的所述第二栅极线被连接处的点进行连接而产生的第二虚拟线形成V形。
6.根据权利要求5所述的显示面板,其中,所述多条第一栅极线包括第一条第一栅极线至第2N条第一栅极线,所述多条第二栅极线包括第一条第二栅极线至第2N条第二栅极线,且N是等于或大于2的整数,
其中,在所述第一区域中,所述第一条第二栅极线连接到所述第一条第一栅极线,所述第二条第二栅极线连接到所述第三条第一栅极线,所述第N-1条第二栅极线连接到所述第2N-3条第一栅极线,并且所述第N条第二栅极线连接到所述第2N-1条第一栅极线,以及
其中,在所述第二区域中,所述第N+1条第二栅极线连接到所述第2N条第一栅极线,所述第N+2条第二栅极线连接到所述第2N-2条第一栅极线,所述第2N-1条第二栅极线连接到所述第四条第一栅极线,并且所述第2N条第二栅极线连接到所述第二条第一栅极线。
7.根据权利要求1所述的显示面板,其中,通过在所述第一区域中将所述第一栅极线和所述对应的所述第二栅极线被连接处的点进行连接而产生的第一虚拟线以及通过在所述第二区域中将所述第一栅极线和所述对应的所述第二栅极线被连接处的点进行连接而产生的第二虚拟线彼此平行。
8.根据权利要求7所述的显示面板,其中,所述多条第一栅极线包括第一条第一栅极线至第2N条第一栅极线,所述多条第二栅极线包括第一条第二栅极线至第2N条第二栅极线,并且N是等于或大于2的整数,
其中,在所述第一区域中,所述第一条第二栅极线连接到所述第一条第一栅极线,所述第二条第二栅极线连接到所述第三条第一栅极线,所述第N-1条第二栅极线连接到所述第2N-3条第一栅极线,并且所述第N条第二栅极线连接到所述第2N-1条第一栅极线,以及
其中,在所述第二区域中,所述第N+1条第二栅极线连接到所述第二条第一栅极线,所述第N+2条第二栅极线连接到所述第四条第一栅极线,所述第2N-1条第二栅极线连接到所述第2N-2条第一栅极线,并且所述第2N条第二栅极线连接到所述第2N条第一栅极线。
9.显示面板,所述显示面板包括多个块,所述块包括在第一方向上延伸的多条第一栅极线和在不同于所述第一方向的第二方向上延伸的多条第二栅极线,
其中,在所述块中,所述第一栅极线一对一地连接到对应的所述第二栅极线,
其中,所述块被划分成第一区域、第二区域、第三区域和第四区域,
其中,设置在所述块的所述第一区域中的所述第二栅极线一对一地连接到所述多条第一栅极线中的第4X-3条第一栅极线,
其中,设置在所述块的所述第二区域中的所述第二栅极线一对一地连接到所述多条第一栅极线中的第4X-1条第一栅极线,
其中,设置在所述块的所述第三区域中的所述第二栅极线一对一地连接到所述多条第一栅极线中的第4X-2条第一栅极线,
其中,设置在所述块的所述第四区域中的所述第二栅极线一对一地连接到所述多条第一栅极线中的第4X条第一栅极线,以及
其中,X是自然数。
10.根据权利要求9所述的显示面板,其中,通过在所述第一区域中将所述第一栅极线和所述对应的所述第二栅极线被连接处的点进行连接而产生的第一虚拟线、通过在所述第二区域中将所述第一栅极线和所述对应的所述第二栅极线被连接处的点进行连接而产生的第二虚拟线、通过在所述第三区域中将所述第一栅极线和所述对应的所述第二栅极线被连接处的点进行连接而产生的第三虚拟线以及通过在所述第四区域中将所述第一栅极线和所述对应的所述第二栅极线被连接处的点进行连接而产生的第四虚拟线形成W形。
11.根据权利要求10所述的显示面板,其中,所述多条第一栅极线包括第一条第一栅极线至第4N条第一栅极线,所述多条第二栅极线包括第一条第二栅极线至第4N条第二栅极线,并且N是等于或大于2的整数,
其中,在所述第一区域中,所述第一条第二栅极线连接到所述第一条第一栅极线,所述第二条第二栅极线连接到所述第五条第一栅极线,所述第N-1条第二栅极线连接到所述第4N-7条第一栅极线,并且所述第N条第二栅极线连接到所述第4N-3条第一栅极线,
其中,在所述第二区域中,所述第N+1条第二栅极线连接到所述第4N-1条第一栅极线,所述第N+2条第二栅极线连接到所述第4N-5条第一栅极线,所述第2N-1条第二栅极线连接到所述第七条第一栅极线,并且所述第2N条第二栅极线连接到所述第三条第一栅极线,
其中,在所述第三区域中,所述第2N+1条第二栅极线连接到所述第二条第一栅极线,所述第2N+2条第二栅极线连接到所述第六条第一栅极线,所述第3N-1条第二栅极线连接到所述第4N-6条第一栅极线,并且所述第3N条第二栅极线连接到所述第4N-2条第一栅极线,以及
其中,在所述第四区域中,所述第3N+1条第二栅极线连接到所述第4N条第一栅极线,所述第3N+2条第二栅极线连接到所述第4N-4条第一栅极线,所述第4N-1条第二栅极线连接到所述第八条第一栅极线,并且所述第4N条第二栅极线连接到所述第四条第一栅极线。
12.显示装置,包括:
显示面板,显示图像;
栅极驱动器,向所述显示面板输出栅极信号;以及
数据驱动器,向所述显示面板输出数据电压;
其中,所述显示面板包括多个块,所述块包括在第一方向上延伸的多条第一栅极线和在不同于所述第一方向的第二方向上延伸的多条第二栅极线,
其中,在所述块中,所述第一栅极线一对一地连接到对应的所述第二栅极线,
其中,所述块被划分成第一区域和第二区域,
其中,设置在所述块的所述第一区域中的所述第二栅极线一对一地连接到所述多条第一栅极线中的奇数编号的第一栅极线,以及
其中,设置在所述块的所述第二区域中的所述第二栅极线一对一地连接到所述多条第一栅极线中的偶数编号的第一栅极线。
13.根据权利要求12所述的显示装置,其中,所述显示面板的所述块包括在所述第二方向上延伸的多条数据线。
14.根据权利要求13所述的显示装置,其中,所述第一栅极线设置在第一层上,
其中,所述第二栅极线和所述数据线设置在不同于所述第一层的第二层上,以及
其中,所述第一栅极线通过接触孔连接到所述对应的所述第二栅极线。
15.根据权利要求12所述的显示装置,其中,通过在所述第一区域中将所述第一栅极线和所述对应的所述第二栅极线被连接处的点进行连接而产生的第一虚拟线以及通过在所述第二区域中将所述第一栅极线和所述对应的所述第二栅极线被连接处的点进行连接而产生的第二虚拟线形成V形。
16.根据权利要求15所述的显示装置,其中,所述多条第一栅极线包括第一条第一栅极线至第2N条第一栅极线,所述多条第二栅极线包括第一条第二栅极线至第2N条第二栅极线,并且N是等于或大于2的整数,
其中,在所述第一区域中,所述第一条第二栅极线连接到所述第一条第一栅极线,所述第二条第二栅极线连接到所述第三条第一栅极线,所述第N-1条第二栅极线连接到所述第2N-3条第一栅极线,并且所述第N条第二栅极线连接到所述第2N-1条第一栅极线,以及
其中,在所述第二区域中,所述第N+1条第二栅极线连接到所述第2N条第一栅极线,所述第N+2条第二栅极线连接到所述第2N-2条第一栅极线,所述第2N-1条第二栅极线连接到所述第四条第一栅极线,并且所述第2N条第二栅极线连接到所述第二条第一栅极线。
17.根据权利要求15所述的显示装置,其中,所述栅极信号被顺序地施加到所述第二栅极线,使得在第一子帧期间扫描所述第一区域中的所述奇数编号的第一栅极线,并且在所述第一子帧之后的第二子帧期间扫描所述第二区域中的所述偶数编号的第一栅极线。
18.根据权利要求15所述的显示装置,其中,所述栅极信号被交替地施加到所述第一区域中的所述第二栅极线和所述第二区域中的所述第二栅极线,使得所述块中的所述第一栅极线被顺序地扫描。
19.根据权利要求12所述的显示装置,其中,通过在所述第一区域中将所述第一栅极线和所述对应的所述第二栅极线被连接处的点进行连接而产生的第一虚拟线以及通过在所述第二区域中将所述第一栅极线和所述对应的所述第二栅极线被连接处的点进行连接而产生的第二虚拟线彼此平行。
20.根据权利要求19所述的显示装置,其中,所述多条第一栅极线包括第一条第一栅极线至第2N条第一栅极线,所述多条第二栅极线包括第一条第二栅极线至第2N条第二栅极线,并且N是等于或大于2的整数,
其中,在所述第一区域中,所述第一条第二栅极线连接到所述第一条第一栅极线,所述第二条第二栅极线连接到所述第三条第一栅极线,所述第N-1条第二栅极线连接到所述第2N-3条第一栅极线,并且所述第N条第二栅极线连接到所述第2N-1条第一栅极线,以及
其中,在所述第二区域中,所述第N+1条第二栅极线连接到所述第二条第一栅极线,所述第N+2条第二栅极线连接到所述第四条第一栅极线,所述第2N-1条第二栅极线连接到所述第2N-2条第一栅极线,并且所述第2N条第二栅极线连接到所述第2N条第一栅极线。
21.根据权利要求19所述的显示装置,其中,所述栅极信号被顺序地施加到所述第二栅极线,使得在第一子帧期间扫描所述第一区域中的所述奇数编号的第一栅极线,并且在所述第一子帧之后的第二子帧期间扫描所述第二区域中的所述偶数编号的第一栅极线。
22.根据权利要求19所述的显示装置,其中,所述栅极信号被交替地施加到所述第一区域中的所述第二栅极线和所述第二区域中的所述第二栅极线,使得所述块中的所述第一栅极线被顺序地扫描。
23.根据权利要求12所述的显示装置,还包括柔性电路基板,
其中,所述栅极驱动器包括栅极驱动芯片,
其中,所述数据驱动器包括第一源极驱动芯片和第二源极驱动芯片,以及
其中,所述第一源极驱动芯片、所述栅极驱动芯片和所述第二源极驱动芯片顺序地设置在所述柔性电路基板中。
24.驱动显示面板的方法,所述显示面板包括多个块,所述块包括在第一方向上延伸的多条第一栅极线,在不同于所述第一方向的第二方向上延伸的多条第二栅极线以及在所述第二方向上延伸的多条数据线,所述方法包括:
向设置在所述显示面板的所述块的第一区域中的所述第二栅极线和设置在所述显示面板的所述块的第二区域中的所述第二栅极线施加栅极信号;以及
向所述显示面板的所述数据线施加数据电压,
其中,在所述块中,所述第一栅极线一对一地连接到对应的所述第二栅极线,
其中,设置在所述第一区域中的所述第二栅极线一对一地连接到所述多条第一栅极线中的奇数编号的第一栅极线,以及
其中,设置在所述块的所述第二区域中的所述第二栅极线一对一地连接到所述多条第一栅极线中的偶数编号的第一栅极线。
CN202110577367.XA 2020-05-28 2021-05-26 显示面板、显示装置及驱动显示面板的方法 Pending CN113744638A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2020-0064553 2020-05-28
KR1020200064553A KR20210148501A (ko) 2020-05-28 2020-05-28 표시 패널, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법

Publications (1)

Publication Number Publication Date
CN113744638A true CN113744638A (zh) 2021-12-03

Family

ID=76217658

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110577367.XA Pending CN113744638A (zh) 2020-05-28 2021-05-26 显示面板、显示装置及驱动显示面板的方法

Country Status (4)

Country Link
US (1) US11450255B2 (zh)
EP (1) EP3916710A1 (zh)
KR (1) KR20210148501A (zh)
CN (1) CN113744638A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230063432A (ko) 2021-11-02 2023-05-09 엘지디스플레이 주식회사 박막 트랜지스터 및 이를 포함하는 표시장치

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7145527B2 (en) 2001-06-29 2006-12-05 Lg Electronics Inc. Field emission display device and driving method thereof
KR102004710B1 (ko) * 2011-11-04 2019-07-30 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR101325325B1 (ko) 2012-11-30 2013-11-08 엘지디스플레이 주식회사 액정표시장치와 그 제조 방법
KR102009388B1 (ko) 2012-12-13 2019-08-12 엘지디스플레이 주식회사 액정 디스플레이 장치
KR101970800B1 (ko) 2012-12-27 2019-04-23 엘지디스플레이 주식회사 액정표시장치
KR102034112B1 (ko) 2013-06-19 2019-10-21 엘지디스플레이 주식회사 액정 디스플레이 장치와 이의 구동방법
KR102279058B1 (ko) 2014-07-25 2021-07-20 삼성디스플레이 주식회사 표시 장치
US10008139B2 (en) 2015-08-25 2018-06-26 Apple Inc. V-gate layout and gate drive configuration

Also Published As

Publication number Publication date
EP3916710A1 (en) 2021-12-01
US20210375176A1 (en) 2021-12-02
US11450255B2 (en) 2022-09-20
KR20210148501A (ko) 2021-12-08

Similar Documents

Publication Publication Date Title
US9633595B2 (en) Display apparatus and method of driving display panel using the same
US7868860B2 (en) Liquid crystal display device
KR101778650B1 (ko) 표시 패널 및 이를 포함하는 표시 장치
US9406272B2 (en) Gate driving circuit having forward and reverse scan directions and display apparatus implementing the gate driving circuit
US9129576B2 (en) Gate driving waveform control
KR100468562B1 (ko) 고선명 액정 표시 장치
US20100110114A1 (en) Liquid crystal display device and method of driving thereof
WO2011007591A1 (ja) 走査信号線駆動回路およびそれを備えた表示装置
JP4806705B2 (ja) オンガラスシングルチップ液晶表示装置
CN101251692A (zh) 显示装置
WO2003042964A2 (en) Liquid crystal display
EP1244090A1 (en) Liquid crystal drive circuit, semiconductor integrated circuit device, reference voltage buffer circuit, and method for controlling the same
KR100541059B1 (ko) 액티브매트릭스형 표시장치와, 그 데이터선 절환회로,스위칭부 구동회로, 및 주사선 구동회로
KR20190036461A (ko) Oled 표시패널과 이를 이용한 oled 표시 장치
CN113744638A (zh) 显示面板、显示装置及驱动显示面板的方法
US7714827B2 (en) Integrated circuit for scan driving
CN114170891A (zh) 显示基板和显示装置
KR20190036447A (ko) 표시패널과 이를 이용한 oled 표시 장치
US11488509B2 (en) Display apparatus
KR101006441B1 (ko) 액정 표시판 조립체 및 액정 표시 장치
KR20240020613A (ko) 표시 패널 및 이를 포함하는 표시 장치
CN115298726A (zh) 栅极驱动电路和显示面板
KR20070081236A (ko) 박막트랜지스터 기판
KR20080023023A (ko) 표시장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination