KR100747808B1 - 트랙 및 홀드 증폭기 - Google Patents

트랙 및 홀드 증폭기 Download PDF

Info

Publication number
KR100747808B1
KR100747808B1 KR1020017015165A KR20017015165A KR100747808B1 KR 100747808 B1 KR100747808 B1 KR 100747808B1 KR 1020017015165 A KR1020017015165 A KR 1020017015165A KR 20017015165 A KR20017015165 A KR 20017015165A KR 100747808 B1 KR100747808 B1 KR 100747808B1
Authority
KR
South Korea
Prior art keywords
transistor
hold
track
emitter
junction
Prior art date
Application number
KR1020017015165A
Other languages
English (en)
Other versions
KR20020053034A (ko
Inventor
후그자드자이안
디즈크만스에이스씨
루버스라프엘제이
Original Assignee
코닌클리즈케 필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 코닌클리즈케 필립스 일렉트로닉스 엔.브이. filed Critical 코닌클리즈케 필립스 일렉트로닉스 엔.브이.
Publication of KR20020053034A publication Critical patent/KR20020053034A/ko
Application granted granted Critical
Publication of KR100747808B1 publication Critical patent/KR100747808B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C27/00Electric analogue stores, e.g. for storing instantaneous values
    • G11C27/02Sample-and-hold arrangements
    • G11C27/024Sample-and-hold arrangements using a capacitive memory element
    • G11C27/026Sample-and-hold arrangements using a capacitive memory element associated with an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/70Charge amplifiers

Abstract

본 발명은 입력 버퍼, pn 접합 스위치 및 홀드 캐패시터를 연속해서 포함하는 adc 변환기용 트랙 및 홀드 증폭기에 관한 것이다. 피드백은 홀드 캐패시터와 입력 버퍼 사이에 제공되고, 홀드 모드 동안 피드백을 디스에이블시키기 위한 수단들이 제공된다.

Description

트랙 및 홀드 증폭기{A TRACK AND HOLD AMPLIFIER}
본 발명은 입력 신호를 수신하여, 이 수신된 입력 신호를, 제 2 단자가 홀드 캐패시터(hold capacitor)에 접속된 pn 접합 스위치의 제 1 단자에 송신하는 입력 버퍼(input buffer)와, 전술한 pn 접합 스위치의 제 1 단자에 스위칭 신호를 제공하여, 트랙 모드(track mode) 동안에는 버퍼링된 입력 신호를 스위칭 pn 접합을 통해 홀드 캐패시터로 송신하고 홀드 모드 동안에는 이러한 송신을 차단하도록 하는 수단을 포함하는 트랙 및 홀드 증폭기(a track and hold amplifier)에 관한 것이다. 이런 종류의 트랙 및 홀드 증폭기는 간행물 "A 12-b, 60-msample/s Cascaded Folding and Interpolating ADC"(by Vrenkamp and R.Roovers in IEEE Journal of Solid State Circuit, Vol. 32, No. 12, December 1997, Pages 1876-1886)에 개시되어 있다.
트랙 및 홀드 증폭기는 종종 샘플링 동작을 양자화 동작(quantization)과 분리시키기 위해 아날로그 대 디지털 변환기의 입력단에 사용된다. 현재 다단계 AD 구조는 다수의 비교기(comparators)를 갖는데, 이는 동시에 작동하지는 않는다. 하지만, 모든 비교기가 동일한 아날로그 신호 값을 판독하는 것은 필요하다. 트랙 및 홀드 증폭기의 기능은 트랙 및 홀드 증폭기의 샘플링 순간에 입력 신호의 전압 레벨을 결정하고 임의의 주기 동안 이 값을 유지하여 모든 비교기가 동일한 아날로그 신호 값을 판독하는 것을 보장하도록 하는 것이다. 더욱이, 각각의 비교기는 비교되는 입력 신호 레벨이 소정의 지연 후에만 그의 올바른 레벨에 도달하게 하는 입력 캐패시턴스를 갖는다. 그러므로, 비교기는 트랙 및 홀드 증폭기 없이도 특히, 더 높은 신호 주파수에서 올바른 신호 레벨을 비교할 것이다. 트랙 및 홀드 증폭기는 올바른 값에서 입력 신호를 샘플링하고 이 값을 홀드 모드 동안 유지하여 비교기 입력이 후속하는 양자화를 위한 올바른 신호 레벨에 도달하기에 충분한 시간을 갖게된다.
전술한 종래 기술의 트랙 및 홀드 증폭기의 결함은 트랙 모드 동안 특히, 더 높은 주파수 신호에서 더 큰 전류가 홀드 캐패시터를 도통한다는 것이다. 이러한 더 큰 전류는 pn 접합 스위치를 통해 홀딩 캐패시턴스 내에 흐른다. 이는 큰 비선형 신호 왜곡을 초래하고 그 결과 잘못된 신호 샘플링을 초래한다. pn 접합에 의해 야기된 이러한 신호 왜곡은 수 십 mV의 값에 쉽게 이를 수도 있는데, 총 신호 진폭이 기껏해야 1 V인 현재의 애플리케이션에는 너무 크다.
발명의 개요
본 발명의 목적은 종래 기술의 트랙 및 홀드 증폭기의 이러한 결함을 극복하는 것이고, 따라서 본 발명의 트랙 및 홀드 증폭기는 pn 접합 스위치의 제 2 단자 로부터 입력 버퍼로의 피드백 접속부와 트랙 모드 동안에는 피드백을 인에이블시키고 홀드 모드 동안에는 피드백을 디스에이블시키는 수단을 특징으로 한다. pn 접합 스위치의 제 2 단자로부터 입력 버퍼로의 피드백은 제 2 단자에서의 신호 왜곡을 줄이고 왜곡을 pn 접합 스위치의 제 1 단자로 시프트시키는데, 이는 해롭지 않다. 그러나, 입력 신호가 이러한 피드백 경로를 통해 홀딩 캐패시턴스에 도달할 수 있기 때문에 이러한 피드백이 증폭기의 홀드 피드스루(hold feedthrough)에 해로운 영향을 미친다. 따라서, 피드백은 홀드 모드 동안에는 디스에이블된다. 예를 들어, 피드백은 입력 버퍼를 통하는 전류를 컷오프시킴으로써 홀드 모드 동안 디스에이블될 수 있다. 그러나, 이는 증폭기의 입력 임피던스가 트랙 및 홀드 스위칭 신호에 따라 변하는 본질적인 결함을 갖는다. 따라서, 본 발명에 따른 바람직한 장치는 트랙 모드 동안에는 피드백을 인에이블시키고 홀드 모드 동안에는 피드백을 디스에이블시키는 전술한 수단이 전술한 피드백 접합부 내의 제 2 pn 접합 스위치와, 스위칭 신호를 제 2 pn 접합 스위치에 제공하는 제 2 수단을 포함한다.
스위칭 신호를 제 2 pn 접합 스위치에 제공하는 수단은 입력 버퍼와 제 2 pn 접합 스위치 사이의 피드백 접합부에 큰 전압 점프를 야기할 수도 있다. 이러한 전압 점프는 제 2 pn 접합 스위치의 접합 캐패시턴스를 통해 홀드 캐패시터의 전압의 간섭을 야기할 수 있다. 본 발명의 또 다른 목적은 이러한 간섭을 제한하는 것이며, 본 발명의 트랙 및 홀드 증폭기는 입력 버퍼와 제 2 pn 접합 스위치 사이의 피드백 접속부에 접속되는 클램핑 수단을 더 특징으로 할 수 있다.
본 발명의 또 다른 목적은 제 1 pn 접합 스위치의 제 2 단자와 홀드 캐패시터 사이에, 피드백 경로의 안정성을 증가시키는 저항성 수단을 특징으로 하는 트랙 및 홀드 증폭기를 제공하는 것이다.
본 발명의 이러한 측면 및 다른 측면들은 첨부된 도면을 참조하여 더 상세히 설명될 것이다.
도 1은 종래 기술로 알려진 트랙 및 홀드 증폭기의 실시예,
도 2는 본 발명에 따른 트랙 및 홀드 증폭기의 제 1 실시예,
도 3은 본 발명에 따른 트랙 및 홀드 증폭기의 제 2 실시예.
종래 기술인 도 1의 트랙 및 홀드 증폭기는 제 1 에미터 결합 트랜지스터 쌍 T1-T2를 구비한 입력 버퍼 IB와 공통 에미터 전류 소스 S1을 포함한다. 트랜지스터 T2는 상호접속되는 컬렉터 전극 및 베이스 전극과 컬렉터 부하 전류 소스 S2를 갖는다. 이러한 잘 알려진 장치는 특히, 소스 S1의 전류가 소스 S2의 전류의 두 배인 경우에 트래지스터 T1의 베이스 전극에 인가되는 입력 신호 전압 Vi를 실질적으로 동일한 전압으로 트랜지스터 T2의 베이스 전극에 송신한다. 입력 버퍼의 출력은 접속점 P를 통해 스위칭 에미터 팔로워 트랜지스터 T3의 베이스 전극에 결합된다. 이러한 트랜지스터 T3의 에미터 전극은 홀드 캐패시터 CH 및 출력 버퍼 OB의 입력단에 접속된다. 이 출력 버퍼는 공통 에미터 전류 소스 S3를 갖는 제 2 에미터 결합 트랜지스터 쌍 T4-T5를 포함한다. 트랜지스터 T5는 상호접속되는 컬렉터 전극 및 베이스 전극과 컬렉터 부하 전류 소스 S4를 갖는다. 더욱이, 상호접속되는 컬렉터 및 베이스 전극을 갖는 DC 시프트 트랜지스터 T6는 트랜지스터 T5의 컬렉터 전극과 전류 소스 S4사이에 삽입된다. 전류 소스 S4와 DC 시프트 트랜지스터 T6 사이의 상호접속부는 트랙 및 홀드 증폭기의 출력 VO를 구성한다.
본 장치는 공통 에미터 전류 소스 S5를 갖는 제 3 에미터 결합 트랜지스터 쌍 T7-T8을 더 포함한다. 트랜지스터 T7의 컬렉터 전극은 에미터 팔로워 트랜지스터 T3의 베이스 전극에 접속되고, 트랜지스터 T8의 컬렉터 전극은 트랜지스터 T3의 에미터 전극에 접속된다. 트랜지스터 T7 및 T8의 베이스 전극은 트랙 모드 동안에는 트랜지스터 T8의 베이스 전극은 하이(high)로, 트랜지스터 T7의 베이스 전극은 로우(low)로 만들고, 반대로 홀드 모드 동안에는 트랜지스터 T8의 베이스 전극은 로우로, 트랜지스터 T7의 베이스 전극은 하이로 만드는 트랙 및 홀드 스위칭 펄스 T/H를 수신한다.
동작 중 트랙 모드 동안에는 전류 소스 S5의 전류가 트랜지스터 T8을 통해 에미터 팔로워 트랜지스터 T3의 에미터 전극으로 흐른다. 결과적으로 입력 버퍼를 통해 트랜지스터 T3의 베이스 전극에 인가되는 신호 전압 Vi는 낮은 임피던스에서 나타나고 1 Vbe 접합 전압 시프트는 홀드 캐패시터 CH 및 출력 버퍼 OB의 입력단에서 낮아진다. 입력 버퍼에서와 마찬가지로 특히, 소스 S3의 전류가 S4의 전류의 두 배가 될 때, 트랜지스터 T4 및 T5를 통하는 전류는 같아져서 트랜지스터 T5의 베이스(및 컬렉터) 전압이 트랜지스터 T4의 베이스 전압과 같게 된다. 에미터 팔로워 트랜지스터 T3에 의해 야기된 하향 전압 시프트를 보상하기 위해서는 버퍼링된 신호가 트랜지스터 T6에 의해 1 Vbe 접합 전압만큼 상향으로 이동되고, 그 후에는 증폭기의 출력 O에 인가된다. 결과적으로, 트랙모드 동안 트랙 및 홀드 증폭기의 출력 신호는 입력 신호와 실질적으로 같게 된다.
홀드 모드 동안에는 소스 S5의 전류가 트랜지스터 T7을 통해 흐르고 점 P의 전압을 떨어뜨린다. 이제, 트랜지스터 T3는 스위칭 오프되고, 트랜지스터 T4의 베이스 전압 및 그에 따른 단자 O에서의 출력 전압은 트랙 모드의 마지막에 갖는 레벨에서의 홀드 캐패시터의 전압에 의해 결정된다. 점 P에서의 전압 드롭은 트랜지스터 T2의 에미터 베이스 접합을 컷오프 방향으로 바이어스시킬 수 있다는 것을 유의해야 한다. 따라서, 입력 버퍼의 기능은 트랙 모드 동안 입력에서의 임피던스 레벨을 낮추는 것과는 별도로, 홀드 모드 동안 점 P를 입력 신호 소스로부터 분리시 키는 것이며, 따라서 점 P의 전압은 낮아지게 된다.
도 1의 장치에서는 베이스 전극이 출력 단자 O에 접속되고 에미터 전극이 점 P에 접속된 클램핑 트랜지스터 T9를 부가적으로 갖는다. 트랙 모드 동안 점 P에서의 전압과 출력 단자 O에서의 전압은 클램핑 트랜지스터 T9이 컷오프되거나 동작하지 않도록 실질적으로 같아지게 된다. 그러나, 홀드 모드 동안 점 P가 1 Vbe 접합 전압 이상으로 풀다운된다면, 트랜지스터 T9는 도전성이 되어 P 점에서의 전압 드롭을 1 Vbe 접합 전압으로 제한한다. 점 P에서의 너무 큰 전압 드롭은 트랜지스터 T3의 기생 베이스 에미터 캐패시턴스를 통해 출력 전압 내에 너무 큰 천이 펄스를 초래할 수 있기 때문에 이러한 방법이 취해진다.
종래 기술인 도 1의 장치의 결함은, 트랙 모드 동안 신호 변화로 인해 특히, 예컨대, 20 MHz의 높은 신호 주파수에서 큰 전류가 홀드 캐패시터 CH 내로 흐르게된다는 것이다. 이러한 큰 전류는 팔로워 트랜지스터 T3를 통해 홀드 캐패시터 내로 흐르고, 그로 인해 이 트랜지스터의 비선형 베이스 에미터 접합 양단에 크고 비선형인 전압 변화를 야기하여 트랙 및 홀드 증폭기가 실제로 왜곡된 신호 레벨을 샘플링 하고 보유하도록 한다.
도 1에서 대응하는 회로 요소와 같은 참조 번호를 갖는 도 2의 장치는 전술한 왜곡을 막는다. 이 장치에서는 트랜지스터 T2의 베이스 전극이 이 트랜지스터의 컬렉터 전극과 접속되는 대신에 트랜지스터 T10을 통해 트랜지스터 T3의 에미터 전극에 접속되어, 트랜지스터 T2의 컬렉터 전극으로부터 트랜지스터 T3의 베이스 에미터 접합과 트랜지스터 T10을 통해 트랜지스터 T2의 베이스 전극으로 피드백 루프가 구성되도록 한다. 입력 버퍼는 T2의 베이스 전압을 입력 전압과 실질적으로 같게 만들고자 하지만, 이러한 피드백 루프는 트랜지스터 T3의 에미터 전압을 트랜지스터 T2의 베이스 전압과 실질적으로 같게 만들어, 그 결과 T3의 에미터 전압이 실질적으로 왜곡 없는 입력 전압을 나타내게 한다. 사실, 트랜지스터 T3의 에미터 베이스 접합에 의해 야기되는 왜곡은 이제 에미터 전극 대신에 트랜지스터 T3의 베이스 전극에 나타나게 된다.
트랜지스터 T2의 베이스 전극 및 트랜지스터 T3의 에미터 전극이 상호 직접적으로 접속될 경우에는 홀드 모드 동안에 문제가 발생한다. 이제는 이러한 홀드 모드 동안에 트랜지스터 T3가 컷오프되어 T2의 베이스 전극이 홀드 캐패시터 CH 의 홀드 전압을 따르게 된다. 입력 전압 Vi가 홀드 모드 동안 상승하지만 트랜지스터 T2의 베이스 에미터 접합을 감소시킬 경우에는 홀드 캐패시터를 충전(방전)시키는 많은 전류가 흘러 홀드 전압이 왜곡된다. 이러한 바람직하지 못한 홀드 모드 피드스루(feedthrough)는 T3의 에미터 전극과 T2의 베이스 전극 사이의 피드백 경로 내에 pn 접합 스위치를 삽입함으로써 막을 수 있다. 도 2의 장치에서, 이러한 스위치는 트랜지스터 T10에 의해 구현되는데, 이는 상호접속된 베이스 전극과 에미터 전극을 가지므로 다이오드로 동작한다. 이러한 스위치를 동작하기 위해서 도 2의 장치는 트랜지스터 T10의 컬렉터/베이스에 접속된 전류 소스 S6와, 트랜지스터 T11 의 컬렉터가 트랜지스터 T10의 베이스 전극에 접속되고 트랜지스터 T12의 컬렉터 전극이 트랜지스터 T10의 에미터 전극에 접속된 에미터 전류 소스 S7를 구비한 제 4의 에미터 결합형 트랜지스터 쌍 T11-T12 를 더 포함한다. 트랜지스터 쌍 T7-T 8의 경우와 마찬가지로 트랜지스터 T11 및 T12의 베이스 전극은 트랙 및 홀드 스위칭 펄스 T/H를 수신한다. 트랙 모드 동안 소스 S6의 전류는 트랜지스터 T10과 T12를 도통하여 트랜지스터 T10의 베이스 에미터 접합은 도전성이 된다. 반대로, 홀드 모드 동안 소스 S7의 전류가 소스 S6의 전류보다 더 큰 경우에는 소스 S6의 전류가 트랜지스터 T11을 도통하고 트랜지스터 T10의 베이스 에미터 접합은 컷오프되어 전술한 바람직하지 못한 홀드 모드 피드스루를 막는다.
도 1의 장치에서 트랜지스터 T3의 도전성 베이스 에미터 접합에 의한 최초의 트랙 모드 왜곡은 도 2의 장치에서 T10의 도전성 베이스 에미터 접합으로 인한 유사한 왜곡으로 대체되지 않는다는 것을 알 수 있다. 이는 T10의 도전성 베이스 에미 터 접합을 통해서는 실질적으로 DC 전류만 흐르고 이 접합을 도통하는 AC 신호 전류는 무시할 수 있기 때문이다.
또한, 홀드 모드 동안 도전성 트랜지스터 T11은 점 Q, 즉 트랜지스터 T2 및 T10의 베이스 전극의 상호접속부의 전압을 풀다운(pull down)시킨다는 것이 관측된다. 이러한 풀다운은, 베이스 전극이 출력 단자 VO에 접속되고 에미터 전극이 점 Q에 접속된 또 다른 클램핑 트랜지스터 T13에 의해 제한된다. 이러한 점 Q의 전압 풀다운은 트랜지스터 T10뿐만 아니라 T2도 컷오프하는데, 이는 홀드 모드 피드스루의 또 다른 감소를 제공한다. 점 Q에서의 전압 풀다운이 입력 전압 Vi의 모든 값에 대해 트랜지스터 T2를 컷오프시킬만큼 충분히 크지 못하다면, 이러한 풀다운은 클램핑 트랜지스터 T13의 에미터 리드(emitter lead) 내에 적절한 값의 저항(R1)을 삽입함으로써 증가될 수 있다.
또 다른 저항 R2가 스위칭된 에미터 팔로워 트랜지스터 T3의 에미터 전극과 홀드 캐패시터 CH 사이에 포함된다. 이 저항의 기능은 세 가지다.
- 트랜지스터 T3의 에미터는 큰 홀드 캐패시터 CH와 함께 LC 루프를 구성하는 유도성 임피던스를 나타낸다. 저항 R2는 이 LC 루프의 바람직하지 못한 공명(ringing)을 제거한다(damps out).
- 저항 R2는 KT/C 잡음을 필터링하여 홀드 캐패시터에 이르지 못하게 한다.
- 저항 R2는 홀드 캐패시터 CH를 피드백 루프 T3, T10, T2 로부터 분리한다. 이는 이러한 피드백 루프의 안정성을 개선한다.
또 다른 장치가 도 3에 도시되는데, 도 1 및 도 2에 대응하는 요소 역시 동일한 참조 번호를 갖는다. 도 2의 장치에서와 마찬가지로 이 장치도 트랜지스터 T3의 에미터 전극으로부터 트랜지스터 T2의 베이스 전극으로 피드백 접속을 갖지만, 이 장치에는 스위칭 트랜지스터 T10이 없다. 홀드 모드 동안 피드백을 디스에이블시키기 위해서 입력 버퍼의 전류 소스 S1은 공통 에미터 소스 S8을 갖는 에미터 결합형 트랜지스터 쌍 T14-T15로 대체되었다. 트랜지스터 T15의 컬렉터 전극은 트랜지스터 쌍 T1-T2의 공통 에미터 전극에 접속되고 트랜지스터 T14의 컬렉터 전극은 양의 전원에 접속된다. 또 다른 전류 소스 S9는 양의 전원과 T1 및 T2의 공통 에미터 사이에 접속된다. 트랜지스터 쌍 T14-T15의 베이스 전극은 트랙 및 홀드 스위칭 펄스 T/H를 수신하는데, 이는 트랙 모드 동안에는 T15의 베이스 전극을 하이(high)로 만들고 홀드 모드 동안에는 T14의 베이스 전극을 하이로 만든다
동작 중 트랙 모드 동안 트랜지스터 T15는 도전성이고 트랜지스터 T14는 컷오프되며, 결합된 T1 및 T2의 에미터 전극에는 소스 S8과 소스 S9의 전류의 차이만큼의 전류가 흐른다. S8의 전류가 S9의 전류보다 더 큰 경우, 차 전류(difference current)는 도 1 및 도 2의 장치 내의 소스 S1의 전류와 동일한 기능을 하고 트랜지스터 T1 및 T2는 통상적으로 입력 신호를 버퍼링하기 위해 동작한다. 홀드 모드 동안 트랜지스트 T15는 컷오프되고 트랜지스터 T14는 소스 S8의 전류를 도전시킨다. 이제, 소스 S9의 전류는 T1 및 T2의 두 개의 에미터 전극의 전위를 상승시켜 이들 두 트랜지스터를 컷오프시킨다. T2가 컷오프되면 트랜지스터 T3의 에미터 전극으로부터 트랜지스터 T2로의 피드백은 디스에이블되고 이러한 접속부를 통한 홀드 모드 피드스루는 대부분 막을 수 있다. 따라서, 도 3의 장치 내의 트랜지스터 T2는 도 2의 장치 내의 트랜지스터 T10의 기능을 수행한다. 트랜지스터 T1의 동시적 컷오프는 홀드 모드 피드스루의 감소를 돕는다.
트랜지스터 쌍 T1-T2의 공통 에미터 전극에서의 전압 펄스의 진폭을 줄이기 위해 상호 접속된 베이스 전극과 컬렉터 전극을 갖는 클램핑 트랜지스터(다이오드) T16이 입력 버퍼 T1-T2의 공통 에미터와 출력 버퍼 T4-T5의 공통 에미터 사이에 상호접속된다. 트랙 모드 동안, 양 공통 에미터는 실질적으로 동일한 전위, 즉 [입력 신호 전압 Vi - 1 Vbe 접합 전압]을 갖는다. 클램핑 트랜지스터 T16은 홀드 모드 동안 도전성이 되고 T1 및 T2의 에미터의 전압이 입력 신호 전압 Vi보다 상승하는 것을 막는다. 도 3의 장치에서는 트랜지스터 T10의 부재로 인해 출력 버퍼의 입력단에서의 전압이 도 2의 장치에서보다 1 Vbe 접합 전압만큼 시프트된 것이기 때문에 출력 단자 O가 트랜지스터 T5와 T6 사이에 접속된다.
실제로, 도 3의 장치는 DC 전원으로부터 더 적은 에너지를 소모하기 때문에 도 2의 장치가 도 3의 장치보다 더 선호될 수도 있다. 더욱이 도 3의 단점은 트랜지스터 T1이 트랙 모드 동안은 도전성이 되고 홀드 모드 동안은 컷오프되기 때문에 장치의 입력 임피던스가 트랙 및 홀드 스위칭에 따라 변한다는 것이다.

Claims (4)

  1. 입력 신호를 수신하고, 상기 수신된 입력 신호를 pn 접합 스위치(T3)의 베이스(P) - 상기 pn 접합 스위치(T3)의 에미터는 홀드 캐패시터(CH)에 접속됨 - 로 전송하는 입력 버퍼(IB)와,
    상기 pn 접합 스위치의 상기 베이스(P)로 스위칭 신호를 제공하여, 트랙 모드 동안에는 상기 pn 접합 스위치(T3)를 통해 상기 버퍼링된 입력 신호를 상기 홀드 캐패시터로 전송하고 홀드 모드 동안에는 이러한 전송을 차단하는 수단(T7, T8)을 포함하는 트랙 및 홀드 증폭기로서,
    상기 pn 접합 스위치(T3)의 상기 에미터로부터 상기 입력 버퍼(IB)로의 피드백 접속부와, 상기 트랙 모드 동안에는 상기 피드백 접속부를 인에이블시키고 상기 홀드 모드 동안에는 상기 피드백 접속부를 디스에이블시키는 수단을 특징으로 하는
    트랙 및 홀드 증폭기.
  2. 제 1 항에 있어서,
    상기 트랙 모드 동안에는 상기 피드백 접속부를 인에이블시키고 상기 홀드 모드 동안에는 상기 피드백 접속부를 디스에이블시키는 상기 수단은 상기 피드백 접속부 내의 제 2 pn-접합 스위치(T10)와, 상기 스위칭 신호를 상기 제 2 pn 접합 스위치(T10)에 제공하는 제 2 수단(T11, T12)을 포함하는 것을 특징으로 하는
    트랙 및 홀드 증폭기.
  3. 제 2 항에 있어서,
    상기 입력 버퍼(IB)와 상기 제 2 pn 접합 스위치(T10) 사이에서 상기 피드백 접속부에 클램핑 수단(T13, R1)이 접속되는 것을 특징으로 하는
    트랙 및 홀드 증폭기.
  4. 제 1 항에 있어서,
    상기 피드백 접속부의 안정성을 증가시키기 위해 상기 제 1 pn 접합 스위치(T3)의 상기 에미터와 상기 홀드 캐패시터(CH) 사이에 저항성 수단(R2)을 포함하는 것을 특징으로 하는
    트랙 및 홀드 증폭기.
KR1020017015165A 2000-03-28 2001-03-14 트랙 및 홀드 증폭기 KR100747808B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP00201119.5 2000-03-28
EP00201119 2000-03-28

Publications (2)

Publication Number Publication Date
KR20020053034A KR20020053034A (ko) 2002-07-04
KR100747808B1 true KR100747808B1 (ko) 2007-08-08

Family

ID=8171266

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020017015165A KR100747808B1 (ko) 2000-03-28 2001-03-14 트랙 및 홀드 증폭기

Country Status (8)

Country Link
US (1) US6489814B2 (ko)
EP (1) EP1198798B1 (ko)
JP (1) JP4923308B2 (ko)
KR (1) KR100747808B1 (ko)
CN (1) CN1205618C (ko)
AT (1) ATE450046T1 (ko)
DE (1) DE60140593D1 (ko)
WO (1) WO2001073789A1 (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3916994B2 (ja) * 2002-04-26 2007-05-23 富士通株式会社 差動回路、ピークホールド回路及びコンパレータ
ATE332565T1 (de) * 2002-07-26 2006-07-15 Cit Alcatel Schnelle abtast- und halte spitzenwerkdetektorschaltung
US6888382B2 (en) * 2002-12-18 2005-05-03 Bae Systems Information And Electronic Systems Integration Inc. High speed track and hold amplifier for direct digital down-conversion
JP2006522539A (ja) 2003-03-28 2006-09-28 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ トラック・ホールド回路
US7088148B2 (en) * 2003-08-14 2006-08-08 Telasic Communications, Inc. Sample and hold circuit and bootstrapping circuits therefor
JP4247181B2 (ja) 2004-11-30 2009-04-02 富士通株式会社 サンプルホールド回路
FR2913807B1 (fr) * 2007-03-13 2013-01-18 E2V Semiconductors Echantillonneur-bloqueur protege contre des parasites de commutation
US7782096B2 (en) 2007-08-08 2010-08-24 Texas Instruments Incorporated Track-and-hold circuit with low distortion
US7804336B2 (en) * 2007-10-23 2010-09-28 Texas Instruments Incorporated Track-and-hold circuit with low distortion
US20110156759A1 (en) * 2008-09-17 2011-06-30 Hidemi Noguchi Sample and hold circuit and method for controlling the same
US8575970B2 (en) * 2010-01-28 2013-11-05 Mediatek Inc. Track and hold circuit and related receiving device with track and hold circuit employed therein
CN103916106A (zh) * 2014-04-14 2014-07-09 中国电子科技集团公司第二十四研究所 跟踪保持电路

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4806790A (en) * 1987-02-16 1989-02-21 Nec Corporation Sample-and-hold circuit
US5047666A (en) * 1989-04-24 1991-09-10 Siemens Aktiengesellschaft Fast sample and hold circuit configuration
US5315170A (en) * 1992-06-23 1994-05-24 Raytheon Company Track and hold circuit
US5457418A (en) * 1994-12-05 1995-10-10 National Semiconductor Corporation Track and hold circuit with an input transistor held on during hold mode
US5583459A (en) * 1994-07-08 1996-12-10 Nec Corporation Sample hold circuit
JPH1011992A (ja) * 1996-06-27 1998-01-16 Nec Ic Microcomput Syst Ltd サンプルホールド回路
US5801555A (en) * 1995-12-15 1998-09-01 Samsung Electronics Co., Ltd. Correlative double sampling (CDS) device
US6028459A (en) * 1998-04-20 2000-02-22 National Semiconductor Corporation Track and hold circuit with clamp
US6323700B2 (en) * 1999-12-24 2001-11-27 U.S. Philips Corporation Double input buffer for track-and-hold amplifier

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5622289A (en) * 1979-08-01 1981-03-02 Hitachi Ltd Analog memory circuit
JPS592433A (ja) * 1982-06-28 1984-01-09 Toshiba Corp サンプル回路
JPS6095796A (ja) * 1983-10-28 1985-05-29 Hitachi Ltd サンプル・ホ−ルド回路
JPS63269399A (ja) * 1987-04-28 1988-11-07 Yokogawa Electric Corp トラツクホ−ルド回路
JP2522084B2 (ja) * 1989-11-02 1996-08-07 日本電気株式会社 サンプルホ―ルド回路

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4806790A (en) * 1987-02-16 1989-02-21 Nec Corporation Sample-and-hold circuit
US5047666A (en) * 1989-04-24 1991-09-10 Siemens Aktiengesellschaft Fast sample and hold circuit configuration
US5315170A (en) * 1992-06-23 1994-05-24 Raytheon Company Track and hold circuit
US5583459A (en) * 1994-07-08 1996-12-10 Nec Corporation Sample hold circuit
US5457418A (en) * 1994-12-05 1995-10-10 National Semiconductor Corporation Track and hold circuit with an input transistor held on during hold mode
US5801555A (en) * 1995-12-15 1998-09-01 Samsung Electronics Co., Ltd. Correlative double sampling (CDS) device
JPH1011992A (ja) * 1996-06-27 1998-01-16 Nec Ic Microcomput Syst Ltd サンプルホールド回路
US6028459A (en) * 1998-04-20 2000-02-22 National Semiconductor Corporation Track and hold circuit with clamp
US6323700B2 (en) * 1999-12-24 2001-11-27 U.S. Philips Corporation Double input buffer for track-and-hold amplifier

Also Published As

Publication number Publication date
ATE450046T1 (de) 2009-12-15
KR20020053034A (ko) 2002-07-04
US6489814B2 (en) 2002-12-03
WO2001073789A1 (en) 2001-10-04
US20010045847A1 (en) 2001-11-29
DE60140593D1 (de) 2010-01-07
CN1381058A (zh) 2002-11-20
CN1205618C (zh) 2005-06-08
EP1198798B1 (en) 2009-11-25
EP1198798A1 (en) 2002-04-24
JP4923308B2 (ja) 2012-04-25
JP2003529258A (ja) 2003-09-30

Similar Documents

Publication Publication Date Title
KR100747808B1 (ko) 트랙 및 홀드 증폭기
US4145719A (en) Multi-channel video switch using dual-gate MOS-FETS
KR102422590B1 (ko) 격리기 제품을 위한 수신기 중간 가변 이득 스테이지
US6310508B1 (en) High frequency switch
CA1246160A (en) Drive circuit with limited signal transition rate for rfi reduction
JPH09511633A (ja) パルスカウントfm復調器を具える受信機、及びパルスカウントfm復調器
KR102468237B1 (ko) 디지털 격리기들을 위한 리시버 프론트 엔드
US7587193B2 (en) Signal transmission arrangement having a transformer and a receiver circuit
JP2007053794A (ja) 制御可能なフィルタ装置
JP2724912B2 (ja) 信号切換え装置
US11869399B2 (en) Driving circuit and semiconductor integrated circuit for use in an optical communication device
US20220158448A1 (en) Electrostatic protection circuit and semiconductor integrated circuit
JP3937426B2 (ja) プリアンプ回路
US4463318A (en) Power amplifier circuit employing field-effect power transistors
JP3077063B2 (ja) 増幅/制限回路
KR100332726B1 (ko) 오프후크신호및다이얼펄스발생회로및그회로의구동방법
US7009450B2 (en) Low distortion and high slew rate output stage for voltage feedback amplifier
US20220158447A1 (en) Electrostatic protection circuit and semiconductor integrated circuit
NL7812201A (nl) Brugversterker.
US9496049B2 (en) Compact sample-and-hold device
JPH06204881A (ja) 単極性符号・双極性符号変換回路
JP2794916B2 (ja) 増幅回路
JPS63114314A (ja) 直流クランプ回路
JP2000349610A (ja) 高周波スイッチ
JPH0417423A (ja) クロック信号用伝送回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110802

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20120802

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee