KR100493059B1 - 게이트 캐패시턴스를 감소시킬 수 있는 트랜지스터 - Google Patents

게이트 캐패시턴스를 감소시킬 수 있는 트랜지스터 Download PDF

Info

Publication number
KR100493059B1
KR100493059B1 KR10-2003-0024780A KR20030024780A KR100493059B1 KR 100493059 B1 KR100493059 B1 KR 100493059B1 KR 20030024780 A KR20030024780 A KR 20030024780A KR 100493059 B1 KR100493059 B1 KR 100493059B1
Authority
KR
South Korea
Prior art keywords
electrode
source
transistor
gate electrode
semiconductor substrate
Prior art date
Application number
KR10-2003-0024780A
Other languages
English (en)
Other versions
KR20040090816A (ko
Inventor
이덕민
오한수
정철호
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2003-0024780A priority Critical patent/KR100493059B1/ko
Priority to US10/797,604 priority patent/US7078775B2/en
Priority to TW93110322A priority patent/TWI229936B/zh
Priority to EP04252247A priority patent/EP1471581A3/en
Priority to CN 200410055021 priority patent/CN100505306C/zh
Priority to JP2004123417A priority patent/JP2004320040A/ja
Publication of KR20040090816A publication Critical patent/KR20040090816A/ko
Application granted granted Critical
Publication of KR100493059B1 publication Critical patent/KR100493059B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/4238Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the surface lay-out
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/4824Pads with extended contours, e.g. grid structure, branch structure, finger structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41758Source or drain electrodes for field effect devices for lateral devices with structured layout for source or drain region, i.e. the source or drain region having cellular, interdigitated or ring structure or being curved or angular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Abstract

게이트 캐패시턴스를 감소시킬 수 있는 트랜지스터를 개시한다. 개시된 본 발명의 트랜지스터는, 반도체 기판상의 소정 부분에 소자가 형성될 액티브 영역을 한정하는 소자 분리막이 형성된다. 이러한 반도체 기판상에 게이트 절연막을 사이에 두고 메쉬 형태의 게이트 전극이 형성되고, 상기 게이트 전극 양측의 액티브 영역에 각각 형성되는 소오스, 드레인 영역이 형성된다. 이때, 상기 액티브 영역에는 메쉬형 게이트 전극의 교차부를 포함하는 영역과 오버랩되도록 소자 분리막이 배치되어 있다.

Description

게이트 캐패시턴스를 감소시킬 수 있는 트랜지스터{Transistor decreasing gate capacitance}
본 발명은 반도체 디바이스에 관한 것으로, 보다 구체적으로는, 게이트 캐패시턴스 및 게이트 저항을 개선시킬 수 있는 트랜지스터에 관한 것이다.
일반적으로 모스(MOS:metal oxide semiconductor) 트랜지스터는 게이트 전극 및 그 양측의 기판에 형성되는 소오스 및 드레인 영역으로 구성되며, 집적 회로를 구성하는 대표적인 디바이스중 하나이다. 이러한 모스 트랜지스터는 메모리 소자 및 비메모리 소자에 걸쳐 제어, 논리 및 전력용 스위치로서 폭넓게 사용되고 있다.
모스 트랜지스터 중 고주파 디바이스에 이용되는 트랜지스터는 고전압이 인가되더라도 견딜 수 있도록 높은 항복 전압을 가지면서, 높은 스위칭 특성을 유지할 수 있도록 낮은 온 저항(on-resistance)을 갖는 것이 중요하다.
또한, 고주파 트랜지스터는 높은 발진 주파수를 얻을 수 있도록 게이트 저항을 감소시키는 것이 중요하며, 현재에는 고주파 트랜지스터의 게이트 전극의 저항을 감소시키기 위하여 스트라이프 형태에서 메쉬 형태(또는 와플 형태)로 게이트 전극을 설계하고 있다.
이러한 메쉬형 게이트 전극을 갖는 고주파 트랜지스터는 미합중국 특허 6,084,266호에 개시되어 있으며, 상기 특허에 개시된 고주파 트랜지스터를 도 1을 참조하여 개략적으로 설명한다.
액티브 영역(120)이 한정된 반도체 기판(도시되지 않음)상에 메쉬 형태로 게이트 전극(100)이 배열된다.
게이트 전극(100)의 양측 액티브 영역(120)에 고농도 불순물이 주입되어, 소오스 및 드레인 영역(S,D)이 형성된다. 이때, 소오스 및 드레인 영역(S,D)은 게이트 전극(100)을 사이에 두고 교대로 배치된다.
상기한 종래의 고주파 트랜지스터는 게이트 전극을 메쉬 형태로 배열함으로써 게이트 저항을 낮추고 단위 면적당 전류 구동 능력을 증대시킬 수 있었다. 그러나, 상기 메쉬 형태의 게이트 전극은 필연적으로 교차부가 발생되고, 상기 교차부는 고주파 트랜지스터의 전류 흐름에 기여하지 않고 단지 액티브 영역과 오버랩된다. 이로 인하여, 메쉬형 게이트 전극을 갖는 고주파 트랜지스터는 종래의 스트라이프형 게이트 전극을 갖는 고주파 트랜지스터(인용 문헌 6,084,266 특허의 도 1에 개시됨)에 비하여 게이트 캐패시턴스가 증대된다.
이를 보다 자세히 설명하면, 종횡으로 연장된 게이트 전극 부분(100)은 소오스 및 드레인 영역(120) 사이에 배치되어, 소오스 영역으로부터 드레인 영역으로 전류를 흐르게 하는 역할을 한다. 반면, 교차 부분은 소오스, 드레인 영역(120)의 모서리 부분에 각각 위치되어, 고주파 트랜지스터의 전류 흐름에 관여하지 않는다. 이에 따라, 메쉬 형태의 게이트 전극(110)은 이러한 교차부가 다수개 발생됨으로 인하여, 상대적으로 게이트 캐패시턴스를 증대시키는 것이다.
또한, Joachin N. Burghartz씨에 의하여 제안된 "TAILORING LOGIC CMOS FOR RF APPLICATION" 논문(2001년 IEEE 150 내지 153쪽)에 의하면, 고주파 트랜지스터의 전력 이득 및 전류 이득을 결정하는 최대 발진 주파수(maximum oscillation frequency : Fmax) 및 차단 주파수(cutoff frequency: Ft)는 게이트 전극 저항(Rg) 및 게이트 캐패시턴스(Cg)와 반비례한다고 알려져 있다. 이러한 바, 상기와 같이 게이트 캐패시턴스가 증가되면, 비록 게이트 전극의 저항이 감소된다고 하더라도 높은 전력 이득 및 전류 이득을 얻을 수 없다.
따라서, 본 발명의 목적은 게이트 저항을 감소시킴과 동시에 게이트 캐패시턴스를 감소시킬 수 있는 트랜지스터를 제공하는 것이다.
상기한 본 발명의 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 트랜지스터는 반도체 기판상에 액티브 영역이 형성되고, 상기 반도체 기판상에 게이트 절연막을 사이에 두고 게이트 전극이 형성된다. 이때, 게이트 전극은 종방향 및 횡방향으로 연장되는 다수의 바 패턴에 의하여 매쉬 형태로 형성된다. 상기 게이트 전극 양측의 액티브 영역에 소오스 및 드레인 영역이 형성된다. 여기서, 상기 액티브 영역내에 상기 메쉬 형태의 게이트 전극의 교차부를 포함하는 부분과 오버랩되도록 소자 분리막이 배치된다.
또한, 본 발명의 다른 실시예에 의하면, 반도체 기판의 소정 부분에 액티브 영역이 형성되고, 상기 반도체 기판상에 게이트 절연막을 사이에 두고 게이트 전극이 형성된다. 게이트 전극은 종방향 및 횡방향으로 연장되는 다수의 바 패턴으로 구성되어 메쉬 형태를 이룬다. 게이트 전극 양측의 액티브 영역에 각각에는 소오스 및 드레인 영역이 형성되고, 상기 반도체 기판 상부에 상기 소오스 및 드레인 영역중 어느 하나와 전기적으로 연결되도록 제 1 전극 배선이 형성된다. 또한, 제 1 전극 배선 상부에 상기 제 1 전극 배선과는 전기적으로 절연되면서 상기 소오스 및 드레인 영역중 선택되지 않은 다른 하나의 영역과 전기적으로 연결되도록 제 2 전극 배선이 형성된다. 이때, 상기 게이트 전극의 교차부위와 대응되는 액티브 영역 각각에 메쉬 형상의 소자 분리막이 형성된다.
또한, 본 발명의 다른 실시예에 따르면, 반도체 기판상의 소정 부분에 액티브 영역이 형성되고, 상기 반도체 기판상에 게이트 절연막을 사이에 두고 게이트 전극이 형성된다. 게이트 전극은 종방향 및 횡방향으로 연장되는 다수의 바 패턴으로 구성되어 메쉬 형상을 이룬다. 게이트 전극 양측의 액티브 영역에 소오스 및 드레인 영역이 형성되고, 상기 반도체 기판 상부에 상기 소오스 및 드레인 영역중 어느 하나와 전기적으로 연결되도록 제 1 전극 배선이 형성된다. 또한, 상기 제 1 전극 배선 상부에, 상기 제 1 전극 배선과는 전기적으로 절연되면서 상기 소오스 및 드레인 영역중 선택되지 않은 다른 하나의 영역과 전기적으로 연결되도록 제 2 전극 배선이 형성된다. 상기 종방향 및 횡방향 중 어느 한 방향으로 연장되는 게이트 전극 부분과 오버랩되도록 상기 액티브 영역내에 스트라이프 형상의 소자 분리막이 형성된다.
또한, 본 발명의 또 다른 실시예에 의하면, 반도체 기판의 소정 부분에 액티브 영역이 형성되고, 이러한 반도체 기판상에 게이트 절연막을 사이에 두고 게이트 전극이 형성된다. 게이트 전극은 종방향 및 횡방향으로 연장되는 다수의 바 패턴으로 구성되어 메쉬 형태를 이룬다. 상기 게이트 전극 양측의 액티브 영역에 소오스 및 드레인 영역이 형성되고, 상기 반도체 기판 상부에 상기 소오스 및 드레인 영역중 어느 하나와 전기적으로 연결되도록 제 1 전극 배선이 형성된다. 또한, 상기 제 1 전극 배선 상부에, 상기 제 1 전극 배선과는 전기적으로 절연되면서 상기 소오스 및 드레인 영역중 선택되지 않은 다른 하나의 영역과 전기적으로 연결되도록 제 2 전극 배선을 형성한다. 이때, 상기 액티브 영역은 종방향 및 횡방향 중 어느 한 방향으로 연장되는 게이트 전극 사이의 공간에 스트라이프 형태로 형성된다.
상기 소자 분리막은 STI막일 수 있으며, 상기 소오스 및 드레인 영역은 상기 게이트 전극을 사이에 두고 교대로 형성된다.
상기 제 1 및 제 2 전극 배선은 각각 사선 방향으로 연장되는 다수의 교차하는 바 패턴을 포함하여 메쉬 형태로 배열됨이 바람직하다.
이하 첨부한 도면에 의거하여 본 발명의 바람직한 실시예를 설명하도록 한다. 그러나, 본 발명의 실시예들은 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 아래에서 상술하는 실시예들로 인해 한정되어지는 것으로 해석되어져서는 안 된다. 본 발명의 실시예들은 당업계에서 평균적인 지식을 가진 자에게 본 발명을 보다 완전하게 설명하기 위해서 제공되어지는 것이다. 따라서, 도면에서의 요소의 형상 등은 보다 명확한 설명을 강조하기 위해서 과장되어진 것이며, 도면상에서 동일한 부호로 표시된 요소는 동일한 요소를 의미한다. 또한, 어떤 층이 다른 층 또는 반도체 기판의 "상"에 있다라고 기재되는 경우에, 어떤 층은 상기 다른 층 또는 반도체 기판에 직접 접촉하여 존재할 수 있고, 또는, 그 사이에 제 3의 층이 개재되어질 수 있다.
(실시예 1)
도 2는 본 발명의 실시예 1에 따른 액티브 영역을 보여주는 평면도이고, 도 3은 도 2의 액티브 영역상에 형성된 트랜지스터를 보여주는 평면도이며, 도 4는 도 3의 Ⅳ-Ⅳ′선을 따라 절단한 단면도이다.
도 2, 도 3 및 도 4를 참조하여, 반도체 기판(200) 상에 트랜지스터가 형성될 액티브 영역(205)이 한정되도록 제 1 소자 분리막(210a)이 형성된다. 제 1 소자 분리막(210a)은 예를 들어 STI(shallow trench isolation)막일 수 있으며, 액티브 영역(205)은 예를 들어 사각 플레이트(plate) 형태로 한정될 수 있다.
액티브 영역(205) 상부에 게이트 전극(220)이 배치된다. 게이트 전극(220)은 메쉬 형태 즉, 종횡으로 교차된 다수 개의 바 패턴(220a,220b)을 포함하도록 배열되며, 바 패턴(220a,220b)의 가장자리는 모두 전기적으로 연결되어 있을 수 있다. 메쉬형 게이트 전극(220)의 형성으로, 액티브 영역(205)은 격자 형태로 오픈된다. 이때, 게이트 전극(220)과 반도체 기판(200) 사이에는 게이트 절연막(215)이 개재되어 있다.
게이트 전극(220) 양측의 액티브 영역(205)에 고농도 불순물이 이온 주입되어 소오스 영역(235a:S) 및 드레인 영역(235b:D)이 형성된다. 상기 불순물은 반도체 기판의 불순물 타입과 반대의 불순물 타입이어야 한다. 아울러, 소오스 영역(235a:S) 및 드레인 영역(235b:D)은 게이트 전극(220)을 사이에 두고 교대로 배치된다.
본 실시예에서, 메쉬형 게이트 전극의 게이트 캐패시턴스를 최소화하기 위하여, 게이트 전극(220)의 교차부 각각에 메쉬(혹은 매트릭스) 형상의 제 2 소자 분리막(210b)이 형성된다. 제 2 소자 분리막(210b)은 제 1 소자 분리막(210a)과 마찬가지로 STI 방식으로 형성될 수 있으며, 제 1 소자 분리막(210a)과 동시에 형성될 수 있다. 또한, 제 2 소자 분리막(210b)은 게이트 전극(220)의 선폭보다 동일하거나, 크거나 혹은 작을 수 있다.
이와같은 본 실시예에 의하면, 게이트 전극(220)의 교차부에 제 2 소자 분리막(210b)이 형성됨에 따라, 제 2 소자 분리막(210b)이 교차부에 발생되는 게이트 캐패시터의 유전막으로 작용하게 되고, 교차부에 발생되는 캐패시터의 유전막의 두께를 증대시키게 되어, 결과적으로 게이트 캐패시턴스를 감소시킨다. 또한, 게이트 전극(220)의 교차부는 실질적으로 고주파 트랜지스터의 전류 흐름에 기여하지 않는 부분이므로, 교차부 하부에 제 2 소자 분리막(210b)이 형성된다하더라도 고주파 트랜지스터의 구동에 영향을 미치지 않는다.
또한, 게이트 전극(220)을 메쉬 형태로 배열시킴에 따라, 게이트 전극 저항을 감소시킬 수 있다.
(실시예 2)
도 5는 본 발명의 실시예 2에 따른 소오스 전극 배선을 보여주는 평면도이고, 도 6은 본 발명의 실시예 2에 따른 드레인 전극 배선을 보여주는 평면도이며, 도 7은 본 발명의 실시예 2에 따라 소오스 및 드레인 전극 배선이 모두 형성된 상태를 보여주는 평면도이다.
도 5 및 도 7을 참조하여, 게이트 전극(220), 소오스 영역(235a) 및 드레인 영역(235b)이 형성된 반도체 기판(200) 결과물 상부에 절연막(도시되지 않음)을 사이에 두고 소오스 전극 배선(240)이 형성된다. 소오스 전극 배선(240)은 교차하는 다수의 바 패턴(242a,242b)을 포함하며, 바 패턴(242a,242b)들은 사선 형태로 연장되어, 메쉬 구조를 이룬다. 소오스 전극 배선(240)은 상기 절연막(도시되지 않음)을 관통하는 제 1 콘택부(245)에 의하여 소오스 영역(235a)과 전기적으로 연결된다.
도 6 및 도 7을 참조하여, 소오스 전극 배선(240) 상부에 드레인 전극 배선(250)이 형성된다. 상기 도 6은 트랜지스터 상에 드레인 전극 배선(250)이 형성된 상태를 보여주며, 소오스 전극 배선(240)의 도시는 생략하였다. 이때, 소오스 전극 배선(240)과 드레인 전극 배선(250) 사이에는 절연막이 개재되어 두 배선(240,250)은 전기적으로 절연된다. 이러한 드레인 전극 배선(250)은 소오스 전극 배선(240)과 마찬가지로 교차하는 다수의 바 패턴(252a,252b)을 포함하고, 바 패턴(252a,252b)은 사선 형태로 배열된다. 이때, 드레인 전극 배선(250)의 바 패턴(252a)은 동일 방향으로 연장되는 소오스 전극 배선(240)의 바 패턴(242a) 사이에 각각 배치될 수 있다. 아울러, 드레인 전극 배선(250)은 절연막들(도시되지 않음)을 관통하는 제 2 콘택부(255)에 의하여 드레인 영역(235b)과 전기적으로 연결될 수 있다.
본 실시예에서는 소오스 전극 배선(240)을 하부에 형성하고, 드레인 전극 배선(250)을 상부에 형성하였지만, 순서를 바꾸어 배치할 수도 있다.
본 실시예의하면, 소오스 전극 배선(240) 및 드레인 전극 배선(250)을 다층의 메쉬 형태로 형성함에 따라, 배선 면적을 충분히 확보할 수 있어, 배선 저항을 한층 감소시킬 수 있다.
(실시예 3)
도 8은 본 발명의 실시예 3에 따른 액티브 영역을 보여주는 평면도이고, 도 9는 도 8의 액티브 영역상에 형성된 트랜지스터를 보여주는 평면도이며, 도 10은 도 9의 Ⅹ-Ⅹ'선을 따라 절단하여 나타낸 단면도이다.
도 8, 도 9 및 도 10에 도시된 바와 같이, 반도체 기판(300)의 소정 부분에 트랜지스터가 형성될 사각 플레이트 형상의 액티브 영역(305)이 한정되도록 제 1 소자 분리막(310a)이 형성된다. 제 1 소자 분리막(310a)은 예를 들어, STI막일 수 있다.
액티브 영역(305) 상부에 게이트 전극(320)이 배치된다. 게이트 전극(320)은 상기한 실시예 1에서 설명된 바와 같이, 메쉬 형태 즉, 종횡으로 교차된 다수 개의 바 패턴(320a,320b)을 포함하도록 배열된다. 아울러, 게이트 전극(320)의 가장자리는 모두 전기적으로 연결되어 있을 수 있다. 이때, 게이트 전극(320)과 반도체 기판(300) 사이에는 게이트 절연막(315)이 개재되어 있다.
게이트 전극(320) 양측의 액티브 영역(305)에 고농도 불순물이 이온 주입되어 소오스 영역(330a:S) 및 드레인 영역(330b:D)이 형성된다. 상기 불순물은 반도체 기판의 불순물 타입과 반대의 불순물 타입이어야 하며, 소오스 영역(330a:S) 및 드레인 영역(330b:D)은 게이트 전극(320)을 사이에 두고 교대로 배치된다.
본 실시예에서는 메쉬형 게이트 전극(320)의 교차부에 발생되는 불필요한 게이트 캐패시턴스를 최소화하기 위하여, 종방향 및 횡방향 중 어느 한 방향으로 연장되는 게이트 전극(320)의 바 패턴(320a,320b) 하부에 스트라이프 형상의 제 2 소자 분리막(310b)이 형성된다. 제 2 소자 분리막(310b)의 단폭은 게이트 전극(320)의 선폭과 같거나 크거나 혹은 작을 수 있으며, 제 2 소자 분리막(310b)은 제 1 소자 분리막(310a)과 마찬가지로 STI막일 수 있다.
이와같이 본 실시예에 의하면, 종방향 및 횡방향 중 어느 한 방향으로 연장되는 게이트 전극(320)의 바 패턴(320a,320b) 하부에 스트라이프 형상의 제 2 소자 분리막(310b)을 형성한다. 이에따라, 게이트 전극(320)의 교차부 하부에도 제 2 소자 분리막(310b)이 위치하게 되어, 게이트 캐패시턴스를 감소시킬 수 있다.
상기 도 7에서는 소오스 전극 배선 및 드레인 전극의 배선의 배열을 생략하였으나, 상기 실시예 1과 같이 메쉬 형태로 형성할 수 있다.
(실시예 4)
도 11은 본 발명의 실시예 4에 따른 액티브 영역을 보여주는 평면도이고, 도 12는 도 11의 액티브 영역상에 형성된 트랜지스터를 보여주는 평면도이다.
도 11을 참조하여, 반도체 기판(400) 상에 다수의 액티브 영역(405)이 한정되도록 소자 분리막(410)이 형성된다. 액티브 영역(405)은 종방향 및 횡방향 중 어느 한 방향으로 연장되도록 스트라이프 형태로 형성된다.
액티브 영역(405) 상부에 게이트 전극(420)이 배치된다. 게이트 전극(420)은 상기한 실시예 1에서와 같이 메쉬 형태 즉, 종횡으로 교차된 다수 개의 바 패턴(420a,420b)을 포함하도록 배열되며, 바 패턴(420a,420b)의 가장자리는 모두 전기적으로 연결되어 있을 수 있다. 이때, 액티브 영역(405)은 종방향 및 횡방향 중 어느 한 방향으로 연장되는 게이트 전극(420)의 바 패턴(420a,420b) 사이에 위치되는 것이 바람직하다. 또한, 게이트 전극(420)과 반도체 기판(400) 사이에는 게이트 절연막(415)이 개재된다.
게이트 전극(420) 양측의 액티브 영역(405)에 고농도 불순물이 이온 주입되어 소오스 영역(430a:S) 및 드레인 영역(430b:D)이 형성되고, 소오스 영역(430:S) 및 드레인 영역(330b:D)은 게이트 전극(220)을 사이에 두고 교대로 배치된다.
이와같이 액티브 영역(405)을 게이트 전극의 바 패턴 사이에 스트라이프 형태로 형성하여도 상기한 실시예들과 동일한 효과를 발휘할 수 있다.
이상에서 자세히 설명한 바와 같이, 본 발명에 의하면, 트랜지스터의 게이트 전극 저항을 감소시키기 위하여 게이트 전극을 메쉬 형태로 형성하는 한편, 게이트 전극의 교차점 부위에 소자 분리막을 형성한다.
이와같이 게이트 캐패시턴스를 증대시키는 게이트 전극의 교차부에 소자 분리막을 형성하므로써, 게이트 캐패시턴스를 감소시킬 수 있다. 이에 따라, 고주파 트랜지스터의 전력 이득 및 전류 이득을 개선할 수 있다.
이상 본 발명을 바람직한 실시예를 들어 상세하게 설명하였으나, 본 발명은 상기 실시예에 한정되지 않고, 본 발명의 기술적 사상의 범위 내에서 당 분야에서 통상의 지식을 가진 자에 의하여 여러가지 변형이 가능하다.
도 1은 종래의 반도체 트랜지스터의 평면도이다.
도 2는 본 발명의 실시예 1에 따른 액티브 영역을 보여주는 평면도이다.
도 3은 도 2의 액티브 영역상에 형성된 트랜지스터를 보여주는 평면도이다.
도 4는 도 3의 Ⅳ-Ⅳ′선을 따라 절단한 단면도이다.
도 5는 본 발명의 실시예 2에 따른 소오스 전극 배선을 보여주는 평면도이다.
도 6은 본 발명의 실시예 2에 따른 드레인 전극 배선을 보여주는 평면도이다.
도 7은 본 발명의 실시예 2에 따라 소오스 및 드레인 전극 배선이 모두 형성된 상태를 보여주는 평면도이다.
도 8은 본 발명의 실시예 3에 따른 액티브 영역을 보여주는 평면도이다.
도 9는 도 8의 액티브 영역상에 형성된 트랜지스터를 보여주는 평면도이다.
도 10은 도 9의 Ⅹ-Ⅹ'선을 따라 절단하여 나타낸 단면도이다.
도 11은 본 발명의 실시예 4에 따른 액티브 영역을 보여주는 평면도이다.
도 12는 도 11의 액티브 영역상에 형성된 트랜지스터를 보여주는 평면도이다.
(도면의 주요 부분에 대한 부호의 설명)
200, 300, 400 : 반도체 기판 205,305, 405 : 액티브 영역
210a,210b,310a,310b, 410 : 소자 분리막 220, 320,420 : 게이트 전극
235a,235b,330a,330b, 430a, 430b : 소오스, 드레인 영역
240 : 소오스 전극 배선 245 : 제 1 콘택부
250 : 드레인 전극 배선 255 : 제 2 콘택부

Claims (20)

  1. 반도체 기판;
    상기 반도체 기판의 소정 부분에 형성되는 액티브 영역;
    상기 반도체 기판상에 게이트 절연막을 사이에 두고 형성되고, 종 방향 및 횡방향으로 연장되는 다수의 바 패턴으로 구성되는 메쉬(mesh) 형태의 게이트 전극; 및
    상기 게이트 전극 양측의 액티브 영역에 각각 형성되는 소오스 및 드레인 영역을 포함하며,
    상기 액티브 영역내에 상기 메쉬 형태의 게이트 전극의 교차부를 포함하는 부분과 오버랩되도록 소자 분리막이 배치되어 있는 것을 특징으로 하는 트랜지스터.
  2. 제 1 항에 있어서, 상기 소자 분리막은 상기 액티브 영역내에 상기 게이트 전극의 교차부위와 대응되는 액티브 영역 각각에 메쉬 형상으로 형성되는 것을 특징으로 하는 트랜지스터.
  3. 제 1 항에 있어서, 상기 소자 분리막은 상기 종방향 및 횡방향 중 어느 한 방향으로 연장되는 게이트 전극의 바 패턴과 오버랩되도록 스트라이프 형태로 형성되는 것을 특징으로 하는 트랜지스터.
  4. 제 1 항에 있어서, 상기 액티브 영역은 종방향 및 횡방향 중 어느 한 방향으로 연장되는 게이트 전극의 바 패턴 사이의 공간에 스트라이프 형태로 형성되는 것을 특징으로 하는 트랜지스터.
  5. 제 1 항에 있어서, 상기 소자 분리막은 STI(shallow trench isolation)막인 것을 특징으로 하는 트랜지스터.
  6. 제 1 항에 있어서, 상기 소오스 및 드레인 영역은 상기 게이트 전극을 사이에 두고 교대로 형성되는 것을 특징으로 하는 트랜지스터.
  7. 제 1 항에 있어서, 상기 기판 상부에 형성되며, 상기 소오스 및 드레인 영역중 어느 하나와 전기적으로 연결되는 제 1 전극 배선; 및
    상기 제 1 전극 배선 상부에 형성되며, 상기 제 1 전극 배선과는 전기적으로 절연되면서 상기 소오스 및 드레인 영역중 선택되지 않은 다른 하나의 영역과 전기적으로 연결되는 제 2 전극 배선을 더 포함하는 것을 특징으로 하는 트랜지스터.
  8. 제 7 항에 있어서, 상기 제 1 및 제 2 전극 배선은 사선 방향으로 연장되는 다수의 교차하는 바 패턴을 포함하여 메쉬 형태로 배열되는 것을 특징으로 하는 트랜지스터.
  9. 반도체 기판;
    상기 반도체 기판의 소정 부분에 형성되는 액티브 영역;
    상기 반도체 기판상에 게이트 절연막을 사이에 두고 형성되고, 종방향 및 횡방향으로 연장되는 다수의 바 패턴으로 구성되는 메쉬 형태의 게이트 전극;
    상기 게이트 전극 양측의 액티브 영역에 각각 형성되는 소오스 및 드레인 영역;
    상기 반도체 기판 상부에 형성되며, 상기 소오스 및 드레인 영역중 어느 하나와 전기적으로 연결되는 제 1 전극 배선;
    상기 제 1 전극 배선 상부에 형성되며, 상기 제 1 전극 배선과는 전기적으로 절연되면서 상기 소오스 및 드레인 영역중 선택되지 않은 다른 하나의 영역과 전기적으로 연결되는 제 2 전극 배선; 및
    상기 게이트 전극의 교차부위와 대응되는 액티브 영역 각각에 메쉬 형상의 소자 분리막을 포함하는 것을 특징으로 하는 트랜지스터.
  10. 제 9 항에 있어서, 상기 소자 분리막은 STI막인 것을 특징으로 하는 트랜지스터.
  11. 제 9 항에 있어서, 상기 소오스 및 드레인 영역은 상기 게이트 전극을 사이에 두고 교대로 형성되는 것을 특징으로 하는 트랜지스터.
  12. 제 9 항에 있어서, 상기 제 1 및 제 2 전극 배선은 각각 사선 방향으로 연장되는 다수의 교차하는 바 패턴을 포함하여 메쉬 형태로 배열되는 것을 특징으로 하는 트랜지스터.
  13. 반도체 기판;
    상기 반도체 기판의 소정 부분에 형성되는 액티브 영역;
    상기 반도체 기판상에 게이트 절연막을 사이에 두고 형성되고, 종방향 및 횡방향으로 연장되는 다수의 바 패턴으로 구성되는 메쉬 형태의 게이트 전극;
    상기 게이트 전극 양측의 액티브 영역에 각각 형성되는 소오스 및 드레인 영역;
    상기 반도체 기판 상부에 형성되며, 상기 소오스 및 드레인 영역중 어느 하나와 전기적으로 연결되는 제 1 전극 배선;
    상기 제 1 전극 배선 상부에 형성되며, 상기 제 1 전극 배선과는 전기적으로 절연되면서 상기 소오스 및 드레인 영역중 선택되지 않은 다른 하나의 영역과 전기적으로 연결되는 제 2 전극 배선; 및
    상기 종방향 및 횡방향 중 어느 한 방향으로 연장되는 게이트 전극 부분과 오버랩되도록 상기 액티브 영역내에 형성되는 스트라이프 형상의 소자 분리막을 포함하는 것을 특징으로 하는 트랜지스터.
  14. 제 13 항에 있어서, 상기 소자 분리막은 STI막인 것을 특징으로 하는 트랜지스터.
  15. 제 13 항에 있어서, 상기 소오스 및 드레인 영역은 상기 게이트 전극을 사이에 두고 교대로 형성되는 것을 특징으로 하는 트랜지스터.
  16. 제 13 항에 있어서, 상기 제 1 및 제 2 전극 배선은 각각 사선 방향으로 연장되는 다수의 교차하는 바 패턴을 포함하여 메쉬 형태로 배열되는 것을 특징으로 하는 트랜지스터.
  17. 반도체 기판;
    상기 반도체 기판의 소정 부분에 형성되는 액티브 영역;
    상기 반도체 기판상에 게이트 절연막을 사이에 두고 형성되고, 종방향 및 횡방향으로 연장되는 다수의 바 패턴으로 구성되는 메쉬 형태의 게이트 전극;
    상기 게이트 전극 양측의 액티브 영역에 각각 형성되는 소오스 및 드레인 영역;
    상기 반도체 기판 상부에 형성되며, 상기 소오스 및 드레인 영역중 어느 하나와 전기적으로 연결되는 제 1 전극 배선; 및
    상기 제 1 전극 배선 상부에 형성되며, 상기 제 1 전극 배선과는 전기적으로 절연되면서 상기 소오스 및 드레인 영역중 선택되지 않은 다른 하나의 영역과 전기적으로 연결되는 제 2 전극 배선을 포함하며,
    상기 액티브 영역은 종방향 및 횡방향 중 어느 한 방향으로 연장되는 게이트 전극 사이의 공간에 스트라이프 형태로 형성되는 것을 특징으로 하는 트랜지스터.
  18. 제 17 항에 있어서, 상기 소자 분리막은 STI막인 것을 특징으로 하는 트랜지스터.
  19. 제 17 항에 있어서, 상기 소오스 및 드레인 영역은 상기 게이트 전극을 사이에 두고 교대로 형성되는 것을 특징으로 하는 트랜지스터.
  20. 제 17 항에 있어서, 상기 제 1 및 제 2 전극 배선은 각각 사선 방향으로 연장되는 다수의 교차하는 바 패턴을 포함하여 메쉬 형태로 배열되는 것을 특징으로 하는 트랜지스터.
KR10-2003-0024780A 2003-04-18 2003-04-18 게이트 캐패시턴스를 감소시킬 수 있는 트랜지스터 KR100493059B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR10-2003-0024780A KR100493059B1 (ko) 2003-04-18 2003-04-18 게이트 캐패시턴스를 감소시킬 수 있는 트랜지스터
US10/797,604 US7078775B2 (en) 2003-04-18 2004-03-11 MOS transistor having a mesh-type gate electrode
TW93110322A TWI229936B (en) 2003-04-18 2004-04-14 MOS transistor having a mesh-type gate electrode
EP04252247A EP1471581A3 (en) 2003-04-18 2004-04-16 MOS transistor having a mesh-type gate electrode
CN 200410055021 CN100505306C (zh) 2003-04-18 2004-04-18 具有网型栅极电极的mos晶体管
JP2004123417A JP2004320040A (ja) 2003-04-18 2004-04-19 メッシュ型のゲート電極を有するmosトランジスタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0024780A KR100493059B1 (ko) 2003-04-18 2003-04-18 게이트 캐패시턴스를 감소시킬 수 있는 트랜지스터

Publications (2)

Publication Number Publication Date
KR20040090816A KR20040090816A (ko) 2004-10-27
KR100493059B1 true KR100493059B1 (ko) 2005-06-02

Family

ID=33157342

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0024780A KR100493059B1 (ko) 2003-04-18 2003-04-18 게이트 캐패시턴스를 감소시킬 수 있는 트랜지스터

Country Status (2)

Country Link
US (1) US7078775B2 (ko)
KR (1) KR100493059B1 (ko)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4322839B2 (ja) * 2005-04-11 2009-09-02 エルピーダメモリ株式会社 半導体装置
KR101136298B1 (ko) * 2005-05-13 2012-04-19 엘지디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
CN1996593B (zh) * 2006-01-04 2010-05-12 中芯国际集成电路制造(上海)有限公司 利用浮动和/或偏置多晶硅区域的静电保护系统和方法
US7282772B2 (en) * 2006-01-11 2007-10-16 International Business Machines Corporation Low-capacitance contact for long gate-length devices with small contacted pitch
US20090166674A1 (en) * 2006-05-24 2009-07-02 Meijo University Ultraviolet light receiving element
CN100561738C (zh) * 2006-06-12 2009-11-18 中芯国际集成电路制造(上海)有限公司 利用多晶硅区的i/o esd保护的系统和方法
US7453125B1 (en) * 2007-04-24 2008-11-18 Infineon Technologies Ag Double mesh finfet
US9029866B2 (en) * 2009-08-04 2015-05-12 Gan Systems Inc. Gallium nitride power devices using island topography
AU2010281317A1 (en) * 2009-08-04 2012-02-23 Gan Systems Inc. Island matrixed gallium nitride microwave and power switching transistors
US9818857B2 (en) 2009-08-04 2017-11-14 Gan Systems Inc. Fault tolerant design for large area nitride semiconductor devices
US8513712B2 (en) * 2009-09-28 2013-08-20 Taiwan Semiconductor Manufacturing Company, Ltd. Method and apparatus for forming a semiconductor gate
CN102110671B (zh) 2009-12-29 2013-01-02 中芯国际集成电路制造(上海)有限公司 静电放电保护装置
JP2011159755A (ja) * 2010-01-29 2011-08-18 Sanyo Electric Co Ltd 半導体装置
DE102010001788A1 (de) * 2010-02-10 2011-08-11 Forschungsverbund Berlin e.V., 12489 Skalierbarer Aufbau für laterale Halbleiterbauelemente mit hoher Stromtragfähigkeit
US8791508B2 (en) 2010-04-13 2014-07-29 Gan Systems Inc. High density gallium nitride devices using island topology
JP2012064854A (ja) * 2010-09-17 2012-03-29 Toshiba Corp 半導体装置
KR102029794B1 (ko) 2013-03-15 2019-10-08 삼성전자주식회사 반도체 장치
JP2015008280A (ja) 2013-05-30 2015-01-15 日亜化学工業株式会社 電界効果トランジスタ
JP6217158B2 (ja) 2013-06-14 2017-10-25 日亜化学工業株式会社 電界効果トランジスタ
EP3062349B1 (en) * 2015-02-25 2019-10-09 Nxp B.V. Semiconductor device comprising a switch
US10199470B2 (en) * 2016-11-08 2019-02-05 Raytheon Company Field effect transistor having staggered field effect transistor cells
KR20180061475A (ko) 2016-11-28 2018-06-08 삼성전자주식회사 3차원 반도체 장치
EP3352224B1 (en) * 2017-01-24 2020-03-11 Nxp B.V. Semiconductor device comprising a switch
CN111599862A (zh) * 2020-05-21 2020-08-28 Oppo广东移动通信有限公司 晶体管以及集成电路

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55113378A (en) 1979-02-23 1980-09-01 Hitachi Ltd Semiconductor device and its manufacturing method
US5517046A (en) * 1993-11-19 1996-05-14 Micrel, Incorporated High voltage lateral DMOS device with enhanced drift region
JP3355817B2 (ja) 1994-10-20 2002-12-09 株式会社デンソー 半導体装置
JPH11261056A (ja) 1998-03-12 1999-09-24 Toshiba Corp 半導体装置及びその製造方法

Also Published As

Publication number Publication date
US20040206983A1 (en) 2004-10-21
KR20040090816A (ko) 2004-10-27
US7078775B2 (en) 2006-07-18

Similar Documents

Publication Publication Date Title
KR100493059B1 (ko) 게이트 캐패시턴스를 감소시킬 수 있는 트랜지스터
JP3410829B2 (ja) Mosゲート型半導体装置
US7132717B2 (en) Power metal oxide semiconductor transistor layout with lower output resistance and high current limit
CA1243130A (en) Distributed field effect transistor structure
US5757046A (en) MOS type semiconductor device
EP1033757B1 (en) Insulated gate bipolar transistor
US6081307A (en) Liquid crystal display device with shorting bar connected with asymmetrical floating gate transistors
KR101004209B1 (ko) 반도체 장치
US6767779B2 (en) Asymmetrical MOSFET layout for high currents and high speed operation
KR19980041853A (ko) 감소된 게이트 저항을 갖는 멀티-핑거 모스 트랜지스터
JPH07142729A (ja) ラテラルmosfet
KR930003420A (ko) 측 절연게이트 바이폴라 트랜지스터
KR100268558B1 (ko) 액정 표시 소자
CN100505306C (zh) 具有网型栅极电极的mos晶体管
US5563437A (en) Semiconductor device having a large sense voltage
DE19905421A1 (de) Leistungshalbleiterbauelement mit reduzierter Millerkapazität
JPH01207976A (ja) 半導体装置
WO2008147950A2 (en) Low on resistance cmos transistor for integrated circuit applications
JPH09129867A (ja) 半導体装置
JP3855386B2 (ja) 半導体装置
JPS62183555A (ja) 半導体装置
JPH08102495A (ja) 半導体装置
KR100769139B1 (ko) 파워 모스에프이티
KR100621556B1 (ko) 전력용 반도체 소자
JP3394872B2 (ja) 高耐圧半導体装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080502

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee